a346671d474e223ce3adbbe697ba08a4f741d8ae
[cascardo/linux.git] / arch / arm64 / Kconfig
1 config ARM64
2         def_bool y
3         select ACPI_CCA_REQUIRED if ACPI
4         select ACPI_GENERIC_GSI if ACPI
5         select ACPI_REDUCED_HARDWARE_ONLY if ACPI
6         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
7         select ARCH_HAS_ELF_RANDOMIZE
8         select ARCH_HAS_GCOV_PROFILE_ALL
9         select ARCH_HAS_SG_CHAIN
10         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
11         select ARCH_USE_CMPXCHG_LOCKREF
12         select ARCH_SUPPORTS_ATOMIC_RMW
13         select ARCH_WANT_OPTIONAL_GPIOLIB
14         select ARCH_WANT_COMPAT_IPC_PARSE_VERSION
15         select ARCH_WANT_FRAME_POINTERS
16         select ARM_AMBA
17         select ARM_ARCH_TIMER
18         select ARM_GIC
19         select AUDIT_ARCH_COMPAT_GENERIC
20         select ARM_GIC_V2M if PCI_MSI
21         select ARM_GIC_V3
22         select ARM_GIC_V3_ITS if PCI_MSI
23         select ARM_PSCI_FW
24         select BUILDTIME_EXTABLE_SORT
25         select CLONE_BACKWARDS
26         select COMMON_CLK
27         select CPU_PM if (SUSPEND || CPU_IDLE)
28         select DCACHE_WORD_ACCESS
29         select EDAC_SUPPORT
30         select GENERIC_ALLOCATOR
31         select GENERIC_CLOCKEVENTS
32         select GENERIC_CLOCKEVENTS_BROADCAST
33         select GENERIC_CPU_AUTOPROBE
34         select GENERIC_EARLY_IOREMAP
35         select GENERIC_IDLE_POLL_SETUP
36         select GENERIC_IRQ_PROBE
37         select GENERIC_IRQ_SHOW
38         select GENERIC_IRQ_SHOW_LEVEL
39         select GENERIC_PCI_IOMAP
40         select GENERIC_SCHED_CLOCK
41         select GENERIC_SMP_IDLE_THREAD
42         select GENERIC_STRNCPY_FROM_USER
43         select GENERIC_STRNLEN_USER
44         select GENERIC_TIME_VSYSCALL
45         select HANDLE_DOMAIN_IRQ
46         select HARDIRQS_SW_RESEND
47         select HAVE_ALIGNED_STRUCT_PAGE if SLUB
48         select HAVE_ARCH_AUDITSYSCALL
49         select HAVE_ARCH_BITREVERSE
50         select HAVE_ARCH_JUMP_LABEL
51         select HAVE_ARCH_KASAN if SPARSEMEM_VMEMMAP
52         select HAVE_ARCH_KGDB
53         select HAVE_ARCH_SECCOMP_FILTER
54         select HAVE_ARCH_TRACEHOOK
55         select HAVE_BPF_JIT
56         select HAVE_C_RECORDMCOUNT
57         select HAVE_CC_STACKPROTECTOR
58         select HAVE_CMPXCHG_DOUBLE
59         select HAVE_CMPXCHG_LOCAL
60         select HAVE_DEBUG_BUGVERBOSE
61         select HAVE_DEBUG_KMEMLEAK
62         select HAVE_DMA_API_DEBUG
63         select HAVE_DMA_ATTRS
64         select HAVE_DMA_CONTIGUOUS
65         select HAVE_DYNAMIC_FTRACE
66         select HAVE_EFFICIENT_UNALIGNED_ACCESS
67         select HAVE_FTRACE_MCOUNT_RECORD
68         select HAVE_FUNCTION_TRACER
69         select HAVE_FUNCTION_GRAPH_TRACER
70         select HAVE_GENERIC_DMA_COHERENT
71         select HAVE_HW_BREAKPOINT if PERF_EVENTS
72         select HAVE_MEMBLOCK
73         select HAVE_PATA_PLATFORM
74         select HAVE_PERF_EVENTS
75         select HAVE_PERF_REGS
76         select HAVE_PERF_USER_STACK_DUMP
77         select HAVE_RCU_TABLE_FREE
78         select HAVE_SYSCALL_TRACEPOINTS
79         select IRQ_DOMAIN
80         select IRQ_FORCED_THREADING
81         select MODULES_USE_ELF_RELA
82         select NO_BOOTMEM
83         select OF
84         select OF_EARLY_FLATTREE
85         select OF_RESERVED_MEM
86         select PERF_USE_VMALLOC
87         select POWER_RESET
88         select POWER_SUPPLY
89         select RTC_LIB
90         select SPARSE_IRQ
91         select SYSCTL_EXCEPTION_TRACE
92         select HAVE_CONTEXT_TRACKING
93         help
94           ARM 64-bit (AArch64) Linux support.
95
96 config 64BIT
97         def_bool y
98
99 config ARCH_PHYS_ADDR_T_64BIT
100         def_bool y
101
102 config MMU
103         def_bool y
104
105 config NO_IOPORT_MAP
106         def_bool y if !PCI
107
108 config STACKTRACE_SUPPORT
109         def_bool y
110
111 config ILLEGAL_POINTER_VALUE
112         hex
113         default 0xdead000000000000
114
115 config LOCKDEP_SUPPORT
116         def_bool y
117
118 config TRACE_IRQFLAGS_SUPPORT
119         def_bool y
120
121 config RWSEM_XCHGADD_ALGORITHM
122         def_bool y
123
124 config GENERIC_BUG
125         def_bool y
126         depends on BUG
127
128 config GENERIC_BUG_RELATIVE_POINTERS
129         def_bool y
130         depends on GENERIC_BUG
131
132 config GENERIC_HWEIGHT
133         def_bool y
134
135 config GENERIC_CSUM
136         def_bool y
137
138 config GENERIC_CALIBRATE_DELAY
139         def_bool y
140
141 config ZONE_DMA
142         def_bool y
143
144 config HAVE_GENERIC_RCU_GUP
145         def_bool y
146
147 config ARCH_DMA_ADDR_T_64BIT
148         def_bool y
149
150 config NEED_DMA_MAP_STATE
151         def_bool y
152
153 config NEED_SG_DMA_LENGTH
154         def_bool y
155
156 config SMP
157         def_bool y
158
159 config SWIOTLB
160         def_bool y
161
162 config IOMMU_HELPER
163         def_bool SWIOTLB
164
165 config KERNEL_MODE_NEON
166         def_bool y
167
168 config FIX_EARLYCON_MEM
169         def_bool y
170
171 config PGTABLE_LEVELS
172         int
173         default 2 if ARM64_16K_PAGES && ARM64_VA_BITS_36
174         default 2 if ARM64_64K_PAGES && ARM64_VA_BITS_42
175         default 3 if ARM64_64K_PAGES && ARM64_VA_BITS_48
176         default 3 if ARM64_4K_PAGES && ARM64_VA_BITS_39
177         default 3 if ARM64_16K_PAGES && ARM64_VA_BITS_47
178         default 4 if !ARM64_64K_PAGES && ARM64_VA_BITS_48
179
180 source "init/Kconfig"
181
182 source "kernel/Kconfig.freezer"
183
184 source "arch/arm64/Kconfig.platforms"
185
186 menu "Bus support"
187
188 config PCI
189         bool "PCI support"
190         help
191           This feature enables support for PCI bus system. If you say Y
192           here, the kernel will include drivers and infrastructure code
193           to support PCI bus devices.
194
195 config PCI_DOMAINS
196         def_bool PCI
197
198 config PCI_DOMAINS_GENERIC
199         def_bool PCI
200
201 config PCI_SYSCALL
202         def_bool PCI
203
204 source "drivers/pci/Kconfig"
205 source "drivers/pci/pcie/Kconfig"
206 source "drivers/pci/hotplug/Kconfig"
207
208 endmenu
209
210 menu "Kernel Features"
211
212 menu "ARM errata workarounds via the alternatives framework"
213
214 config ARM64_ERRATUM_826319
215         bool "Cortex-A53: 826319: System might deadlock if a write cannot complete until read data is accepted"
216         default y
217         help
218           This option adds an alternative code sequence to work around ARM
219           erratum 826319 on Cortex-A53 parts up to r0p2 with an AMBA 4 ACE or
220           AXI master interface and an L2 cache.
221
222           If a Cortex-A53 uses an AMBA AXI4 ACE interface to other processors
223           and is unable to accept a certain write via this interface, it will
224           not progress on read data presented on the read data channel and the
225           system can deadlock.
226
227           The workaround promotes data cache clean instructions to
228           data cache clean-and-invalidate.
229           Please note that this does not necessarily enable the workaround,
230           as it depends on the alternative framework, which will only patch
231           the kernel if an affected CPU is detected.
232
233           If unsure, say Y.
234
235 config ARM64_ERRATUM_827319
236         bool "Cortex-A53: 827319: Data cache clean instructions might cause overlapping transactions to the interconnect"
237         default y
238         help
239           This option adds an alternative code sequence to work around ARM
240           erratum 827319 on Cortex-A53 parts up to r0p2 with an AMBA 5 CHI
241           master interface and an L2 cache.
242
243           Under certain conditions this erratum can cause a clean line eviction
244           to occur at the same time as another transaction to the same address
245           on the AMBA 5 CHI interface, which can cause data corruption if the
246           interconnect reorders the two transactions.
247
248           The workaround promotes data cache clean instructions to
249           data cache clean-and-invalidate.
250           Please note that this does not necessarily enable the workaround,
251           as it depends on the alternative framework, which will only patch
252           the kernel if an affected CPU is detected.
253
254           If unsure, say Y.
255
256 config ARM64_ERRATUM_824069
257         bool "Cortex-A53: 824069: Cache line might not be marked as clean after a CleanShared snoop"
258         default y
259         help
260           This option adds an alternative code sequence to work around ARM
261           erratum 824069 on Cortex-A53 parts up to r0p2 when it is connected
262           to a coherent interconnect.
263
264           If a Cortex-A53 processor is executing a store or prefetch for
265           write instruction at the same time as a processor in another
266           cluster is executing a cache maintenance operation to the same
267           address, then this erratum might cause a clean cache line to be
268           incorrectly marked as dirty.
269
270           The workaround promotes data cache clean instructions to
271           data cache clean-and-invalidate.
272           Please note that this option does not necessarily enable the
273           workaround, as it depends on the alternative framework, which will
274           only patch the kernel if an affected CPU is detected.
275
276           If unsure, say Y.
277
278 config ARM64_ERRATUM_819472
279         bool "Cortex-A53: 819472: Store exclusive instructions might cause data corruption"
280         default y
281         help
282           This option adds an alternative code sequence to work around ARM
283           erratum 819472 on Cortex-A53 parts up to r0p1 with an L2 cache
284           present when it is connected to a coherent interconnect.
285
286           If the processor is executing a load and store exclusive sequence at
287           the same time as a processor in another cluster is executing a cache
288           maintenance operation to the same address, then this erratum might
289           cause data corruption.
290
291           The workaround promotes data cache clean instructions to
292           data cache clean-and-invalidate.
293           Please note that this does not necessarily enable the workaround,
294           as it depends on the alternative framework, which will only patch
295           the kernel if an affected CPU is detected.
296
297           If unsure, say Y.
298
299 config ARM64_ERRATUM_832075
300         bool "Cortex-A57: 832075: possible deadlock on mixing exclusive memory accesses with device loads"
301         default y
302         help
303           This option adds an alternative code sequence to work around ARM
304           erratum 832075 on Cortex-A57 parts up to r1p2.
305
306           Affected Cortex-A57 parts might deadlock when exclusive load/store
307           instructions to Write-Back memory are mixed with Device loads.
308
309           The workaround is to promote device loads to use Load-Acquire
310           semantics.
311           Please note that this does not necessarily enable the workaround,
312           as it depends on the alternative framework, which will only patch
313           the kernel if an affected CPU is detected.
314
315           If unsure, say Y.
316
317 config ARM64_ERRATUM_845719
318         bool "Cortex-A53: 845719: a load might read incorrect data"
319         depends on COMPAT
320         default y
321         help
322           This option adds an alternative code sequence to work around ARM
323           erratum 845719 on Cortex-A53 parts up to r0p4.
324
325           When running a compat (AArch32) userspace on an affected Cortex-A53
326           part, a load at EL0 from a virtual address that matches the bottom 32
327           bits of the virtual address used by a recent load at (AArch64) EL1
328           might return incorrect data.
329
330           The workaround is to write the contextidr_el1 register on exception
331           return to a 32-bit task.
332           Please note that this does not necessarily enable the workaround,
333           as it depends on the alternative framework, which will only patch
334           the kernel if an affected CPU is detected.
335
336           If unsure, say Y.
337
338 config ARM64_ERRATUM_843419
339         bool "Cortex-A53: 843419: A load or store might access an incorrect address"
340         depends on MODULES
341         default y
342         help
343           This option builds kernel modules using the large memory model in
344           order to avoid the use of the ADRP instruction, which can cause
345           a subsequent memory access to use an incorrect address on Cortex-A53
346           parts up to r0p4.
347
348           Note that the kernel itself must be linked with a version of ld
349           which fixes potentially affected ADRP instructions through the
350           use of veneers.
351
352           If unsure, say Y.
353
354 endmenu
355
356
357 choice
358         prompt "Page size"
359         default ARM64_4K_PAGES
360         help
361           Page size (translation granule) configuration.
362
363 config ARM64_4K_PAGES
364         bool "4KB"
365         help
366           This feature enables 4KB pages support.
367
368 config ARM64_16K_PAGES
369         bool "16KB"
370         help
371           The system will use 16KB pages support. AArch32 emulation
372           requires applications compiled with 16K (or a multiple of 16K)
373           aligned segments.
374
375 config ARM64_64K_PAGES
376         bool "64KB"
377         help
378           This feature enables 64KB pages support (4KB by default)
379           allowing only two levels of page tables and faster TLB
380           look-up. AArch32 emulation requires applications compiled
381           with 64K aligned segments.
382
383 endchoice
384
385 choice
386         prompt "Virtual address space size"
387         default ARM64_VA_BITS_39 if ARM64_4K_PAGES
388         default ARM64_VA_BITS_47 if ARM64_16K_PAGES
389         default ARM64_VA_BITS_42 if ARM64_64K_PAGES
390         help
391           Allows choosing one of multiple possible virtual address
392           space sizes. The level of translation table is determined by
393           a combination of page size and virtual address space size.
394
395 config ARM64_VA_BITS_36
396         bool "36-bit"
397         depends on ARM64_16K_PAGES
398
399 config ARM64_VA_BITS_39
400         bool "39-bit"
401         depends on ARM64_4K_PAGES
402
403 config ARM64_VA_BITS_42
404         bool "42-bit"
405         depends on ARM64_64K_PAGES
406
407 config ARM64_VA_BITS_47
408         bool "47-bit"
409         depends on ARM64_16K_PAGES
410
411 config ARM64_VA_BITS_48
412         bool "48-bit"
413
414 endchoice
415
416 config ARM64_VA_BITS
417         int
418         default 36 if ARM64_VA_BITS_36
419         default 39 if ARM64_VA_BITS_39
420         default 42 if ARM64_VA_BITS_42
421         default 47 if ARM64_VA_BITS_47
422         default 48 if ARM64_VA_BITS_48
423
424 config CPU_BIG_ENDIAN
425        bool "Build big-endian kernel"
426        help
427          Say Y if you plan on running a kernel in big-endian mode.
428
429 config SCHED_MC
430         bool "Multi-core scheduler support"
431         help
432           Multi-core scheduler support improves the CPU scheduler's decision
433           making when dealing with multi-core CPU chips at a cost of slightly
434           increased overhead in some places. If unsure say N here.
435
436 config SCHED_SMT
437         bool "SMT scheduler support"
438         help
439           Improves the CPU scheduler's decision making when dealing with
440           MultiThreading at a cost of slightly increased overhead in some
441           places. If unsure say N here.
442
443 config NR_CPUS
444         int "Maximum number of CPUs (2-4096)"
445         range 2 4096
446         # These have to remain sorted largest to smallest
447         default "64"
448
449 config HOTPLUG_CPU
450         bool "Support for hot-pluggable CPUs"
451         select GENERIC_IRQ_MIGRATION
452         help
453           Say Y here to experiment with turning CPUs off and on.  CPUs
454           can be controlled through /sys/devices/system/cpu.
455
456 source kernel/Kconfig.preempt
457
458 config HZ
459         int
460         default 100
461
462 config ARCH_HAS_HOLES_MEMORYMODEL
463         def_bool y if SPARSEMEM
464
465 config ARCH_SPARSEMEM_ENABLE
466         def_bool y
467         select SPARSEMEM_VMEMMAP_ENABLE
468
469 config ARCH_SPARSEMEM_DEFAULT
470         def_bool ARCH_SPARSEMEM_ENABLE
471
472 config ARCH_SELECT_MEMORY_MODEL
473         def_bool ARCH_SPARSEMEM_ENABLE
474
475 config HAVE_ARCH_PFN_VALID
476         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
477
478 config HW_PERF_EVENTS
479         def_bool y
480         depends on ARM_PMU
481
482 config SYS_SUPPORTS_HUGETLBFS
483         def_bool y
484
485 config ARCH_WANT_GENERAL_HUGETLB
486         def_bool y
487
488 config ARCH_WANT_HUGE_PMD_SHARE
489         def_bool y if ARM64_4K_PAGES || (ARM64_16K_PAGES && !ARM64_VA_BITS_36)
490
491 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
492         def_bool y
493
494 config ARCH_HAS_CACHE_LINE_SIZE
495         def_bool y
496
497 source "mm/Kconfig"
498
499 config SECCOMP
500         bool "Enable seccomp to safely compute untrusted bytecode"
501         ---help---
502           This kernel feature is useful for number crunching applications
503           that may need to compute untrusted bytecode during their
504           execution. By using pipes or other transports made available to
505           the process as file descriptors supporting the read/write
506           syscalls, it's possible to isolate those applications in
507           their own address space using seccomp. Once seccomp is
508           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
509           and the task is only allowed to execute a few safe syscalls
510           defined by each seccomp mode.
511
512 config XEN_DOM0
513         def_bool y
514         depends on XEN
515
516 config XEN
517         bool "Xen guest support on ARM64"
518         depends on ARM64 && OF
519         select SWIOTLB_XEN
520         help
521           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM64.
522
523 config FORCE_MAX_ZONEORDER
524         int
525         default "14" if (ARM64_64K_PAGES && TRANSPARENT_HUGEPAGE)
526         default "12" if (ARM64_16K_PAGES && TRANSPARENT_HUGEPAGE)
527         default "11"
528         help
529           The kernel memory allocator divides physically contiguous memory
530           blocks into "zones", where each zone is a power of two number of
531           pages.  This option selects the largest power of two that the kernel
532           keeps in the memory allocator.  If you need to allocate very large
533           blocks of physically contiguous memory, then you may need to
534           increase this value.
535
536           This config option is actually maximum order plus one. For example,
537           a value of 11 means that the largest free memory block is 2^10 pages.
538
539           We make sure that we can allocate upto a HugePage size for each configuration.
540           Hence we have :
541                 MAX_ORDER = (PMD_SHIFT - PAGE_SHIFT) + 1 => PAGE_SHIFT - 2
542
543           However for 4K, we choose a higher default value, 11 as opposed to 10, giving us
544           4M allocations matching the default size used by generic code.
545
546 menuconfig ARMV8_DEPRECATED
547         bool "Emulate deprecated/obsolete ARMv8 instructions"
548         depends on COMPAT
549         help
550           Legacy software support may require certain instructions
551           that have been deprecated or obsoleted in the architecture.
552
553           Enable this config to enable selective emulation of these
554           features.
555
556           If unsure, say Y
557
558 if ARMV8_DEPRECATED
559
560 config SWP_EMULATION
561         bool "Emulate SWP/SWPB instructions"
562         help
563           ARMv8 obsoletes the use of A32 SWP/SWPB instructions such that
564           they are always undefined. Say Y here to enable software
565           emulation of these instructions for userspace using LDXR/STXR.
566
567           In some older versions of glibc [<=2.8] SWP is used during futex
568           trylock() operations with the assumption that the code will not
569           be preempted. This invalid assumption may be more likely to fail
570           with SWP emulation enabled, leading to deadlock of the user
571           application.
572
573           NOTE: when accessing uncached shared regions, LDXR/STXR rely
574           on an external transaction monitoring block called a global
575           monitor to maintain update atomicity. If your system does not
576           implement a global monitor, this option can cause programs that
577           perform SWP operations to uncached memory to deadlock.
578
579           If unsure, say Y
580
581 config CP15_BARRIER_EMULATION
582         bool "Emulate CP15 Barrier instructions"
583         help
584           The CP15 barrier instructions - CP15ISB, CP15DSB, and
585           CP15DMB - are deprecated in ARMv8 (and ARMv7). It is
586           strongly recommended to use the ISB, DSB, and DMB
587           instructions instead.
588
589           Say Y here to enable software emulation of these
590           instructions for AArch32 userspace code. When this option is
591           enabled, CP15 barrier usage is traced which can help
592           identify software that needs updating.
593
594           If unsure, say Y
595
596 config SETEND_EMULATION
597         bool "Emulate SETEND instruction"
598         help
599           The SETEND instruction alters the data-endianness of the
600           AArch32 EL0, and is deprecated in ARMv8.
601
602           Say Y here to enable software emulation of the instruction
603           for AArch32 userspace code.
604
605           Note: All the cpus on the system must have mixed endian support at EL0
606           for this feature to be enabled. If a new CPU - which doesn't support mixed
607           endian - is hotplugged in after this feature has been enabled, there could
608           be unexpected results in the applications.
609
610           If unsure, say Y
611 endif
612
613 menu "ARMv8.1 architectural features"
614
615 config ARM64_HW_AFDBM
616         bool "Support for hardware updates of the Access and Dirty page flags"
617         default y
618         help
619           The ARMv8.1 architecture extensions introduce support for
620           hardware updates of the access and dirty information in page
621           table entries. When enabled in TCR_EL1 (HA and HD bits) on
622           capable processors, accesses to pages with PTE_AF cleared will
623           set this bit instead of raising an access flag fault.
624           Similarly, writes to read-only pages with the DBM bit set will
625           clear the read-only bit (AP[2]) instead of raising a
626           permission fault.
627
628           Kernels built with this configuration option enabled continue
629           to work on pre-ARMv8.1 hardware and the performance impact is
630           minimal. If unsure, say Y.
631
632 config ARM64_PAN
633         bool "Enable support for Privileged Access Never (PAN)"
634         default y
635         help
636          Privileged Access Never (PAN; part of the ARMv8.1 Extensions)
637          prevents the kernel or hypervisor from accessing user-space (EL0)
638          memory directly.
639
640          Choosing this option will cause any unprotected (not using
641          copy_to_user et al) memory access to fail with a permission fault.
642
643          The feature is detected at runtime, and will remain as a 'nop'
644          instruction if the cpu does not implement the feature.
645
646 config ARM64_LSE_ATOMICS
647         bool "Atomic instructions"
648         help
649           As part of the Large System Extensions, ARMv8.1 introduces new
650           atomic instructions that are designed specifically to scale in
651           very large systems.
652
653           Say Y here to make use of these instructions for the in-kernel
654           atomic routines. This incurs a small overhead on CPUs that do
655           not support these instructions and requires the kernel to be
656           built with binutils >= 2.25.
657
658 endmenu
659
660 endmenu
661
662 menu "Boot options"
663
664 config CMDLINE
665         string "Default kernel command string"
666         default ""
667         help
668           Provide a set of default command-line options at build time by
669           entering them here. As a minimum, you should specify the the
670           root device (e.g. root=/dev/nfs).
671
672 config CMDLINE_FORCE
673         bool "Always use the default kernel command string"
674         help
675           Always use the default kernel command string, even if the boot
676           loader passes other arguments to the kernel.
677           This is useful if you cannot or don't want to change the
678           command-line options your boot loader passes to the kernel.
679
680 config EFI_STUB
681         bool
682
683 config EFI
684         bool "UEFI runtime support"
685         depends on OF && !CPU_BIG_ENDIAN
686         select LIBFDT
687         select UCS2_STRING
688         select EFI_PARAMS_FROM_FDT
689         select EFI_RUNTIME_WRAPPERS
690         select EFI_STUB
691         select EFI_ARMSTUB
692         default y
693         help
694           This option provides support for runtime services provided
695           by UEFI firmware (such as non-volatile variables, realtime
696           clock, and platform reset). A UEFI stub is also provided to
697           allow the kernel to be booted as an EFI application. This
698           is only useful on systems that have UEFI firmware.
699
700 config DMI
701         bool "Enable support for SMBIOS (DMI) tables"
702         depends on EFI
703         default y
704         help
705           This enables SMBIOS/DMI feature for systems.
706
707           This option is only useful on systems that have UEFI firmware.
708           However, even with this option, the resultant kernel should
709           continue to boot on existing non-UEFI platforms.
710
711 endmenu
712
713 menu "Userspace binary formats"
714
715 source "fs/Kconfig.binfmt"
716
717 config COMPAT
718         bool "Kernel support for 32-bit EL0"
719         depends on ARM64_4K_PAGES || EXPERT
720         select COMPAT_BINFMT_ELF
721         select HAVE_UID16
722         select OLD_SIGSUSPEND3
723         select COMPAT_OLD_SIGACTION
724         help
725           This option enables support for a 32-bit EL0 running under a 64-bit
726           kernel at EL1. AArch32-specific components such as system calls,
727           the user helper functions, VFP support and the ptrace interface are
728           handled appropriately by the kernel.
729
730           If you use a page size other than 4KB (i.e, 16KB or 64KB), please be aware
731           that you will only be able to execute AArch32 binaries that were compiled
732           with page size aligned segments.
733
734           If you want to execute 32-bit userspace applications, say Y.
735
736 config SYSVIPC_COMPAT
737         def_bool y
738         depends on COMPAT && SYSVIPC
739
740 endmenu
741
742 menu "Power management options"
743
744 source "kernel/power/Kconfig"
745
746 config ARCH_SUSPEND_POSSIBLE
747         def_bool y
748
749 endmenu
750
751 menu "CPU Power Management"
752
753 source "drivers/cpuidle/Kconfig"
754
755 source "drivers/cpufreq/Kconfig"
756
757 endmenu
758
759 source "net/Kconfig"
760
761 source "drivers/Kconfig"
762
763 source "drivers/firmware/Kconfig"
764
765 source "drivers/acpi/Kconfig"
766
767 source "fs/Kconfig"
768
769 source "arch/arm64/kvm/Kconfig"
770
771 source "arch/arm64/Kconfig.debug"
772
773 source "security/Kconfig"
774
775 source "crypto/Kconfig"
776 if CRYPTO
777 source "arch/arm64/crypto/Kconfig"
778 endif
779
780 source "lib/Kconfig"