drm/amdgpu: support cond exec
[cascardo/linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __AMDGPU_H__
29 #define __AMDGPU_H__
30
31 #include <linux/atomic.h>
32 #include <linux/wait.h>
33 #include <linux/list.h>
34 #include <linux/kref.h>
35 #include <linux/interval_tree.h>
36 #include <linux/hashtable.h>
37 #include <linux/fence.h>
38
39 #include <ttm/ttm_bo_api.h>
40 #include <ttm/ttm_bo_driver.h>
41 #include <ttm/ttm_placement.h>
42 #include <ttm/ttm_module.h>
43 #include <ttm/ttm_execbuf_util.h>
44
45 #include <drm/drmP.h>
46 #include <drm/drm_gem.h>
47 #include <drm/amdgpu_drm.h>
48
49 #include "amd_shared.h"
50 #include "amdgpu_mode.h"
51 #include "amdgpu_ih.h"
52 #include "amdgpu_irq.h"
53 #include "amdgpu_ucode.h"
54 #include "amdgpu_gds.h"
55 #include "amd_powerplay.h"
56 #include "amdgpu_acp.h"
57
58 #include "gpu_scheduler.h"
59
60 /*
61  * Modules parameters.
62  */
63 extern int amdgpu_modeset;
64 extern int amdgpu_vram_limit;
65 extern int amdgpu_gart_size;
66 extern int amdgpu_benchmarking;
67 extern int amdgpu_testing;
68 extern int amdgpu_audio;
69 extern int amdgpu_disp_priority;
70 extern int amdgpu_hw_i2c;
71 extern int amdgpu_pcie_gen2;
72 extern int amdgpu_msi;
73 extern int amdgpu_lockup_timeout;
74 extern int amdgpu_dpm;
75 extern int amdgpu_smc_load_fw;
76 extern int amdgpu_aspm;
77 extern int amdgpu_runtime_pm;
78 extern unsigned amdgpu_ip_block_mask;
79 extern int amdgpu_bapm;
80 extern int amdgpu_deep_color;
81 extern int amdgpu_vm_size;
82 extern int amdgpu_vm_block_size;
83 extern int amdgpu_vm_fault_stop;
84 extern int amdgpu_vm_debug;
85 extern int amdgpu_sched_jobs;
86 extern int amdgpu_sched_hw_submission;
87 extern int amdgpu_powerplay;
88 extern unsigned amdgpu_pcie_gen_cap;
89 extern unsigned amdgpu_pcie_lane_cap;
90
91 #define AMDGPU_WAIT_IDLE_TIMEOUT_IN_MS          3000
92 #define AMDGPU_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
93 #define AMDGPU_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
94 /* AMDGPU_IB_POOL_SIZE must be a power of 2 */
95 #define AMDGPU_IB_POOL_SIZE                     16
96 #define AMDGPU_DEBUGFS_MAX_COMPONENTS           32
97 #define AMDGPUFB_CONN_LIMIT                     4
98 #define AMDGPU_BIOS_NUM_SCRATCH                 8
99
100 /* max number of rings */
101 #define AMDGPU_MAX_RINGS                        16
102 #define AMDGPU_MAX_GFX_RINGS                    1
103 #define AMDGPU_MAX_COMPUTE_RINGS                8
104 #define AMDGPU_MAX_VCE_RINGS                    2
105
106 /* max number of IP instances */
107 #define AMDGPU_MAX_SDMA_INSTANCES               2
108
109 /* hardcode that limit for now */
110 #define AMDGPU_VA_RESERVED_SIZE                 (8 << 20)
111
112 /* hard reset data */
113 #define AMDGPU_ASIC_RESET_DATA                  0x39d5e86b
114
115 /* reset flags */
116 #define AMDGPU_RESET_GFX                        (1 << 0)
117 #define AMDGPU_RESET_COMPUTE                    (1 << 1)
118 #define AMDGPU_RESET_DMA                        (1 << 2)
119 #define AMDGPU_RESET_CP                         (1 << 3)
120 #define AMDGPU_RESET_GRBM                       (1 << 4)
121 #define AMDGPU_RESET_DMA1                       (1 << 5)
122 #define AMDGPU_RESET_RLC                        (1 << 6)
123 #define AMDGPU_RESET_SEM                        (1 << 7)
124 #define AMDGPU_RESET_IH                         (1 << 8)
125 #define AMDGPU_RESET_VMC                        (1 << 9)
126 #define AMDGPU_RESET_MC                         (1 << 10)
127 #define AMDGPU_RESET_DISPLAY                    (1 << 11)
128 #define AMDGPU_RESET_UVD                        (1 << 12)
129 #define AMDGPU_RESET_VCE                        (1 << 13)
130 #define AMDGPU_RESET_VCE1                       (1 << 14)
131
132 /* GFX current status */
133 #define AMDGPU_GFX_NORMAL_MODE                  0x00000000L
134 #define AMDGPU_GFX_SAFE_MODE                    0x00000001L
135 #define AMDGPU_GFX_PG_DISABLED_MODE             0x00000002L
136 #define AMDGPU_GFX_CG_DISABLED_MODE             0x00000004L
137 #define AMDGPU_GFX_LBPW_DISABLED_MODE           0x00000008L
138
139 /* max cursor sizes (in pixels) */
140 #define CIK_CURSOR_WIDTH 128
141 #define CIK_CURSOR_HEIGHT 128
142
143 struct amdgpu_device;
144 struct amdgpu_ib;
145 struct amdgpu_vm;
146 struct amdgpu_ring;
147 struct amdgpu_cs_parser;
148 struct amdgpu_job;
149 struct amdgpu_irq_src;
150 struct amdgpu_fpriv;
151
152 enum amdgpu_cp_irq {
153         AMDGPU_CP_IRQ_GFX_EOP = 0,
154         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE0_EOP,
155         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE1_EOP,
156         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE2_EOP,
157         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE3_EOP,
158         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE0_EOP,
159         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE1_EOP,
160         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE2_EOP,
161         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE3_EOP,
162
163         AMDGPU_CP_IRQ_LAST
164 };
165
166 enum amdgpu_sdma_irq {
167         AMDGPU_SDMA_IRQ_TRAP0 = 0,
168         AMDGPU_SDMA_IRQ_TRAP1,
169
170         AMDGPU_SDMA_IRQ_LAST
171 };
172
173 enum amdgpu_thermal_irq {
174         AMDGPU_THERMAL_IRQ_LOW_TO_HIGH = 0,
175         AMDGPU_THERMAL_IRQ_HIGH_TO_LOW,
176
177         AMDGPU_THERMAL_IRQ_LAST
178 };
179
180 int amdgpu_set_clockgating_state(struct amdgpu_device *adev,
181                                   enum amd_ip_block_type block_type,
182                                   enum amd_clockgating_state state);
183 int amdgpu_set_powergating_state(struct amdgpu_device *adev,
184                                   enum amd_ip_block_type block_type,
185                                   enum amd_powergating_state state);
186
187 struct amdgpu_ip_block_version {
188         enum amd_ip_block_type type;
189         u32 major;
190         u32 minor;
191         u32 rev;
192         const struct amd_ip_funcs *funcs;
193 };
194
195 int amdgpu_ip_block_version_cmp(struct amdgpu_device *adev,
196                                 enum amd_ip_block_type type,
197                                 u32 major, u32 minor);
198
199 const struct amdgpu_ip_block_version * amdgpu_get_ip_block(
200                                         struct amdgpu_device *adev,
201                                         enum amd_ip_block_type type);
202
203 /* provided by hw blocks that can move/clear data.  e.g., gfx or sdma */
204 struct amdgpu_buffer_funcs {
205         /* maximum bytes in a single operation */
206         uint32_t        copy_max_bytes;
207
208         /* number of dw to reserve per operation */
209         unsigned        copy_num_dw;
210
211         /* used for buffer migration */
212         void (*emit_copy_buffer)(struct amdgpu_ib *ib,
213                                  /* src addr in bytes */
214                                  uint64_t src_offset,
215                                  /* dst addr in bytes */
216                                  uint64_t dst_offset,
217                                  /* number of byte to transfer */
218                                  uint32_t byte_count);
219
220         /* maximum bytes in a single operation */
221         uint32_t        fill_max_bytes;
222
223         /* number of dw to reserve per operation */
224         unsigned        fill_num_dw;
225
226         /* used for buffer clearing */
227         void (*emit_fill_buffer)(struct amdgpu_ib *ib,
228                                  /* value to write to memory */
229                                  uint32_t src_data,
230                                  /* dst addr in bytes */
231                                  uint64_t dst_offset,
232                                  /* number of byte to fill */
233                                  uint32_t byte_count);
234 };
235
236 /* provided by hw blocks that can write ptes, e.g., sdma */
237 struct amdgpu_vm_pte_funcs {
238         /* copy pte entries from GART */
239         void (*copy_pte)(struct amdgpu_ib *ib,
240                          uint64_t pe, uint64_t src,
241                          unsigned count);
242         /* write pte one entry at a time with addr mapping */
243         void (*write_pte)(struct amdgpu_ib *ib,
244                           const dma_addr_t *pages_addr, uint64_t pe,
245                           uint64_t addr, unsigned count,
246                           uint32_t incr, uint32_t flags);
247         /* for linear pte/pde updates without addr mapping */
248         void (*set_pte_pde)(struct amdgpu_ib *ib,
249                             uint64_t pe,
250                             uint64_t addr, unsigned count,
251                             uint32_t incr, uint32_t flags);
252 };
253
254 /* provided by the gmc block */
255 struct amdgpu_gart_funcs {
256         /* flush the vm tlb via mmio */
257         void (*flush_gpu_tlb)(struct amdgpu_device *adev,
258                               uint32_t vmid);
259         /* write pte/pde updates using the cpu */
260         int (*set_pte_pde)(struct amdgpu_device *adev,
261                            void *cpu_pt_addr, /* cpu addr of page table */
262                            uint32_t gpu_page_idx, /* pte/pde to update */
263                            uint64_t addr, /* addr to write into pte/pde */
264                            uint32_t flags); /* access flags */
265 };
266
267 /* provided by the ih block */
268 struct amdgpu_ih_funcs {
269         /* ring read/write ptr handling, called from interrupt context */
270         u32 (*get_wptr)(struct amdgpu_device *adev);
271         void (*decode_iv)(struct amdgpu_device *adev,
272                           struct amdgpu_iv_entry *entry);
273         void (*set_rptr)(struct amdgpu_device *adev);
274 };
275
276 /* provided by hw blocks that expose a ring buffer for commands */
277 struct amdgpu_ring_funcs {
278         /* ring read/write ptr handling */
279         u32 (*get_rptr)(struct amdgpu_ring *ring);
280         u32 (*get_wptr)(struct amdgpu_ring *ring);
281         void (*set_wptr)(struct amdgpu_ring *ring);
282         /* validating and patching of IBs */
283         int (*parse_cs)(struct amdgpu_cs_parser *p, uint32_t ib_idx);
284         /* command emit functions */
285         void (*emit_ib)(struct amdgpu_ring *ring,
286                         struct amdgpu_ib *ib);
287         void (*emit_fence)(struct amdgpu_ring *ring, uint64_t addr,
288                            uint64_t seq, unsigned flags);
289         void (*emit_pipeline_sync)(struct amdgpu_ring *ring);
290         void (*emit_vm_flush)(struct amdgpu_ring *ring, unsigned vm_id,
291                               uint64_t pd_addr);
292         void (*emit_hdp_flush)(struct amdgpu_ring *ring);
293         void (*emit_hdp_invalidate)(struct amdgpu_ring *ring);
294         void (*emit_gds_switch)(struct amdgpu_ring *ring, uint32_t vmid,
295                                 uint32_t gds_base, uint32_t gds_size,
296                                 uint32_t gws_base, uint32_t gws_size,
297                                 uint32_t oa_base, uint32_t oa_size);
298         /* testing functions */
299         int (*test_ring)(struct amdgpu_ring *ring);
300         int (*test_ib)(struct amdgpu_ring *ring);
301         /* insert NOP packets */
302         void (*insert_nop)(struct amdgpu_ring *ring, uint32_t count);
303         /* pad the indirect buffer to the necessary number of dw */
304         void (*pad_ib)(struct amdgpu_ring *ring, struct amdgpu_ib *ib);
305 };
306
307 /*
308  * BIOS.
309  */
310 bool amdgpu_get_bios(struct amdgpu_device *adev);
311 bool amdgpu_read_bios(struct amdgpu_device *adev);
312
313 /*
314  * Dummy page
315  */
316 struct amdgpu_dummy_page {
317         struct page     *page;
318         dma_addr_t      addr;
319 };
320 int amdgpu_dummy_page_init(struct amdgpu_device *adev);
321 void amdgpu_dummy_page_fini(struct amdgpu_device *adev);
322
323
324 /*
325  * Clocks
326  */
327
328 #define AMDGPU_MAX_PPLL 3
329
330 struct amdgpu_clock {
331         struct amdgpu_pll ppll[AMDGPU_MAX_PPLL];
332         struct amdgpu_pll spll;
333         struct amdgpu_pll mpll;
334         /* 10 Khz units */
335         uint32_t default_mclk;
336         uint32_t default_sclk;
337         uint32_t default_dispclk;
338         uint32_t current_dispclk;
339         uint32_t dp_extclk;
340         uint32_t max_pixel_clock;
341 };
342
343 /*
344  * Fences.
345  */
346 struct amdgpu_fence_driver {
347         uint64_t                        gpu_addr;
348         volatile uint32_t               *cpu_addr;
349         /* sync_seq is protected by ring emission lock */
350         uint32_t                        sync_seq;
351         atomic_t                        last_seq;
352         bool                            initialized;
353         struct amdgpu_irq_src           *irq_src;
354         unsigned                        irq_type;
355         struct timer_list               fallback_timer;
356         unsigned                        num_fences_mask;
357         spinlock_t                      lock;
358         struct fence                    **fences;
359 };
360
361 /* some special values for the owner field */
362 #define AMDGPU_FENCE_OWNER_UNDEFINED    ((void*)0ul)
363 #define AMDGPU_FENCE_OWNER_VM           ((void*)1ul)
364
365 #define AMDGPU_FENCE_FLAG_64BIT         (1 << 0)
366 #define AMDGPU_FENCE_FLAG_INT           (1 << 1)
367
368 struct amdgpu_user_fence {
369         /* write-back bo */
370         struct amdgpu_bo        *bo;
371         /* write-back address offset to bo start */
372         uint32_t                offset;
373 };
374
375 int amdgpu_fence_driver_init(struct amdgpu_device *adev);
376 void amdgpu_fence_driver_fini(struct amdgpu_device *adev);
377 void amdgpu_fence_driver_force_completion(struct amdgpu_device *adev);
378
379 int amdgpu_fence_driver_init_ring(struct amdgpu_ring *ring,
380                                   unsigned num_hw_submission);
381 int amdgpu_fence_driver_start_ring(struct amdgpu_ring *ring,
382                                    struct amdgpu_irq_src *irq_src,
383                                    unsigned irq_type);
384 void amdgpu_fence_driver_suspend(struct amdgpu_device *adev);
385 void amdgpu_fence_driver_resume(struct amdgpu_device *adev);
386 int amdgpu_fence_emit(struct amdgpu_ring *ring, struct fence **fence);
387 void amdgpu_fence_process(struct amdgpu_ring *ring);
388 int amdgpu_fence_wait_empty(struct amdgpu_ring *ring);
389 unsigned amdgpu_fence_count_emitted(struct amdgpu_ring *ring);
390
391 /*
392  * TTM.
393  */
394 struct amdgpu_mman {
395         struct ttm_bo_global_ref        bo_global_ref;
396         struct drm_global_reference     mem_global_ref;
397         struct ttm_bo_device            bdev;
398         bool                            mem_global_referenced;
399         bool                            initialized;
400
401 #if defined(CONFIG_DEBUG_FS)
402         struct dentry                   *vram;
403         struct dentry                   *gtt;
404 #endif
405
406         /* buffer handling */
407         const struct amdgpu_buffer_funcs        *buffer_funcs;
408         struct amdgpu_ring                      *buffer_funcs_ring;
409         /* Scheduler entity for buffer moves */
410         struct amd_sched_entity                 entity;
411 };
412
413 int amdgpu_copy_buffer(struct amdgpu_ring *ring,
414                        uint64_t src_offset,
415                        uint64_t dst_offset,
416                        uint32_t byte_count,
417                        struct reservation_object *resv,
418                        struct fence **fence);
419 int amdgpu_mmap(struct file *filp, struct vm_area_struct *vma);
420
421 struct amdgpu_bo_list_entry {
422         struct amdgpu_bo                *robj;
423         struct ttm_validate_buffer      tv;
424         struct amdgpu_bo_va             *bo_va;
425         uint32_t                        priority;
426         struct page                     **user_pages;
427         int                             user_invalidated;
428 };
429
430 struct amdgpu_bo_va_mapping {
431         struct list_head                list;
432         struct interval_tree_node       it;
433         uint64_t                        offset;
434         uint32_t                        flags;
435 };
436
437 /* bo virtual addresses in a specific vm */
438 struct amdgpu_bo_va {
439         /* protected by bo being reserved */
440         struct list_head                bo_list;
441         struct fence                    *last_pt_update;
442         unsigned                        ref_count;
443
444         /* protected by vm mutex and spinlock */
445         struct list_head                vm_status;
446
447         /* mappings for this bo_va */
448         struct list_head                invalids;
449         struct list_head                valids;
450
451         /* constant after initialization */
452         struct amdgpu_vm                *vm;
453         struct amdgpu_bo                *bo;
454 };
455
456 #define AMDGPU_GEM_DOMAIN_MAX           0x3
457
458 struct amdgpu_bo {
459         /* Protected by gem.mutex */
460         struct list_head                list;
461         /* Protected by tbo.reserved */
462         u32                             prefered_domains;
463         u32                             allowed_domains;
464         struct ttm_place                placements[AMDGPU_GEM_DOMAIN_MAX + 1];
465         struct ttm_placement            placement;
466         struct ttm_buffer_object        tbo;
467         struct ttm_bo_kmap_obj          kmap;
468         u64                             flags;
469         unsigned                        pin_count;
470         void                            *kptr;
471         u64                             tiling_flags;
472         u64                             metadata_flags;
473         void                            *metadata;
474         u32                             metadata_size;
475         /* list of all virtual address to which this bo
476          * is associated to
477          */
478         struct list_head                va;
479         /* Constant after initialization */
480         struct amdgpu_device            *adev;
481         struct drm_gem_object           gem_base;
482         struct amdgpu_bo                *parent;
483
484         struct ttm_bo_kmap_obj          dma_buf_vmap;
485         struct amdgpu_mn                *mn;
486         struct list_head                mn_list;
487 };
488 #define gem_to_amdgpu_bo(gobj) container_of((gobj), struct amdgpu_bo, gem_base)
489
490 void amdgpu_gem_object_free(struct drm_gem_object *obj);
491 int amdgpu_gem_object_open(struct drm_gem_object *obj,
492                                 struct drm_file *file_priv);
493 void amdgpu_gem_object_close(struct drm_gem_object *obj,
494                                 struct drm_file *file_priv);
495 unsigned long amdgpu_gem_timeout(uint64_t timeout_ns);
496 struct sg_table *amdgpu_gem_prime_get_sg_table(struct drm_gem_object *obj);
497 struct drm_gem_object *amdgpu_gem_prime_import_sg_table(struct drm_device *dev,
498                                                         struct dma_buf_attachment *attach,
499                                                         struct sg_table *sg);
500 struct dma_buf *amdgpu_gem_prime_export(struct drm_device *dev,
501                                         struct drm_gem_object *gobj,
502                                         int flags);
503 int amdgpu_gem_prime_pin(struct drm_gem_object *obj);
504 void amdgpu_gem_prime_unpin(struct drm_gem_object *obj);
505 struct reservation_object *amdgpu_gem_prime_res_obj(struct drm_gem_object *);
506 void *amdgpu_gem_prime_vmap(struct drm_gem_object *obj);
507 void amdgpu_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
508 int amdgpu_gem_debugfs_init(struct amdgpu_device *adev);
509
510 /* sub-allocation manager, it has to be protected by another lock.
511  * By conception this is an helper for other part of the driver
512  * like the indirect buffer or semaphore, which both have their
513  * locking.
514  *
515  * Principe is simple, we keep a list of sub allocation in offset
516  * order (first entry has offset == 0, last entry has the highest
517  * offset).
518  *
519  * When allocating new object we first check if there is room at
520  * the end total_size - (last_object_offset + last_object_size) >=
521  * alloc_size. If so we allocate new object there.
522  *
523  * When there is not enough room at the end, we start waiting for
524  * each sub object until we reach object_offset+object_size >=
525  * alloc_size, this object then become the sub object we return.
526  *
527  * Alignment can't be bigger than page size.
528  *
529  * Hole are not considered for allocation to keep things simple.
530  * Assumption is that there won't be hole (all object on same
531  * alignment).
532  */
533
534 #define AMDGPU_SA_NUM_FENCE_LISTS       32
535
536 struct amdgpu_sa_manager {
537         wait_queue_head_t       wq;
538         struct amdgpu_bo        *bo;
539         struct list_head        *hole;
540         struct list_head        flist[AMDGPU_SA_NUM_FENCE_LISTS];
541         struct list_head        olist;
542         unsigned                size;
543         uint64_t                gpu_addr;
544         void                    *cpu_ptr;
545         uint32_t                domain;
546         uint32_t                align;
547 };
548
549 /* sub-allocation buffer */
550 struct amdgpu_sa_bo {
551         struct list_head                olist;
552         struct list_head                flist;
553         struct amdgpu_sa_manager        *manager;
554         unsigned                        soffset;
555         unsigned                        eoffset;
556         struct fence                    *fence;
557 };
558
559 /*
560  * GEM objects.
561  */
562 void amdgpu_gem_force_release(struct amdgpu_device *adev);
563 int amdgpu_gem_object_create(struct amdgpu_device *adev, unsigned long size,
564                                 int alignment, u32 initial_domain,
565                                 u64 flags, bool kernel,
566                                 struct drm_gem_object **obj);
567
568 int amdgpu_mode_dumb_create(struct drm_file *file_priv,
569                             struct drm_device *dev,
570                             struct drm_mode_create_dumb *args);
571 int amdgpu_mode_dumb_mmap(struct drm_file *filp,
572                           struct drm_device *dev,
573                           uint32_t handle, uint64_t *offset_p);
574 /*
575  * Synchronization
576  */
577 struct amdgpu_sync {
578         DECLARE_HASHTABLE(fences, 4);
579         struct fence            *last_vm_update;
580 };
581
582 void amdgpu_sync_create(struct amdgpu_sync *sync);
583 int amdgpu_sync_fence(struct amdgpu_device *adev, struct amdgpu_sync *sync,
584                       struct fence *f);
585 int amdgpu_sync_resv(struct amdgpu_device *adev,
586                      struct amdgpu_sync *sync,
587                      struct reservation_object *resv,
588                      void *owner);
589 struct fence *amdgpu_sync_get_fence(struct amdgpu_sync *sync);
590 int amdgpu_sync_wait(struct amdgpu_sync *sync);
591 void amdgpu_sync_free(struct amdgpu_sync *sync);
592 int amdgpu_sync_init(void);
593 void amdgpu_sync_fini(void);
594
595 /*
596  * GART structures, functions & helpers
597  */
598 struct amdgpu_mc;
599
600 #define AMDGPU_GPU_PAGE_SIZE 4096
601 #define AMDGPU_GPU_PAGE_MASK (AMDGPU_GPU_PAGE_SIZE - 1)
602 #define AMDGPU_GPU_PAGE_SHIFT 12
603 #define AMDGPU_GPU_PAGE_ALIGN(a) (((a) + AMDGPU_GPU_PAGE_MASK) & ~AMDGPU_GPU_PAGE_MASK)
604
605 struct amdgpu_gart {
606         dma_addr_t                      table_addr;
607         struct amdgpu_bo                *robj;
608         void                            *ptr;
609         unsigned                        num_gpu_pages;
610         unsigned                        num_cpu_pages;
611         unsigned                        table_size;
612         struct page                     **pages;
613         dma_addr_t                      *pages_addr;
614         bool                            ready;
615         const struct amdgpu_gart_funcs *gart_funcs;
616 };
617
618 int amdgpu_gart_table_ram_alloc(struct amdgpu_device *adev);
619 void amdgpu_gart_table_ram_free(struct amdgpu_device *adev);
620 int amdgpu_gart_table_vram_alloc(struct amdgpu_device *adev);
621 void amdgpu_gart_table_vram_free(struct amdgpu_device *adev);
622 int amdgpu_gart_table_vram_pin(struct amdgpu_device *adev);
623 void amdgpu_gart_table_vram_unpin(struct amdgpu_device *adev);
624 int amdgpu_gart_init(struct amdgpu_device *adev);
625 void amdgpu_gart_fini(struct amdgpu_device *adev);
626 void amdgpu_gart_unbind(struct amdgpu_device *adev, unsigned offset,
627                         int pages);
628 int amdgpu_gart_bind(struct amdgpu_device *adev, unsigned offset,
629                      int pages, struct page **pagelist,
630                      dma_addr_t *dma_addr, uint32_t flags);
631
632 /*
633  * GPU MC structures, functions & helpers
634  */
635 struct amdgpu_mc {
636         resource_size_t         aper_size;
637         resource_size_t         aper_base;
638         resource_size_t         agp_base;
639         /* for some chips with <= 32MB we need to lie
640          * about vram size near mc fb location */
641         u64                     mc_vram_size;
642         u64                     visible_vram_size;
643         u64                     gtt_size;
644         u64                     gtt_start;
645         u64                     gtt_end;
646         u64                     vram_start;
647         u64                     vram_end;
648         unsigned                vram_width;
649         u64                     real_vram_size;
650         int                     vram_mtrr;
651         u64                     gtt_base_align;
652         u64                     mc_mask;
653         const struct firmware   *fw;    /* MC firmware */
654         uint32_t                fw_version;
655         struct amdgpu_irq_src   vm_fault;
656         uint32_t                vram_type;
657 };
658
659 /*
660  * GPU doorbell structures, functions & helpers
661  */
662 typedef enum _AMDGPU_DOORBELL_ASSIGNMENT
663 {
664         AMDGPU_DOORBELL_KIQ                     = 0x000,
665         AMDGPU_DOORBELL_HIQ                     = 0x001,
666         AMDGPU_DOORBELL_DIQ                     = 0x002,
667         AMDGPU_DOORBELL_MEC_RING0               = 0x010,
668         AMDGPU_DOORBELL_MEC_RING1               = 0x011,
669         AMDGPU_DOORBELL_MEC_RING2               = 0x012,
670         AMDGPU_DOORBELL_MEC_RING3               = 0x013,
671         AMDGPU_DOORBELL_MEC_RING4               = 0x014,
672         AMDGPU_DOORBELL_MEC_RING5               = 0x015,
673         AMDGPU_DOORBELL_MEC_RING6               = 0x016,
674         AMDGPU_DOORBELL_MEC_RING7               = 0x017,
675         AMDGPU_DOORBELL_GFX_RING0               = 0x020,
676         AMDGPU_DOORBELL_sDMA_ENGINE0            = 0x1E0,
677         AMDGPU_DOORBELL_sDMA_ENGINE1            = 0x1E1,
678         AMDGPU_DOORBELL_IH                      = 0x1E8,
679         AMDGPU_DOORBELL_MAX_ASSIGNMENT          = 0x3FF,
680         AMDGPU_DOORBELL_INVALID                 = 0xFFFF
681 } AMDGPU_DOORBELL_ASSIGNMENT;
682
683 struct amdgpu_doorbell {
684         /* doorbell mmio */
685         resource_size_t         base;
686         resource_size_t         size;
687         u32 __iomem             *ptr;
688         u32                     num_doorbells;  /* Number of doorbells actually reserved for amdgpu. */
689 };
690
691 void amdgpu_doorbell_get_kfd_info(struct amdgpu_device *adev,
692                                 phys_addr_t *aperture_base,
693                                 size_t *aperture_size,
694                                 size_t *start_offset);
695
696 /*
697  * IRQS.
698  */
699
700 struct amdgpu_flip_work {
701         struct work_struct              flip_work;
702         struct work_struct              unpin_work;
703         struct amdgpu_device            *adev;
704         int                             crtc_id;
705         uint64_t                        base;
706         struct drm_pending_vblank_event *event;
707         struct amdgpu_bo                *old_rbo;
708         struct fence                    *excl;
709         unsigned                        shared_count;
710         struct fence                    **shared;
711         struct fence_cb                 cb;
712 };
713
714
715 /*
716  * CP & rings.
717  */
718
719 struct amdgpu_ib {
720         struct amdgpu_sa_bo             *sa_bo;
721         uint32_t                        length_dw;
722         uint64_t                        gpu_addr;
723         uint32_t                        *ptr;
724         struct amdgpu_user_fence        *user;
725         struct amdgpu_vm                *vm;
726         unsigned                        vm_id;
727         uint64_t                        vm_pd_addr;
728         struct amdgpu_ctx               *ctx;
729         uint32_t                        gds_base, gds_size;
730         uint32_t                        gws_base, gws_size;
731         uint32_t                        oa_base, oa_size;
732         uint32_t                        flags;
733         /* resulting sequence number */
734         uint64_t                        sequence;
735 };
736
737 enum amdgpu_ring_type {
738         AMDGPU_RING_TYPE_GFX,
739         AMDGPU_RING_TYPE_COMPUTE,
740         AMDGPU_RING_TYPE_SDMA,
741         AMDGPU_RING_TYPE_UVD,
742         AMDGPU_RING_TYPE_VCE
743 };
744
745 extern struct amd_sched_backend_ops amdgpu_sched_ops;
746
747 int amdgpu_job_alloc(struct amdgpu_device *adev, unsigned num_ibs,
748                      struct amdgpu_job **job);
749 int amdgpu_job_alloc_with_ib(struct amdgpu_device *adev, unsigned size,
750                              struct amdgpu_job **job);
751 void amdgpu_job_free(struct amdgpu_job *job);
752 int amdgpu_job_submit(struct amdgpu_job *job, struct amdgpu_ring *ring,
753                       struct amd_sched_entity *entity, void *owner,
754                       struct fence **f);
755
756 struct amdgpu_ring {
757         struct amdgpu_device            *adev;
758         const struct amdgpu_ring_funcs  *funcs;
759         struct amdgpu_fence_driver      fence_drv;
760         struct amd_gpu_scheduler        sched;
761
762         spinlock_t              fence_lock;
763         struct amdgpu_bo        *ring_obj;
764         volatile uint32_t       *ring;
765         unsigned                rptr_offs;
766         u64                     next_rptr_gpu_addr;
767         volatile u32            *next_rptr_cpu_addr;
768         unsigned                wptr;
769         unsigned                wptr_old;
770         unsigned                ring_size;
771         unsigned                max_dw;
772         int                     count_dw;
773         uint64_t                gpu_addr;
774         uint32_t                align_mask;
775         uint32_t                ptr_mask;
776         bool                    ready;
777         u32                     nop;
778         u32                     idx;
779         u32                     me;
780         u32                     pipe;
781         u32                     queue;
782         struct amdgpu_bo        *mqd_obj;
783         u32                     doorbell_index;
784         bool                    use_doorbell;
785         unsigned                wptr_offs;
786         unsigned                next_rptr_offs;
787         unsigned                fence_offs;
788         struct amdgpu_ctx       *current_ctx;
789         enum amdgpu_ring_type   type;
790         char                    name[16];
791         unsigned                cond_exe_offs;
792         u64                             cond_exe_gpu_addr;
793         volatile u32    *cond_exe_cpu_addr;
794 };
795
796 /*
797  * VM
798  */
799
800 /* maximum number of VMIDs */
801 #define AMDGPU_NUM_VM   16
802
803 /* number of entries in page table */
804 #define AMDGPU_VM_PTE_COUNT (1 << amdgpu_vm_block_size)
805
806 /* PTBs (Page Table Blocks) need to be aligned to 32K */
807 #define AMDGPU_VM_PTB_ALIGN_SIZE   32768
808 #define AMDGPU_VM_PTB_ALIGN_MASK (AMDGPU_VM_PTB_ALIGN_SIZE - 1)
809 #define AMDGPU_VM_PTB_ALIGN(a) (((a) + AMDGPU_VM_PTB_ALIGN_MASK) & ~AMDGPU_VM_PTB_ALIGN_MASK)
810
811 #define AMDGPU_PTE_VALID        (1 << 0)
812 #define AMDGPU_PTE_SYSTEM       (1 << 1)
813 #define AMDGPU_PTE_SNOOPED      (1 << 2)
814
815 /* VI only */
816 #define AMDGPU_PTE_EXECUTABLE   (1 << 4)
817
818 #define AMDGPU_PTE_READABLE     (1 << 5)
819 #define AMDGPU_PTE_WRITEABLE    (1 << 6)
820
821 /* PTE (Page Table Entry) fragment field for different page sizes */
822 #define AMDGPU_PTE_FRAG_4KB     (0 << 7)
823 #define AMDGPU_PTE_FRAG_64KB    (4 << 7)
824 #define AMDGPU_LOG2_PAGES_PER_FRAG 4
825
826 /* How to programm VM fault handling */
827 #define AMDGPU_VM_FAULT_STOP_NEVER      0
828 #define AMDGPU_VM_FAULT_STOP_FIRST      1
829 #define AMDGPU_VM_FAULT_STOP_ALWAYS     2
830
831 struct amdgpu_vm_pt {
832         struct amdgpu_bo_list_entry     entry;
833         uint64_t                        addr;
834 };
835
836 struct amdgpu_vm_id {
837         struct amdgpu_vm_manager_id     *mgr_id;
838         uint64_t                        pd_gpu_addr;
839         /* last flushed PD/PT update */
840         struct fence                    *flushed_updates;
841 };
842
843 struct amdgpu_vm {
844         /* tree of virtual addresses mapped */
845         struct rb_root          va;
846
847         /* protecting invalidated */
848         spinlock_t              status_lock;
849
850         /* BOs moved, but not yet updated in the PT */
851         struct list_head        invalidated;
852
853         /* BOs cleared in the PT because of a move */
854         struct list_head        cleared;
855
856         /* BO mappings freed, but not yet updated in the PT */
857         struct list_head        freed;
858
859         /* contains the page directory */
860         struct amdgpu_bo        *page_directory;
861         unsigned                max_pde_used;
862         struct fence            *page_directory_fence;
863
864         /* array of page tables, one for each page directory entry */
865         struct amdgpu_vm_pt     *page_tables;
866
867         /* for id and flush management per ring */
868         struct amdgpu_vm_id     ids[AMDGPU_MAX_RINGS];
869
870         /* protecting freed */
871         spinlock_t              freed_lock;
872
873         /* Scheduler entity for page table updates */
874         struct amd_sched_entity entity;
875 };
876
877 struct amdgpu_vm_manager_id {
878         struct list_head        list;
879         struct fence            *active;
880         atomic_long_t           owner;
881
882         uint32_t                gds_base;
883         uint32_t                gds_size;
884         uint32_t                gws_base;
885         uint32_t                gws_size;
886         uint32_t                oa_base;
887         uint32_t                oa_size;
888 };
889
890 struct amdgpu_vm_manager {
891         /* Handling of VMIDs */
892         struct mutex                            lock;
893         unsigned                                num_ids;
894         struct list_head                        ids_lru;
895         struct amdgpu_vm_manager_id             ids[AMDGPU_NUM_VM];
896
897         uint32_t                                max_pfn;
898         /* vram base address for page table entry  */
899         u64                                     vram_base_offset;
900         /* is vm enabled? */
901         bool                                    enabled;
902         /* vm pte handling */
903         const struct amdgpu_vm_pte_funcs        *vm_pte_funcs;
904         struct amdgpu_ring                      *vm_pte_rings[AMDGPU_MAX_RINGS];
905         unsigned                                vm_pte_num_rings;
906         atomic_t                                vm_pte_next_ring;
907 };
908
909 void amdgpu_vm_manager_init(struct amdgpu_device *adev);
910 void amdgpu_vm_manager_fini(struct amdgpu_device *adev);
911 int amdgpu_vm_init(struct amdgpu_device *adev, struct amdgpu_vm *vm);
912 void amdgpu_vm_fini(struct amdgpu_device *adev, struct amdgpu_vm *vm);
913 void amdgpu_vm_get_pd_bo(struct amdgpu_vm *vm,
914                          struct list_head *validated,
915                          struct amdgpu_bo_list_entry *entry);
916 void amdgpu_vm_get_pt_bos(struct amdgpu_vm *vm, struct list_head *duplicates);
917 void amdgpu_vm_move_pt_bos_in_lru(struct amdgpu_device *adev,
918                                   struct amdgpu_vm *vm);
919 int amdgpu_vm_grab_id(struct amdgpu_vm *vm, struct amdgpu_ring *ring,
920                       struct amdgpu_sync *sync, struct fence *fence,
921                       unsigned *vm_id, uint64_t *vm_pd_addr);
922 void amdgpu_vm_flush(struct amdgpu_ring *ring,
923                      unsigned vm_id, uint64_t pd_addr,
924                      uint32_t gds_base, uint32_t gds_size,
925                      uint32_t gws_base, uint32_t gws_size,
926                      uint32_t oa_base, uint32_t oa_size);
927 void amdgpu_vm_reset_id(struct amdgpu_device *adev, unsigned vm_id);
928 uint64_t amdgpu_vm_map_gart(const dma_addr_t *pages_addr, uint64_t addr);
929 int amdgpu_vm_update_page_directory(struct amdgpu_device *adev,
930                                     struct amdgpu_vm *vm);
931 int amdgpu_vm_clear_freed(struct amdgpu_device *adev,
932                           struct amdgpu_vm *vm);
933 int amdgpu_vm_clear_invalids(struct amdgpu_device *adev, struct amdgpu_vm *vm,
934                              struct amdgpu_sync *sync);
935 int amdgpu_vm_bo_update(struct amdgpu_device *adev,
936                         struct amdgpu_bo_va *bo_va,
937                         struct ttm_mem_reg *mem);
938 void amdgpu_vm_bo_invalidate(struct amdgpu_device *adev,
939                              struct amdgpu_bo *bo);
940 struct amdgpu_bo_va *amdgpu_vm_bo_find(struct amdgpu_vm *vm,
941                                        struct amdgpu_bo *bo);
942 struct amdgpu_bo_va *amdgpu_vm_bo_add(struct amdgpu_device *adev,
943                                       struct amdgpu_vm *vm,
944                                       struct amdgpu_bo *bo);
945 int amdgpu_vm_bo_map(struct amdgpu_device *adev,
946                      struct amdgpu_bo_va *bo_va,
947                      uint64_t addr, uint64_t offset,
948                      uint64_t size, uint32_t flags);
949 int amdgpu_vm_bo_unmap(struct amdgpu_device *adev,
950                        struct amdgpu_bo_va *bo_va,
951                        uint64_t addr);
952 void amdgpu_vm_bo_rmv(struct amdgpu_device *adev,
953                       struct amdgpu_bo_va *bo_va);
954
955 /*
956  * context related structures
957  */
958
959 struct amdgpu_ctx_ring {
960         uint64_t                sequence;
961         struct fence            **fences;
962         struct amd_sched_entity entity;
963 };
964
965 struct amdgpu_ctx {
966         struct kref             refcount;
967         struct amdgpu_device    *adev;
968         unsigned                reset_counter;
969         spinlock_t              ring_lock;
970         struct fence            **fences;
971         struct amdgpu_ctx_ring  rings[AMDGPU_MAX_RINGS];
972 };
973
974 struct amdgpu_ctx_mgr {
975         struct amdgpu_device    *adev;
976         struct mutex            lock;
977         /* protected by lock */
978         struct idr              ctx_handles;
979 };
980
981 struct amdgpu_ctx *amdgpu_ctx_get(struct amdgpu_fpriv *fpriv, uint32_t id);
982 int amdgpu_ctx_put(struct amdgpu_ctx *ctx);
983
984 uint64_t amdgpu_ctx_add_fence(struct amdgpu_ctx *ctx, struct amdgpu_ring *ring,
985                               struct fence *fence);
986 struct fence *amdgpu_ctx_get_fence(struct amdgpu_ctx *ctx,
987                                    struct amdgpu_ring *ring, uint64_t seq);
988
989 int amdgpu_ctx_ioctl(struct drm_device *dev, void *data,
990                      struct drm_file *filp);
991
992 void amdgpu_ctx_mgr_init(struct amdgpu_ctx_mgr *mgr);
993 void amdgpu_ctx_mgr_fini(struct amdgpu_ctx_mgr *mgr);
994
995 /*
996  * file private structure
997  */
998
999 struct amdgpu_fpriv {
1000         struct amdgpu_vm        vm;
1001         struct mutex            bo_list_lock;
1002         struct idr              bo_list_handles;
1003         struct amdgpu_ctx_mgr   ctx_mgr;
1004 };
1005
1006 /*
1007  * residency list
1008  */
1009
1010 struct amdgpu_bo_list {
1011         struct mutex lock;
1012         struct amdgpu_bo *gds_obj;
1013         struct amdgpu_bo *gws_obj;
1014         struct amdgpu_bo *oa_obj;
1015         unsigned first_userptr;
1016         unsigned num_entries;
1017         struct amdgpu_bo_list_entry *array;
1018 };
1019
1020 struct amdgpu_bo_list *
1021 amdgpu_bo_list_get(struct amdgpu_fpriv *fpriv, int id);
1022 void amdgpu_bo_list_get_list(struct amdgpu_bo_list *list,
1023                              struct list_head *validated);
1024 void amdgpu_bo_list_put(struct amdgpu_bo_list *list);
1025 void amdgpu_bo_list_free(struct amdgpu_bo_list *list);
1026
1027 /*
1028  * GFX stuff
1029  */
1030 #include "clearstate_defs.h"
1031
1032 struct amdgpu_rlc {
1033         /* for power gating */
1034         struct amdgpu_bo        *save_restore_obj;
1035         uint64_t                save_restore_gpu_addr;
1036         volatile uint32_t       *sr_ptr;
1037         const u32               *reg_list;
1038         u32                     reg_list_size;
1039         /* for clear state */
1040         struct amdgpu_bo        *clear_state_obj;
1041         uint64_t                clear_state_gpu_addr;
1042         volatile uint32_t       *cs_ptr;
1043         const struct cs_section_def   *cs_data;
1044         u32                     clear_state_size;
1045         /* for cp tables */
1046         struct amdgpu_bo        *cp_table_obj;
1047         uint64_t                cp_table_gpu_addr;
1048         volatile uint32_t       *cp_table_ptr;
1049         u32                     cp_table_size;
1050 };
1051
1052 struct amdgpu_mec {
1053         struct amdgpu_bo        *hpd_eop_obj;
1054         u64                     hpd_eop_gpu_addr;
1055         u32 num_pipe;
1056         u32 num_mec;
1057         u32 num_queue;
1058 };
1059
1060 /*
1061  * GPU scratch registers structures, functions & helpers
1062  */
1063 struct amdgpu_scratch {
1064         unsigned                num_reg;
1065         uint32_t                reg_base;
1066         bool                    free[32];
1067         uint32_t                reg[32];
1068 };
1069
1070 /*
1071  * GFX configurations
1072  */
1073 struct amdgpu_gca_config {
1074         unsigned max_shader_engines;
1075         unsigned max_tile_pipes;
1076         unsigned max_cu_per_sh;
1077         unsigned max_sh_per_se;
1078         unsigned max_backends_per_se;
1079         unsigned max_texture_channel_caches;
1080         unsigned max_gprs;
1081         unsigned max_gs_threads;
1082         unsigned max_hw_contexts;
1083         unsigned sc_prim_fifo_size_frontend;
1084         unsigned sc_prim_fifo_size_backend;
1085         unsigned sc_hiz_tile_fifo_size;
1086         unsigned sc_earlyz_tile_fifo_size;
1087
1088         unsigned num_tile_pipes;
1089         unsigned backend_enable_mask;
1090         unsigned mem_max_burst_length_bytes;
1091         unsigned mem_row_size_in_kb;
1092         unsigned shader_engine_tile_size;
1093         unsigned num_gpus;
1094         unsigned multi_gpu_tile_size;
1095         unsigned mc_arb_ramcfg;
1096         unsigned gb_addr_config;
1097         unsigned num_rbs;
1098
1099         uint32_t tile_mode_array[32];
1100         uint32_t macrotile_mode_array[16];
1101 };
1102
1103 struct amdgpu_gfx {
1104         struct mutex                    gpu_clock_mutex;
1105         struct amdgpu_gca_config        config;
1106         struct amdgpu_rlc               rlc;
1107         struct amdgpu_mec               mec;
1108         struct amdgpu_scratch           scratch;
1109         const struct firmware           *me_fw; /* ME firmware */
1110         uint32_t                        me_fw_version;
1111         const struct firmware           *pfp_fw; /* PFP firmware */
1112         uint32_t                        pfp_fw_version;
1113         const struct firmware           *ce_fw; /* CE firmware */
1114         uint32_t                        ce_fw_version;
1115         const struct firmware           *rlc_fw; /* RLC firmware */
1116         uint32_t                        rlc_fw_version;
1117         const struct firmware           *mec_fw; /* MEC firmware */
1118         uint32_t                        mec_fw_version;
1119         const struct firmware           *mec2_fw; /* MEC2 firmware */
1120         uint32_t                        mec2_fw_version;
1121         uint32_t                        me_feature_version;
1122         uint32_t                        ce_feature_version;
1123         uint32_t                        pfp_feature_version;
1124         uint32_t                        rlc_feature_version;
1125         uint32_t                        mec_feature_version;
1126         uint32_t                        mec2_feature_version;
1127         struct amdgpu_ring              gfx_ring[AMDGPU_MAX_GFX_RINGS];
1128         unsigned                        num_gfx_rings;
1129         struct amdgpu_ring              compute_ring[AMDGPU_MAX_COMPUTE_RINGS];
1130         unsigned                        num_compute_rings;
1131         struct amdgpu_irq_src           eop_irq;
1132         struct amdgpu_irq_src           priv_reg_irq;
1133         struct amdgpu_irq_src           priv_inst_irq;
1134         /* gfx status */
1135         uint32_t gfx_current_status;
1136         /* ce ram size*/
1137         unsigned ce_ram_size;
1138 };
1139
1140 int amdgpu_ib_get(struct amdgpu_device *adev, struct amdgpu_vm *vm,
1141                   unsigned size, struct amdgpu_ib *ib);
1142 void amdgpu_ib_free(struct amdgpu_device *adev, struct amdgpu_ib *ib, struct fence *f);
1143 int amdgpu_ib_schedule(struct amdgpu_ring *ring, unsigned num_ibs,
1144                        struct amdgpu_ib *ib, struct fence *last_vm_update,
1145                        struct fence **f);
1146 int amdgpu_ib_pool_init(struct amdgpu_device *adev);
1147 void amdgpu_ib_pool_fini(struct amdgpu_device *adev);
1148 int amdgpu_ib_ring_tests(struct amdgpu_device *adev);
1149 int amdgpu_ring_alloc(struct amdgpu_ring *ring, unsigned ndw);
1150 void amdgpu_ring_insert_nop(struct amdgpu_ring *ring, uint32_t count);
1151 void amdgpu_ring_generic_pad_ib(struct amdgpu_ring *ring, struct amdgpu_ib *ib);
1152 void amdgpu_ring_commit(struct amdgpu_ring *ring);
1153 void amdgpu_ring_undo(struct amdgpu_ring *ring);
1154 unsigned amdgpu_ring_backup(struct amdgpu_ring *ring,
1155                             uint32_t **data);
1156 int amdgpu_ring_restore(struct amdgpu_ring *ring,
1157                         unsigned size, uint32_t *data);
1158 int amdgpu_ring_init(struct amdgpu_device *adev, struct amdgpu_ring *ring,
1159                      unsigned ring_size, u32 nop, u32 align_mask,
1160                      struct amdgpu_irq_src *irq_src, unsigned irq_type,
1161                      enum amdgpu_ring_type ring_type);
1162 void amdgpu_ring_fini(struct amdgpu_ring *ring);
1163
1164 /*
1165  * CS.
1166  */
1167 struct amdgpu_cs_chunk {
1168         uint32_t                chunk_id;
1169         uint32_t                length_dw;
1170         uint32_t                *kdata;
1171 };
1172
1173 struct amdgpu_cs_parser {
1174         struct amdgpu_device    *adev;
1175         struct drm_file         *filp;
1176         struct amdgpu_ctx       *ctx;
1177
1178         /* chunks */
1179         unsigned                nchunks;
1180         struct amdgpu_cs_chunk  *chunks;
1181
1182         /* scheduler job object */
1183         struct amdgpu_job       *job;
1184
1185         /* buffer objects */
1186         struct ww_acquire_ctx           ticket;
1187         struct amdgpu_bo_list           *bo_list;
1188         struct amdgpu_bo_list_entry     vm_pd;
1189         struct list_head                validated;
1190         struct fence                    *fence;
1191         uint64_t                        bytes_moved_threshold;
1192         uint64_t                        bytes_moved;
1193
1194         /* user fence */
1195         struct amdgpu_bo_list_entry     uf_entry;
1196 };
1197
1198 struct amdgpu_job {
1199         struct amd_sched_job    base;
1200         struct amdgpu_device    *adev;
1201         struct amdgpu_ring      *ring;
1202         struct amdgpu_sync      sync;
1203         struct amdgpu_ib        *ibs;
1204         struct fence            *fence; /* the hw fence */
1205         uint32_t                num_ibs;
1206         void                    *owner;
1207         struct amdgpu_user_fence uf;
1208 };
1209 #define to_amdgpu_job(sched_job)                \
1210                 container_of((sched_job), struct amdgpu_job, base)
1211
1212 static inline u32 amdgpu_get_ib_value(struct amdgpu_cs_parser *p,
1213                                       uint32_t ib_idx, int idx)
1214 {
1215         return p->job->ibs[ib_idx].ptr[idx];
1216 }
1217
1218 static inline void amdgpu_set_ib_value(struct amdgpu_cs_parser *p,
1219                                        uint32_t ib_idx, int idx,
1220                                        uint32_t value)
1221 {
1222         p->job->ibs[ib_idx].ptr[idx] = value;
1223 }
1224
1225 /*
1226  * Writeback
1227  */
1228 #define AMDGPU_MAX_WB 1024      /* Reserve at most 1024 WB slots for amdgpu-owned rings. */
1229
1230 struct amdgpu_wb {
1231         struct amdgpu_bo        *wb_obj;
1232         volatile uint32_t       *wb;
1233         uint64_t                gpu_addr;
1234         u32                     num_wb; /* Number of wb slots actually reserved for amdgpu. */
1235         unsigned long           used[DIV_ROUND_UP(AMDGPU_MAX_WB, BITS_PER_LONG)];
1236 };
1237
1238 int amdgpu_wb_get(struct amdgpu_device *adev, u32 *wb);
1239 void amdgpu_wb_free(struct amdgpu_device *adev, u32 wb);
1240
1241
1242
1243 enum amdgpu_int_thermal_type {
1244         THERMAL_TYPE_NONE,
1245         THERMAL_TYPE_EXTERNAL,
1246         THERMAL_TYPE_EXTERNAL_GPIO,
1247         THERMAL_TYPE_RV6XX,
1248         THERMAL_TYPE_RV770,
1249         THERMAL_TYPE_ADT7473_WITH_INTERNAL,
1250         THERMAL_TYPE_EVERGREEN,
1251         THERMAL_TYPE_SUMO,
1252         THERMAL_TYPE_NI,
1253         THERMAL_TYPE_SI,
1254         THERMAL_TYPE_EMC2103_WITH_INTERNAL,
1255         THERMAL_TYPE_CI,
1256         THERMAL_TYPE_KV,
1257 };
1258
1259 enum amdgpu_dpm_auto_throttle_src {
1260         AMDGPU_DPM_AUTO_THROTTLE_SRC_THERMAL,
1261         AMDGPU_DPM_AUTO_THROTTLE_SRC_EXTERNAL
1262 };
1263
1264 enum amdgpu_dpm_event_src {
1265         AMDGPU_DPM_EVENT_SRC_ANALOG = 0,
1266         AMDGPU_DPM_EVENT_SRC_EXTERNAL = 1,
1267         AMDGPU_DPM_EVENT_SRC_DIGITAL = 2,
1268         AMDGPU_DPM_EVENT_SRC_ANALOG_OR_EXTERNAL = 3,
1269         AMDGPU_DPM_EVENT_SRC_DIGIAL_OR_EXTERNAL = 4
1270 };
1271
1272 #define AMDGPU_MAX_VCE_LEVELS 6
1273
1274 enum amdgpu_vce_level {
1275         AMDGPU_VCE_LEVEL_AC_ALL = 0,     /* AC, All cases */
1276         AMDGPU_VCE_LEVEL_DC_EE = 1,      /* DC, entropy encoding */
1277         AMDGPU_VCE_LEVEL_DC_LL_LOW = 2,  /* DC, low latency queue, res <= 720 */
1278         AMDGPU_VCE_LEVEL_DC_LL_HIGH = 3, /* DC, low latency queue, 1080 >= res > 720 */
1279         AMDGPU_VCE_LEVEL_DC_GP_LOW = 4,  /* DC, general purpose queue, res <= 720 */
1280         AMDGPU_VCE_LEVEL_DC_GP_HIGH = 5, /* DC, general purpose queue, 1080 >= res > 720 */
1281 };
1282
1283 struct amdgpu_ps {
1284         u32 caps; /* vbios flags */
1285         u32 class; /* vbios flags */
1286         u32 class2; /* vbios flags */
1287         /* UVD clocks */
1288         u32 vclk;
1289         u32 dclk;
1290         /* VCE clocks */
1291         u32 evclk;
1292         u32 ecclk;
1293         bool vce_active;
1294         enum amdgpu_vce_level vce_level;
1295         /* asic priv */
1296         void *ps_priv;
1297 };
1298
1299 struct amdgpu_dpm_thermal {
1300         /* thermal interrupt work */
1301         struct work_struct work;
1302         /* low temperature threshold */
1303         int                min_temp;
1304         /* high temperature threshold */
1305         int                max_temp;
1306         /* was last interrupt low to high or high to low */
1307         bool               high_to_low;
1308         /* interrupt source */
1309         struct amdgpu_irq_src   irq;
1310 };
1311
1312 enum amdgpu_clk_action
1313 {
1314         AMDGPU_SCLK_UP = 1,
1315         AMDGPU_SCLK_DOWN
1316 };
1317
1318 struct amdgpu_blacklist_clocks
1319 {
1320         u32 sclk;
1321         u32 mclk;
1322         enum amdgpu_clk_action action;
1323 };
1324
1325 struct amdgpu_clock_and_voltage_limits {
1326         u32 sclk;
1327         u32 mclk;
1328         u16 vddc;
1329         u16 vddci;
1330 };
1331
1332 struct amdgpu_clock_array {
1333         u32 count;
1334         u32 *values;
1335 };
1336
1337 struct amdgpu_clock_voltage_dependency_entry {
1338         u32 clk;
1339         u16 v;
1340 };
1341
1342 struct amdgpu_clock_voltage_dependency_table {
1343         u32 count;
1344         struct amdgpu_clock_voltage_dependency_entry *entries;
1345 };
1346
1347 union amdgpu_cac_leakage_entry {
1348         struct {
1349                 u16 vddc;
1350                 u32 leakage;
1351         };
1352         struct {
1353                 u16 vddc1;
1354                 u16 vddc2;
1355                 u16 vddc3;
1356         };
1357 };
1358
1359 struct amdgpu_cac_leakage_table {
1360         u32 count;
1361         union amdgpu_cac_leakage_entry *entries;
1362 };
1363
1364 struct amdgpu_phase_shedding_limits_entry {
1365         u16 voltage;
1366         u32 sclk;
1367         u32 mclk;
1368 };
1369
1370 struct amdgpu_phase_shedding_limits_table {
1371         u32 count;
1372         struct amdgpu_phase_shedding_limits_entry *entries;
1373 };
1374
1375 struct amdgpu_uvd_clock_voltage_dependency_entry {
1376         u32 vclk;
1377         u32 dclk;
1378         u16 v;
1379 };
1380
1381 struct amdgpu_uvd_clock_voltage_dependency_table {
1382         u8 count;
1383         struct amdgpu_uvd_clock_voltage_dependency_entry *entries;
1384 };
1385
1386 struct amdgpu_vce_clock_voltage_dependency_entry {
1387         u32 ecclk;
1388         u32 evclk;
1389         u16 v;
1390 };
1391
1392 struct amdgpu_vce_clock_voltage_dependency_table {
1393         u8 count;
1394         struct amdgpu_vce_clock_voltage_dependency_entry *entries;
1395 };
1396
1397 struct amdgpu_ppm_table {
1398         u8 ppm_design;
1399         u16 cpu_core_number;
1400         u32 platform_tdp;
1401         u32 small_ac_platform_tdp;
1402         u32 platform_tdc;
1403         u32 small_ac_platform_tdc;
1404         u32 apu_tdp;
1405         u32 dgpu_tdp;
1406         u32 dgpu_ulv_power;
1407         u32 tj_max;
1408 };
1409
1410 struct amdgpu_cac_tdp_table {
1411         u16 tdp;
1412         u16 configurable_tdp;
1413         u16 tdc;
1414         u16 battery_power_limit;
1415         u16 small_power_limit;
1416         u16 low_cac_leakage;
1417         u16 high_cac_leakage;
1418         u16 maximum_power_delivery_limit;
1419 };
1420
1421 struct amdgpu_dpm_dynamic_state {
1422         struct amdgpu_clock_voltage_dependency_table vddc_dependency_on_sclk;
1423         struct amdgpu_clock_voltage_dependency_table vddci_dependency_on_mclk;
1424         struct amdgpu_clock_voltage_dependency_table vddc_dependency_on_mclk;
1425         struct amdgpu_clock_voltage_dependency_table mvdd_dependency_on_mclk;
1426         struct amdgpu_clock_voltage_dependency_table vddc_dependency_on_dispclk;
1427         struct amdgpu_uvd_clock_voltage_dependency_table uvd_clock_voltage_dependency_table;
1428         struct amdgpu_vce_clock_voltage_dependency_table vce_clock_voltage_dependency_table;
1429         struct amdgpu_clock_voltage_dependency_table samu_clock_voltage_dependency_table;
1430         struct amdgpu_clock_voltage_dependency_table acp_clock_voltage_dependency_table;
1431         struct amdgpu_clock_voltage_dependency_table vddgfx_dependency_on_sclk;
1432         struct amdgpu_clock_array valid_sclk_values;
1433         struct amdgpu_clock_array valid_mclk_values;
1434         struct amdgpu_clock_and_voltage_limits max_clock_voltage_on_dc;
1435         struct amdgpu_clock_and_voltage_limits max_clock_voltage_on_ac;
1436         u32 mclk_sclk_ratio;
1437         u32 sclk_mclk_delta;
1438         u16 vddc_vddci_delta;
1439         u16 min_vddc_for_pcie_gen2;
1440         struct amdgpu_cac_leakage_table cac_leakage_table;
1441         struct amdgpu_phase_shedding_limits_table phase_shedding_limits_table;
1442         struct amdgpu_ppm_table *ppm_table;
1443         struct amdgpu_cac_tdp_table *cac_tdp_table;
1444 };
1445
1446 struct amdgpu_dpm_fan {
1447         u16 t_min;
1448         u16 t_med;
1449         u16 t_high;
1450         u16 pwm_min;
1451         u16 pwm_med;
1452         u16 pwm_high;
1453         u8 t_hyst;
1454         u32 cycle_delay;
1455         u16 t_max;
1456         u8 control_mode;
1457         u16 default_max_fan_pwm;
1458         u16 default_fan_output_sensitivity;
1459         u16 fan_output_sensitivity;
1460         bool ucode_fan_control;
1461 };
1462
1463 enum amdgpu_pcie_gen {
1464         AMDGPU_PCIE_GEN1 = 0,
1465         AMDGPU_PCIE_GEN2 = 1,
1466         AMDGPU_PCIE_GEN3 = 2,
1467         AMDGPU_PCIE_GEN_INVALID = 0xffff
1468 };
1469
1470 enum amdgpu_dpm_forced_level {
1471         AMDGPU_DPM_FORCED_LEVEL_AUTO = 0,
1472         AMDGPU_DPM_FORCED_LEVEL_LOW = 1,
1473         AMDGPU_DPM_FORCED_LEVEL_HIGH = 2,
1474         AMDGPU_DPM_FORCED_LEVEL_MANUAL = 3,
1475 };
1476
1477 struct amdgpu_vce_state {
1478         /* vce clocks */
1479         u32 evclk;
1480         u32 ecclk;
1481         /* gpu clocks */
1482         u32 sclk;
1483         u32 mclk;
1484         u8 clk_idx;
1485         u8 pstate;
1486 };
1487
1488 struct amdgpu_dpm_funcs {
1489         int (*get_temperature)(struct amdgpu_device *adev);
1490         int (*pre_set_power_state)(struct amdgpu_device *adev);
1491         int (*set_power_state)(struct amdgpu_device *adev);
1492         void (*post_set_power_state)(struct amdgpu_device *adev);
1493         void (*display_configuration_changed)(struct amdgpu_device *adev);
1494         u32 (*get_sclk)(struct amdgpu_device *adev, bool low);
1495         u32 (*get_mclk)(struct amdgpu_device *adev, bool low);
1496         void (*print_power_state)(struct amdgpu_device *adev, struct amdgpu_ps *ps);
1497         void (*debugfs_print_current_performance_level)(struct amdgpu_device *adev, struct seq_file *m);
1498         int (*force_performance_level)(struct amdgpu_device *adev, enum amdgpu_dpm_forced_level level);
1499         bool (*vblank_too_short)(struct amdgpu_device *adev);
1500         void (*powergate_uvd)(struct amdgpu_device *adev, bool gate);
1501         void (*powergate_vce)(struct amdgpu_device *adev, bool gate);
1502         void (*enable_bapm)(struct amdgpu_device *adev, bool enable);
1503         void (*set_fan_control_mode)(struct amdgpu_device *adev, u32 mode);
1504         u32 (*get_fan_control_mode)(struct amdgpu_device *adev);
1505         int (*set_fan_speed_percent)(struct amdgpu_device *adev, u32 speed);
1506         int (*get_fan_speed_percent)(struct amdgpu_device *adev, u32 *speed);
1507 };
1508
1509 struct amdgpu_dpm {
1510         struct amdgpu_ps        *ps;
1511         /* number of valid power states */
1512         int                     num_ps;
1513         /* current power state that is active */
1514         struct amdgpu_ps        *current_ps;
1515         /* requested power state */
1516         struct amdgpu_ps        *requested_ps;
1517         /* boot up power state */
1518         struct amdgpu_ps        *boot_ps;
1519         /* default uvd power state */
1520         struct amdgpu_ps        *uvd_ps;
1521         /* vce requirements */
1522         struct amdgpu_vce_state vce_states[AMDGPU_MAX_VCE_LEVELS];
1523         enum amdgpu_vce_level vce_level;
1524         enum amd_pm_state_type state;
1525         enum amd_pm_state_type user_state;
1526         u32                     platform_caps;
1527         u32                     voltage_response_time;
1528         u32                     backbias_response_time;
1529         void                    *priv;
1530         u32                     new_active_crtcs;
1531         int                     new_active_crtc_count;
1532         u32                     current_active_crtcs;
1533         int                     current_active_crtc_count;
1534         struct amdgpu_dpm_dynamic_state dyn_state;
1535         struct amdgpu_dpm_fan fan;
1536         u32 tdp_limit;
1537         u32 near_tdp_limit;
1538         u32 near_tdp_limit_adjusted;
1539         u32 sq_ramping_threshold;
1540         u32 cac_leakage;
1541         u16 tdp_od_limit;
1542         u32 tdp_adjustment;
1543         u16 load_line_slope;
1544         bool power_control;
1545         bool ac_power;
1546         /* special states active */
1547         bool                    thermal_active;
1548         bool                    uvd_active;
1549         bool                    vce_active;
1550         /* thermal handling */
1551         struct amdgpu_dpm_thermal thermal;
1552         /* forced levels */
1553         enum amdgpu_dpm_forced_level forced_level;
1554 };
1555
1556 struct amdgpu_pm {
1557         struct mutex            mutex;
1558         u32                     current_sclk;
1559         u32                     current_mclk;
1560         u32                     default_sclk;
1561         u32                     default_mclk;
1562         struct amdgpu_i2c_chan *i2c_bus;
1563         /* internal thermal controller on rv6xx+ */
1564         enum amdgpu_int_thermal_type int_thermal_type;
1565         struct device           *int_hwmon_dev;
1566         /* fan control parameters */
1567         bool                    no_fan;
1568         u8                      fan_pulses_per_revolution;
1569         u8                      fan_min_rpm;
1570         u8                      fan_max_rpm;
1571         /* dpm */
1572         bool                    dpm_enabled;
1573         bool                    sysfs_initialized;
1574         struct amdgpu_dpm       dpm;
1575         const struct firmware   *fw;    /* SMC firmware */
1576         uint32_t                fw_version;
1577         const struct amdgpu_dpm_funcs *funcs;
1578         uint32_t                pcie_gen_mask;
1579         uint32_t                pcie_mlw_mask;
1580         struct amd_pp_display_configuration pm_display_cfg;/* set by DAL */
1581 };
1582
1583 void amdgpu_get_pcie_info(struct amdgpu_device *adev);
1584
1585 /*
1586  * UVD
1587  */
1588 #define AMDGPU_MAX_UVD_HANDLES  10
1589 #define AMDGPU_UVD_STACK_SIZE   (1024*1024)
1590 #define AMDGPU_UVD_HEAP_SIZE    (1024*1024)
1591 #define AMDGPU_UVD_FIRMWARE_OFFSET 256
1592
1593 struct amdgpu_uvd {
1594         struct amdgpu_bo        *vcpu_bo;
1595         void                    *cpu_addr;
1596         uint64_t                gpu_addr;
1597         void                    *saved_bo;
1598         atomic_t                handles[AMDGPU_MAX_UVD_HANDLES];
1599         struct drm_file         *filp[AMDGPU_MAX_UVD_HANDLES];
1600         struct delayed_work     idle_work;
1601         const struct firmware   *fw;    /* UVD firmware */
1602         struct amdgpu_ring      ring;
1603         struct amdgpu_irq_src   irq;
1604         bool                    address_64_bit;
1605         struct amd_sched_entity entity;
1606 };
1607
1608 /*
1609  * VCE
1610  */
1611 #define AMDGPU_MAX_VCE_HANDLES  16
1612 #define AMDGPU_VCE_FIRMWARE_OFFSET 256
1613
1614 #define AMDGPU_VCE_HARVEST_VCE0 (1 << 0)
1615 #define AMDGPU_VCE_HARVEST_VCE1 (1 << 1)
1616
1617 struct amdgpu_vce {
1618         struct amdgpu_bo        *vcpu_bo;
1619         uint64_t                gpu_addr;
1620         unsigned                fw_version;
1621         unsigned                fb_version;
1622         atomic_t                handles[AMDGPU_MAX_VCE_HANDLES];
1623         struct drm_file         *filp[AMDGPU_MAX_VCE_HANDLES];
1624         uint32_t                img_size[AMDGPU_MAX_VCE_HANDLES];
1625         struct delayed_work     idle_work;
1626         const struct firmware   *fw;    /* VCE firmware */
1627         struct amdgpu_ring      ring[AMDGPU_MAX_VCE_RINGS];
1628         struct amdgpu_irq_src   irq;
1629         unsigned                harvest_config;
1630         struct amd_sched_entity entity;
1631 };
1632
1633 /*
1634  * SDMA
1635  */
1636 struct amdgpu_sdma_instance {
1637         /* SDMA firmware */
1638         const struct firmware   *fw;
1639         uint32_t                fw_version;
1640         uint32_t                feature_version;
1641
1642         struct amdgpu_ring      ring;
1643         bool                    burst_nop;
1644 };
1645
1646 struct amdgpu_sdma {
1647         struct amdgpu_sdma_instance instance[AMDGPU_MAX_SDMA_INSTANCES];
1648         struct amdgpu_irq_src   trap_irq;
1649         struct amdgpu_irq_src   illegal_inst_irq;
1650         int                     num_instances;
1651 };
1652
1653 /*
1654  * Firmware
1655  */
1656 struct amdgpu_firmware {
1657         struct amdgpu_firmware_info ucode[AMDGPU_UCODE_ID_MAXIMUM];
1658         bool smu_load;
1659         struct amdgpu_bo *fw_buf;
1660         unsigned int fw_size;
1661 };
1662
1663 /*
1664  * Benchmarking
1665  */
1666 void amdgpu_benchmark(struct amdgpu_device *adev, int test_number);
1667
1668
1669 /*
1670  * Testing
1671  */
1672 void amdgpu_test_moves(struct amdgpu_device *adev);
1673 void amdgpu_test_ring_sync(struct amdgpu_device *adev,
1674                            struct amdgpu_ring *cpA,
1675                            struct amdgpu_ring *cpB);
1676 void amdgpu_test_syncing(struct amdgpu_device *adev);
1677
1678 /*
1679  * MMU Notifier
1680  */
1681 #if defined(CONFIG_MMU_NOTIFIER)
1682 int amdgpu_mn_register(struct amdgpu_bo *bo, unsigned long addr);
1683 void amdgpu_mn_unregister(struct amdgpu_bo *bo);
1684 #else
1685 static inline int amdgpu_mn_register(struct amdgpu_bo *bo, unsigned long addr)
1686 {
1687         return -ENODEV;
1688 }
1689 static inline void amdgpu_mn_unregister(struct amdgpu_bo *bo) {}
1690 #endif
1691
1692 /*
1693  * Debugfs
1694  */
1695 struct amdgpu_debugfs {
1696         struct drm_info_list    *files;
1697         unsigned                num_files;
1698 };
1699
1700 int amdgpu_debugfs_add_files(struct amdgpu_device *adev,
1701                              struct drm_info_list *files,
1702                              unsigned nfiles);
1703 int amdgpu_debugfs_fence_init(struct amdgpu_device *adev);
1704
1705 #if defined(CONFIG_DEBUG_FS)
1706 int amdgpu_debugfs_init(struct drm_minor *minor);
1707 void amdgpu_debugfs_cleanup(struct drm_minor *minor);
1708 #endif
1709
1710 /*
1711  * amdgpu smumgr functions
1712  */
1713 struct amdgpu_smumgr_funcs {
1714         int (*check_fw_load_finish)(struct amdgpu_device *adev, uint32_t fwtype);
1715         int (*request_smu_load_fw)(struct amdgpu_device *adev);
1716         int (*request_smu_specific_fw)(struct amdgpu_device *adev, uint32_t fwtype);
1717 };
1718
1719 /*
1720  * amdgpu smumgr
1721  */
1722 struct amdgpu_smumgr {
1723         struct amdgpu_bo *toc_buf;
1724         struct amdgpu_bo *smu_buf;
1725         /* asic priv smu data */
1726         void *priv;
1727         spinlock_t smu_lock;
1728         /* smumgr functions */
1729         const struct amdgpu_smumgr_funcs *smumgr_funcs;
1730         /* ucode loading complete flag */
1731         uint32_t fw_flags;
1732 };
1733
1734 /*
1735  * ASIC specific register table accessible by UMD
1736  */
1737 struct amdgpu_allowed_register_entry {
1738         uint32_t reg_offset;
1739         bool untouched;
1740         bool grbm_indexed;
1741 };
1742
1743 struct amdgpu_cu_info {
1744         uint32_t number; /* total active CU number */
1745         uint32_t ao_cu_mask;
1746         uint32_t bitmap[4][4];
1747 };
1748
1749
1750 /*
1751  * ASIC specific functions.
1752  */
1753 struct amdgpu_asic_funcs {
1754         bool (*read_disabled_bios)(struct amdgpu_device *adev);
1755         bool (*read_bios_from_rom)(struct amdgpu_device *adev,
1756                                    u8 *bios, u32 length_bytes);
1757         int (*read_register)(struct amdgpu_device *adev, u32 se_num,
1758                              u32 sh_num, u32 reg_offset, u32 *value);
1759         void (*set_vga_state)(struct amdgpu_device *adev, bool state);
1760         int (*reset)(struct amdgpu_device *adev);
1761         /* wait for mc_idle */
1762         int (*wait_for_mc_idle)(struct amdgpu_device *adev);
1763         /* get the reference clock */
1764         u32 (*get_xclk)(struct amdgpu_device *adev);
1765         /* get the gpu clock counter */
1766         uint64_t (*get_gpu_clock_counter)(struct amdgpu_device *adev);
1767         int (*get_cu_info)(struct amdgpu_device *adev, struct amdgpu_cu_info *info);
1768         /* MM block clocks */
1769         int (*set_uvd_clocks)(struct amdgpu_device *adev, u32 vclk, u32 dclk);
1770         int (*set_vce_clocks)(struct amdgpu_device *adev, u32 evclk, u32 ecclk);
1771 };
1772
1773 /*
1774  * IOCTL.
1775  */
1776 int amdgpu_gem_create_ioctl(struct drm_device *dev, void *data,
1777                             struct drm_file *filp);
1778 int amdgpu_bo_list_ioctl(struct drm_device *dev, void *data,
1779                                 struct drm_file *filp);
1780
1781 int amdgpu_gem_info_ioctl(struct drm_device *dev, void *data,
1782                           struct drm_file *filp);
1783 int amdgpu_gem_userptr_ioctl(struct drm_device *dev, void *data,
1784                         struct drm_file *filp);
1785 int amdgpu_gem_mmap_ioctl(struct drm_device *dev, void *data,
1786                           struct drm_file *filp);
1787 int amdgpu_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
1788                               struct drm_file *filp);
1789 int amdgpu_gem_va_ioctl(struct drm_device *dev, void *data,
1790                           struct drm_file *filp);
1791 int amdgpu_gem_op_ioctl(struct drm_device *dev, void *data,
1792                         struct drm_file *filp);
1793 int amdgpu_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1794 int amdgpu_cs_wait_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1795
1796 int amdgpu_gem_metadata_ioctl(struct drm_device *dev, void *data,
1797                                 struct drm_file *filp);
1798
1799 /* VRAM scratch page for HDP bug, default vram page */
1800 struct amdgpu_vram_scratch {
1801         struct amdgpu_bo                *robj;
1802         volatile uint32_t               *ptr;
1803         u64                             gpu_addr;
1804 };
1805
1806 /*
1807  * ACPI
1808  */
1809 struct amdgpu_atif_notification_cfg {
1810         bool enabled;
1811         int command_code;
1812 };
1813
1814 struct amdgpu_atif_notifications {
1815         bool display_switch;
1816         bool expansion_mode_change;
1817         bool thermal_state;
1818         bool forced_power_state;
1819         bool system_power_state;
1820         bool display_conf_change;
1821         bool px_gfx_switch;
1822         bool brightness_change;
1823         bool dgpu_display_event;
1824 };
1825
1826 struct amdgpu_atif_functions {
1827         bool system_params;
1828         bool sbios_requests;
1829         bool select_active_disp;
1830         bool lid_state;
1831         bool get_tv_standard;
1832         bool set_tv_standard;
1833         bool get_panel_expansion_mode;
1834         bool set_panel_expansion_mode;
1835         bool temperature_change;
1836         bool graphics_device_types;
1837 };
1838
1839 struct amdgpu_atif {
1840         struct amdgpu_atif_notifications notifications;
1841         struct amdgpu_atif_functions functions;
1842         struct amdgpu_atif_notification_cfg notification_cfg;
1843         struct amdgpu_encoder *encoder_for_bl;
1844 };
1845
1846 struct amdgpu_atcs_functions {
1847         bool get_ext_state;
1848         bool pcie_perf_req;
1849         bool pcie_dev_rdy;
1850         bool pcie_bus_width;
1851 };
1852
1853 struct amdgpu_atcs {
1854         struct amdgpu_atcs_functions functions;
1855 };
1856
1857 /*
1858  * CGS
1859  */
1860 void *amdgpu_cgs_create_device(struct amdgpu_device *adev);
1861 void amdgpu_cgs_destroy_device(void *cgs_device);
1862
1863
1864 /*
1865  * CGS
1866  */
1867 void *amdgpu_cgs_create_device(struct amdgpu_device *adev);
1868 void amdgpu_cgs_destroy_device(void *cgs_device);
1869
1870
1871 /* GPU virtualization */
1872 struct amdgpu_virtualization {
1873         bool supports_sr_iov;
1874 };
1875
1876 /*
1877  * Core structure, functions and helpers.
1878  */
1879 typedef uint32_t (*amdgpu_rreg_t)(struct amdgpu_device*, uint32_t);
1880 typedef void (*amdgpu_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
1881
1882 typedef uint32_t (*amdgpu_block_rreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
1883 typedef void (*amdgpu_block_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t, uint32_t);
1884
1885 struct amdgpu_ip_block_status {
1886         bool valid;
1887         bool sw;
1888         bool hw;
1889 };
1890
1891 struct amdgpu_device {
1892         struct device                   *dev;
1893         struct drm_device               *ddev;
1894         struct pci_dev                  *pdev;
1895
1896 #ifdef CONFIG_DRM_AMD_ACP
1897         struct amdgpu_acp               acp;
1898 #endif
1899
1900         /* ASIC */
1901         enum amd_asic_type              asic_type;
1902         uint32_t                        family;
1903         uint32_t                        rev_id;
1904         uint32_t                        external_rev_id;
1905         unsigned long                   flags;
1906         int                             usec_timeout;
1907         const struct amdgpu_asic_funcs  *asic_funcs;
1908         bool                            shutdown;
1909         bool                            need_dma32;
1910         bool                            accel_working;
1911         struct work_struct              reset_work;
1912         struct notifier_block           acpi_nb;
1913         struct amdgpu_i2c_chan          *i2c_bus[AMDGPU_MAX_I2C_BUS];
1914         struct amdgpu_debugfs           debugfs[AMDGPU_DEBUGFS_MAX_COMPONENTS];
1915         unsigned                        debugfs_count;
1916 #if defined(CONFIG_DEBUG_FS)
1917         struct dentry                   *debugfs_regs;
1918 #endif
1919         struct amdgpu_atif              atif;
1920         struct amdgpu_atcs              atcs;
1921         struct mutex                    srbm_mutex;
1922         /* GRBM index mutex. Protects concurrent access to GRBM index */
1923         struct mutex                    grbm_idx_mutex;
1924         struct dev_pm_domain            vga_pm_domain;
1925         bool                            have_disp_power_ref;
1926
1927         /* BIOS */
1928         uint8_t                         *bios;
1929         bool                            is_atom_bios;
1930         struct amdgpu_bo                *stollen_vga_memory;
1931         uint32_t                        bios_scratch[AMDGPU_BIOS_NUM_SCRATCH];
1932
1933         /* Register/doorbell mmio */
1934         resource_size_t                 rmmio_base;
1935         resource_size_t                 rmmio_size;
1936         void __iomem                    *rmmio;
1937         /* protects concurrent MM_INDEX/DATA based register access */
1938         spinlock_t mmio_idx_lock;
1939         /* protects concurrent SMC based register access */
1940         spinlock_t smc_idx_lock;
1941         amdgpu_rreg_t                   smc_rreg;
1942         amdgpu_wreg_t                   smc_wreg;
1943         /* protects concurrent PCIE register access */
1944         spinlock_t pcie_idx_lock;
1945         amdgpu_rreg_t                   pcie_rreg;
1946         amdgpu_wreg_t                   pcie_wreg;
1947         /* protects concurrent UVD register access */
1948         spinlock_t uvd_ctx_idx_lock;
1949         amdgpu_rreg_t                   uvd_ctx_rreg;
1950         amdgpu_wreg_t                   uvd_ctx_wreg;
1951         /* protects concurrent DIDT register access */
1952         spinlock_t didt_idx_lock;
1953         amdgpu_rreg_t                   didt_rreg;
1954         amdgpu_wreg_t                   didt_wreg;
1955         /* protects concurrent ENDPOINT (audio) register access */
1956         spinlock_t audio_endpt_idx_lock;
1957         amdgpu_block_rreg_t             audio_endpt_rreg;
1958         amdgpu_block_wreg_t             audio_endpt_wreg;
1959         void __iomem                    *rio_mem;
1960         resource_size_t                 rio_mem_size;
1961         struct amdgpu_doorbell          doorbell;
1962
1963         /* clock/pll info */
1964         struct amdgpu_clock            clock;
1965
1966         /* MC */
1967         struct amdgpu_mc                mc;
1968         struct amdgpu_gart              gart;
1969         struct amdgpu_dummy_page        dummy_page;
1970         struct amdgpu_vm_manager        vm_manager;
1971
1972         /* memory management */
1973         struct amdgpu_mman              mman;
1974         struct amdgpu_vram_scratch      vram_scratch;
1975         struct amdgpu_wb                wb;
1976         atomic64_t                      vram_usage;
1977         atomic64_t                      vram_vis_usage;
1978         atomic64_t                      gtt_usage;
1979         atomic64_t                      num_bytes_moved;
1980         atomic_t                        gpu_reset_counter;
1981
1982         /* display */
1983         struct amdgpu_mode_info         mode_info;
1984         struct work_struct              hotplug_work;
1985         struct amdgpu_irq_src           crtc_irq;
1986         struct amdgpu_irq_src           pageflip_irq;
1987         struct amdgpu_irq_src           hpd_irq;
1988
1989         /* rings */
1990         unsigned                        fence_context;
1991         unsigned                        num_rings;
1992         struct amdgpu_ring              *rings[AMDGPU_MAX_RINGS];
1993         bool                            ib_pool_ready;
1994         struct amdgpu_sa_manager        ring_tmp_bo;
1995
1996         /* interrupts */
1997         struct amdgpu_irq               irq;
1998
1999         /* powerplay */
2000         struct amd_powerplay            powerplay;
2001         bool                            pp_enabled;
2002         bool                            pp_force_state_enabled;
2003
2004         /* dpm */
2005         struct amdgpu_pm                pm;
2006         u32                             cg_flags;
2007         u32                             pg_flags;
2008
2009         /* amdgpu smumgr */
2010         struct amdgpu_smumgr smu;
2011
2012         /* gfx */
2013         struct amdgpu_gfx               gfx;
2014
2015         /* sdma */
2016         struct amdgpu_sdma              sdma;
2017
2018         /* uvd */
2019         struct amdgpu_uvd               uvd;
2020
2021         /* vce */
2022         struct amdgpu_vce               vce;
2023
2024         /* firmwares */
2025         struct amdgpu_firmware          firmware;
2026
2027         /* GDS */
2028         struct amdgpu_gds               gds;
2029
2030         const struct amdgpu_ip_block_version *ip_blocks;
2031         int                             num_ip_blocks;
2032         struct amdgpu_ip_block_status   *ip_block_status;
2033         struct mutex    mn_lock;
2034         DECLARE_HASHTABLE(mn_hash, 7);
2035
2036         /* tracking pinned memory */
2037         u64 vram_pin_size;
2038         u64 gart_pin_size;
2039
2040         /* amdkfd interface */
2041         struct kfd_dev          *kfd;
2042
2043         struct amdgpu_virtualization virtualization;
2044 };
2045
2046 bool amdgpu_device_is_px(struct drm_device *dev);
2047 int amdgpu_device_init(struct amdgpu_device *adev,
2048                        struct drm_device *ddev,
2049                        struct pci_dev *pdev,
2050                        uint32_t flags);
2051 void amdgpu_device_fini(struct amdgpu_device *adev);
2052 int amdgpu_gpu_wait_for_idle(struct amdgpu_device *adev);
2053
2054 uint32_t amdgpu_mm_rreg(struct amdgpu_device *adev, uint32_t reg,
2055                         bool always_indirect);
2056 void amdgpu_mm_wreg(struct amdgpu_device *adev, uint32_t reg, uint32_t v,
2057                     bool always_indirect);
2058 u32 amdgpu_io_rreg(struct amdgpu_device *adev, u32 reg);
2059 void amdgpu_io_wreg(struct amdgpu_device *adev, u32 reg, u32 v);
2060
2061 u32 amdgpu_mm_rdoorbell(struct amdgpu_device *adev, u32 index);
2062 void amdgpu_mm_wdoorbell(struct amdgpu_device *adev, u32 index, u32 v);
2063
2064 /*
2065  * Registers read & write functions.
2066  */
2067 #define RREG32(reg) amdgpu_mm_rreg(adev, (reg), false)
2068 #define RREG32_IDX(reg) amdgpu_mm_rreg(adev, (reg), true)
2069 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", amdgpu_mm_rreg(adev, (reg), false))
2070 #define WREG32(reg, v) amdgpu_mm_wreg(adev, (reg), (v), false)
2071 #define WREG32_IDX(reg, v) amdgpu_mm_wreg(adev, (reg), (v), true)
2072 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
2073 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
2074 #define RREG32_PCIE(reg) adev->pcie_rreg(adev, (reg))
2075 #define WREG32_PCIE(reg, v) adev->pcie_wreg(adev, (reg), (v))
2076 #define RREG32_SMC(reg) adev->smc_rreg(adev, (reg))
2077 #define WREG32_SMC(reg, v) adev->smc_wreg(adev, (reg), (v))
2078 #define RREG32_UVD_CTX(reg) adev->uvd_ctx_rreg(adev, (reg))
2079 #define WREG32_UVD_CTX(reg, v) adev->uvd_ctx_wreg(adev, (reg), (v))
2080 #define RREG32_DIDT(reg) adev->didt_rreg(adev, (reg))
2081 #define WREG32_DIDT(reg, v) adev->didt_wreg(adev, (reg), (v))
2082 #define RREG32_AUDIO_ENDPT(block, reg) adev->audio_endpt_rreg(adev, (block), (reg))
2083 #define WREG32_AUDIO_ENDPT(block, reg, v) adev->audio_endpt_wreg(adev, (block), (reg), (v))
2084 #define WREG32_P(reg, val, mask)                                \
2085         do {                                                    \
2086                 uint32_t tmp_ = RREG32(reg);                    \
2087                 tmp_ &= (mask);                                 \
2088                 tmp_ |= ((val) & ~(mask));                      \
2089                 WREG32(reg, tmp_);                              \
2090         } while (0)
2091 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
2092 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
2093 #define WREG32_PLL_P(reg, val, mask)                            \
2094         do {                                                    \
2095                 uint32_t tmp_ = RREG32_PLL(reg);                \
2096                 tmp_ &= (mask);                                 \
2097                 tmp_ |= ((val) & ~(mask));                      \
2098                 WREG32_PLL(reg, tmp_);                          \
2099         } while (0)
2100 #define DREG32_SYS(sqf, adev, reg) seq_printf((sqf), #reg " : 0x%08X\n", amdgpu_mm_rreg((adev), (reg), false))
2101 #define RREG32_IO(reg) amdgpu_io_rreg(adev, (reg))
2102 #define WREG32_IO(reg, v) amdgpu_io_wreg(adev, (reg), (v))
2103
2104 #define RDOORBELL32(index) amdgpu_mm_rdoorbell(adev, (index))
2105 #define WDOORBELL32(index, v) amdgpu_mm_wdoorbell(adev, (index), (v))
2106
2107 #define REG_FIELD_SHIFT(reg, field) reg##__##field##__SHIFT
2108 #define REG_FIELD_MASK(reg, field) reg##__##field##_MASK
2109
2110 #define REG_SET_FIELD(orig_val, reg, field, field_val)                  \
2111         (((orig_val) & ~REG_FIELD_MASK(reg, field)) |                   \
2112          (REG_FIELD_MASK(reg, field) & ((field_val) << REG_FIELD_SHIFT(reg, field))))
2113
2114 #define REG_GET_FIELD(value, reg, field)                                \
2115         (((value) & REG_FIELD_MASK(reg, field)) >> REG_FIELD_SHIFT(reg, field))
2116
2117 /*
2118  * BIOS helpers.
2119  */
2120 #define RBIOS8(i) (adev->bios[i])
2121 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
2122 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
2123
2124 /*
2125  * RING helpers.
2126  */
2127 static inline void amdgpu_ring_write(struct amdgpu_ring *ring, uint32_t v)
2128 {
2129         if (ring->count_dw <= 0)
2130                 DRM_ERROR("amdgpu: writing more dwords to the ring than expected!\n");
2131         ring->ring[ring->wptr++] = v;
2132         ring->wptr &= ring->ptr_mask;
2133         ring->count_dw--;
2134 }
2135
2136 static inline struct amdgpu_sdma_instance *
2137 amdgpu_get_sdma_instance(struct amdgpu_ring *ring)
2138 {
2139         struct amdgpu_device *adev = ring->adev;
2140         int i;
2141
2142         for (i = 0; i < adev->sdma.num_instances; i++)
2143                 if (&adev->sdma.instance[i].ring == ring)
2144                         break;
2145
2146         if (i < AMDGPU_MAX_SDMA_INSTANCES)
2147                 return &adev->sdma.instance[i];
2148         else
2149                 return NULL;
2150 }
2151
2152 /*
2153  * ASICs macro.
2154  */
2155 #define amdgpu_asic_set_vga_state(adev, state) (adev)->asic_funcs->set_vga_state((adev), (state))
2156 #define amdgpu_asic_reset(adev) (adev)->asic_funcs->reset((adev))
2157 #define amdgpu_asic_wait_for_mc_idle(adev) (adev)->asic_funcs->wait_for_mc_idle((adev))
2158 #define amdgpu_asic_get_xclk(adev) (adev)->asic_funcs->get_xclk((adev))
2159 #define amdgpu_asic_set_uvd_clocks(adev, v, d) (adev)->asic_funcs->set_uvd_clocks((adev), (v), (d))
2160 #define amdgpu_asic_set_vce_clocks(adev, ev, ec) (adev)->asic_funcs->set_vce_clocks((adev), (ev), (ec))
2161 #define amdgpu_asic_get_gpu_clock_counter(adev) (adev)->asic_funcs->get_gpu_clock_counter((adev))
2162 #define amdgpu_asic_read_disabled_bios(adev) (adev)->asic_funcs->read_disabled_bios((adev))
2163 #define amdgpu_asic_read_bios_from_rom(adev, b, l) (adev)->asic_funcs->read_bios_from_rom((adev), (b), (l))
2164 #define amdgpu_asic_read_register(adev, se, sh, offset, v)((adev)->asic_funcs->read_register((adev), (se), (sh), (offset), (v)))
2165 #define amdgpu_asic_get_cu_info(adev, info) (adev)->asic_funcs->get_cu_info((adev), (info))
2166 #define amdgpu_gart_flush_gpu_tlb(adev, vmid) (adev)->gart.gart_funcs->flush_gpu_tlb((adev), (vmid))
2167 #define amdgpu_gart_set_pte_pde(adev, pt, idx, addr, flags) (adev)->gart.gart_funcs->set_pte_pde((adev), (pt), (idx), (addr), (flags))
2168 #define amdgpu_vm_copy_pte(adev, ib, pe, src, count) ((adev)->vm_manager.vm_pte_funcs->copy_pte((ib), (pe), (src), (count)))
2169 #define amdgpu_vm_write_pte(adev, ib, pa, pe, addr, count, incr, flags) ((adev)->vm_manager.vm_pte_funcs->write_pte((ib), (pa), (pe), (addr), (count), (incr), (flags)))
2170 #define amdgpu_vm_set_pte_pde(adev, ib, pe, addr, count, incr, flags) ((adev)->vm_manager.vm_pte_funcs->set_pte_pde((ib), (pe), (addr), (count), (incr), (flags)))
2171 #define amdgpu_ring_parse_cs(r, p, ib) ((r)->funcs->parse_cs((p), (ib)))
2172 #define amdgpu_ring_test_ring(r) (r)->funcs->test_ring((r))
2173 #define amdgpu_ring_test_ib(r) (r)->funcs->test_ib((r))
2174 #define amdgpu_ring_get_rptr(r) (r)->funcs->get_rptr((r))
2175 #define amdgpu_ring_get_wptr(r) (r)->funcs->get_wptr((r))
2176 #define amdgpu_ring_set_wptr(r) (r)->funcs->set_wptr((r))
2177 #define amdgpu_ring_emit_ib(r, ib) (r)->funcs->emit_ib((r), (ib))
2178 #define amdgpu_ring_emit_pipeline_sync(r) (r)->funcs->emit_pipeline_sync((r))
2179 #define amdgpu_ring_emit_vm_flush(r, vmid, addr) (r)->funcs->emit_vm_flush((r), (vmid), (addr))
2180 #define amdgpu_ring_emit_fence(r, addr, seq, flags) (r)->funcs->emit_fence((r), (addr), (seq), (flags))
2181 #define amdgpu_ring_emit_gds_switch(r, v, db, ds, wb, ws, ab, as) (r)->funcs->emit_gds_switch((r), (v), (db), (ds), (wb), (ws), (ab), (as))
2182 #define amdgpu_ring_emit_hdp_flush(r) (r)->funcs->emit_hdp_flush((r))
2183 #define amdgpu_ring_emit_hdp_invalidate(r) (r)->funcs->emit_hdp_invalidate((r))
2184 #define amdgpu_ring_pad_ib(r, ib) ((r)->funcs->pad_ib((r), (ib)))
2185 #define amdgpu_ih_get_wptr(adev) (adev)->irq.ih_funcs->get_wptr((adev))
2186 #define amdgpu_ih_decode_iv(adev, iv) (adev)->irq.ih_funcs->decode_iv((adev), (iv))
2187 #define amdgpu_ih_set_rptr(adev) (adev)->irq.ih_funcs->set_rptr((adev))
2188 #define amdgpu_display_set_vga_render_state(adev, r) (adev)->mode_info.funcs->set_vga_render_state((adev), (r))
2189 #define amdgpu_display_vblank_get_counter(adev, crtc) (adev)->mode_info.funcs->vblank_get_counter((adev), (crtc))
2190 #define amdgpu_display_vblank_wait(adev, crtc) (adev)->mode_info.funcs->vblank_wait((adev), (crtc))
2191 #define amdgpu_display_is_display_hung(adev) (adev)->mode_info.funcs->is_display_hung((adev))
2192 #define amdgpu_display_backlight_set_level(adev, e, l) (adev)->mode_info.funcs->backlight_set_level((e), (l))
2193 #define amdgpu_display_backlight_get_level(adev, e) (adev)->mode_info.funcs->backlight_get_level((e))
2194 #define amdgpu_display_hpd_sense(adev, h) (adev)->mode_info.funcs->hpd_sense((adev), (h))
2195 #define amdgpu_display_hpd_set_polarity(adev, h) (adev)->mode_info.funcs->hpd_set_polarity((adev), (h))
2196 #define amdgpu_display_hpd_get_gpio_reg(adev) (adev)->mode_info.funcs->hpd_get_gpio_reg((adev))
2197 #define amdgpu_display_bandwidth_update(adev) (adev)->mode_info.funcs->bandwidth_update((adev))
2198 #define amdgpu_display_page_flip(adev, crtc, base) (adev)->mode_info.funcs->page_flip((adev), (crtc), (base))
2199 #define amdgpu_display_page_flip_get_scanoutpos(adev, crtc, vbl, pos) (adev)->mode_info.funcs->page_flip_get_scanoutpos((adev), (crtc), (vbl), (pos))
2200 #define amdgpu_display_add_encoder(adev, e, s, c) (adev)->mode_info.funcs->add_encoder((adev), (e), (s), (c))
2201 #define amdgpu_display_add_connector(adev, ci, sd, ct, ib, coi, h, r) (adev)->mode_info.funcs->add_connector((adev), (ci), (sd), (ct), (ib), (coi), (h), (r))
2202 #define amdgpu_display_stop_mc_access(adev, s) (adev)->mode_info.funcs->stop_mc_access((adev), (s))
2203 #define amdgpu_display_resume_mc_access(adev, s) (adev)->mode_info.funcs->resume_mc_access((adev), (s))
2204 #define amdgpu_emit_copy_buffer(adev, ib, s, d, b) (adev)->mman.buffer_funcs->emit_copy_buffer((ib),  (s), (d), (b))
2205 #define amdgpu_emit_fill_buffer(adev, ib, s, d, b) (adev)->mman.buffer_funcs->emit_fill_buffer((ib), (s), (d), (b))
2206 #define amdgpu_dpm_pre_set_power_state(adev) (adev)->pm.funcs->pre_set_power_state((adev))
2207 #define amdgpu_dpm_set_power_state(adev) (adev)->pm.funcs->set_power_state((adev))
2208 #define amdgpu_dpm_post_set_power_state(adev) (adev)->pm.funcs->post_set_power_state((adev))
2209 #define amdgpu_dpm_display_configuration_changed(adev) (adev)->pm.funcs->display_configuration_changed((adev))
2210 #define amdgpu_dpm_print_power_state(adev, ps) (adev)->pm.funcs->print_power_state((adev), (ps))
2211 #define amdgpu_dpm_vblank_too_short(adev) (adev)->pm.funcs->vblank_too_short((adev))
2212 #define amdgpu_dpm_enable_bapm(adev, e) (adev)->pm.funcs->enable_bapm((adev), (e))
2213
2214 #define amdgpu_dpm_get_temperature(adev) \
2215         ((adev)->pp_enabled ?                                           \
2216               (adev)->powerplay.pp_funcs->get_temperature((adev)->powerplay.pp_handle) : \
2217               (adev)->pm.funcs->get_temperature((adev)))
2218
2219 #define amdgpu_dpm_set_fan_control_mode(adev, m) \
2220         ((adev)->pp_enabled ?                                           \
2221               (adev)->powerplay.pp_funcs->set_fan_control_mode((adev)->powerplay.pp_handle, (m)) : \
2222               (adev)->pm.funcs->set_fan_control_mode((adev), (m)))
2223
2224 #define amdgpu_dpm_get_fan_control_mode(adev) \
2225         ((adev)->pp_enabled ?                                           \
2226               (adev)->powerplay.pp_funcs->get_fan_control_mode((adev)->powerplay.pp_handle) : \
2227               (adev)->pm.funcs->get_fan_control_mode((adev)))
2228
2229 #define amdgpu_dpm_set_fan_speed_percent(adev, s) \
2230         ((adev)->pp_enabled ?                                           \
2231               (adev)->powerplay.pp_funcs->set_fan_speed_percent((adev)->powerplay.pp_handle, (s)) : \
2232               (adev)->pm.funcs->set_fan_speed_percent((adev), (s)))
2233
2234 #define amdgpu_dpm_get_fan_speed_percent(adev, s) \
2235         ((adev)->pp_enabled ?                                           \
2236               (adev)->powerplay.pp_funcs->get_fan_speed_percent((adev)->powerplay.pp_handle, (s)) : \
2237               (adev)->pm.funcs->get_fan_speed_percent((adev), (s)))
2238
2239 #define amdgpu_dpm_get_sclk(adev, l) \
2240         ((adev)->pp_enabled ?                                           \
2241               (adev)->powerplay.pp_funcs->get_sclk((adev)->powerplay.pp_handle, (l)) : \
2242                 (adev)->pm.funcs->get_sclk((adev), (l)))
2243
2244 #define amdgpu_dpm_get_mclk(adev, l)  \
2245         ((adev)->pp_enabled ?                                           \
2246               (adev)->powerplay.pp_funcs->get_mclk((adev)->powerplay.pp_handle, (l)) : \
2247               (adev)->pm.funcs->get_mclk((adev), (l)))
2248
2249
2250 #define amdgpu_dpm_force_performance_level(adev, l) \
2251         ((adev)->pp_enabled ?                                           \
2252               (adev)->powerplay.pp_funcs->force_performance_level((adev)->powerplay.pp_handle, (l)) : \
2253               (adev)->pm.funcs->force_performance_level((adev), (l)))
2254
2255 #define amdgpu_dpm_powergate_uvd(adev, g) \
2256         ((adev)->pp_enabled ?                                           \
2257               (adev)->powerplay.pp_funcs->powergate_uvd((adev)->powerplay.pp_handle, (g)) : \
2258               (adev)->pm.funcs->powergate_uvd((adev), (g)))
2259
2260 #define amdgpu_dpm_powergate_vce(adev, g) \
2261         ((adev)->pp_enabled ?                                           \
2262               (adev)->powerplay.pp_funcs->powergate_vce((adev)->powerplay.pp_handle, (g)) : \
2263               (adev)->pm.funcs->powergate_vce((adev), (g)))
2264
2265 #define amdgpu_dpm_debugfs_print_current_performance_level(adev, m) \
2266         ((adev)->pp_enabled ?                                           \
2267               (adev)->powerplay.pp_funcs->print_current_performance_level((adev)->powerplay.pp_handle, (m)) : \
2268               (adev)->pm.funcs->debugfs_print_current_performance_level((adev), (m)))
2269
2270 #define amdgpu_dpm_get_current_power_state(adev) \
2271         (adev)->powerplay.pp_funcs->get_current_power_state((adev)->powerplay.pp_handle)
2272
2273 #define amdgpu_dpm_get_performance_level(adev) \
2274         (adev)->powerplay.pp_funcs->get_performance_level((adev)->powerplay.pp_handle)
2275
2276 #define amdgpu_dpm_get_pp_num_states(adev, data) \
2277         (adev)->powerplay.pp_funcs->get_pp_num_states((adev)->powerplay.pp_handle, data)
2278
2279 #define amdgpu_dpm_get_pp_table(adev, table) \
2280         (adev)->powerplay.pp_funcs->get_pp_table((adev)->powerplay.pp_handle, table)
2281
2282 #define amdgpu_dpm_set_pp_table(adev, buf, size) \
2283         (adev)->powerplay.pp_funcs->set_pp_table((adev)->powerplay.pp_handle, buf, size)
2284
2285 #define amdgpu_dpm_print_clock_levels(adev, type, buf) \
2286         (adev)->powerplay.pp_funcs->print_clock_levels((adev)->powerplay.pp_handle, type, buf)
2287
2288 #define amdgpu_dpm_force_clock_level(adev, type, level) \
2289                 (adev)->powerplay.pp_funcs->force_clock_level((adev)->powerplay.pp_handle, type, level)
2290
2291 #define amdgpu_dpm_dispatch_task(adev, event_id, input, output)         \
2292         (adev)->powerplay.pp_funcs->dispatch_tasks((adev)->powerplay.pp_handle, (event_id), (input), (output))
2293
2294 #define amdgpu_gds_switch(adev, r, v, d, w, a) (adev)->gds.funcs->patch_gds_switch((r), (v), (d), (w), (a))
2295
2296 /* Common functions */
2297 int amdgpu_gpu_reset(struct amdgpu_device *adev);
2298 void amdgpu_pci_config_reset(struct amdgpu_device *adev);
2299 bool amdgpu_card_posted(struct amdgpu_device *adev);
2300 void amdgpu_update_display_priority(struct amdgpu_device *adev);
2301
2302 int amdgpu_cs_parser_init(struct amdgpu_cs_parser *p, void *data);
2303 int amdgpu_cs_get_ring(struct amdgpu_device *adev, u32 ip_type,
2304                        u32 ip_instance, u32 ring,
2305                        struct amdgpu_ring **out_ring);
2306 void amdgpu_ttm_placement_from_domain(struct amdgpu_bo *rbo, u32 domain);
2307 bool amdgpu_ttm_bo_is_amdgpu_bo(struct ttm_buffer_object *bo);
2308 int amdgpu_ttm_tt_get_user_pages(struct ttm_tt *ttm, struct page **pages);
2309 int amdgpu_ttm_tt_set_userptr(struct ttm_tt *ttm, uint64_t addr,
2310                                      uint32_t flags);
2311 bool amdgpu_ttm_tt_has_userptr(struct ttm_tt *ttm);
2312 struct mm_struct *amdgpu_ttm_tt_get_usermm(struct ttm_tt *ttm);
2313 bool amdgpu_ttm_tt_affect_userptr(struct ttm_tt *ttm, unsigned long start,
2314                                   unsigned long end);
2315 bool amdgpu_ttm_tt_userptr_invalidated(struct ttm_tt *ttm,
2316                                        int *last_invalidated);
2317 bool amdgpu_ttm_tt_is_readonly(struct ttm_tt *ttm);
2318 uint32_t amdgpu_ttm_tt_pte_flags(struct amdgpu_device *adev, struct ttm_tt *ttm,
2319                                  struct ttm_mem_reg *mem);
2320 void amdgpu_vram_location(struct amdgpu_device *adev, struct amdgpu_mc *mc, u64 base);
2321 void amdgpu_gtt_location(struct amdgpu_device *adev, struct amdgpu_mc *mc);
2322 void amdgpu_ttm_set_active_vram_size(struct amdgpu_device *adev, u64 size);
2323 void amdgpu_program_register_sequence(struct amdgpu_device *adev,
2324                                              const u32 *registers,
2325                                              const u32 array_size);
2326
2327 bool amdgpu_device_is_px(struct drm_device *dev);
2328 /* atpx handler */
2329 #if defined(CONFIG_VGA_SWITCHEROO)
2330 void amdgpu_register_atpx_handler(void);
2331 void amdgpu_unregister_atpx_handler(void);
2332 #else
2333 static inline void amdgpu_register_atpx_handler(void) {}
2334 static inline void amdgpu_unregister_atpx_handler(void) {}
2335 #endif
2336
2337 /*
2338  * KMS
2339  */
2340 extern const struct drm_ioctl_desc amdgpu_ioctls_kms[];
2341 extern int amdgpu_max_kms_ioctl;
2342
2343 int amdgpu_driver_load_kms(struct drm_device *dev, unsigned long flags);
2344 int amdgpu_driver_unload_kms(struct drm_device *dev);
2345 void amdgpu_driver_lastclose_kms(struct drm_device *dev);
2346 int amdgpu_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
2347 void amdgpu_driver_postclose_kms(struct drm_device *dev,
2348                                  struct drm_file *file_priv);
2349 void amdgpu_driver_preclose_kms(struct drm_device *dev,
2350                                 struct drm_file *file_priv);
2351 int amdgpu_suspend_kms(struct drm_device *dev, bool suspend, bool fbcon);
2352 int amdgpu_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
2353 u32 amdgpu_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
2354 int amdgpu_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
2355 void amdgpu_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
2356 int amdgpu_get_vblank_timestamp_kms(struct drm_device *dev, unsigned int pipe,
2357                                     int *max_error,
2358                                     struct timeval *vblank_time,
2359                                     unsigned flags);
2360 long amdgpu_kms_compat_ioctl(struct file *filp, unsigned int cmd,
2361                              unsigned long arg);
2362
2363 /*
2364  * functions used by amdgpu_encoder.c
2365  */
2366 struct amdgpu_afmt_acr {
2367         u32 clock;
2368
2369         int n_32khz;
2370         int cts_32khz;
2371
2372         int n_44_1khz;
2373         int cts_44_1khz;
2374
2375         int n_48khz;
2376         int cts_48khz;
2377
2378 };
2379
2380 struct amdgpu_afmt_acr amdgpu_afmt_acr(uint32_t clock);
2381
2382 /* amdgpu_acpi.c */
2383 #if defined(CONFIG_ACPI)
2384 int amdgpu_acpi_init(struct amdgpu_device *adev);
2385 void amdgpu_acpi_fini(struct amdgpu_device *adev);
2386 bool amdgpu_acpi_is_pcie_performance_request_supported(struct amdgpu_device *adev);
2387 int amdgpu_acpi_pcie_performance_request(struct amdgpu_device *adev,
2388                                                 u8 perf_req, bool advertise);
2389 int amdgpu_acpi_pcie_notify_device_ready(struct amdgpu_device *adev);
2390 #else
2391 static inline int amdgpu_acpi_init(struct amdgpu_device *adev) { return 0; }
2392 static inline void amdgpu_acpi_fini(struct amdgpu_device *adev) { }
2393 #endif
2394
2395 struct amdgpu_bo_va_mapping *
2396 amdgpu_cs_find_mapping(struct amdgpu_cs_parser *parser,
2397                        uint64_t addr, struct amdgpu_bo **bo);
2398
2399 #include "amdgpu_object.h"
2400
2401 #endif