drm/i915: Use plane state for primary plane updates.
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <drm/drmP.h>
37 #include "i915_params.h"
38 #include "i915_reg.h"
39 #include "intel_bios.h"
40 #include "intel_ringbuffer.h"
41 #include "intel_lrc.h"
42 #include "i915_gem_gtt.h"
43 #include "i915_gem_render_state.h"
44 #include <linux/io-mapping.h>
45 #include <linux/i2c.h>
46 #include <linux/i2c-algo-bit.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <linux/backlight.h>
51 #include <linux/hashtable.h>
52 #include <linux/intel-iommu.h>
53 #include <linux/kref.h>
54 #include <linux/pm_qos.h>
55 #include "intel_guc.h"
56
57 /* General customization:
58  */
59
60 #define DRIVER_NAME             "i915"
61 #define DRIVER_DESC             "Intel Graphics"
62 #define DRIVER_DATE             "20151218"
63
64 #undef WARN_ON
65 /* Many gcc seem to no see through this and fall over :( */
66 #if 0
67 #define WARN_ON(x) ({ \
68         bool __i915_warn_cond = (x); \
69         if (__builtin_constant_p(__i915_warn_cond)) \
70                 BUILD_BUG_ON(__i915_warn_cond); \
71         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
72 #else
73 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
74 #endif
75
76 #undef WARN_ON_ONCE
77 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
78
79 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
80                              (long) (x), __func__);
81
82 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
83  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
84  * which may not necessarily be a user visible problem.  This will either
85  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
86  * enable distros and users to tailor their preferred amount of i915 abrt
87  * spam.
88  */
89 #define I915_STATE_WARN(condition, format...) ({                        \
90         int __ret_warn_on = !!(condition);                              \
91         if (unlikely(__ret_warn_on))                                    \
92                 if (!WARN(i915.verbose_state_checks, format))           \
93                         DRM_ERROR(format);                              \
94         unlikely(__ret_warn_on);                                        \
95 })
96
97 #define I915_STATE_WARN_ON(x)                                           \
98         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
99
100 static inline const char *yesno(bool v)
101 {
102         return v ? "yes" : "no";
103 }
104
105 enum pipe {
106         INVALID_PIPE = -1,
107         PIPE_A = 0,
108         PIPE_B,
109         PIPE_C,
110         _PIPE_EDP,
111         I915_MAX_PIPES = _PIPE_EDP
112 };
113 #define pipe_name(p) ((p) + 'A')
114
115 enum transcoder {
116         TRANSCODER_A = 0,
117         TRANSCODER_B,
118         TRANSCODER_C,
119         TRANSCODER_EDP,
120         I915_MAX_TRANSCODERS
121 };
122 #define transcoder_name(t) ((t) + 'A')
123
124 /*
125  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
126  * number of planes per CRTC.  Not all platforms really have this many planes,
127  * which means some arrays of size I915_MAX_PLANES may have unused entries
128  * between the topmost sprite plane and the cursor plane.
129  */
130 enum plane {
131         PLANE_A = 0,
132         PLANE_B,
133         PLANE_C,
134         PLANE_CURSOR,
135         I915_MAX_PLANES,
136 };
137 #define plane_name(p) ((p) + 'A')
138
139 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
140
141 enum port {
142         PORT_A = 0,
143         PORT_B,
144         PORT_C,
145         PORT_D,
146         PORT_E,
147         I915_MAX_PORTS
148 };
149 #define port_name(p) ((p) + 'A')
150
151 #define I915_NUM_PHYS_VLV 2
152
153 enum dpio_channel {
154         DPIO_CH0,
155         DPIO_CH1
156 };
157
158 enum dpio_phy {
159         DPIO_PHY0,
160         DPIO_PHY1
161 };
162
163 enum intel_display_power_domain {
164         POWER_DOMAIN_PIPE_A,
165         POWER_DOMAIN_PIPE_B,
166         POWER_DOMAIN_PIPE_C,
167         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
168         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
169         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
170         POWER_DOMAIN_TRANSCODER_A,
171         POWER_DOMAIN_TRANSCODER_B,
172         POWER_DOMAIN_TRANSCODER_C,
173         POWER_DOMAIN_TRANSCODER_EDP,
174         POWER_DOMAIN_PORT_DDI_A_LANES,
175         POWER_DOMAIN_PORT_DDI_B_LANES,
176         POWER_DOMAIN_PORT_DDI_C_LANES,
177         POWER_DOMAIN_PORT_DDI_D_LANES,
178         POWER_DOMAIN_PORT_DDI_E_LANES,
179         POWER_DOMAIN_PORT_DSI,
180         POWER_DOMAIN_PORT_CRT,
181         POWER_DOMAIN_PORT_OTHER,
182         POWER_DOMAIN_VGA,
183         POWER_DOMAIN_AUDIO,
184         POWER_DOMAIN_PLLS,
185         POWER_DOMAIN_AUX_A,
186         POWER_DOMAIN_AUX_B,
187         POWER_DOMAIN_AUX_C,
188         POWER_DOMAIN_AUX_D,
189         POWER_DOMAIN_GMBUS,
190         POWER_DOMAIN_MODESET,
191         POWER_DOMAIN_INIT,
192
193         POWER_DOMAIN_NUM,
194 };
195
196 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
197 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
198                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
199 #define POWER_DOMAIN_TRANSCODER(tran) \
200         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
201          (tran) + POWER_DOMAIN_TRANSCODER_A)
202
203 enum hpd_pin {
204         HPD_NONE = 0,
205         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
206         HPD_CRT,
207         HPD_SDVO_B,
208         HPD_SDVO_C,
209         HPD_PORT_A,
210         HPD_PORT_B,
211         HPD_PORT_C,
212         HPD_PORT_D,
213         HPD_PORT_E,
214         HPD_NUM_PINS
215 };
216
217 #define for_each_hpd_pin(__pin) \
218         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
219
220 struct i915_hotplug {
221         struct work_struct hotplug_work;
222
223         struct {
224                 unsigned long last_jiffies;
225                 int count;
226                 enum {
227                         HPD_ENABLED = 0,
228                         HPD_DISABLED = 1,
229                         HPD_MARK_DISABLED = 2
230                 } state;
231         } stats[HPD_NUM_PINS];
232         u32 event_bits;
233         struct delayed_work reenable_work;
234
235         struct intel_digital_port *irq_port[I915_MAX_PORTS];
236         u32 long_port_mask;
237         u32 short_port_mask;
238         struct work_struct dig_port_work;
239
240         /*
241          * if we get a HPD irq from DP and a HPD irq from non-DP
242          * the non-DP HPD could block the workqueue on a mode config
243          * mutex getting, that userspace may have taken. However
244          * userspace is waiting on the DP workqueue to run which is
245          * blocked behind the non-DP one.
246          */
247         struct workqueue_struct *dp_wq;
248 };
249
250 #define I915_GEM_GPU_DOMAINS \
251         (I915_GEM_DOMAIN_RENDER | \
252          I915_GEM_DOMAIN_SAMPLER | \
253          I915_GEM_DOMAIN_COMMAND | \
254          I915_GEM_DOMAIN_INSTRUCTION | \
255          I915_GEM_DOMAIN_VERTEX)
256
257 #define for_each_pipe(__dev_priv, __p) \
258         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
259 #define for_each_plane(__dev_priv, __pipe, __p)                         \
260         for ((__p) = 0;                                                 \
261              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
262              (__p)++)
263 #define for_each_sprite(__dev_priv, __p, __s)                           \
264         for ((__s) = 0;                                                 \
265              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
266              (__s)++)
267
268 #define for_each_crtc(dev, crtc) \
269         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
270
271 #define for_each_intel_plane(dev, intel_plane) \
272         list_for_each_entry(intel_plane,                        \
273                             &dev->mode_config.plane_list,       \
274                             base.head)
275
276 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
277         list_for_each_entry(intel_plane,                                \
278                             &(dev)->mode_config.plane_list,             \
279                             base.head)                                  \
280                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
281
282 #define for_each_intel_crtc(dev, intel_crtc) \
283         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
284
285 #define for_each_intel_encoder(dev, intel_encoder)              \
286         list_for_each_entry(intel_encoder,                      \
287                             &(dev)->mode_config.encoder_list,   \
288                             base.head)
289
290 #define for_each_intel_connector(dev, intel_connector)          \
291         list_for_each_entry(intel_connector,                    \
292                             &dev->mode_config.connector_list,   \
293                             base.head)
294
295 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
296         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
297                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
298
299 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
300         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
301                 for_each_if ((intel_connector)->base.encoder == (__encoder))
302
303 #define for_each_power_domain(domain, mask)                             \
304         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
305                 for_each_if ((1 << (domain)) & (mask))
306
307 struct drm_i915_private;
308 struct i915_mm_struct;
309 struct i915_mmu_object;
310
311 struct drm_i915_file_private {
312         struct drm_i915_private *dev_priv;
313         struct drm_file *file;
314
315         struct {
316                 spinlock_t lock;
317                 struct list_head request_list;
318 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
319  * chosen to prevent the CPU getting more than a frame ahead of the GPU
320  * (when using lax throttling for the frontbuffer). We also use it to
321  * offer free GPU waitboosts for severely congested workloads.
322  */
323 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
324         } mm;
325         struct idr context_idr;
326
327         struct intel_rps_client {
328                 struct list_head link;
329                 unsigned boosts;
330         } rps;
331
332         struct intel_engine_cs *bsd_ring;
333 };
334
335 enum intel_dpll_id {
336         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
337         /* real shared dpll ids must be >= 0 */
338         DPLL_ID_PCH_PLL_A = 0,
339         DPLL_ID_PCH_PLL_B = 1,
340         /* hsw/bdw */
341         DPLL_ID_WRPLL1 = 0,
342         DPLL_ID_WRPLL2 = 1,
343         DPLL_ID_SPLL = 2,
344
345         /* skl */
346         DPLL_ID_SKL_DPLL1 = 0,
347         DPLL_ID_SKL_DPLL2 = 1,
348         DPLL_ID_SKL_DPLL3 = 2,
349 };
350 #define I915_NUM_PLLS 3
351
352 struct intel_dpll_hw_state {
353         /* i9xx, pch plls */
354         uint32_t dpll;
355         uint32_t dpll_md;
356         uint32_t fp0;
357         uint32_t fp1;
358
359         /* hsw, bdw */
360         uint32_t wrpll;
361         uint32_t spll;
362
363         /* skl */
364         /*
365          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
366          * lower part of ctrl1 and they get shifted into position when writing
367          * the register.  This allows us to easily compare the state to share
368          * the DPLL.
369          */
370         uint32_t ctrl1;
371         /* HDMI only, 0 when used for DP */
372         uint32_t cfgcr1, cfgcr2;
373
374         /* bxt */
375         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
376                  pcsdw12;
377 };
378
379 struct intel_shared_dpll_config {
380         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
381         struct intel_dpll_hw_state hw_state;
382 };
383
384 struct intel_shared_dpll {
385         struct intel_shared_dpll_config config;
386
387         int active; /* count of number of active CRTCs (i.e. DPMS on) */
388         bool on; /* is the PLL actually active? Disabled during modeset */
389         const char *name;
390         /* should match the index in the dev_priv->shared_dplls array */
391         enum intel_dpll_id id;
392         /* The mode_set hook is optional and should be used together with the
393          * intel_prepare_shared_dpll function. */
394         void (*mode_set)(struct drm_i915_private *dev_priv,
395                          struct intel_shared_dpll *pll);
396         void (*enable)(struct drm_i915_private *dev_priv,
397                        struct intel_shared_dpll *pll);
398         void (*disable)(struct drm_i915_private *dev_priv,
399                         struct intel_shared_dpll *pll);
400         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
401                              struct intel_shared_dpll *pll,
402                              struct intel_dpll_hw_state *hw_state);
403 };
404
405 #define SKL_DPLL0 0
406 #define SKL_DPLL1 1
407 #define SKL_DPLL2 2
408 #define SKL_DPLL3 3
409
410 /* Used by dp and fdi links */
411 struct intel_link_m_n {
412         uint32_t        tu;
413         uint32_t        gmch_m;
414         uint32_t        gmch_n;
415         uint32_t        link_m;
416         uint32_t        link_n;
417 };
418
419 void intel_link_compute_m_n(int bpp, int nlanes,
420                             int pixel_clock, int link_clock,
421                             struct intel_link_m_n *m_n);
422
423 /* Interface history:
424  *
425  * 1.1: Original.
426  * 1.2: Add Power Management
427  * 1.3: Add vblank support
428  * 1.4: Fix cmdbuffer path, add heap destroy
429  * 1.5: Add vblank pipe configuration
430  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
431  *      - Support vertical blank on secondary display pipe
432  */
433 #define DRIVER_MAJOR            1
434 #define DRIVER_MINOR            6
435 #define DRIVER_PATCHLEVEL       0
436
437 #define WATCH_LISTS     0
438
439 struct opregion_header;
440 struct opregion_acpi;
441 struct opregion_swsci;
442 struct opregion_asle;
443
444 struct intel_opregion {
445         struct opregion_header *header;
446         struct opregion_acpi *acpi;
447         struct opregion_swsci *swsci;
448         u32 swsci_gbda_sub_functions;
449         u32 swsci_sbcb_sub_functions;
450         struct opregion_asle *asle;
451         void *rvda;
452         const void *vbt;
453         u32 vbt_size;
454         u32 *lid_state;
455         struct work_struct asle_work;
456 };
457 #define OPREGION_SIZE            (8*1024)
458
459 struct intel_overlay;
460 struct intel_overlay_error_state;
461
462 #define I915_FENCE_REG_NONE -1
463 #define I915_MAX_NUM_FENCES 32
464 /* 32 fences + sign bit for FENCE_REG_NONE */
465 #define I915_MAX_NUM_FENCE_BITS 6
466
467 struct drm_i915_fence_reg {
468         struct list_head lru_list;
469         struct drm_i915_gem_object *obj;
470         int pin_count;
471 };
472
473 struct sdvo_device_mapping {
474         u8 initialized;
475         u8 dvo_port;
476         u8 slave_addr;
477         u8 dvo_wiring;
478         u8 i2c_pin;
479         u8 ddc_pin;
480 };
481
482 struct intel_display_error_state;
483
484 struct drm_i915_error_state {
485         struct kref ref;
486         struct timeval time;
487
488         char error_msg[128];
489         int iommu;
490         u32 reset_count;
491         u32 suspend_count;
492
493         /* Generic register state */
494         u32 eir;
495         u32 pgtbl_er;
496         u32 ier;
497         u32 gtier[4];
498         u32 ccid;
499         u32 derrmr;
500         u32 forcewake;
501         u32 error; /* gen6+ */
502         u32 err_int; /* gen7 */
503         u32 fault_data0; /* gen8, gen9 */
504         u32 fault_data1; /* gen8, gen9 */
505         u32 done_reg;
506         u32 gac_eco;
507         u32 gam_ecochk;
508         u32 gab_ctl;
509         u32 gfx_mode;
510         u32 extra_instdone[I915_NUM_INSTDONE_REG];
511         u64 fence[I915_MAX_NUM_FENCES];
512         struct intel_overlay_error_state *overlay;
513         struct intel_display_error_state *display;
514         struct drm_i915_error_object *semaphore_obj;
515
516         struct drm_i915_error_ring {
517                 bool valid;
518                 /* Software tracked state */
519                 bool waiting;
520                 int hangcheck_score;
521                 enum intel_ring_hangcheck_action hangcheck_action;
522                 int num_requests;
523
524                 /* our own tracking of ring head and tail */
525                 u32 cpu_ring_head;
526                 u32 cpu_ring_tail;
527
528                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
529
530                 /* Register state */
531                 u32 start;
532                 u32 tail;
533                 u32 head;
534                 u32 ctl;
535                 u32 hws;
536                 u32 ipeir;
537                 u32 ipehr;
538                 u32 instdone;
539                 u32 bbstate;
540                 u32 instpm;
541                 u32 instps;
542                 u32 seqno;
543                 u64 bbaddr;
544                 u64 acthd;
545                 u32 fault_reg;
546                 u64 faddr;
547                 u32 rc_psmi; /* sleep state */
548                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
549
550                 struct drm_i915_error_object {
551                         int page_count;
552                         u64 gtt_offset;
553                         u32 *pages[0];
554                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
555
556                 struct drm_i915_error_request {
557                         long jiffies;
558                         u32 seqno;
559                         u32 tail;
560                 } *requests;
561
562                 struct {
563                         u32 gfx_mode;
564                         union {
565                                 u64 pdp[4];
566                                 u32 pp_dir_base;
567                         };
568                 } vm_info;
569
570                 pid_t pid;
571                 char comm[TASK_COMM_LEN];
572         } ring[I915_NUM_RINGS];
573
574         struct drm_i915_error_buffer {
575                 u32 size;
576                 u32 name;
577                 u32 rseqno[I915_NUM_RINGS], wseqno;
578                 u64 gtt_offset;
579                 u32 read_domains;
580                 u32 write_domain;
581                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
582                 s32 pinned:2;
583                 u32 tiling:2;
584                 u32 dirty:1;
585                 u32 purgeable:1;
586                 u32 userptr:1;
587                 s32 ring:4;
588                 u32 cache_level:3;
589         } **active_bo, **pinned_bo;
590
591         u32 *active_bo_count, *pinned_bo_count;
592         u32 vm_count;
593 };
594
595 struct intel_connector;
596 struct intel_encoder;
597 struct intel_crtc_state;
598 struct intel_initial_plane_config;
599 struct intel_crtc;
600 struct intel_limit;
601 struct dpll;
602
603 struct drm_i915_display_funcs {
604         int (*get_display_clock_speed)(struct drm_device *dev);
605         int (*get_fifo_size)(struct drm_device *dev, int plane);
606         /**
607          * find_dpll() - Find the best values for the PLL
608          * @limit: limits for the PLL
609          * @crtc: current CRTC
610          * @target: target frequency in kHz
611          * @refclk: reference clock frequency in kHz
612          * @match_clock: if provided, @best_clock P divider must
613          *               match the P divider from @match_clock
614          *               used for LVDS downclocking
615          * @best_clock: best PLL values found
616          *
617          * Returns true on success, false on failure.
618          */
619         bool (*find_dpll)(const struct intel_limit *limit,
620                           struct intel_crtc_state *crtc_state,
621                           int target, int refclk,
622                           struct dpll *match_clock,
623                           struct dpll *best_clock);
624         int (*compute_pipe_wm)(struct intel_crtc *crtc,
625                                struct drm_atomic_state *state);
626         int (*compute_intermediate_wm)(struct drm_device *dev,
627                                        struct intel_crtc *intel_crtc,
628                                        struct intel_crtc_state *newstate);
629         void (*initial_watermarks)(struct intel_crtc_state *cstate);
630         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
631         void (*update_wm)(struct drm_crtc *crtc);
632         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
633         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
634         /* Returns the active state of the crtc, and if the crtc is active,
635          * fills out the pipe-config with the hw state. */
636         bool (*get_pipe_config)(struct intel_crtc *,
637                                 struct intel_crtc_state *);
638         void (*get_initial_plane_config)(struct intel_crtc *,
639                                          struct intel_initial_plane_config *);
640         int (*crtc_compute_clock)(struct intel_crtc *crtc,
641                                   struct intel_crtc_state *crtc_state);
642         void (*crtc_enable)(struct drm_crtc *crtc);
643         void (*crtc_disable)(struct drm_crtc *crtc);
644         void (*audio_codec_enable)(struct drm_connector *connector,
645                                    struct intel_encoder *encoder,
646                                    const struct drm_display_mode *adjusted_mode);
647         void (*audio_codec_disable)(struct intel_encoder *encoder);
648         void (*fdi_link_train)(struct drm_crtc *crtc);
649         void (*init_clock_gating)(struct drm_device *dev);
650         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
651                           struct drm_framebuffer *fb,
652                           struct drm_i915_gem_object *obj,
653                           struct drm_i915_gem_request *req,
654                           uint32_t flags);
655         void (*hpd_irq_setup)(struct drm_device *dev);
656         /* clock updates for mode set */
657         /* cursor updates */
658         /* render clock increase/decrease */
659         /* display clock increase/decrease */
660         /* pll clock increase/decrease */
661 };
662
663 enum forcewake_domain_id {
664         FW_DOMAIN_ID_RENDER = 0,
665         FW_DOMAIN_ID_BLITTER,
666         FW_DOMAIN_ID_MEDIA,
667
668         FW_DOMAIN_ID_COUNT
669 };
670
671 enum forcewake_domains {
672         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
673         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
674         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
675         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
676                          FORCEWAKE_BLITTER |
677                          FORCEWAKE_MEDIA)
678 };
679
680 struct intel_uncore_funcs {
681         void (*force_wake_get)(struct drm_i915_private *dev_priv,
682                                                         enum forcewake_domains domains);
683         void (*force_wake_put)(struct drm_i915_private *dev_priv,
684                                                         enum forcewake_domains domains);
685
686         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
687         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
688         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
689         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
690
691         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
692                                 uint8_t val, bool trace);
693         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
694                                 uint16_t val, bool trace);
695         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
696                                 uint32_t val, bool trace);
697         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
698                                 uint64_t val, bool trace);
699 };
700
701 struct intel_uncore {
702         spinlock_t lock; /** lock is also taken in irq contexts. */
703
704         struct intel_uncore_funcs funcs;
705
706         unsigned fifo_count;
707         enum forcewake_domains fw_domains;
708
709         struct intel_uncore_forcewake_domain {
710                 struct drm_i915_private *i915;
711                 enum forcewake_domain_id id;
712                 unsigned wake_count;
713                 struct timer_list timer;
714                 i915_reg_t reg_set;
715                 u32 val_set;
716                 u32 val_clear;
717                 i915_reg_t reg_ack;
718                 i915_reg_t reg_post;
719                 u32 val_reset;
720         } fw_domain[FW_DOMAIN_ID_COUNT];
721 };
722
723 /* Iterate over initialised fw domains */
724 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
725         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
726              (i__) < FW_DOMAIN_ID_COUNT; \
727              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
728                 for_each_if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
729
730 #define for_each_fw_domain(domain__, dev_priv__, i__) \
731         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
732
733 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
734 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
735 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
736
737 struct intel_csr {
738         struct work_struct work;
739         const char *fw_path;
740         uint32_t *dmc_payload;
741         uint32_t dmc_fw_size;
742         uint32_t version;
743         uint32_t mmio_count;
744         i915_reg_t mmioaddr[8];
745         uint32_t mmiodata[8];
746 };
747
748 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
749         func(is_mobile) sep \
750         func(is_i85x) sep \
751         func(is_i915g) sep \
752         func(is_i945gm) sep \
753         func(is_g33) sep \
754         func(need_gfx_hws) sep \
755         func(is_g4x) sep \
756         func(is_pineview) sep \
757         func(is_broadwater) sep \
758         func(is_crestline) sep \
759         func(is_ivybridge) sep \
760         func(is_valleyview) sep \
761         func(is_cherryview) sep \
762         func(is_haswell) sep \
763         func(is_skylake) sep \
764         func(is_broxton) sep \
765         func(is_kabylake) sep \
766         func(is_preliminary) sep \
767         func(has_fbc) sep \
768         func(has_pipe_cxsr) sep \
769         func(has_hotplug) sep \
770         func(cursor_needs_physical) sep \
771         func(has_overlay) sep \
772         func(overlay_needs_physical) sep \
773         func(supports_tv) sep \
774         func(has_llc) sep \
775         func(has_ddi) sep \
776         func(has_fpga_dbg)
777
778 #define DEFINE_FLAG(name) u8 name:1
779 #define SEP_SEMICOLON ;
780
781 struct intel_device_info {
782         u32 display_mmio_offset;
783         u16 device_id;
784         u8 num_pipes:3;
785         u8 num_sprites[I915_MAX_PIPES];
786         u8 gen;
787         u8 ring_mask; /* Rings supported by the HW */
788         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
789         /* Register offsets for the various display pipes and transcoders */
790         int pipe_offsets[I915_MAX_TRANSCODERS];
791         int trans_offsets[I915_MAX_TRANSCODERS];
792         int palette_offsets[I915_MAX_PIPES];
793         int cursor_offsets[I915_MAX_PIPES];
794
795         /* Slice/subslice/EU info */
796         u8 slice_total;
797         u8 subslice_total;
798         u8 subslice_per_slice;
799         u8 eu_total;
800         u8 eu_per_subslice;
801         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
802         u8 subslice_7eu[3];
803         u8 has_slice_pg:1;
804         u8 has_subslice_pg:1;
805         u8 has_eu_pg:1;
806 };
807
808 #undef DEFINE_FLAG
809 #undef SEP_SEMICOLON
810
811 enum i915_cache_level {
812         I915_CACHE_NONE = 0,
813         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
814         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
815                               caches, eg sampler/render caches, and the
816                               large Last-Level-Cache. LLC is coherent with
817                               the CPU, but L3 is only visible to the GPU. */
818         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
819 };
820
821 struct i915_ctx_hang_stats {
822         /* This context had batch pending when hang was declared */
823         unsigned batch_pending;
824
825         /* This context had batch active when hang was declared */
826         unsigned batch_active;
827
828         /* Time when this context was last blamed for a GPU reset */
829         unsigned long guilty_ts;
830
831         /* If the contexts causes a second GPU hang within this time,
832          * it is permanently banned from submitting any more work.
833          */
834         unsigned long ban_period_seconds;
835
836         /* This context is banned to submit more work */
837         bool banned;
838 };
839
840 /* This must match up with the value previously used for execbuf2.rsvd1. */
841 #define DEFAULT_CONTEXT_HANDLE 0
842
843 #define CONTEXT_NO_ZEROMAP (1<<0)
844 /**
845  * struct intel_context - as the name implies, represents a context.
846  * @ref: reference count.
847  * @user_handle: userspace tracking identity for this context.
848  * @remap_slice: l3 row remapping information.
849  * @flags: context specific flags:
850  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
851  * @file_priv: filp associated with this context (NULL for global default
852  *             context).
853  * @hang_stats: information about the role of this context in possible GPU
854  *              hangs.
855  * @ppgtt: virtual memory space used by this context.
856  * @legacy_hw_ctx: render context backing object and whether it is correctly
857  *                initialized (legacy ring submission mechanism only).
858  * @link: link in the global list of contexts.
859  *
860  * Contexts are memory images used by the hardware to store copies of their
861  * internal state.
862  */
863 struct intel_context {
864         struct kref ref;
865         int user_handle;
866         uint8_t remap_slice;
867         struct drm_i915_private *i915;
868         int flags;
869         struct drm_i915_file_private *file_priv;
870         struct i915_ctx_hang_stats hang_stats;
871         struct i915_hw_ppgtt *ppgtt;
872
873         /* Legacy ring buffer submission */
874         struct {
875                 struct drm_i915_gem_object *rcs_state;
876                 bool initialized;
877         } legacy_hw_ctx;
878
879         /* Execlists */
880         struct {
881                 struct drm_i915_gem_object *state;
882                 struct intel_ringbuffer *ringbuf;
883                 int pin_count;
884         } engine[I915_NUM_RINGS];
885
886         struct list_head link;
887 };
888
889 enum fb_op_origin {
890         ORIGIN_GTT,
891         ORIGIN_CPU,
892         ORIGIN_CS,
893         ORIGIN_FLIP,
894         ORIGIN_DIRTYFB,
895 };
896
897 struct i915_fbc {
898         /* This is always the inner lock when overlapping with struct_mutex and
899          * it's the outer lock when overlapping with stolen_lock. */
900         struct mutex lock;
901         unsigned threshold;
902         unsigned int fb_id;
903         unsigned int possible_framebuffer_bits;
904         unsigned int busy_bits;
905         struct intel_crtc *crtc;
906         int y;
907
908         struct drm_mm_node compressed_fb;
909         struct drm_mm_node *compressed_llb;
910
911         bool false_color;
912
913         bool enabled;
914         bool active;
915
916         struct intel_fbc_work {
917                 bool scheduled;
918                 struct work_struct work;
919                 struct drm_framebuffer *fb;
920                 unsigned long enable_jiffies;
921         } work;
922
923         const char *no_fbc_reason;
924
925         bool (*is_active)(struct drm_i915_private *dev_priv);
926         void (*activate)(struct intel_crtc *crtc);
927         void (*deactivate)(struct drm_i915_private *dev_priv);
928 };
929
930 /**
931  * HIGH_RR is the highest eDP panel refresh rate read from EDID
932  * LOW_RR is the lowest eDP panel refresh rate found from EDID
933  * parsing for same resolution.
934  */
935 enum drrs_refresh_rate_type {
936         DRRS_HIGH_RR,
937         DRRS_LOW_RR,
938         DRRS_MAX_RR, /* RR count */
939 };
940
941 enum drrs_support_type {
942         DRRS_NOT_SUPPORTED = 0,
943         STATIC_DRRS_SUPPORT = 1,
944         SEAMLESS_DRRS_SUPPORT = 2
945 };
946
947 struct intel_dp;
948 struct i915_drrs {
949         struct mutex mutex;
950         struct delayed_work work;
951         struct intel_dp *dp;
952         unsigned busy_frontbuffer_bits;
953         enum drrs_refresh_rate_type refresh_rate_type;
954         enum drrs_support_type type;
955 };
956
957 struct i915_psr {
958         struct mutex lock;
959         bool sink_support;
960         bool source_ok;
961         struct intel_dp *enabled;
962         bool active;
963         struct delayed_work work;
964         unsigned busy_frontbuffer_bits;
965         bool psr2_support;
966         bool aux_frame_sync;
967 };
968
969 enum intel_pch {
970         PCH_NONE = 0,   /* No PCH present */
971         PCH_IBX,        /* Ibexpeak PCH */
972         PCH_CPT,        /* Cougarpoint PCH */
973         PCH_LPT,        /* Lynxpoint PCH */
974         PCH_SPT,        /* Sunrisepoint PCH */
975         PCH_NOP,
976 };
977
978 enum intel_sbi_destination {
979         SBI_ICLK,
980         SBI_MPHY,
981 };
982
983 #define QUIRK_PIPEA_FORCE (1<<0)
984 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
985 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
986 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
987 #define QUIRK_PIPEB_FORCE (1<<4)
988 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
989
990 struct intel_fbdev;
991 struct intel_fbc_work;
992
993 struct intel_gmbus {
994         struct i2c_adapter adapter;
995         u32 force_bit;
996         u32 reg0;
997         i915_reg_t gpio_reg;
998         struct i2c_algo_bit_data bit_algo;
999         struct drm_i915_private *dev_priv;
1000 };
1001
1002 struct i915_suspend_saved_registers {
1003         u32 saveDSPARB;
1004         u32 saveLVDS;
1005         u32 savePP_ON_DELAYS;
1006         u32 savePP_OFF_DELAYS;
1007         u32 savePP_ON;
1008         u32 savePP_OFF;
1009         u32 savePP_CONTROL;
1010         u32 savePP_DIVISOR;
1011         u32 saveFBC_CONTROL;
1012         u32 saveCACHE_MODE_0;
1013         u32 saveMI_ARB_STATE;
1014         u32 saveSWF0[16];
1015         u32 saveSWF1[16];
1016         u32 saveSWF3[3];
1017         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1018         u32 savePCH_PORT_HOTPLUG;
1019         u16 saveGCDGMBUS;
1020 };
1021
1022 struct vlv_s0ix_state {
1023         /* GAM */
1024         u32 wr_watermark;
1025         u32 gfx_prio_ctrl;
1026         u32 arb_mode;
1027         u32 gfx_pend_tlb0;
1028         u32 gfx_pend_tlb1;
1029         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1030         u32 media_max_req_count;
1031         u32 gfx_max_req_count;
1032         u32 render_hwsp;
1033         u32 ecochk;
1034         u32 bsd_hwsp;
1035         u32 blt_hwsp;
1036         u32 tlb_rd_addr;
1037
1038         /* MBC */
1039         u32 g3dctl;
1040         u32 gsckgctl;
1041         u32 mbctl;
1042
1043         /* GCP */
1044         u32 ucgctl1;
1045         u32 ucgctl3;
1046         u32 rcgctl1;
1047         u32 rcgctl2;
1048         u32 rstctl;
1049         u32 misccpctl;
1050
1051         /* GPM */
1052         u32 gfxpause;
1053         u32 rpdeuhwtc;
1054         u32 rpdeuc;
1055         u32 ecobus;
1056         u32 pwrdwnupctl;
1057         u32 rp_down_timeout;
1058         u32 rp_deucsw;
1059         u32 rcubmabdtmr;
1060         u32 rcedata;
1061         u32 spare2gh;
1062
1063         /* Display 1 CZ domain */
1064         u32 gt_imr;
1065         u32 gt_ier;
1066         u32 pm_imr;
1067         u32 pm_ier;
1068         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1069
1070         /* GT SA CZ domain */
1071         u32 tilectl;
1072         u32 gt_fifoctl;
1073         u32 gtlc_wake_ctrl;
1074         u32 gtlc_survive;
1075         u32 pmwgicz;
1076
1077         /* Display 2 CZ domain */
1078         u32 gu_ctl0;
1079         u32 gu_ctl1;
1080         u32 pcbr;
1081         u32 clock_gate_dis2;
1082 };
1083
1084 struct intel_rps_ei {
1085         u32 cz_clock;
1086         u32 render_c0;
1087         u32 media_c0;
1088 };
1089
1090 struct intel_gen6_power_mgmt {
1091         /*
1092          * work, interrupts_enabled and pm_iir are protected by
1093          * dev_priv->irq_lock
1094          */
1095         struct work_struct work;
1096         bool interrupts_enabled;
1097         u32 pm_iir;
1098
1099         /* Frequencies are stored in potentially platform dependent multiples.
1100          * In other words, *_freq needs to be multiplied by X to be interesting.
1101          * Soft limits are those which are used for the dynamic reclocking done
1102          * by the driver (raise frequencies under heavy loads, and lower for
1103          * lighter loads). Hard limits are those imposed by the hardware.
1104          *
1105          * A distinction is made for overclocking, which is never enabled by
1106          * default, and is considered to be above the hard limit if it's
1107          * possible at all.
1108          */
1109         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1110         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1111         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1112         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1113         u8 min_freq;            /* AKA RPn. Minimum frequency */
1114         u8 idle_freq;           /* Frequency to request when we are idle */
1115         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1116         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1117         u8 rp0_freq;            /* Non-overclocked max frequency. */
1118
1119         u8 up_threshold; /* Current %busy required to uplock */
1120         u8 down_threshold; /* Current %busy required to downclock */
1121
1122         int last_adj;
1123         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1124
1125         spinlock_t client_lock;
1126         struct list_head clients;
1127         bool client_boost;
1128
1129         bool enabled;
1130         struct delayed_work delayed_resume_work;
1131         unsigned boosts;
1132
1133         struct intel_rps_client semaphores, mmioflips;
1134
1135         /* manual wa residency calculations */
1136         struct intel_rps_ei up_ei, down_ei;
1137
1138         /*
1139          * Protects RPS/RC6 register access and PCU communication.
1140          * Must be taken after struct_mutex if nested. Note that
1141          * this lock may be held for long periods of time when
1142          * talking to hw - so only take it when talking to hw!
1143          */
1144         struct mutex hw_lock;
1145 };
1146
1147 /* defined intel_pm.c */
1148 extern spinlock_t mchdev_lock;
1149
1150 struct intel_ilk_power_mgmt {
1151         u8 cur_delay;
1152         u8 min_delay;
1153         u8 max_delay;
1154         u8 fmax;
1155         u8 fstart;
1156
1157         u64 last_count1;
1158         unsigned long last_time1;
1159         unsigned long chipset_power;
1160         u64 last_count2;
1161         u64 last_time2;
1162         unsigned long gfx_power;
1163         u8 corr;
1164
1165         int c_m;
1166         int r_t;
1167 };
1168
1169 struct drm_i915_private;
1170 struct i915_power_well;
1171
1172 struct i915_power_well_ops {
1173         /*
1174          * Synchronize the well's hw state to match the current sw state, for
1175          * example enable/disable it based on the current refcount. Called
1176          * during driver init and resume time, possibly after first calling
1177          * the enable/disable handlers.
1178          */
1179         void (*sync_hw)(struct drm_i915_private *dev_priv,
1180                         struct i915_power_well *power_well);
1181         /*
1182          * Enable the well and resources that depend on it (for example
1183          * interrupts located on the well). Called after the 0->1 refcount
1184          * transition.
1185          */
1186         void (*enable)(struct drm_i915_private *dev_priv,
1187                        struct i915_power_well *power_well);
1188         /*
1189          * Disable the well and resources that depend on it. Called after
1190          * the 1->0 refcount transition.
1191          */
1192         void (*disable)(struct drm_i915_private *dev_priv,
1193                         struct i915_power_well *power_well);
1194         /* Returns the hw enabled state. */
1195         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1196                            struct i915_power_well *power_well);
1197 };
1198
1199 /* Power well structure for haswell */
1200 struct i915_power_well {
1201         const char *name;
1202         bool always_on;
1203         /* power well enable/disable usage count */
1204         int count;
1205         /* cached hw enabled state */
1206         bool hw_enabled;
1207         unsigned long domains;
1208         unsigned long data;
1209         const struct i915_power_well_ops *ops;
1210 };
1211
1212 struct i915_power_domains {
1213         /*
1214          * Power wells needed for initialization at driver init and suspend
1215          * time are on. They are kept on until after the first modeset.
1216          */
1217         bool init_power_on;
1218         bool initializing;
1219         int power_well_count;
1220
1221         struct mutex lock;
1222         int domain_use_count[POWER_DOMAIN_NUM];
1223         struct i915_power_well *power_wells;
1224 };
1225
1226 #define MAX_L3_SLICES 2
1227 struct intel_l3_parity {
1228         u32 *remap_info[MAX_L3_SLICES];
1229         struct work_struct error_work;
1230         int which_slice;
1231 };
1232
1233 struct i915_gem_mm {
1234         /** Memory allocator for GTT stolen memory */
1235         struct drm_mm stolen;
1236         /** Protects the usage of the GTT stolen memory allocator. This is
1237          * always the inner lock when overlapping with struct_mutex. */
1238         struct mutex stolen_lock;
1239
1240         /** List of all objects in gtt_space. Used to restore gtt
1241          * mappings on resume */
1242         struct list_head bound_list;
1243         /**
1244          * List of objects which are not bound to the GTT (thus
1245          * are idle and not used by the GPU) but still have
1246          * (presumably uncached) pages still attached.
1247          */
1248         struct list_head unbound_list;
1249
1250         /** Usable portion of the GTT for GEM */
1251         unsigned long stolen_base; /* limited to low memory (32-bit) */
1252
1253         /** PPGTT used for aliasing the PPGTT with the GTT */
1254         struct i915_hw_ppgtt *aliasing_ppgtt;
1255
1256         struct notifier_block oom_notifier;
1257         struct shrinker shrinker;
1258         bool shrinker_no_lock_stealing;
1259
1260         /** LRU list of objects with fence regs on them. */
1261         struct list_head fence_list;
1262
1263         /**
1264          * We leave the user IRQ off as much as possible,
1265          * but this means that requests will finish and never
1266          * be retired once the system goes idle. Set a timer to
1267          * fire periodically while the ring is running. When it
1268          * fires, go retire requests.
1269          */
1270         struct delayed_work retire_work;
1271
1272         /**
1273          * When we detect an idle GPU, we want to turn on
1274          * powersaving features. So once we see that there
1275          * are no more requests outstanding and no more
1276          * arrive within a small period of time, we fire
1277          * off the idle_work.
1278          */
1279         struct delayed_work idle_work;
1280
1281         /**
1282          * Are we in a non-interruptible section of code like
1283          * modesetting?
1284          */
1285         bool interruptible;
1286
1287         /**
1288          * Is the GPU currently considered idle, or busy executing userspace
1289          * requests?  Whilst idle, we attempt to power down the hardware and
1290          * display clocks. In order to reduce the effect on performance, there
1291          * is a slight delay before we do so.
1292          */
1293         bool busy;
1294
1295         /* the indicator for dispatch video commands on two BSD rings */
1296         int bsd_ring_dispatch_index;
1297
1298         /** Bit 6 swizzling required for X tiling */
1299         uint32_t bit_6_swizzle_x;
1300         /** Bit 6 swizzling required for Y tiling */
1301         uint32_t bit_6_swizzle_y;
1302
1303         /* accounting, useful for userland debugging */
1304         spinlock_t object_stat_lock;
1305         size_t object_memory;
1306         u32 object_count;
1307 };
1308
1309 struct drm_i915_error_state_buf {
1310         struct drm_i915_private *i915;
1311         unsigned bytes;
1312         unsigned size;
1313         int err;
1314         u8 *buf;
1315         loff_t start;
1316         loff_t pos;
1317 };
1318
1319 struct i915_error_state_file_priv {
1320         struct drm_device *dev;
1321         struct drm_i915_error_state *error;
1322 };
1323
1324 struct i915_gpu_error {
1325         /* For hangcheck timer */
1326 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1327 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1328         /* Hang gpu twice in this window and your context gets banned */
1329 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1330
1331         struct workqueue_struct *hangcheck_wq;
1332         struct delayed_work hangcheck_work;
1333
1334         /* For reset and error_state handling. */
1335         spinlock_t lock;
1336         /* Protected by the above dev->gpu_error.lock. */
1337         struct drm_i915_error_state *first_error;
1338
1339         unsigned long missed_irq_rings;
1340
1341         /**
1342          * State variable controlling the reset flow and count
1343          *
1344          * This is a counter which gets incremented when reset is triggered,
1345          * and again when reset has been handled. So odd values (lowest bit set)
1346          * means that reset is in progress and even values that
1347          * (reset_counter >> 1):th reset was successfully completed.
1348          *
1349          * If reset is not completed succesfully, the I915_WEDGE bit is
1350          * set meaning that hardware is terminally sour and there is no
1351          * recovery. All waiters on the reset_queue will be woken when
1352          * that happens.
1353          *
1354          * This counter is used by the wait_seqno code to notice that reset
1355          * event happened and it needs to restart the entire ioctl (since most
1356          * likely the seqno it waited for won't ever signal anytime soon).
1357          *
1358          * This is important for lock-free wait paths, where no contended lock
1359          * naturally enforces the correct ordering between the bail-out of the
1360          * waiter and the gpu reset work code.
1361          */
1362         atomic_t reset_counter;
1363
1364 #define I915_RESET_IN_PROGRESS_FLAG     1
1365 #define I915_WEDGED                     (1 << 31)
1366
1367         /**
1368          * Waitqueue to signal when the reset has completed. Used by clients
1369          * that wait for dev_priv->mm.wedged to settle.
1370          */
1371         wait_queue_head_t reset_queue;
1372
1373         /* Userspace knobs for gpu hang simulation;
1374          * combines both a ring mask, and extra flags
1375          */
1376         u32 stop_rings;
1377 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1378 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1379
1380         /* For missed irq/seqno simulation. */
1381         unsigned int test_irq_rings;
1382
1383         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1384         bool reload_in_reset;
1385 };
1386
1387 enum modeset_restore {
1388         MODESET_ON_LID_OPEN,
1389         MODESET_DONE,
1390         MODESET_SUSPENDED,
1391 };
1392
1393 #define DP_AUX_A 0x40
1394 #define DP_AUX_B 0x10
1395 #define DP_AUX_C 0x20
1396 #define DP_AUX_D 0x30
1397
1398 #define DDC_PIN_B  0x05
1399 #define DDC_PIN_C  0x04
1400 #define DDC_PIN_D  0x06
1401
1402 struct ddi_vbt_port_info {
1403         /*
1404          * This is an index in the HDMI/DVI DDI buffer translation table.
1405          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1406          * populate this field.
1407          */
1408 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1409         uint8_t hdmi_level_shift;
1410
1411         uint8_t supports_dvi:1;
1412         uint8_t supports_hdmi:1;
1413         uint8_t supports_dp:1;
1414
1415         uint8_t alternate_aux_channel;
1416         uint8_t alternate_ddc_pin;
1417
1418         uint8_t dp_boost_level;
1419         uint8_t hdmi_boost_level;
1420 };
1421
1422 enum psr_lines_to_wait {
1423         PSR_0_LINES_TO_WAIT = 0,
1424         PSR_1_LINE_TO_WAIT,
1425         PSR_4_LINES_TO_WAIT,
1426         PSR_8_LINES_TO_WAIT
1427 };
1428
1429 struct intel_vbt_data {
1430         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1431         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1432
1433         /* Feature bits */
1434         unsigned int int_tv_support:1;
1435         unsigned int lvds_dither:1;
1436         unsigned int lvds_vbt:1;
1437         unsigned int int_crt_support:1;
1438         unsigned int lvds_use_ssc:1;
1439         unsigned int display_clock_mode:1;
1440         unsigned int fdi_rx_polarity_inverted:1;
1441         unsigned int has_mipi:1;
1442         int lvds_ssc_freq;
1443         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1444
1445         enum drrs_support_type drrs_type;
1446
1447         /* eDP */
1448         int edp_rate;
1449         int edp_lanes;
1450         int edp_preemphasis;
1451         int edp_vswing;
1452         bool edp_initialized;
1453         bool edp_support;
1454         int edp_bpp;
1455         struct edp_power_seq edp_pps;
1456
1457         struct {
1458                 bool full_link;
1459                 bool require_aux_wakeup;
1460                 int idle_frames;
1461                 enum psr_lines_to_wait lines_to_wait;
1462                 int tp1_wakeup_time;
1463                 int tp2_tp3_wakeup_time;
1464         } psr;
1465
1466         struct {
1467                 u16 pwm_freq_hz;
1468                 bool present;
1469                 bool active_low_pwm;
1470                 u8 min_brightness;      /* min_brightness/255 of max */
1471         } backlight;
1472
1473         /* MIPI DSI */
1474         struct {
1475                 u16 port;
1476                 u16 panel_id;
1477                 struct mipi_config *config;
1478                 struct mipi_pps_data *pps;
1479                 u8 seq_version;
1480                 u32 size;
1481                 u8 *data;
1482                 const u8 *sequence[MIPI_SEQ_MAX];
1483         } dsi;
1484
1485         int crt_ddc_pin;
1486
1487         int child_dev_num;
1488         union child_device_config *child_dev;
1489
1490         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1491 };
1492
1493 enum intel_ddb_partitioning {
1494         INTEL_DDB_PART_1_2,
1495         INTEL_DDB_PART_5_6, /* IVB+ */
1496 };
1497
1498 struct intel_wm_level {
1499         bool enable;
1500         uint32_t pri_val;
1501         uint32_t spr_val;
1502         uint32_t cur_val;
1503         uint32_t fbc_val;
1504 };
1505
1506 struct ilk_wm_values {
1507         uint32_t wm_pipe[3];
1508         uint32_t wm_lp[3];
1509         uint32_t wm_lp_spr[3];
1510         uint32_t wm_linetime[3];
1511         bool enable_fbc_wm;
1512         enum intel_ddb_partitioning partitioning;
1513 };
1514
1515 struct vlv_pipe_wm {
1516         uint16_t primary;
1517         uint16_t sprite[2];
1518         uint8_t cursor;
1519 };
1520
1521 struct vlv_sr_wm {
1522         uint16_t plane;
1523         uint8_t cursor;
1524 };
1525
1526 struct vlv_wm_values {
1527         struct vlv_pipe_wm pipe[3];
1528         struct vlv_sr_wm sr;
1529         struct {
1530                 uint8_t cursor;
1531                 uint8_t sprite[2];
1532                 uint8_t primary;
1533         } ddl[3];
1534         uint8_t level;
1535         bool cxsr;
1536 };
1537
1538 struct skl_ddb_entry {
1539         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1540 };
1541
1542 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1543 {
1544         return entry->end - entry->start;
1545 }
1546
1547 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1548                                        const struct skl_ddb_entry *e2)
1549 {
1550         if (e1->start == e2->start && e1->end == e2->end)
1551                 return true;
1552
1553         return false;
1554 }
1555
1556 struct skl_ddb_allocation {
1557         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1558         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1559         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1560 };
1561
1562 struct skl_wm_values {
1563         bool dirty[I915_MAX_PIPES];
1564         struct skl_ddb_allocation ddb;
1565         uint32_t wm_linetime[I915_MAX_PIPES];
1566         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1567         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1568 };
1569
1570 struct skl_wm_level {
1571         bool plane_en[I915_MAX_PLANES];
1572         uint16_t plane_res_b[I915_MAX_PLANES];
1573         uint8_t plane_res_l[I915_MAX_PLANES];
1574 };
1575
1576 /*
1577  * This struct helps tracking the state needed for runtime PM, which puts the
1578  * device in PCI D3 state. Notice that when this happens, nothing on the
1579  * graphics device works, even register access, so we don't get interrupts nor
1580  * anything else.
1581  *
1582  * Every piece of our code that needs to actually touch the hardware needs to
1583  * either call intel_runtime_pm_get or call intel_display_power_get with the
1584  * appropriate power domain.
1585  *
1586  * Our driver uses the autosuspend delay feature, which means we'll only really
1587  * suspend if we stay with zero refcount for a certain amount of time. The
1588  * default value is currently very conservative (see intel_runtime_pm_enable), but
1589  * it can be changed with the standard runtime PM files from sysfs.
1590  *
1591  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1592  * goes back to false exactly before we reenable the IRQs. We use this variable
1593  * to check if someone is trying to enable/disable IRQs while they're supposed
1594  * to be disabled. This shouldn't happen and we'll print some error messages in
1595  * case it happens.
1596  *
1597  * For more, read the Documentation/power/runtime_pm.txt.
1598  */
1599 struct i915_runtime_pm {
1600         atomic_t wakeref_count;
1601         atomic_t atomic_seq;
1602         bool suspended;
1603         bool irqs_enabled;
1604 };
1605
1606 enum intel_pipe_crc_source {
1607         INTEL_PIPE_CRC_SOURCE_NONE,
1608         INTEL_PIPE_CRC_SOURCE_PLANE1,
1609         INTEL_PIPE_CRC_SOURCE_PLANE2,
1610         INTEL_PIPE_CRC_SOURCE_PF,
1611         INTEL_PIPE_CRC_SOURCE_PIPE,
1612         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1613         INTEL_PIPE_CRC_SOURCE_TV,
1614         INTEL_PIPE_CRC_SOURCE_DP_B,
1615         INTEL_PIPE_CRC_SOURCE_DP_C,
1616         INTEL_PIPE_CRC_SOURCE_DP_D,
1617         INTEL_PIPE_CRC_SOURCE_AUTO,
1618         INTEL_PIPE_CRC_SOURCE_MAX,
1619 };
1620
1621 struct intel_pipe_crc_entry {
1622         uint32_t frame;
1623         uint32_t crc[5];
1624 };
1625
1626 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1627 struct intel_pipe_crc {
1628         spinlock_t lock;
1629         bool opened;            /* exclusive access to the result file */
1630         struct intel_pipe_crc_entry *entries;
1631         enum intel_pipe_crc_source source;
1632         int head, tail;
1633         wait_queue_head_t wq;
1634 };
1635
1636 struct i915_frontbuffer_tracking {
1637         struct mutex lock;
1638
1639         /*
1640          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1641          * scheduled flips.
1642          */
1643         unsigned busy_bits;
1644         unsigned flip_bits;
1645 };
1646
1647 struct i915_wa_reg {
1648         i915_reg_t addr;
1649         u32 value;
1650         /* bitmask representing WA bits */
1651         u32 mask;
1652 };
1653
1654 #define I915_MAX_WA_REGS 16
1655
1656 struct i915_workarounds {
1657         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1658         u32 count;
1659 };
1660
1661 struct i915_virtual_gpu {
1662         bool active;
1663 };
1664
1665 struct i915_execbuffer_params {
1666         struct drm_device               *dev;
1667         struct drm_file                 *file;
1668         uint32_t                        dispatch_flags;
1669         uint32_t                        args_batch_start_offset;
1670         uint64_t                        batch_obj_vm_offset;
1671         struct intel_engine_cs          *ring;
1672         struct drm_i915_gem_object      *batch_obj;
1673         struct intel_context            *ctx;
1674         struct drm_i915_gem_request     *request;
1675 };
1676
1677 /* used in computing the new watermarks state */
1678 struct intel_wm_config {
1679         unsigned int num_pipes_active;
1680         bool sprites_enabled;
1681         bool sprites_scaled;
1682 };
1683
1684 struct drm_i915_private {
1685         struct drm_device *dev;
1686         struct kmem_cache *objects;
1687         struct kmem_cache *vmas;
1688         struct kmem_cache *requests;
1689
1690         const struct intel_device_info info;
1691
1692         int relative_constants_mode;
1693
1694         void __iomem *regs;
1695
1696         struct intel_uncore uncore;
1697
1698         struct i915_virtual_gpu vgpu;
1699
1700         struct intel_guc guc;
1701
1702         struct intel_csr csr;
1703
1704         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1705
1706         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1707          * controller on different i2c buses. */
1708         struct mutex gmbus_mutex;
1709
1710         /**
1711          * Base address of the gmbus and gpio block.
1712          */
1713         uint32_t gpio_mmio_base;
1714
1715         /* MMIO base address for MIPI regs */
1716         uint32_t mipi_mmio_base;
1717
1718         uint32_t psr_mmio_base;
1719
1720         wait_queue_head_t gmbus_wait_queue;
1721
1722         struct pci_dev *bridge_dev;
1723         struct intel_engine_cs ring[I915_NUM_RINGS];
1724         struct drm_i915_gem_object *semaphore_obj;
1725         uint32_t last_seqno, next_seqno;
1726
1727         struct drm_dma_handle *status_page_dmah;
1728         struct resource mch_res;
1729
1730         /* protects the irq masks */
1731         spinlock_t irq_lock;
1732
1733         /* protects the mmio flip data */
1734         spinlock_t mmio_flip_lock;
1735
1736         bool display_irqs_enabled;
1737
1738         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1739         struct pm_qos_request pm_qos;
1740
1741         /* Sideband mailbox protection */
1742         struct mutex sb_lock;
1743
1744         /** Cached value of IMR to avoid reads in updating the bitfield */
1745         union {
1746                 u32 irq_mask;
1747                 u32 de_irq_mask[I915_MAX_PIPES];
1748         };
1749         u32 gt_irq_mask;
1750         u32 pm_irq_mask;
1751         u32 pm_rps_events;
1752         u32 pipestat_irq_mask[I915_MAX_PIPES];
1753
1754         struct i915_hotplug hotplug;
1755         struct i915_fbc fbc;
1756         struct i915_drrs drrs;
1757         struct intel_opregion opregion;
1758         struct intel_vbt_data vbt;
1759
1760         bool preserve_bios_swizzle;
1761
1762         /* overlay */
1763         struct intel_overlay *overlay;
1764
1765         /* backlight registers and fields in struct intel_panel */
1766         struct mutex backlight_lock;
1767
1768         /* LVDS info */
1769         bool no_aux_handshake;
1770
1771         /* protects panel power sequencer state */
1772         struct mutex pps_mutex;
1773
1774         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1775         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1776
1777         unsigned int fsb_freq, mem_freq, is_ddr3;
1778         unsigned int skl_boot_cdclk;
1779         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1780         unsigned int max_dotclk_freq;
1781         unsigned int hpll_freq;
1782         unsigned int czclk_freq;
1783
1784         /**
1785          * wq - Driver workqueue for GEM.
1786          *
1787          * NOTE: Work items scheduled here are not allowed to grab any modeset
1788          * locks, for otherwise the flushing done in the pageflip code will
1789          * result in deadlocks.
1790          */
1791         struct workqueue_struct *wq;
1792
1793         /* Display functions */
1794         struct drm_i915_display_funcs display;
1795
1796         /* PCH chipset type */
1797         enum intel_pch pch_type;
1798         unsigned short pch_id;
1799
1800         unsigned long quirks;
1801
1802         enum modeset_restore modeset_restore;
1803         struct mutex modeset_restore_lock;
1804
1805         struct list_head vm_list; /* Global list of all address spaces */
1806         struct i915_gtt gtt; /* VM representing the global address space */
1807
1808         struct i915_gem_mm mm;
1809         DECLARE_HASHTABLE(mm_structs, 7);
1810         struct mutex mm_lock;
1811
1812         /* Kernel Modesetting */
1813
1814         struct sdvo_device_mapping sdvo_mappings[2];
1815
1816         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1817         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1818         wait_queue_head_t pending_flip_queue;
1819
1820 #ifdef CONFIG_DEBUG_FS
1821         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1822 #endif
1823
1824         /* dpll and cdclk state is protected by connection_mutex */
1825         int num_shared_dpll;
1826         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1827
1828         unsigned int active_crtcs;
1829         unsigned int min_pixclk[I915_MAX_PIPES];
1830
1831         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1832
1833         struct i915_workarounds workarounds;
1834
1835         /* Reclocking support */
1836         bool render_reclock_avail;
1837
1838         struct i915_frontbuffer_tracking fb_tracking;
1839
1840         u16 orig_clock;
1841
1842         bool mchbar_need_disable;
1843
1844         struct intel_l3_parity l3_parity;
1845
1846         /* Cannot be determined by PCIID. You must always read a register. */
1847         size_t ellc_size;
1848
1849         /* gen6+ rps state */
1850         struct intel_gen6_power_mgmt rps;
1851
1852         /* ilk-only ips/rps state. Everything in here is protected by the global
1853          * mchdev_lock in intel_pm.c */
1854         struct intel_ilk_power_mgmt ips;
1855
1856         struct i915_power_domains power_domains;
1857
1858         struct i915_psr psr;
1859
1860         struct i915_gpu_error gpu_error;
1861
1862         struct drm_i915_gem_object *vlv_pctx;
1863
1864 #ifdef CONFIG_DRM_FBDEV_EMULATION
1865         /* list of fbdev register on this device */
1866         struct intel_fbdev *fbdev;
1867         struct work_struct fbdev_suspend_work;
1868 #endif
1869
1870         struct drm_property *broadcast_rgb_property;
1871         struct drm_property *force_audio_property;
1872
1873         /* hda/i915 audio component */
1874         struct i915_audio_component *audio_component;
1875         bool audio_component_registered;
1876         /**
1877          * av_mutex - mutex for audio/video sync
1878          *
1879          */
1880         struct mutex av_mutex;
1881
1882         uint32_t hw_context_size;
1883         struct list_head context_list;
1884
1885         u32 fdi_rx_config;
1886
1887         u32 chv_phy_control;
1888
1889         u32 suspend_count;
1890         bool suspended_to_idle;
1891         struct i915_suspend_saved_registers regfile;
1892         struct vlv_s0ix_state vlv_s0ix_state;
1893
1894         struct {
1895                 /*
1896                  * Raw watermark latency values:
1897                  * in 0.1us units for WM0,
1898                  * in 0.5us units for WM1+.
1899                  */
1900                 /* primary */
1901                 uint16_t pri_latency[5];
1902                 /* sprite */
1903                 uint16_t spr_latency[5];
1904                 /* cursor */
1905                 uint16_t cur_latency[5];
1906                 /*
1907                  * Raw watermark memory latency values
1908                  * for SKL for all 8 levels
1909                  * in 1us units.
1910                  */
1911                 uint16_t skl_latency[8];
1912
1913                 /* Committed wm config */
1914                 struct intel_wm_config config;
1915
1916                 /*
1917                  * The skl_wm_values structure is a bit too big for stack
1918                  * allocation, so we keep the staging struct where we store
1919                  * intermediate results here instead.
1920                  */
1921                 struct skl_wm_values skl_results;
1922
1923                 /* current hardware state */
1924                 union {
1925                         struct ilk_wm_values hw;
1926                         struct skl_wm_values skl_hw;
1927                         struct vlv_wm_values vlv;
1928                 };
1929
1930                 uint8_t max_level;
1931
1932                 /*
1933                  * Should be held around atomic WM register writing; also
1934                  * protects * intel_crtc->wm.active and
1935                  * cstate->wm.need_postvbl_update.
1936                  */
1937                 struct mutex wm_mutex;
1938         } wm;
1939
1940         struct i915_runtime_pm pm;
1941
1942         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1943         struct {
1944                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1945                                       struct drm_i915_gem_execbuffer2 *args,
1946                                       struct list_head *vmas);
1947                 int (*init_rings)(struct drm_device *dev);
1948                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1949                 void (*stop_ring)(struct intel_engine_cs *ring);
1950         } gt;
1951
1952         bool edp_low_vswing;
1953
1954         /* perform PHY state sanity checks? */
1955         bool chv_phy_assert[2];
1956
1957         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
1958
1959         /*
1960          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1961          * will be rejected. Instead look for a better place.
1962          */
1963 };
1964
1965 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1966 {
1967         return dev->dev_private;
1968 }
1969
1970 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1971 {
1972         return to_i915(dev_get_drvdata(dev));
1973 }
1974
1975 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1976 {
1977         return container_of(guc, struct drm_i915_private, guc);
1978 }
1979
1980 /* Iterate over initialised rings */
1981 #define for_each_ring(ring__, dev_priv__, i__) \
1982         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1983                 for_each_if ((((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__))))
1984
1985 enum hdmi_force_audio {
1986         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1987         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1988         HDMI_AUDIO_AUTO,                /* trust EDID */
1989         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1990 };
1991
1992 #define I915_GTT_OFFSET_NONE ((u32)-1)
1993
1994 struct drm_i915_gem_object_ops {
1995         /* Interface between the GEM object and its backing storage.
1996          * get_pages() is called once prior to the use of the associated set
1997          * of pages before to binding them into the GTT, and put_pages() is
1998          * called after we no longer need them. As we expect there to be
1999          * associated cost with migrating pages between the backing storage
2000          * and making them available for the GPU (e.g. clflush), we may hold
2001          * onto the pages after they are no longer referenced by the GPU
2002          * in case they may be used again shortly (for example migrating the
2003          * pages to a different memory domain within the GTT). put_pages()
2004          * will therefore most likely be called when the object itself is
2005          * being released or under memory pressure (where we attempt to
2006          * reap pages for the shrinker).
2007          */
2008         int (*get_pages)(struct drm_i915_gem_object *);
2009         void (*put_pages)(struct drm_i915_gem_object *);
2010         int (*dmabuf_export)(struct drm_i915_gem_object *);
2011         void (*release)(struct drm_i915_gem_object *);
2012 };
2013
2014 /*
2015  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2016  * considered to be the frontbuffer for the given plane interface-wise. This
2017  * doesn't mean that the hw necessarily already scans it out, but that any
2018  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2019  *
2020  * We have one bit per pipe and per scanout plane type.
2021  */
2022 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2023 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2024 #define INTEL_FRONTBUFFER_BITS \
2025         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2026 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2027         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2028 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2029         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2030 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2031         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2032 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2033         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2034 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2035         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2036
2037 struct drm_i915_gem_object {
2038         struct drm_gem_object base;
2039
2040         const struct drm_i915_gem_object_ops *ops;
2041
2042         /** List of VMAs backed by this object */
2043         struct list_head vma_list;
2044
2045         /** Stolen memory for this object, instead of being backed by shmem. */
2046         struct drm_mm_node *stolen;
2047         struct list_head global_list;
2048
2049         struct list_head ring_list[I915_NUM_RINGS];
2050         /** Used in execbuf to temporarily hold a ref */
2051         struct list_head obj_exec_link;
2052
2053         struct list_head batch_pool_link;
2054
2055         /**
2056          * This is set if the object is on the active lists (has pending
2057          * rendering and so a non-zero seqno), and is not set if it i s on
2058          * inactive (ready to be unbound) list.
2059          */
2060         unsigned int active:I915_NUM_RINGS;
2061
2062         /**
2063          * This is set if the object has been written to since last bound
2064          * to the GTT
2065          */
2066         unsigned int dirty:1;
2067
2068         /**
2069          * Fence register bits (if any) for this object.  Will be set
2070          * as needed when mapped into the GTT.
2071          * Protected by dev->struct_mutex.
2072          */
2073         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2074
2075         /**
2076          * Advice: are the backing pages purgeable?
2077          */
2078         unsigned int madv:2;
2079
2080         /**
2081          * Current tiling mode for the object.
2082          */
2083         unsigned int tiling_mode:2;
2084         /**
2085          * Whether the tiling parameters for the currently associated fence
2086          * register have changed. Note that for the purposes of tracking
2087          * tiling changes we also treat the unfenced register, the register
2088          * slot that the object occupies whilst it executes a fenced
2089          * command (such as BLT on gen2/3), as a "fence".
2090          */
2091         unsigned int fence_dirty:1;
2092
2093         /**
2094          * Is the object at the current location in the gtt mappable and
2095          * fenceable? Used to avoid costly recalculations.
2096          */
2097         unsigned int map_and_fenceable:1;
2098
2099         /**
2100          * Whether the current gtt mapping needs to be mappable (and isn't just
2101          * mappable by accident). Track pin and fault separate for a more
2102          * accurate mappable working set.
2103          */
2104         unsigned int fault_mappable:1;
2105
2106         /*
2107          * Is the object to be mapped as read-only to the GPU
2108          * Only honoured if hardware has relevant pte bit
2109          */
2110         unsigned long gt_ro:1;
2111         unsigned int cache_level:3;
2112         unsigned int cache_dirty:1;
2113
2114         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2115
2116         unsigned int pin_display;
2117
2118         struct sg_table *pages;
2119         int pages_pin_count;
2120         struct get_page {
2121                 struct scatterlist *sg;
2122                 int last;
2123         } get_page;
2124
2125         /* prime dma-buf support */
2126         void *dma_buf_vmapping;
2127         int vmapping_count;
2128
2129         /** Breadcrumb of last rendering to the buffer.
2130          * There can only be one writer, but we allow for multiple readers.
2131          * If there is a writer that necessarily implies that all other
2132          * read requests are complete - but we may only be lazily clearing
2133          * the read requests. A read request is naturally the most recent
2134          * request on a ring, so we may have two different write and read
2135          * requests on one ring where the write request is older than the
2136          * read request. This allows for the CPU to read from an active
2137          * buffer by only waiting for the write to complete.
2138          * */
2139         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2140         struct drm_i915_gem_request *last_write_req;
2141         /** Breadcrumb of last fenced GPU access to the buffer. */
2142         struct drm_i915_gem_request *last_fenced_req;
2143
2144         /** Current tiling stride for the object, if it's tiled. */
2145         uint32_t stride;
2146
2147         /** References from framebuffers, locks out tiling changes. */
2148         unsigned long framebuffer_references;
2149
2150         /** Record of address bit 17 of each page at last unbind. */
2151         unsigned long *bit_17;
2152
2153         union {
2154                 /** for phy allocated objects */
2155                 struct drm_dma_handle *phys_handle;
2156
2157                 struct i915_gem_userptr {
2158                         uintptr_t ptr;
2159                         unsigned read_only :1;
2160                         unsigned workers :4;
2161 #define I915_GEM_USERPTR_MAX_WORKERS 15
2162
2163                         struct i915_mm_struct *mm;
2164                         struct i915_mmu_object *mmu_object;
2165                         struct work_struct *work;
2166                 } userptr;
2167         };
2168 };
2169 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2170
2171 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2172                        struct drm_i915_gem_object *new,
2173                        unsigned frontbuffer_bits);
2174
2175 /**
2176  * Request queue structure.
2177  *
2178  * The request queue allows us to note sequence numbers that have been emitted
2179  * and may be associated with active buffers to be retired.
2180  *
2181  * By keeping this list, we can avoid having to do questionable sequence
2182  * number comparisons on buffer last_read|write_seqno. It also allows an
2183  * emission time to be associated with the request for tracking how far ahead
2184  * of the GPU the submission is.
2185  *
2186  * The requests are reference counted, so upon creation they should have an
2187  * initial reference taken using kref_init
2188  */
2189 struct drm_i915_gem_request {
2190         struct kref ref;
2191
2192         /** On Which ring this request was generated */
2193         struct drm_i915_private *i915;
2194         struct intel_engine_cs *ring;
2195
2196          /** GEM sequence number associated with the previous request,
2197           * when the HWS breadcrumb is equal to this the GPU is processing
2198           * this request.
2199           */
2200         u32 previous_seqno;
2201
2202          /** GEM sequence number associated with this request,
2203           * when the HWS breadcrumb is equal or greater than this the GPU
2204           * has finished processing this request.
2205           */
2206         u32 seqno;
2207
2208         /** Position in the ringbuffer of the start of the request */
2209         u32 head;
2210
2211         /**
2212          * Position in the ringbuffer of the start of the postfix.
2213          * This is required to calculate the maximum available ringbuffer
2214          * space without overwriting the postfix.
2215          */
2216          u32 postfix;
2217
2218         /** Position in the ringbuffer of the end of the whole request */
2219         u32 tail;
2220
2221         /**
2222          * Context and ring buffer related to this request
2223          * Contexts are refcounted, so when this request is associated with a
2224          * context, we must increment the context's refcount, to guarantee that
2225          * it persists while any request is linked to it. Requests themselves
2226          * are also refcounted, so the request will only be freed when the last
2227          * reference to it is dismissed, and the code in
2228          * i915_gem_request_free() will then decrement the refcount on the
2229          * context.
2230          */
2231         struct intel_context *ctx;
2232         struct intel_ringbuffer *ringbuf;
2233
2234         /** Batch buffer related to this request if any (used for
2235             error state dump only) */
2236         struct drm_i915_gem_object *batch_obj;
2237
2238         /** Time at which this request was emitted, in jiffies. */
2239         unsigned long emitted_jiffies;
2240
2241         /** global list entry for this request */
2242         struct list_head list;
2243
2244         struct drm_i915_file_private *file_priv;
2245         /** file_priv list entry for this request */
2246         struct list_head client_list;
2247
2248         /** process identifier submitting this request */
2249         struct pid *pid;
2250
2251         /**
2252          * The ELSP only accepts two elements at a time, so we queue
2253          * context/tail pairs on a given queue (ring->execlist_queue) until the
2254          * hardware is available. The queue serves a double purpose: we also use
2255          * it to keep track of the up to 2 contexts currently in the hardware
2256          * (usually one in execution and the other queued up by the GPU): We
2257          * only remove elements from the head of the queue when the hardware
2258          * informs us that an element has been completed.
2259          *
2260          * All accesses to the queue are mediated by a spinlock
2261          * (ring->execlist_lock).
2262          */
2263
2264         /** Execlist link in the submission queue.*/
2265         struct list_head execlist_link;
2266
2267         /** Execlists no. of times this request has been sent to the ELSP */
2268         int elsp_submitted;
2269
2270 };
2271
2272 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2273                            struct intel_context *ctx,
2274                            struct drm_i915_gem_request **req_out);
2275 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2276 void i915_gem_request_free(struct kref *req_ref);
2277 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2278                                    struct drm_file *file);
2279
2280 static inline uint32_t
2281 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2282 {
2283         return req ? req->seqno : 0;
2284 }
2285
2286 static inline struct intel_engine_cs *
2287 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2288 {
2289         return req ? req->ring : NULL;
2290 }
2291
2292 static inline struct drm_i915_gem_request *
2293 i915_gem_request_reference(struct drm_i915_gem_request *req)
2294 {
2295         if (req)
2296                 kref_get(&req->ref);
2297         return req;
2298 }
2299
2300 static inline void
2301 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2302 {
2303         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2304         kref_put(&req->ref, i915_gem_request_free);
2305 }
2306
2307 static inline void
2308 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2309 {
2310         struct drm_device *dev;
2311
2312         if (!req)
2313                 return;
2314
2315         dev = req->ring->dev;
2316         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2317                 mutex_unlock(&dev->struct_mutex);
2318 }
2319
2320 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2321                                            struct drm_i915_gem_request *src)
2322 {
2323         if (src)
2324                 i915_gem_request_reference(src);
2325
2326         if (*pdst)
2327                 i915_gem_request_unreference(*pdst);
2328
2329         *pdst = src;
2330 }
2331
2332 /*
2333  * XXX: i915_gem_request_completed should be here but currently needs the
2334  * definition of i915_seqno_passed() which is below. It will be moved in
2335  * a later patch when the call to i915_seqno_passed() is obsoleted...
2336  */
2337
2338 /*
2339  * A command that requires special handling by the command parser.
2340  */
2341 struct drm_i915_cmd_descriptor {
2342         /*
2343          * Flags describing how the command parser processes the command.
2344          *
2345          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2346          *                 a length mask if not set
2347          * CMD_DESC_SKIP: The command is allowed but does not follow the
2348          *                standard length encoding for the opcode range in
2349          *                which it falls
2350          * CMD_DESC_REJECT: The command is never allowed
2351          * CMD_DESC_REGISTER: The command should be checked against the
2352          *                    register whitelist for the appropriate ring
2353          * CMD_DESC_MASTER: The command is allowed if the submitting process
2354          *                  is the DRM master
2355          */
2356         u32 flags;
2357 #define CMD_DESC_FIXED    (1<<0)
2358 #define CMD_DESC_SKIP     (1<<1)
2359 #define CMD_DESC_REJECT   (1<<2)
2360 #define CMD_DESC_REGISTER (1<<3)
2361 #define CMD_DESC_BITMASK  (1<<4)
2362 #define CMD_DESC_MASTER   (1<<5)
2363
2364         /*
2365          * The command's unique identification bits and the bitmask to get them.
2366          * This isn't strictly the opcode field as defined in the spec and may
2367          * also include type, subtype, and/or subop fields.
2368          */
2369         struct {
2370                 u32 value;
2371                 u32 mask;
2372         } cmd;
2373
2374         /*
2375          * The command's length. The command is either fixed length (i.e. does
2376          * not include a length field) or has a length field mask. The flag
2377          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2378          * a length mask. All command entries in a command table must include
2379          * length information.
2380          */
2381         union {
2382                 u32 fixed;
2383                 u32 mask;
2384         } length;
2385
2386         /*
2387          * Describes where to find a register address in the command to check
2388          * against the ring's register whitelist. Only valid if flags has the
2389          * CMD_DESC_REGISTER bit set.
2390          *
2391          * A non-zero step value implies that the command may access multiple
2392          * registers in sequence (e.g. LRI), in that case step gives the
2393          * distance in dwords between individual offset fields.
2394          */
2395         struct {
2396                 u32 offset;
2397                 u32 mask;
2398                 u32 step;
2399         } reg;
2400
2401 #define MAX_CMD_DESC_BITMASKS 3
2402         /*
2403          * Describes command checks where a particular dword is masked and
2404          * compared against an expected value. If the command does not match
2405          * the expected value, the parser rejects it. Only valid if flags has
2406          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2407          * are valid.
2408          *
2409          * If the check specifies a non-zero condition_mask then the parser
2410          * only performs the check when the bits specified by condition_mask
2411          * are non-zero.
2412          */
2413         struct {
2414                 u32 offset;
2415                 u32 mask;
2416                 u32 expected;
2417                 u32 condition_offset;
2418                 u32 condition_mask;
2419         } bits[MAX_CMD_DESC_BITMASKS];
2420 };
2421
2422 /*
2423  * A table of commands requiring special handling by the command parser.
2424  *
2425  * Each ring has an array of tables. Each table consists of an array of command
2426  * descriptors, which must be sorted with command opcodes in ascending order.
2427  */
2428 struct drm_i915_cmd_table {
2429         const struct drm_i915_cmd_descriptor *table;
2430         int count;
2431 };
2432
2433 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2434 #define __I915__(p) ({ \
2435         struct drm_i915_private *__p; \
2436         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2437                 __p = (struct drm_i915_private *)p; \
2438         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2439                 __p = to_i915((struct drm_device *)p); \
2440         else \
2441                 BUILD_BUG(); \
2442         __p; \
2443 })
2444 #define INTEL_INFO(p)   (&__I915__(p)->info)
2445 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2446 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2447
2448 #define REVID_FOREVER           0xff
2449 /*
2450  * Return true if revision is in range [since,until] inclusive.
2451  *
2452  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2453  */
2454 #define IS_REVID(p, since, until) \
2455         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2456
2457 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2458 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2459 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2460 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2461 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2462 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2463 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2464 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2465 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2466 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2467 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2468 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2469 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2470 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2471 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2472 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2473 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2474 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2475 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2476                                  INTEL_DEVID(dev) == 0x0152 || \
2477                                  INTEL_DEVID(dev) == 0x015a)
2478 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2479 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2480 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2481 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_cherryview && IS_GEN8(dev))
2482 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2483 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2484 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2485 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2486 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2487                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2488 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2489                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2490                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2491                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2492 /* ULX machines are also considered ULT. */
2493 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2494                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2495 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2496                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2497 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2498                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2499 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2500                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2501 /* ULX machines are also considered ULT. */
2502 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2503                                  INTEL_DEVID(dev) == 0x0A1E)
2504 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2505                                  INTEL_DEVID(dev) == 0x1913 || \
2506                                  INTEL_DEVID(dev) == 0x1916 || \
2507                                  INTEL_DEVID(dev) == 0x1921 || \
2508                                  INTEL_DEVID(dev) == 0x1926)
2509 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2510                                  INTEL_DEVID(dev) == 0x1915 || \
2511                                  INTEL_DEVID(dev) == 0x191E)
2512 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2513                                  INTEL_DEVID(dev) == 0x5913 || \
2514                                  INTEL_DEVID(dev) == 0x5916 || \
2515                                  INTEL_DEVID(dev) == 0x5921 || \
2516                                  INTEL_DEVID(dev) == 0x5926)
2517 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2518                                  INTEL_DEVID(dev) == 0x5915 || \
2519                                  INTEL_DEVID(dev) == 0x591E)
2520 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2521                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2522 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2523                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2524
2525 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2526
2527 #define SKL_REVID_A0            0x0
2528 #define SKL_REVID_B0            0x1
2529 #define SKL_REVID_C0            0x2
2530 #define SKL_REVID_D0            0x3
2531 #define SKL_REVID_E0            0x4
2532 #define SKL_REVID_F0            0x5
2533
2534 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2535
2536 #define BXT_REVID_A0            0x0
2537 #define BXT_REVID_A1            0x1
2538 #define BXT_REVID_B0            0x3
2539 #define BXT_REVID_C0            0x9
2540
2541 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2542
2543 /*
2544  * The genX designation typically refers to the render engine, so render
2545  * capability related checks should use IS_GEN, while display and other checks
2546  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2547  * chips, etc.).
2548  */
2549 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2550 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2551 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2552 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2553 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2554 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2555 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2556 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2557
2558 #define RENDER_RING             (1<<RCS)
2559 #define BSD_RING                (1<<VCS)
2560 #define BLT_RING                (1<<BCS)
2561 #define VEBOX_RING              (1<<VECS)
2562 #define BSD2_RING               (1<<VCS2)
2563 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2564 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2565 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2566 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2567 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2568 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2569                                  __I915__(dev)->ellc_size)
2570 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2571
2572 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2573 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2574 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2575 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2576 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2577
2578 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2579 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2580
2581 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2582 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2583
2584 /* WaRsDisableCoarsePowerGating:skl,bxt */
2585 #define NEEDS_WaRsDisableCoarsePowerGating(dev) (IS_BXT_REVID(dev, 0, BXT_REVID_A1) || \
2586                                                  ((IS_SKL_GT3(dev) || IS_SKL_GT4(dev)) && \
2587                                                   IS_SKL_REVID(dev, 0, SKL_REVID_F0)))
2588 /*
2589  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2590  * even when in MSI mode. This results in spurious interrupt warnings if the
2591  * legacy irq no. is shared with another device. The kernel then disables that
2592  * interrupt source and so prevents the other device from working properly.
2593  */
2594 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2595 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2596
2597 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2598  * rows, which changed the alignment requirements and fence programming.
2599  */
2600 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2601                                                       IS_I915GM(dev)))
2602 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2603 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2604
2605 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2606 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2607 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2608
2609 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2610
2611 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2612                                  INTEL_INFO(dev)->gen >= 9)
2613
2614 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2615 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2616 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2617                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2618                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2619 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2620                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2621                                  IS_CHERRYVIEW(dev) || IS_SKYLAKE(dev) || \
2622                                  IS_KABYLAKE(dev))
2623 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2624 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2625
2626 #define HAS_CSR(dev)    (IS_GEN9(dev))
2627
2628 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2629 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2630
2631 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2632                                     INTEL_INFO(dev)->gen >= 8)
2633
2634 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2635                                  !IS_VALLEYVIEW(dev) && !IS_CHERRYVIEW(dev) && \
2636                                  !IS_BROXTON(dev))
2637
2638 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2639 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2640 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2641 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2642 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2643 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2644 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2645 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2646 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2647 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2648
2649 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2650 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2651 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2652 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2653 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2654 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2655 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2656 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2657 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2658
2659 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || \
2660                                IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
2661
2662 /* DPF == dynamic parity feature */
2663 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2664 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2665
2666 #define GT_FREQUENCY_MULTIPLIER 50
2667 #define GEN9_FREQ_SCALER 3
2668
2669 #include "i915_trace.h"
2670
2671 extern const struct drm_ioctl_desc i915_ioctls[];
2672 extern int i915_max_ioctl;
2673
2674 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2675 extern int i915_resume_switcheroo(struct drm_device *dev);
2676
2677 /* i915_dma.c */
2678 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2679 extern int i915_driver_unload(struct drm_device *);
2680 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2681 extern void i915_driver_lastclose(struct drm_device * dev);
2682 extern void i915_driver_preclose(struct drm_device *dev,
2683                                  struct drm_file *file);
2684 extern void i915_driver_postclose(struct drm_device *dev,
2685                                   struct drm_file *file);
2686 #ifdef CONFIG_COMPAT
2687 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2688                               unsigned long arg);
2689 #endif
2690 extern int intel_gpu_reset(struct drm_device *dev);
2691 extern bool intel_has_gpu_reset(struct drm_device *dev);
2692 extern int i915_reset(struct drm_device *dev);
2693 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2694 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2695 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2696 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2697 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2698
2699 /* intel_hotplug.c */
2700 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2701 void intel_hpd_init(struct drm_i915_private *dev_priv);
2702 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2703 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2704 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2705
2706 /* i915_irq.c */
2707 void i915_queue_hangcheck(struct drm_device *dev);
2708 __printf(3, 4)
2709 void i915_handle_error(struct drm_device *dev, bool wedged,
2710                        const char *fmt, ...);
2711
2712 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2713 int intel_irq_install(struct drm_i915_private *dev_priv);
2714 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2715
2716 extern void intel_uncore_sanitize(struct drm_device *dev);
2717 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2718                                         bool restore_forcewake);
2719 extern void intel_uncore_init(struct drm_device *dev);
2720 extern void intel_uncore_check_errors(struct drm_device *dev);
2721 extern void intel_uncore_fini(struct drm_device *dev);
2722 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2723 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2724 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2725                                 enum forcewake_domains domains);
2726 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2727                                 enum forcewake_domains domains);
2728 /* Like above but the caller must manage the uncore.lock itself.
2729  * Must be used with I915_READ_FW and friends.
2730  */
2731 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2732                                         enum forcewake_domains domains);
2733 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2734                                         enum forcewake_domains domains);
2735 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2736 static inline bool intel_vgpu_active(struct drm_device *dev)
2737 {
2738         return to_i915(dev)->vgpu.active;
2739 }
2740
2741 void
2742 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2743                      u32 status_mask);
2744
2745 void
2746 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2747                       u32 status_mask);
2748
2749 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2750 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2751 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2752                                    uint32_t mask,
2753                                    uint32_t bits);
2754 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2755                             uint32_t interrupt_mask,
2756                             uint32_t enabled_irq_mask);
2757 static inline void
2758 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2759 {
2760         ilk_update_display_irq(dev_priv, bits, bits);
2761 }
2762 static inline void
2763 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2764 {
2765         ilk_update_display_irq(dev_priv, bits, 0);
2766 }
2767 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
2768                          enum pipe pipe,
2769                          uint32_t interrupt_mask,
2770                          uint32_t enabled_irq_mask);
2771 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
2772                                        enum pipe pipe, uint32_t bits)
2773 {
2774         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
2775 }
2776 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
2777                                         enum pipe pipe, uint32_t bits)
2778 {
2779         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
2780 }
2781 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2782                                   uint32_t interrupt_mask,
2783                                   uint32_t enabled_irq_mask);
2784 static inline void
2785 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2786 {
2787         ibx_display_interrupt_update(dev_priv, bits, bits);
2788 }
2789 static inline void
2790 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2791 {
2792         ibx_display_interrupt_update(dev_priv, bits, 0);
2793 }
2794
2795
2796 /* i915_gem.c */
2797 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2798                           struct drm_file *file_priv);
2799 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2800                          struct drm_file *file_priv);
2801 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2802                           struct drm_file *file_priv);
2803 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2804                         struct drm_file *file_priv);
2805 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2806                         struct drm_file *file_priv);
2807 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2808                               struct drm_file *file_priv);
2809 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2810                              struct drm_file *file_priv);
2811 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2812                                         struct drm_i915_gem_request *req);
2813 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2814 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2815                                    struct drm_i915_gem_execbuffer2 *args,
2816                                    struct list_head *vmas);
2817 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2818                         struct drm_file *file_priv);
2819 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2820                          struct drm_file *file_priv);
2821 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2822                         struct drm_file *file_priv);
2823 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2824                                struct drm_file *file);
2825 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2826                                struct drm_file *file);
2827 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2828                             struct drm_file *file_priv);
2829 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2830                            struct drm_file *file_priv);
2831 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2832                         struct drm_file *file_priv);
2833 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2834                         struct drm_file *file_priv);
2835 int i915_gem_init_userptr(struct drm_device *dev);
2836 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2837                            struct drm_file *file);
2838 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2839                                 struct drm_file *file_priv);
2840 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2841                         struct drm_file *file_priv);
2842 void i915_gem_load(struct drm_device *dev);
2843 void *i915_gem_object_alloc(struct drm_device *dev);
2844 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2845 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2846                          const struct drm_i915_gem_object_ops *ops);
2847 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2848                                                   size_t size);
2849 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2850                 struct drm_device *dev, const void *data, size_t size);
2851 void i915_gem_free_object(struct drm_gem_object *obj);
2852 void i915_gem_vma_destroy(struct i915_vma *vma);
2853
2854 /* Flags used by pin/bind&friends. */
2855 #define PIN_MAPPABLE    (1<<0)
2856 #define PIN_NONBLOCK    (1<<1)
2857 #define PIN_GLOBAL      (1<<2)
2858 #define PIN_OFFSET_BIAS (1<<3)
2859 #define PIN_USER        (1<<4)
2860 #define PIN_UPDATE      (1<<5)
2861 #define PIN_ZONE_4G     (1<<6)
2862 #define PIN_HIGH        (1<<7)
2863 #define PIN_OFFSET_FIXED        (1<<8)
2864 #define PIN_OFFSET_MASK (~4095)
2865 int __must_check
2866 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2867                     struct i915_address_space *vm,
2868                     uint32_t alignment,
2869                     uint64_t flags);
2870 int __must_check
2871 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2872                          const struct i915_ggtt_view *view,
2873                          uint32_t alignment,
2874                          uint64_t flags);
2875
2876 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2877                   u32 flags);
2878 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
2879 int __must_check i915_vma_unbind(struct i915_vma *vma);
2880 /*
2881  * BEWARE: Do not use the function below unless you can _absolutely_
2882  * _guarantee_ VMA in question is _not in use_ anywhere.
2883  */
2884 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
2885 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2886 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2887 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2888
2889 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2890                                     int *needs_clflush);
2891
2892 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2893
2894 static inline int __sg_page_count(struct scatterlist *sg)
2895 {
2896         return sg->length >> PAGE_SHIFT;
2897 }
2898
2899 struct page *
2900 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
2901
2902 static inline struct page *
2903 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2904 {
2905         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2906                 return NULL;
2907
2908         if (n < obj->get_page.last) {
2909                 obj->get_page.sg = obj->pages->sgl;
2910                 obj->get_page.last = 0;
2911         }
2912
2913         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2914                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2915                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2916                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2917         }
2918
2919         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2920 }
2921
2922 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2923 {
2924         BUG_ON(obj->pages == NULL);
2925         obj->pages_pin_count++;
2926 }
2927 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2928 {
2929         BUG_ON(obj->pages_pin_count == 0);
2930         obj->pages_pin_count--;
2931 }
2932
2933 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2934 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2935                          struct intel_engine_cs *to,
2936                          struct drm_i915_gem_request **to_req);
2937 void i915_vma_move_to_active(struct i915_vma *vma,
2938                              struct drm_i915_gem_request *req);
2939 int i915_gem_dumb_create(struct drm_file *file_priv,
2940                          struct drm_device *dev,
2941                          struct drm_mode_create_dumb *args);
2942 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2943                       uint32_t handle, uint64_t *offset);
2944 /**
2945  * Returns true if seq1 is later than seq2.
2946  */
2947 static inline bool
2948 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2949 {
2950         return (int32_t)(seq1 - seq2) >= 0;
2951 }
2952
2953 static inline bool i915_gem_request_started(struct drm_i915_gem_request *req,
2954                                            bool lazy_coherency)
2955 {
2956         u32 seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2957         return i915_seqno_passed(seqno, req->previous_seqno);
2958 }
2959
2960 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2961                                               bool lazy_coherency)
2962 {
2963         u32 seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2964         return i915_seqno_passed(seqno, req->seqno);
2965 }
2966
2967 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2968 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2969
2970 struct drm_i915_gem_request *
2971 i915_gem_find_active_request(struct intel_engine_cs *ring);
2972
2973 bool i915_gem_retire_requests(struct drm_device *dev);
2974 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2975 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2976                                       bool interruptible);
2977
2978 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2979 {
2980         return unlikely(atomic_read(&error->reset_counter)
2981                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2982 }
2983
2984 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2985 {
2986         return atomic_read(&error->reset_counter) & I915_WEDGED;
2987 }
2988
2989 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2990 {
2991         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2992 }
2993
2994 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2995 {
2996         return dev_priv->gpu_error.stop_rings == 0 ||
2997                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2998 }
2999
3000 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
3001 {
3002         return dev_priv->gpu_error.stop_rings == 0 ||
3003                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
3004 }
3005
3006 void i915_gem_reset(struct drm_device *dev);
3007 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3008 int __must_check i915_gem_init(struct drm_device *dev);
3009 int i915_gem_init_rings(struct drm_device *dev);
3010 int __must_check i915_gem_init_hw(struct drm_device *dev);
3011 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
3012 void i915_gem_init_swizzling(struct drm_device *dev);
3013 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
3014 int __must_check i915_gpu_idle(struct drm_device *dev);
3015 int __must_check i915_gem_suspend(struct drm_device *dev);
3016 void __i915_add_request(struct drm_i915_gem_request *req,
3017                         struct drm_i915_gem_object *batch_obj,
3018                         bool flush_caches);
3019 #define i915_add_request(req) \
3020         __i915_add_request(req, NULL, true)
3021 #define i915_add_request_no_flush(req) \
3022         __i915_add_request(req, NULL, false)
3023 int __i915_wait_request(struct drm_i915_gem_request *req,
3024                         unsigned reset_counter,
3025                         bool interruptible,
3026                         s64 *timeout,
3027                         struct intel_rps_client *rps);
3028 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3029 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3030 int __must_check
3031 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3032                                bool readonly);
3033 int __must_check
3034 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3035                                   bool write);
3036 int __must_check
3037 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3038 int __must_check
3039 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3040                                      u32 alignment,
3041                                      const struct i915_ggtt_view *view);
3042 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3043                                               const struct i915_ggtt_view *view);
3044 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3045                                 int align);
3046 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3047 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3048
3049 uint32_t
3050 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3051 uint32_t
3052 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3053                             int tiling_mode, bool fenced);
3054
3055 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3056                                     enum i915_cache_level cache_level);
3057
3058 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3059                                 struct dma_buf *dma_buf);
3060
3061 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3062                                 struct drm_gem_object *gem_obj, int flags);
3063
3064 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3065                                   const struct i915_ggtt_view *view);
3066 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3067                         struct i915_address_space *vm);
3068 static inline u64
3069 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3070 {
3071         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3072 }
3073
3074 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3075 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3076                                   const struct i915_ggtt_view *view);
3077 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3078                         struct i915_address_space *vm);
3079
3080 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3081                                 struct i915_address_space *vm);
3082 struct i915_vma *
3083 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3084                     struct i915_address_space *vm);
3085 struct i915_vma *
3086 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3087                           const struct i915_ggtt_view *view);
3088
3089 struct i915_vma *
3090 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3091                                   struct i915_address_space *vm);
3092 struct i915_vma *
3093 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3094                                        const struct i915_ggtt_view *view);
3095
3096 static inline struct i915_vma *
3097 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3098 {
3099         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3100 }
3101 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3102
3103 /* Some GGTT VM helpers */
3104 #define i915_obj_to_ggtt(obj) \
3105         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3106 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3107 {
3108         struct i915_address_space *ggtt =
3109                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3110         return vm == ggtt;
3111 }
3112
3113 static inline struct i915_hw_ppgtt *
3114 i915_vm_to_ppgtt(struct i915_address_space *vm)
3115 {
3116         WARN_ON(i915_is_ggtt(vm));
3117
3118         return container_of(vm, struct i915_hw_ppgtt, base);
3119 }
3120
3121
3122 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3123 {
3124         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3125 }
3126
3127 static inline unsigned long
3128 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3129 {
3130         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3131 }
3132
3133 static inline int __must_check
3134 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3135                       uint32_t alignment,
3136                       unsigned flags)
3137 {
3138         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3139                                    alignment, flags | PIN_GLOBAL);
3140 }
3141
3142 static inline int
3143 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3144 {
3145         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3146 }
3147
3148 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3149                                      const struct i915_ggtt_view *view);
3150 static inline void
3151 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3152 {
3153         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3154 }
3155
3156 /* i915_gem_fence.c */
3157 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3158 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3159
3160 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3161 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3162
3163 void i915_gem_restore_fences(struct drm_device *dev);
3164
3165 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3166 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3167 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3168
3169 /* i915_gem_context.c */
3170 int __must_check i915_gem_context_init(struct drm_device *dev);
3171 void i915_gem_context_fini(struct drm_device *dev);
3172 void i915_gem_context_reset(struct drm_device *dev);
3173 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3174 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3175 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3176 int i915_switch_context(struct drm_i915_gem_request *req);
3177 struct intel_context *
3178 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3179 void i915_gem_context_free(struct kref *ctx_ref);
3180 struct drm_i915_gem_object *
3181 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3182 static inline void i915_gem_context_reference(struct intel_context *ctx)
3183 {
3184         kref_get(&ctx->ref);
3185 }
3186
3187 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3188 {
3189         kref_put(&ctx->ref, i915_gem_context_free);
3190 }
3191
3192 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3193 {
3194         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3195 }
3196
3197 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3198                                   struct drm_file *file);
3199 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3200                                    struct drm_file *file);
3201 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3202                                     struct drm_file *file_priv);
3203 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3204                                     struct drm_file *file_priv);
3205
3206 /* i915_gem_evict.c */
3207 int __must_check i915_gem_evict_something(struct drm_device *dev,
3208                                           struct i915_address_space *vm,
3209                                           int min_size,
3210                                           unsigned alignment,
3211                                           unsigned cache_level,
3212                                           unsigned long start,
3213                                           unsigned long end,
3214                                           unsigned flags);
3215 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3216 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3217
3218 /* belongs in i915_gem_gtt.h */
3219 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3220 {
3221         if (INTEL_INFO(dev)->gen < 6)
3222                 intel_gtt_chipset_flush();
3223 }
3224
3225 /* i915_gem_stolen.c */
3226 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3227                                 struct drm_mm_node *node, u64 size,
3228                                 unsigned alignment);
3229 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3230                                          struct drm_mm_node *node, u64 size,
3231                                          unsigned alignment, u64 start,
3232                                          u64 end);
3233 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3234                                  struct drm_mm_node *node);
3235 int i915_gem_init_stolen(struct drm_device *dev);
3236 void i915_gem_cleanup_stolen(struct drm_device *dev);
3237 struct drm_i915_gem_object *
3238 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3239 struct drm_i915_gem_object *
3240 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3241                                                u32 stolen_offset,
3242                                                u32 gtt_offset,
3243                                                u32 size);
3244
3245 /* i915_gem_shrinker.c */
3246 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3247                               unsigned long target,
3248                               unsigned flags);
3249 #define I915_SHRINK_PURGEABLE 0x1
3250 #define I915_SHRINK_UNBOUND 0x2
3251 #define I915_SHRINK_BOUND 0x4
3252 #define I915_SHRINK_ACTIVE 0x8
3253 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3254 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3255
3256
3257 /* i915_gem_tiling.c */
3258 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3259 {
3260         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3261
3262         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3263                 obj->tiling_mode != I915_TILING_NONE;
3264 }
3265
3266 /* i915_gem_debug.c */
3267 #if WATCH_LISTS
3268 int i915_verify_lists(struct drm_device *dev);
3269 #else
3270 #define i915_verify_lists(dev) 0
3271 #endif
3272
3273 /* i915_debugfs.c */
3274 int i915_debugfs_init(struct drm_minor *minor);
3275 void i915_debugfs_cleanup(struct drm_minor *minor);
3276 #ifdef CONFIG_DEBUG_FS
3277 int i915_debugfs_connector_add(struct drm_connector *connector);
3278 void intel_display_crc_init(struct drm_device *dev);
3279 #else
3280 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3281 { return 0; }
3282 static inline void intel_display_crc_init(struct drm_device *dev) {}
3283 #endif
3284
3285 /* i915_gpu_error.c */
3286 __printf(2, 3)
3287 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3288 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3289                             const struct i915_error_state_file_priv *error);
3290 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3291                               struct drm_i915_private *i915,
3292                               size_t count, loff_t pos);
3293 static inline void i915_error_state_buf_release(
3294         struct drm_i915_error_state_buf *eb)
3295 {
3296         kfree(eb->buf);
3297 }
3298 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3299                               const char *error_msg);
3300 void i915_error_state_get(struct drm_device *dev,
3301                           struct i915_error_state_file_priv *error_priv);
3302 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3303 void i915_destroy_error_state(struct drm_device *dev);
3304
3305 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3306 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3307
3308 /* i915_cmd_parser.c */
3309 int i915_cmd_parser_get_version(void);
3310 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3311 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3312 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3313 int i915_parse_cmds(struct intel_engine_cs *ring,
3314                     struct drm_i915_gem_object *batch_obj,
3315                     struct drm_i915_gem_object *shadow_batch_obj,
3316                     u32 batch_start_offset,
3317                     u32 batch_len,
3318                     bool is_master);
3319
3320 /* i915_suspend.c */
3321 extern int i915_save_state(struct drm_device *dev);
3322 extern int i915_restore_state(struct drm_device *dev);
3323
3324 /* i915_sysfs.c */
3325 void i915_setup_sysfs(struct drm_device *dev_priv);
3326 void i915_teardown_sysfs(struct drm_device *dev_priv);
3327
3328 /* intel_i2c.c */
3329 extern int intel_setup_gmbus(struct drm_device *dev);
3330 extern void intel_teardown_gmbus(struct drm_device *dev);
3331 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3332                                      unsigned int pin);
3333
3334 extern struct i2c_adapter *
3335 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3336 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3337 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3338 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3339 {
3340         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3341 }
3342 extern void intel_i2c_reset(struct drm_device *dev);
3343
3344 /* intel_bios.c */
3345 int intel_bios_init(struct drm_i915_private *dev_priv);
3346 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3347
3348 /* intel_opregion.c */
3349 #ifdef CONFIG_ACPI
3350 extern int intel_opregion_setup(struct drm_device *dev);
3351 extern void intel_opregion_init(struct drm_device *dev);
3352 extern void intel_opregion_fini(struct drm_device *dev);
3353 extern void intel_opregion_asle_intr(struct drm_device *dev);
3354 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3355                                          bool enable);
3356 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3357                                          pci_power_t state);
3358 #else
3359 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3360 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3361 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3362 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3363 static inline int
3364 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3365 {
3366         return 0;
3367 }
3368 static inline int
3369 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3370 {
3371         return 0;
3372 }
3373 #endif
3374
3375 /* intel_acpi.c */
3376 #ifdef CONFIG_ACPI
3377 extern void intel_register_dsm_handler(void);
3378 extern void intel_unregister_dsm_handler(void);
3379 #else
3380 static inline void intel_register_dsm_handler(void) { return; }
3381 static inline void intel_unregister_dsm_handler(void) { return; }
3382 #endif /* CONFIG_ACPI */
3383
3384 /* modesetting */
3385 extern void intel_modeset_init_hw(struct drm_device *dev);
3386 extern void intel_modeset_init(struct drm_device *dev);
3387 extern void intel_modeset_gem_init(struct drm_device *dev);
3388 extern void intel_modeset_cleanup(struct drm_device *dev);
3389 extern void intel_connector_unregister(struct intel_connector *);
3390 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3391 extern void intel_display_resume(struct drm_device *dev);
3392 extern void i915_redisable_vga(struct drm_device *dev);
3393 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3394 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3395 extern void intel_init_pch_refclk(struct drm_device *dev);
3396 extern void intel_set_rps(struct drm_device *dev, u8 val);
3397 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3398                                   bool enable);
3399 extern void intel_detect_pch(struct drm_device *dev);
3400 extern int intel_enable_rc6(const struct drm_device *dev);
3401
3402 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3403 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3404                         struct drm_file *file);
3405 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3406                                struct drm_file *file);
3407
3408 /* overlay */
3409 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3410 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3411                                             struct intel_overlay_error_state *error);
3412
3413 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3414 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3415                                             struct drm_device *dev,
3416                                             struct intel_display_error_state *error);
3417
3418 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3419 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3420
3421 /* intel_sideband.c */
3422 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3423 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3424 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3425 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3426 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3427 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3428 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3429 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3430 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3431 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3432 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3433 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3434 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3435 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3436 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3437 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3438                    enum intel_sbi_destination destination);
3439 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3440                      enum intel_sbi_destination destination);
3441 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3442 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3443
3444 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3445 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3446
3447 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3448 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3449
3450 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3451 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3452 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3453 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3454
3455 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3456 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3457 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3458 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3459
3460 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3461  * will be implemented using 2 32-bit writes in an arbitrary order with
3462  * an arbitrary delay between them. This can cause the hardware to
3463  * act upon the intermediate value, possibly leading to corruption and
3464  * machine death. You have been warned.
3465  */
3466 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3467 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3468
3469 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3470         u32 upper, lower, old_upper, loop = 0;                          \
3471         upper = I915_READ(upper_reg);                                   \
3472         do {                                                            \
3473                 old_upper = upper;                                      \
3474                 lower = I915_READ(lower_reg);                           \
3475                 upper = I915_READ(upper_reg);                           \
3476         } while (upper != old_upper && loop++ < 2);                     \
3477         (u64)upper << 32 | lower; })
3478
3479 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3480 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3481
3482 #define __raw_read(x, s) \
3483 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3484                                              i915_reg_t reg) \
3485 { \
3486         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3487 }
3488
3489 #define __raw_write(x, s) \
3490 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3491                                        i915_reg_t reg, uint##x##_t val) \
3492 { \
3493         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3494 }
3495 __raw_read(8, b)
3496 __raw_read(16, w)
3497 __raw_read(32, l)
3498 __raw_read(64, q)
3499
3500 __raw_write(8, b)
3501 __raw_write(16, w)
3502 __raw_write(32, l)
3503 __raw_write(64, q)
3504
3505 #undef __raw_read
3506 #undef __raw_write
3507
3508 /* These are untraced mmio-accessors that are only valid to be used inside
3509  * criticial sections inside IRQ handlers where forcewake is explicitly
3510  * controlled.
3511  * Think twice, and think again, before using these.
3512  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3513  * intel_uncore_forcewake_irqunlock().
3514  */
3515 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3516 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3517 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3518
3519 /* "Broadcast RGB" property */
3520 #define INTEL_BROADCAST_RGB_AUTO 0
3521 #define INTEL_BROADCAST_RGB_FULL 1
3522 #define INTEL_BROADCAST_RGB_LIMITED 2
3523
3524 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3525 {
3526         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3527                 return VLV_VGACNTRL;
3528         else if (INTEL_INFO(dev)->gen >= 5)
3529                 return CPU_VGACNTRL;
3530         else
3531                 return VGACNTRL;
3532 }
3533
3534 static inline void __user *to_user_ptr(u64 address)
3535 {
3536         return (void __user *)(uintptr_t)address;
3537 }
3538
3539 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3540 {
3541         unsigned long j = msecs_to_jiffies(m);
3542
3543         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3544 }
3545
3546 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3547 {
3548         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3549 }
3550
3551 static inline unsigned long
3552 timespec_to_jiffies_timeout(const struct timespec *value)
3553 {
3554         unsigned long j = timespec_to_jiffies(value);
3555
3556         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3557 }
3558
3559 /*
3560  * If you need to wait X milliseconds between events A and B, but event B
3561  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3562  * when event A happened, then just before event B you call this function and
3563  * pass the timestamp as the first argument, and X as the second argument.
3564  */
3565 static inline void
3566 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3567 {
3568         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3569
3570         /*
3571          * Don't re-read the value of "jiffies" every time since it may change
3572          * behind our back and break the math.
3573          */
3574         tmp_jiffies = jiffies;
3575         target_jiffies = timestamp_jiffies +
3576                          msecs_to_jiffies_timeout(to_wait_ms);
3577
3578         if (time_after(target_jiffies, tmp_jiffies)) {
3579                 remaining_jiffies = target_jiffies - tmp_jiffies;
3580                 while (remaining_jiffies)
3581                         remaining_jiffies =
3582                             schedule_timeout_uninterruptible(remaining_jiffies);
3583         }
3584 }
3585
3586 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3587                                       struct drm_i915_gem_request *req)
3588 {
3589         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3590                 i915_gem_request_assign(&ring->trace_irq_req, req);
3591 }
3592
3593 #endif