drm/i915: Perform Sandybridge BSD tail write under the forcewake
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64
65 #include "intel_gvt.h"
66
67 /* General customization:
68  */
69
70 #define DRIVER_NAME             "i915"
71 #define DRIVER_DESC             "Intel Graphics"
72 #define DRIVER_DATE             "20160620"
73
74 #undef WARN_ON
75 /* Many gcc seem to no see through this and fall over :( */
76 #if 0
77 #define WARN_ON(x) ({ \
78         bool __i915_warn_cond = (x); \
79         if (__builtin_constant_p(__i915_warn_cond)) \
80                 BUILD_BUG_ON(__i915_warn_cond); \
81         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
82 #else
83 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
84 #endif
85
86 #undef WARN_ON_ONCE
87 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
88
89 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
90                              (long) (x), __func__);
91
92 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
93  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
94  * which may not necessarily be a user visible problem.  This will either
95  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
96  * enable distros and users to tailor their preferred amount of i915 abrt
97  * spam.
98  */
99 #define I915_STATE_WARN(condition, format...) ({                        \
100         int __ret_warn_on = !!(condition);                              \
101         if (unlikely(__ret_warn_on))                                    \
102                 if (!WARN(i915.verbose_state_checks, format))           \
103                         DRM_ERROR(format);                              \
104         unlikely(__ret_warn_on);                                        \
105 })
106
107 #define I915_STATE_WARN_ON(x)                                           \
108         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
109
110 bool __i915_inject_load_failure(const char *func, int line);
111 #define i915_inject_load_failure() \
112         __i915_inject_load_failure(__func__, __LINE__)
113
114 static inline const char *yesno(bool v)
115 {
116         return v ? "yes" : "no";
117 }
118
119 static inline const char *onoff(bool v)
120 {
121         return v ? "on" : "off";
122 }
123
124 enum pipe {
125         INVALID_PIPE = -1,
126         PIPE_A = 0,
127         PIPE_B,
128         PIPE_C,
129         _PIPE_EDP,
130         I915_MAX_PIPES = _PIPE_EDP
131 };
132 #define pipe_name(p) ((p) + 'A')
133
134 enum transcoder {
135         TRANSCODER_A = 0,
136         TRANSCODER_B,
137         TRANSCODER_C,
138         TRANSCODER_EDP,
139         TRANSCODER_DSI_A,
140         TRANSCODER_DSI_C,
141         I915_MAX_TRANSCODERS
142 };
143
144 static inline const char *transcoder_name(enum transcoder transcoder)
145 {
146         switch (transcoder) {
147         case TRANSCODER_A:
148                 return "A";
149         case TRANSCODER_B:
150                 return "B";
151         case TRANSCODER_C:
152                 return "C";
153         case TRANSCODER_EDP:
154                 return "EDP";
155         case TRANSCODER_DSI_A:
156                 return "DSI A";
157         case TRANSCODER_DSI_C:
158                 return "DSI C";
159         default:
160                 return "<invalid>";
161         }
162 }
163
164 static inline bool transcoder_is_dsi(enum transcoder transcoder)
165 {
166         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
167 }
168
169 /*
170  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
171  * number of planes per CRTC.  Not all platforms really have this many planes,
172  * which means some arrays of size I915_MAX_PLANES may have unused entries
173  * between the topmost sprite plane and the cursor plane.
174  */
175 enum plane {
176         PLANE_A = 0,
177         PLANE_B,
178         PLANE_C,
179         PLANE_CURSOR,
180         I915_MAX_PLANES,
181 };
182 #define plane_name(p) ((p) + 'A')
183
184 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
185
186 enum port {
187         PORT_A = 0,
188         PORT_B,
189         PORT_C,
190         PORT_D,
191         PORT_E,
192         I915_MAX_PORTS
193 };
194 #define port_name(p) ((p) + 'A')
195
196 #define I915_NUM_PHYS_VLV 2
197
198 enum dpio_channel {
199         DPIO_CH0,
200         DPIO_CH1
201 };
202
203 enum dpio_phy {
204         DPIO_PHY0,
205         DPIO_PHY1
206 };
207
208 enum intel_display_power_domain {
209         POWER_DOMAIN_PIPE_A,
210         POWER_DOMAIN_PIPE_B,
211         POWER_DOMAIN_PIPE_C,
212         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
213         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
214         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
215         POWER_DOMAIN_TRANSCODER_A,
216         POWER_DOMAIN_TRANSCODER_B,
217         POWER_DOMAIN_TRANSCODER_C,
218         POWER_DOMAIN_TRANSCODER_EDP,
219         POWER_DOMAIN_TRANSCODER_DSI_A,
220         POWER_DOMAIN_TRANSCODER_DSI_C,
221         POWER_DOMAIN_PORT_DDI_A_LANES,
222         POWER_DOMAIN_PORT_DDI_B_LANES,
223         POWER_DOMAIN_PORT_DDI_C_LANES,
224         POWER_DOMAIN_PORT_DDI_D_LANES,
225         POWER_DOMAIN_PORT_DDI_E_LANES,
226         POWER_DOMAIN_PORT_DSI,
227         POWER_DOMAIN_PORT_CRT,
228         POWER_DOMAIN_PORT_OTHER,
229         POWER_DOMAIN_VGA,
230         POWER_DOMAIN_AUDIO,
231         POWER_DOMAIN_PLLS,
232         POWER_DOMAIN_AUX_A,
233         POWER_DOMAIN_AUX_B,
234         POWER_DOMAIN_AUX_C,
235         POWER_DOMAIN_AUX_D,
236         POWER_DOMAIN_GMBUS,
237         POWER_DOMAIN_MODESET,
238         POWER_DOMAIN_INIT,
239
240         POWER_DOMAIN_NUM,
241 };
242
243 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
244 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
245                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
246 #define POWER_DOMAIN_TRANSCODER(tran) \
247         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
248          (tran) + POWER_DOMAIN_TRANSCODER_A)
249
250 enum hpd_pin {
251         HPD_NONE = 0,
252         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
253         HPD_CRT,
254         HPD_SDVO_B,
255         HPD_SDVO_C,
256         HPD_PORT_A,
257         HPD_PORT_B,
258         HPD_PORT_C,
259         HPD_PORT_D,
260         HPD_PORT_E,
261         HPD_NUM_PINS
262 };
263
264 #define for_each_hpd_pin(__pin) \
265         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
266
267 struct i915_hotplug {
268         struct work_struct hotplug_work;
269
270         struct {
271                 unsigned long last_jiffies;
272                 int count;
273                 enum {
274                         HPD_ENABLED = 0,
275                         HPD_DISABLED = 1,
276                         HPD_MARK_DISABLED = 2
277                 } state;
278         } stats[HPD_NUM_PINS];
279         u32 event_bits;
280         struct delayed_work reenable_work;
281
282         struct intel_digital_port *irq_port[I915_MAX_PORTS];
283         u32 long_port_mask;
284         u32 short_port_mask;
285         struct work_struct dig_port_work;
286
287         /*
288          * if we get a HPD irq from DP and a HPD irq from non-DP
289          * the non-DP HPD could block the workqueue on a mode config
290          * mutex getting, that userspace may have taken. However
291          * userspace is waiting on the DP workqueue to run which is
292          * blocked behind the non-DP one.
293          */
294         struct workqueue_struct *dp_wq;
295 };
296
297 #define I915_GEM_GPU_DOMAINS \
298         (I915_GEM_DOMAIN_RENDER | \
299          I915_GEM_DOMAIN_SAMPLER | \
300          I915_GEM_DOMAIN_COMMAND | \
301          I915_GEM_DOMAIN_INSTRUCTION | \
302          I915_GEM_DOMAIN_VERTEX)
303
304 #define for_each_pipe(__dev_priv, __p) \
305         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
306 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
307         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
308                 for_each_if ((__mask) & (1 << (__p)))
309 #define for_each_plane(__dev_priv, __pipe, __p)                         \
310         for ((__p) = 0;                                                 \
311              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
312              (__p)++)
313 #define for_each_sprite(__dev_priv, __p, __s)                           \
314         for ((__s) = 0;                                                 \
315              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
316              (__s)++)
317
318 #define for_each_port_masked(__port, __ports_mask) \
319         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
320                 for_each_if ((__ports_mask) & (1 << (__port)))
321
322 #define for_each_crtc(dev, crtc) \
323         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
324
325 #define for_each_intel_plane(dev, intel_plane) \
326         list_for_each_entry(intel_plane,                        \
327                             &dev->mode_config.plane_list,       \
328                             base.head)
329
330 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
331         list_for_each_entry(intel_plane, &dev->mode_config.plane_list,  \
332                             base.head)                                  \
333                 for_each_if ((plane_mask) &                             \
334                              (1 << drm_plane_index(&intel_plane->base)))
335
336 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
337         list_for_each_entry(intel_plane,                                \
338                             &(dev)->mode_config.plane_list,             \
339                             base.head)                                  \
340                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
341
342 #define for_each_intel_crtc(dev, intel_crtc) \
343         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
344
345 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask) \
346         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head) \
347                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
348
349 #define for_each_intel_encoder(dev, intel_encoder)              \
350         list_for_each_entry(intel_encoder,                      \
351                             &(dev)->mode_config.encoder_list,   \
352                             base.head)
353
354 #define for_each_intel_connector(dev, intel_connector)          \
355         list_for_each_entry(intel_connector,                    \
356                             &dev->mode_config.connector_list,   \
357                             base.head)
358
359 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
360         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
361                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
362
363 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
364         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
365                 for_each_if ((intel_connector)->base.encoder == (__encoder))
366
367 #define for_each_power_domain(domain, mask)                             \
368         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
369                 for_each_if ((1 << (domain)) & (mask))
370
371 struct drm_i915_private;
372 struct i915_mm_struct;
373 struct i915_mmu_object;
374
375 struct drm_i915_file_private {
376         struct drm_i915_private *dev_priv;
377         struct drm_file *file;
378
379         struct {
380                 spinlock_t lock;
381                 struct list_head request_list;
382 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
383  * chosen to prevent the CPU getting more than a frame ahead of the GPU
384  * (when using lax throttling for the frontbuffer). We also use it to
385  * offer free GPU waitboosts for severely congested workloads.
386  */
387 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
388         } mm;
389         struct idr context_idr;
390
391         struct intel_rps_client {
392                 struct list_head link;
393                 unsigned boosts;
394         } rps;
395
396         unsigned int bsd_ring;
397 };
398
399 /* Used by dp and fdi links */
400 struct intel_link_m_n {
401         uint32_t        tu;
402         uint32_t        gmch_m;
403         uint32_t        gmch_n;
404         uint32_t        link_m;
405         uint32_t        link_n;
406 };
407
408 void intel_link_compute_m_n(int bpp, int nlanes,
409                             int pixel_clock, int link_clock,
410                             struct intel_link_m_n *m_n);
411
412 /* Interface history:
413  *
414  * 1.1: Original.
415  * 1.2: Add Power Management
416  * 1.3: Add vblank support
417  * 1.4: Fix cmdbuffer path, add heap destroy
418  * 1.5: Add vblank pipe configuration
419  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
420  *      - Support vertical blank on secondary display pipe
421  */
422 #define DRIVER_MAJOR            1
423 #define DRIVER_MINOR            6
424 #define DRIVER_PATCHLEVEL       0
425
426 #define WATCH_LISTS     0
427
428 struct opregion_header;
429 struct opregion_acpi;
430 struct opregion_swsci;
431 struct opregion_asle;
432
433 struct intel_opregion {
434         struct opregion_header *header;
435         struct opregion_acpi *acpi;
436         struct opregion_swsci *swsci;
437         u32 swsci_gbda_sub_functions;
438         u32 swsci_sbcb_sub_functions;
439         struct opregion_asle *asle;
440         void *rvda;
441         const void *vbt;
442         u32 vbt_size;
443         u32 *lid_state;
444         struct work_struct asle_work;
445 };
446 #define OPREGION_SIZE            (8*1024)
447
448 struct intel_overlay;
449 struct intel_overlay_error_state;
450
451 #define I915_FENCE_REG_NONE -1
452 #define I915_MAX_NUM_FENCES 32
453 /* 32 fences + sign bit for FENCE_REG_NONE */
454 #define I915_MAX_NUM_FENCE_BITS 6
455
456 struct drm_i915_fence_reg {
457         struct list_head lru_list;
458         struct drm_i915_gem_object *obj;
459         int pin_count;
460 };
461
462 struct sdvo_device_mapping {
463         u8 initialized;
464         u8 dvo_port;
465         u8 slave_addr;
466         u8 dvo_wiring;
467         u8 i2c_pin;
468         u8 ddc_pin;
469 };
470
471 struct intel_display_error_state;
472
473 struct drm_i915_error_state {
474         struct kref ref;
475         struct timeval time;
476
477         char error_msg[128];
478         int iommu;
479         u32 reset_count;
480         u32 suspend_count;
481
482         /* Generic register state */
483         u32 eir;
484         u32 pgtbl_er;
485         u32 ier;
486         u32 gtier[4];
487         u32 ccid;
488         u32 derrmr;
489         u32 forcewake;
490         u32 error; /* gen6+ */
491         u32 err_int; /* gen7 */
492         u32 fault_data0; /* gen8, gen9 */
493         u32 fault_data1; /* gen8, gen9 */
494         u32 done_reg;
495         u32 gac_eco;
496         u32 gam_ecochk;
497         u32 gab_ctl;
498         u32 gfx_mode;
499         u32 extra_instdone[I915_NUM_INSTDONE_REG];
500         u64 fence[I915_MAX_NUM_FENCES];
501         struct intel_overlay_error_state *overlay;
502         struct intel_display_error_state *display;
503         struct drm_i915_error_object *semaphore_obj;
504
505         struct drm_i915_error_ring {
506                 bool valid;
507                 /* Software tracked state */
508                 bool waiting;
509                 int hangcheck_score;
510                 enum intel_ring_hangcheck_action hangcheck_action;
511                 int num_requests;
512
513                 /* our own tracking of ring head and tail */
514                 u32 cpu_ring_head;
515                 u32 cpu_ring_tail;
516
517                 u32 last_seqno;
518                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
519
520                 /* Register state */
521                 u32 start;
522                 u32 tail;
523                 u32 head;
524                 u32 ctl;
525                 u32 hws;
526                 u32 ipeir;
527                 u32 ipehr;
528                 u32 instdone;
529                 u32 bbstate;
530                 u32 instpm;
531                 u32 instps;
532                 u32 seqno;
533                 u64 bbaddr;
534                 u64 acthd;
535                 u32 fault_reg;
536                 u64 faddr;
537                 u32 rc_psmi; /* sleep state */
538                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
539
540                 struct drm_i915_error_object {
541                         int page_count;
542                         u64 gtt_offset;
543                         u32 *pages[0];
544                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
545
546                 struct drm_i915_error_object *wa_ctx;
547
548                 struct drm_i915_error_request {
549                         long jiffies;
550                         u32 seqno;
551                         u32 tail;
552                 } *requests;
553
554                 struct {
555                         u32 gfx_mode;
556                         union {
557                                 u64 pdp[4];
558                                 u32 pp_dir_base;
559                         };
560                 } vm_info;
561
562                 pid_t pid;
563                 char comm[TASK_COMM_LEN];
564         } ring[I915_NUM_ENGINES];
565
566         struct drm_i915_error_buffer {
567                 u32 size;
568                 u32 name;
569                 u32 rseqno[I915_NUM_ENGINES], wseqno;
570                 u64 gtt_offset;
571                 u32 read_domains;
572                 u32 write_domain;
573                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
574                 s32 pinned:2;
575                 u32 tiling:2;
576                 u32 dirty:1;
577                 u32 purgeable:1;
578                 u32 userptr:1;
579                 s32 ring:4;
580                 u32 cache_level:3;
581         } **active_bo, **pinned_bo;
582
583         u32 *active_bo_count, *pinned_bo_count;
584         u32 vm_count;
585 };
586
587 struct intel_connector;
588 struct intel_encoder;
589 struct intel_crtc_state;
590 struct intel_initial_plane_config;
591 struct intel_crtc;
592 struct intel_limit;
593 struct dpll;
594
595 struct drm_i915_display_funcs {
596         int (*get_display_clock_speed)(struct drm_device *dev);
597         int (*get_fifo_size)(struct drm_device *dev, int plane);
598         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
599         int (*compute_intermediate_wm)(struct drm_device *dev,
600                                        struct intel_crtc *intel_crtc,
601                                        struct intel_crtc_state *newstate);
602         void (*initial_watermarks)(struct intel_crtc_state *cstate);
603         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
604         int (*compute_global_watermarks)(struct drm_atomic_state *state);
605         void (*update_wm)(struct drm_crtc *crtc);
606         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
607         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
608         /* Returns the active state of the crtc, and if the crtc is active,
609          * fills out the pipe-config with the hw state. */
610         bool (*get_pipe_config)(struct intel_crtc *,
611                                 struct intel_crtc_state *);
612         void (*get_initial_plane_config)(struct intel_crtc *,
613                                          struct intel_initial_plane_config *);
614         int (*crtc_compute_clock)(struct intel_crtc *crtc,
615                                   struct intel_crtc_state *crtc_state);
616         void (*crtc_enable)(struct drm_crtc *crtc);
617         void (*crtc_disable)(struct drm_crtc *crtc);
618         void (*audio_codec_enable)(struct drm_connector *connector,
619                                    struct intel_encoder *encoder,
620                                    const struct drm_display_mode *adjusted_mode);
621         void (*audio_codec_disable)(struct intel_encoder *encoder);
622         void (*fdi_link_train)(struct drm_crtc *crtc);
623         void (*init_clock_gating)(struct drm_device *dev);
624         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
625                           struct drm_framebuffer *fb,
626                           struct drm_i915_gem_object *obj,
627                           struct drm_i915_gem_request *req,
628                           uint32_t flags);
629         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
630         /* clock updates for mode set */
631         /* cursor updates */
632         /* render clock increase/decrease */
633         /* display clock increase/decrease */
634         /* pll clock increase/decrease */
635
636         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
637         void (*load_luts)(struct drm_crtc_state *crtc_state);
638 };
639
640 enum forcewake_domain_id {
641         FW_DOMAIN_ID_RENDER = 0,
642         FW_DOMAIN_ID_BLITTER,
643         FW_DOMAIN_ID_MEDIA,
644
645         FW_DOMAIN_ID_COUNT
646 };
647
648 enum forcewake_domains {
649         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
650         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
651         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
652         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
653                          FORCEWAKE_BLITTER |
654                          FORCEWAKE_MEDIA)
655 };
656
657 #define FW_REG_READ  (1)
658 #define FW_REG_WRITE (2)
659
660 enum forcewake_domains
661 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
662                                i915_reg_t reg, unsigned int op);
663
664 struct intel_uncore_funcs {
665         void (*force_wake_get)(struct drm_i915_private *dev_priv,
666                                                         enum forcewake_domains domains);
667         void (*force_wake_put)(struct drm_i915_private *dev_priv,
668                                                         enum forcewake_domains domains);
669
670         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
671         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
672         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
673         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
674
675         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
676                                 uint8_t val, bool trace);
677         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
678                                 uint16_t val, bool trace);
679         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
680                                 uint32_t val, bool trace);
681         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
682                                 uint64_t val, bool trace);
683 };
684
685 struct intel_uncore {
686         spinlock_t lock; /** lock is also taken in irq contexts. */
687
688         struct intel_uncore_funcs funcs;
689
690         unsigned fifo_count;
691         enum forcewake_domains fw_domains;
692
693         struct intel_uncore_forcewake_domain {
694                 struct drm_i915_private *i915;
695                 enum forcewake_domain_id id;
696                 enum forcewake_domains mask;
697                 unsigned wake_count;
698                 struct hrtimer timer;
699                 i915_reg_t reg_set;
700                 u32 val_set;
701                 u32 val_clear;
702                 i915_reg_t reg_ack;
703                 i915_reg_t reg_post;
704                 u32 val_reset;
705         } fw_domain[FW_DOMAIN_ID_COUNT];
706
707         int unclaimed_mmio_check;
708 };
709
710 /* Iterate over initialised fw domains */
711 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
712         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
713              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
714              (domain__)++) \
715                 for_each_if ((mask__) & (domain__)->mask)
716
717 #define for_each_fw_domain(domain__, dev_priv__) \
718         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
719
720 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
721 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
722 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
723
724 struct intel_csr {
725         struct work_struct work;
726         const char *fw_path;
727         uint32_t *dmc_payload;
728         uint32_t dmc_fw_size;
729         uint32_t version;
730         uint32_t mmio_count;
731         i915_reg_t mmioaddr[8];
732         uint32_t mmiodata[8];
733         uint32_t dc_state;
734         uint32_t allowed_dc_mask;
735 };
736
737 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
738         func(is_mobile) sep \
739         func(is_i85x) sep \
740         func(is_i915g) sep \
741         func(is_i945gm) sep \
742         func(is_g33) sep \
743         func(need_gfx_hws) sep \
744         func(is_g4x) sep \
745         func(is_pineview) sep \
746         func(is_broadwater) sep \
747         func(is_crestline) sep \
748         func(is_ivybridge) sep \
749         func(is_valleyview) sep \
750         func(is_cherryview) sep \
751         func(is_haswell) sep \
752         func(is_broadwell) sep \
753         func(is_skylake) sep \
754         func(is_broxton) sep \
755         func(is_kabylake) sep \
756         func(is_preliminary) sep \
757         func(has_fbc) sep \
758         func(has_pipe_cxsr) sep \
759         func(has_hotplug) sep \
760         func(cursor_needs_physical) sep \
761         func(has_overlay) sep \
762         func(overlay_needs_physical) sep \
763         func(supports_tv) sep \
764         func(has_llc) sep \
765         func(has_snoop) sep \
766         func(has_ddi) sep \
767         func(has_fpga_dbg) sep \
768         func(has_pooled_eu)
769
770 #define DEFINE_FLAG(name) u8 name:1
771 #define SEP_SEMICOLON ;
772
773 struct intel_device_info {
774         u32 display_mmio_offset;
775         u16 device_id;
776         u8 num_pipes;
777         u8 num_sprites[I915_MAX_PIPES];
778         u8 gen;
779         u16 gen_mask;
780         u8 ring_mask; /* Rings supported by the HW */
781         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
782         /* Register offsets for the various display pipes and transcoders */
783         int pipe_offsets[I915_MAX_TRANSCODERS];
784         int trans_offsets[I915_MAX_TRANSCODERS];
785         int palette_offsets[I915_MAX_PIPES];
786         int cursor_offsets[I915_MAX_PIPES];
787
788         /* Slice/subslice/EU info */
789         u8 slice_total;
790         u8 subslice_total;
791         u8 subslice_per_slice;
792         u8 eu_total;
793         u8 eu_per_subslice;
794         u8 min_eu_in_pool;
795         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
796         u8 subslice_7eu[3];
797         u8 has_slice_pg:1;
798         u8 has_subslice_pg:1;
799         u8 has_eu_pg:1;
800
801         struct color_luts {
802                 u16 degamma_lut_size;
803                 u16 gamma_lut_size;
804         } color;
805 };
806
807 #undef DEFINE_FLAG
808 #undef SEP_SEMICOLON
809
810 enum i915_cache_level {
811         I915_CACHE_NONE = 0,
812         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
813         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
814                               caches, eg sampler/render caches, and the
815                               large Last-Level-Cache. LLC is coherent with
816                               the CPU, but L3 is only visible to the GPU. */
817         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
818 };
819
820 struct i915_ctx_hang_stats {
821         /* This context had batch pending when hang was declared */
822         unsigned batch_pending;
823
824         /* This context had batch active when hang was declared */
825         unsigned batch_active;
826
827         /* Time when this context was last blamed for a GPU reset */
828         unsigned long guilty_ts;
829
830         /* If the contexts causes a second GPU hang within this time,
831          * it is permanently banned from submitting any more work.
832          */
833         unsigned long ban_period_seconds;
834
835         /* This context is banned to submit more work */
836         bool banned;
837 };
838
839 /* This must match up with the value previously used for execbuf2.rsvd1. */
840 #define DEFAULT_CONTEXT_HANDLE 0
841
842 /**
843  * struct i915_gem_context - as the name implies, represents a context.
844  * @ref: reference count.
845  * @user_handle: userspace tracking identity for this context.
846  * @remap_slice: l3 row remapping information.
847  * @flags: context specific flags:
848  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
849  * @file_priv: filp associated with this context (NULL for global default
850  *             context).
851  * @hang_stats: information about the role of this context in possible GPU
852  *              hangs.
853  * @ppgtt: virtual memory space used by this context.
854  * @legacy_hw_ctx: render context backing object and whether it is correctly
855  *                initialized (legacy ring submission mechanism only).
856  * @link: link in the global list of contexts.
857  *
858  * Contexts are memory images used by the hardware to store copies of their
859  * internal state.
860  */
861 struct i915_gem_context {
862         struct kref ref;
863         struct drm_i915_private *i915;
864         struct drm_i915_file_private *file_priv;
865         struct i915_hw_ppgtt *ppgtt;
866
867         struct i915_ctx_hang_stats hang_stats;
868
869         /* Unique identifier for this context, used by the hw for tracking */
870         unsigned long flags;
871         unsigned hw_id;
872         u32 user_handle;
873 #define CONTEXT_NO_ZEROMAP              (1<<0)
874
875         u32 ggtt_alignment;
876
877         struct intel_context {
878                 struct drm_i915_gem_object *state;
879                 struct intel_ringbuffer *ringbuf;
880                 struct i915_vma *lrc_vma;
881                 uint32_t *lrc_reg_state;
882                 u64 lrc_desc;
883                 int pin_count;
884                 bool initialised;
885         } engine[I915_NUM_ENGINES];
886         u32 ring_size;
887         u32 desc_template;
888         struct atomic_notifier_head status_notifier;
889         bool execlists_force_single_submission;
890
891         struct list_head link;
892
893         u8 remap_slice;
894 };
895
896 enum fb_op_origin {
897         ORIGIN_GTT,
898         ORIGIN_CPU,
899         ORIGIN_CS,
900         ORIGIN_FLIP,
901         ORIGIN_DIRTYFB,
902 };
903
904 struct intel_fbc {
905         /* This is always the inner lock when overlapping with struct_mutex and
906          * it's the outer lock when overlapping with stolen_lock. */
907         struct mutex lock;
908         unsigned threshold;
909         unsigned int possible_framebuffer_bits;
910         unsigned int busy_bits;
911         unsigned int visible_pipes_mask;
912         struct intel_crtc *crtc;
913
914         struct drm_mm_node compressed_fb;
915         struct drm_mm_node *compressed_llb;
916
917         bool false_color;
918
919         bool enabled;
920         bool active;
921
922         struct intel_fbc_state_cache {
923                 struct {
924                         unsigned int mode_flags;
925                         uint32_t hsw_bdw_pixel_rate;
926                 } crtc;
927
928                 struct {
929                         unsigned int rotation;
930                         int src_w;
931                         int src_h;
932                         bool visible;
933                 } plane;
934
935                 struct {
936                         u64 ilk_ggtt_offset;
937                         uint32_t pixel_format;
938                         unsigned int stride;
939                         int fence_reg;
940                         unsigned int tiling_mode;
941                 } fb;
942         } state_cache;
943
944         struct intel_fbc_reg_params {
945                 struct {
946                         enum pipe pipe;
947                         enum plane plane;
948                         unsigned int fence_y_offset;
949                 } crtc;
950
951                 struct {
952                         u64 ggtt_offset;
953                         uint32_t pixel_format;
954                         unsigned int stride;
955                         int fence_reg;
956                 } fb;
957
958                 int cfb_size;
959         } params;
960
961         struct intel_fbc_work {
962                 bool scheduled;
963                 u32 scheduled_vblank;
964                 struct work_struct work;
965         } work;
966
967         const char *no_fbc_reason;
968 };
969
970 /**
971  * HIGH_RR is the highest eDP panel refresh rate read from EDID
972  * LOW_RR is the lowest eDP panel refresh rate found from EDID
973  * parsing for same resolution.
974  */
975 enum drrs_refresh_rate_type {
976         DRRS_HIGH_RR,
977         DRRS_LOW_RR,
978         DRRS_MAX_RR, /* RR count */
979 };
980
981 enum drrs_support_type {
982         DRRS_NOT_SUPPORTED = 0,
983         STATIC_DRRS_SUPPORT = 1,
984         SEAMLESS_DRRS_SUPPORT = 2
985 };
986
987 struct intel_dp;
988 struct i915_drrs {
989         struct mutex mutex;
990         struct delayed_work work;
991         struct intel_dp *dp;
992         unsigned busy_frontbuffer_bits;
993         enum drrs_refresh_rate_type refresh_rate_type;
994         enum drrs_support_type type;
995 };
996
997 struct i915_psr {
998         struct mutex lock;
999         bool sink_support;
1000         bool source_ok;
1001         struct intel_dp *enabled;
1002         bool active;
1003         struct delayed_work work;
1004         unsigned busy_frontbuffer_bits;
1005         bool psr2_support;
1006         bool aux_frame_sync;
1007         bool link_standby;
1008 };
1009
1010 enum intel_pch {
1011         PCH_NONE = 0,   /* No PCH present */
1012         PCH_IBX,        /* Ibexpeak PCH */
1013         PCH_CPT,        /* Cougarpoint PCH */
1014         PCH_LPT,        /* Lynxpoint PCH */
1015         PCH_SPT,        /* Sunrisepoint PCH */
1016         PCH_NOP,
1017 };
1018
1019 enum intel_sbi_destination {
1020         SBI_ICLK,
1021         SBI_MPHY,
1022 };
1023
1024 #define QUIRK_PIPEA_FORCE (1<<0)
1025 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1026 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1027 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1028 #define QUIRK_PIPEB_FORCE (1<<4)
1029 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1030
1031 struct intel_fbdev;
1032 struct intel_fbc_work;
1033
1034 struct intel_gmbus {
1035         struct i2c_adapter adapter;
1036 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1037         u32 force_bit;
1038         u32 reg0;
1039         i915_reg_t gpio_reg;
1040         struct i2c_algo_bit_data bit_algo;
1041         struct drm_i915_private *dev_priv;
1042 };
1043
1044 struct i915_suspend_saved_registers {
1045         u32 saveDSPARB;
1046         u32 saveLVDS;
1047         u32 savePP_ON_DELAYS;
1048         u32 savePP_OFF_DELAYS;
1049         u32 savePP_ON;
1050         u32 savePP_OFF;
1051         u32 savePP_CONTROL;
1052         u32 savePP_DIVISOR;
1053         u32 saveFBC_CONTROL;
1054         u32 saveCACHE_MODE_0;
1055         u32 saveMI_ARB_STATE;
1056         u32 saveSWF0[16];
1057         u32 saveSWF1[16];
1058         u32 saveSWF3[3];
1059         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1060         u32 savePCH_PORT_HOTPLUG;
1061         u16 saveGCDGMBUS;
1062 };
1063
1064 struct vlv_s0ix_state {
1065         /* GAM */
1066         u32 wr_watermark;
1067         u32 gfx_prio_ctrl;
1068         u32 arb_mode;
1069         u32 gfx_pend_tlb0;
1070         u32 gfx_pend_tlb1;
1071         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1072         u32 media_max_req_count;
1073         u32 gfx_max_req_count;
1074         u32 render_hwsp;
1075         u32 ecochk;
1076         u32 bsd_hwsp;
1077         u32 blt_hwsp;
1078         u32 tlb_rd_addr;
1079
1080         /* MBC */
1081         u32 g3dctl;
1082         u32 gsckgctl;
1083         u32 mbctl;
1084
1085         /* GCP */
1086         u32 ucgctl1;
1087         u32 ucgctl3;
1088         u32 rcgctl1;
1089         u32 rcgctl2;
1090         u32 rstctl;
1091         u32 misccpctl;
1092
1093         /* GPM */
1094         u32 gfxpause;
1095         u32 rpdeuhwtc;
1096         u32 rpdeuc;
1097         u32 ecobus;
1098         u32 pwrdwnupctl;
1099         u32 rp_down_timeout;
1100         u32 rp_deucsw;
1101         u32 rcubmabdtmr;
1102         u32 rcedata;
1103         u32 spare2gh;
1104
1105         /* Display 1 CZ domain */
1106         u32 gt_imr;
1107         u32 gt_ier;
1108         u32 pm_imr;
1109         u32 pm_ier;
1110         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1111
1112         /* GT SA CZ domain */
1113         u32 tilectl;
1114         u32 gt_fifoctl;
1115         u32 gtlc_wake_ctrl;
1116         u32 gtlc_survive;
1117         u32 pmwgicz;
1118
1119         /* Display 2 CZ domain */
1120         u32 gu_ctl0;
1121         u32 gu_ctl1;
1122         u32 pcbr;
1123         u32 clock_gate_dis2;
1124 };
1125
1126 struct intel_rps_ei {
1127         u32 cz_clock;
1128         u32 render_c0;
1129         u32 media_c0;
1130 };
1131
1132 struct intel_gen6_power_mgmt {
1133         /*
1134          * work, interrupts_enabled and pm_iir are protected by
1135          * dev_priv->irq_lock
1136          */
1137         struct work_struct work;
1138         bool interrupts_enabled;
1139         u32 pm_iir;
1140
1141         u32 pm_intr_keep;
1142
1143         /* Frequencies are stored in potentially platform dependent multiples.
1144          * In other words, *_freq needs to be multiplied by X to be interesting.
1145          * Soft limits are those which are used for the dynamic reclocking done
1146          * by the driver (raise frequencies under heavy loads, and lower for
1147          * lighter loads). Hard limits are those imposed by the hardware.
1148          *
1149          * A distinction is made for overclocking, which is never enabled by
1150          * default, and is considered to be above the hard limit if it's
1151          * possible at all.
1152          */
1153         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1154         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1155         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1156         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1157         u8 min_freq;            /* AKA RPn. Minimum frequency */
1158         u8 idle_freq;           /* Frequency to request when we are idle */
1159         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1160         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1161         u8 rp0_freq;            /* Non-overclocked max frequency. */
1162         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1163
1164         u8 up_threshold; /* Current %busy required to uplock */
1165         u8 down_threshold; /* Current %busy required to downclock */
1166
1167         int last_adj;
1168         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1169
1170         spinlock_t client_lock;
1171         struct list_head clients;
1172         bool client_boost;
1173
1174         bool enabled;
1175         struct delayed_work delayed_resume_work;
1176         unsigned boosts;
1177
1178         struct intel_rps_client semaphores, mmioflips;
1179
1180         /* manual wa residency calculations */
1181         struct intel_rps_ei up_ei, down_ei;
1182
1183         /*
1184          * Protects RPS/RC6 register access and PCU communication.
1185          * Must be taken after struct_mutex if nested. Note that
1186          * this lock may be held for long periods of time when
1187          * talking to hw - so only take it when talking to hw!
1188          */
1189         struct mutex hw_lock;
1190 };
1191
1192 /* defined intel_pm.c */
1193 extern spinlock_t mchdev_lock;
1194
1195 struct intel_ilk_power_mgmt {
1196         u8 cur_delay;
1197         u8 min_delay;
1198         u8 max_delay;
1199         u8 fmax;
1200         u8 fstart;
1201
1202         u64 last_count1;
1203         unsigned long last_time1;
1204         unsigned long chipset_power;
1205         u64 last_count2;
1206         u64 last_time2;
1207         unsigned long gfx_power;
1208         u8 corr;
1209
1210         int c_m;
1211         int r_t;
1212 };
1213
1214 struct drm_i915_private;
1215 struct i915_power_well;
1216
1217 struct i915_power_well_ops {
1218         /*
1219          * Synchronize the well's hw state to match the current sw state, for
1220          * example enable/disable it based on the current refcount. Called
1221          * during driver init and resume time, possibly after first calling
1222          * the enable/disable handlers.
1223          */
1224         void (*sync_hw)(struct drm_i915_private *dev_priv,
1225                         struct i915_power_well *power_well);
1226         /*
1227          * Enable the well and resources that depend on it (for example
1228          * interrupts located on the well). Called after the 0->1 refcount
1229          * transition.
1230          */
1231         void (*enable)(struct drm_i915_private *dev_priv,
1232                        struct i915_power_well *power_well);
1233         /*
1234          * Disable the well and resources that depend on it. Called after
1235          * the 1->0 refcount transition.
1236          */
1237         void (*disable)(struct drm_i915_private *dev_priv,
1238                         struct i915_power_well *power_well);
1239         /* Returns the hw enabled state. */
1240         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1241                            struct i915_power_well *power_well);
1242 };
1243
1244 /* Power well structure for haswell */
1245 struct i915_power_well {
1246         const char *name;
1247         bool always_on;
1248         /* power well enable/disable usage count */
1249         int count;
1250         /* cached hw enabled state */
1251         bool hw_enabled;
1252         unsigned long domains;
1253         unsigned long data;
1254         const struct i915_power_well_ops *ops;
1255 };
1256
1257 struct i915_power_domains {
1258         /*
1259          * Power wells needed for initialization at driver init and suspend
1260          * time are on. They are kept on until after the first modeset.
1261          */
1262         bool init_power_on;
1263         bool initializing;
1264         int power_well_count;
1265
1266         struct mutex lock;
1267         int domain_use_count[POWER_DOMAIN_NUM];
1268         struct i915_power_well *power_wells;
1269 };
1270
1271 #define MAX_L3_SLICES 2
1272 struct intel_l3_parity {
1273         u32 *remap_info[MAX_L3_SLICES];
1274         struct work_struct error_work;
1275         int which_slice;
1276 };
1277
1278 struct i915_gem_mm {
1279         /** Memory allocator for GTT stolen memory */
1280         struct drm_mm stolen;
1281         /** Protects the usage of the GTT stolen memory allocator. This is
1282          * always the inner lock when overlapping with struct_mutex. */
1283         struct mutex stolen_lock;
1284
1285         /** List of all objects in gtt_space. Used to restore gtt
1286          * mappings on resume */
1287         struct list_head bound_list;
1288         /**
1289          * List of objects which are not bound to the GTT (thus
1290          * are idle and not used by the GPU) but still have
1291          * (presumably uncached) pages still attached.
1292          */
1293         struct list_head unbound_list;
1294
1295         /** Usable portion of the GTT for GEM */
1296         unsigned long stolen_base; /* limited to low memory (32-bit) */
1297
1298         /** PPGTT used for aliasing the PPGTT with the GTT */
1299         struct i915_hw_ppgtt *aliasing_ppgtt;
1300
1301         struct notifier_block oom_notifier;
1302         struct notifier_block vmap_notifier;
1303         struct shrinker shrinker;
1304         bool shrinker_no_lock_stealing;
1305
1306         /** LRU list of objects with fence regs on them. */
1307         struct list_head fence_list;
1308
1309         /**
1310          * We leave the user IRQ off as much as possible,
1311          * but this means that requests will finish and never
1312          * be retired once the system goes idle. Set a timer to
1313          * fire periodically while the ring is running. When it
1314          * fires, go retire requests.
1315          */
1316         struct delayed_work retire_work;
1317
1318         /**
1319          * When we detect an idle GPU, we want to turn on
1320          * powersaving features. So once we see that there
1321          * are no more requests outstanding and no more
1322          * arrive within a small period of time, we fire
1323          * off the idle_work.
1324          */
1325         struct delayed_work idle_work;
1326
1327         /**
1328          * Are we in a non-interruptible section of code like
1329          * modesetting?
1330          */
1331         bool interruptible;
1332
1333         /**
1334          * Is the GPU currently considered idle, or busy executing userspace
1335          * requests?  Whilst idle, we attempt to power down the hardware and
1336          * display clocks. In order to reduce the effect on performance, there
1337          * is a slight delay before we do so.
1338          */
1339         bool busy;
1340
1341         /* the indicator for dispatch video commands on two BSD rings */
1342         unsigned int bsd_ring_dispatch_index;
1343
1344         /** Bit 6 swizzling required for X tiling */
1345         uint32_t bit_6_swizzle_x;
1346         /** Bit 6 swizzling required for Y tiling */
1347         uint32_t bit_6_swizzle_y;
1348
1349         /* accounting, useful for userland debugging */
1350         spinlock_t object_stat_lock;
1351         size_t object_memory;
1352         u32 object_count;
1353 };
1354
1355 struct drm_i915_error_state_buf {
1356         struct drm_i915_private *i915;
1357         unsigned bytes;
1358         unsigned size;
1359         int err;
1360         u8 *buf;
1361         loff_t start;
1362         loff_t pos;
1363 };
1364
1365 struct i915_error_state_file_priv {
1366         struct drm_device *dev;
1367         struct drm_i915_error_state *error;
1368 };
1369
1370 struct i915_gpu_error {
1371         /* For hangcheck timer */
1372 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1373 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1374         /* Hang gpu twice in this window and your context gets banned */
1375 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1376
1377         struct workqueue_struct *hangcheck_wq;
1378         struct delayed_work hangcheck_work;
1379
1380         /* For reset and error_state handling. */
1381         spinlock_t lock;
1382         /* Protected by the above dev->gpu_error.lock. */
1383         struct drm_i915_error_state *first_error;
1384
1385         unsigned long missed_irq_rings;
1386
1387         /**
1388          * State variable controlling the reset flow and count
1389          *
1390          * This is a counter which gets incremented when reset is triggered,
1391          * and again when reset has been handled. So odd values (lowest bit set)
1392          * means that reset is in progress and even values that
1393          * (reset_counter >> 1):th reset was successfully completed.
1394          *
1395          * If reset is not completed succesfully, the I915_WEDGE bit is
1396          * set meaning that hardware is terminally sour and there is no
1397          * recovery. All waiters on the reset_queue will be woken when
1398          * that happens.
1399          *
1400          * This counter is used by the wait_seqno code to notice that reset
1401          * event happened and it needs to restart the entire ioctl (since most
1402          * likely the seqno it waited for won't ever signal anytime soon).
1403          *
1404          * This is important for lock-free wait paths, where no contended lock
1405          * naturally enforces the correct ordering between the bail-out of the
1406          * waiter and the gpu reset work code.
1407          */
1408         atomic_t reset_counter;
1409
1410 #define I915_RESET_IN_PROGRESS_FLAG     1
1411 #define I915_WEDGED                     (1 << 31)
1412
1413         /**
1414          * Waitqueue to signal when the reset has completed. Used by clients
1415          * that wait for dev_priv->mm.wedged to settle.
1416          */
1417         wait_queue_head_t reset_queue;
1418
1419         /* Userspace knobs for gpu hang simulation;
1420          * combines both a ring mask, and extra flags
1421          */
1422         u32 stop_rings;
1423 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1424 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1425
1426         /* For missed irq/seqno simulation. */
1427         unsigned int test_irq_rings;
1428 };
1429
1430 enum modeset_restore {
1431         MODESET_ON_LID_OPEN,
1432         MODESET_DONE,
1433         MODESET_SUSPENDED,
1434 };
1435
1436 #define DP_AUX_A 0x40
1437 #define DP_AUX_B 0x10
1438 #define DP_AUX_C 0x20
1439 #define DP_AUX_D 0x30
1440
1441 #define DDC_PIN_B  0x05
1442 #define DDC_PIN_C  0x04
1443 #define DDC_PIN_D  0x06
1444
1445 struct ddi_vbt_port_info {
1446         /*
1447          * This is an index in the HDMI/DVI DDI buffer translation table.
1448          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1449          * populate this field.
1450          */
1451 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1452         uint8_t hdmi_level_shift;
1453
1454         uint8_t supports_dvi:1;
1455         uint8_t supports_hdmi:1;
1456         uint8_t supports_dp:1;
1457
1458         uint8_t alternate_aux_channel;
1459         uint8_t alternate_ddc_pin;
1460
1461         uint8_t dp_boost_level;
1462         uint8_t hdmi_boost_level;
1463 };
1464
1465 enum psr_lines_to_wait {
1466         PSR_0_LINES_TO_WAIT = 0,
1467         PSR_1_LINE_TO_WAIT,
1468         PSR_4_LINES_TO_WAIT,
1469         PSR_8_LINES_TO_WAIT
1470 };
1471
1472 struct intel_vbt_data {
1473         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1474         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1475
1476         /* Feature bits */
1477         unsigned int int_tv_support:1;
1478         unsigned int lvds_dither:1;
1479         unsigned int lvds_vbt:1;
1480         unsigned int int_crt_support:1;
1481         unsigned int lvds_use_ssc:1;
1482         unsigned int display_clock_mode:1;
1483         unsigned int fdi_rx_polarity_inverted:1;
1484         unsigned int panel_type:4;
1485         int lvds_ssc_freq;
1486         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1487
1488         enum drrs_support_type drrs_type;
1489
1490         struct {
1491                 int rate;
1492                 int lanes;
1493                 int preemphasis;
1494                 int vswing;
1495                 bool low_vswing;
1496                 bool initialized;
1497                 bool support;
1498                 int bpp;
1499                 struct edp_power_seq pps;
1500         } edp;
1501
1502         struct {
1503                 bool full_link;
1504                 bool require_aux_wakeup;
1505                 int idle_frames;
1506                 enum psr_lines_to_wait lines_to_wait;
1507                 int tp1_wakeup_time;
1508                 int tp2_tp3_wakeup_time;
1509         } psr;
1510
1511         struct {
1512                 u16 pwm_freq_hz;
1513                 bool present;
1514                 bool active_low_pwm;
1515                 u8 min_brightness;      /* min_brightness/255 of max */
1516                 enum intel_backlight_type type;
1517         } backlight;
1518
1519         /* MIPI DSI */
1520         struct {
1521                 u16 panel_id;
1522                 struct mipi_config *config;
1523                 struct mipi_pps_data *pps;
1524                 u8 seq_version;
1525                 u32 size;
1526                 u8 *data;
1527                 const u8 *sequence[MIPI_SEQ_MAX];
1528         } dsi;
1529
1530         int crt_ddc_pin;
1531
1532         int child_dev_num;
1533         union child_device_config *child_dev;
1534
1535         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1536         struct sdvo_device_mapping sdvo_mappings[2];
1537 };
1538
1539 enum intel_ddb_partitioning {
1540         INTEL_DDB_PART_1_2,
1541         INTEL_DDB_PART_5_6, /* IVB+ */
1542 };
1543
1544 struct intel_wm_level {
1545         bool enable;
1546         uint32_t pri_val;
1547         uint32_t spr_val;
1548         uint32_t cur_val;
1549         uint32_t fbc_val;
1550 };
1551
1552 struct ilk_wm_values {
1553         uint32_t wm_pipe[3];
1554         uint32_t wm_lp[3];
1555         uint32_t wm_lp_spr[3];
1556         uint32_t wm_linetime[3];
1557         bool enable_fbc_wm;
1558         enum intel_ddb_partitioning partitioning;
1559 };
1560
1561 struct vlv_pipe_wm {
1562         uint16_t primary;
1563         uint16_t sprite[2];
1564         uint8_t cursor;
1565 };
1566
1567 struct vlv_sr_wm {
1568         uint16_t plane;
1569         uint8_t cursor;
1570 };
1571
1572 struct vlv_wm_values {
1573         struct vlv_pipe_wm pipe[3];
1574         struct vlv_sr_wm sr;
1575         struct {
1576                 uint8_t cursor;
1577                 uint8_t sprite[2];
1578                 uint8_t primary;
1579         } ddl[3];
1580         uint8_t level;
1581         bool cxsr;
1582 };
1583
1584 struct skl_ddb_entry {
1585         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1586 };
1587
1588 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1589 {
1590         return entry->end - entry->start;
1591 }
1592
1593 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1594                                        const struct skl_ddb_entry *e2)
1595 {
1596         if (e1->start == e2->start && e1->end == e2->end)
1597                 return true;
1598
1599         return false;
1600 }
1601
1602 struct skl_ddb_allocation {
1603         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1604         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1605         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1606 };
1607
1608 struct skl_wm_values {
1609         unsigned dirty_pipes;
1610         struct skl_ddb_allocation ddb;
1611         uint32_t wm_linetime[I915_MAX_PIPES];
1612         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1613         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1614 };
1615
1616 struct skl_wm_level {
1617         bool plane_en[I915_MAX_PLANES];
1618         uint16_t plane_res_b[I915_MAX_PLANES];
1619         uint8_t plane_res_l[I915_MAX_PLANES];
1620 };
1621
1622 /*
1623  * This struct helps tracking the state needed for runtime PM, which puts the
1624  * device in PCI D3 state. Notice that when this happens, nothing on the
1625  * graphics device works, even register access, so we don't get interrupts nor
1626  * anything else.
1627  *
1628  * Every piece of our code that needs to actually touch the hardware needs to
1629  * either call intel_runtime_pm_get or call intel_display_power_get with the
1630  * appropriate power domain.
1631  *
1632  * Our driver uses the autosuspend delay feature, which means we'll only really
1633  * suspend if we stay with zero refcount for a certain amount of time. The
1634  * default value is currently very conservative (see intel_runtime_pm_enable), but
1635  * it can be changed with the standard runtime PM files from sysfs.
1636  *
1637  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1638  * goes back to false exactly before we reenable the IRQs. We use this variable
1639  * to check if someone is trying to enable/disable IRQs while they're supposed
1640  * to be disabled. This shouldn't happen and we'll print some error messages in
1641  * case it happens.
1642  *
1643  * For more, read the Documentation/power/runtime_pm.txt.
1644  */
1645 struct i915_runtime_pm {
1646         atomic_t wakeref_count;
1647         atomic_t atomic_seq;
1648         bool suspended;
1649         bool irqs_enabled;
1650 };
1651
1652 enum intel_pipe_crc_source {
1653         INTEL_PIPE_CRC_SOURCE_NONE,
1654         INTEL_PIPE_CRC_SOURCE_PLANE1,
1655         INTEL_PIPE_CRC_SOURCE_PLANE2,
1656         INTEL_PIPE_CRC_SOURCE_PF,
1657         INTEL_PIPE_CRC_SOURCE_PIPE,
1658         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1659         INTEL_PIPE_CRC_SOURCE_TV,
1660         INTEL_PIPE_CRC_SOURCE_DP_B,
1661         INTEL_PIPE_CRC_SOURCE_DP_C,
1662         INTEL_PIPE_CRC_SOURCE_DP_D,
1663         INTEL_PIPE_CRC_SOURCE_AUTO,
1664         INTEL_PIPE_CRC_SOURCE_MAX,
1665 };
1666
1667 struct intel_pipe_crc_entry {
1668         uint32_t frame;
1669         uint32_t crc[5];
1670 };
1671
1672 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1673 struct intel_pipe_crc {
1674         spinlock_t lock;
1675         bool opened;            /* exclusive access to the result file */
1676         struct intel_pipe_crc_entry *entries;
1677         enum intel_pipe_crc_source source;
1678         int head, tail;
1679         wait_queue_head_t wq;
1680 };
1681
1682 struct i915_frontbuffer_tracking {
1683         struct mutex lock;
1684
1685         /*
1686          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1687          * scheduled flips.
1688          */
1689         unsigned busy_bits;
1690         unsigned flip_bits;
1691 };
1692
1693 struct i915_wa_reg {
1694         i915_reg_t addr;
1695         u32 value;
1696         /* bitmask representing WA bits */
1697         u32 mask;
1698 };
1699
1700 /*
1701  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1702  * allowing it for RCS as we don't foresee any requirement of having
1703  * a whitelist for other engines. When it is really required for
1704  * other engines then the limit need to be increased.
1705  */
1706 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1707
1708 struct i915_workarounds {
1709         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1710         u32 count;
1711         u32 hw_whitelist_count[I915_NUM_ENGINES];
1712 };
1713
1714 struct i915_virtual_gpu {
1715         bool active;
1716 };
1717
1718 struct i915_execbuffer_params {
1719         struct drm_device               *dev;
1720         struct drm_file                 *file;
1721         uint32_t                        dispatch_flags;
1722         uint32_t                        args_batch_start_offset;
1723         uint64_t                        batch_obj_vm_offset;
1724         struct intel_engine_cs *engine;
1725         struct drm_i915_gem_object      *batch_obj;
1726         struct i915_gem_context            *ctx;
1727         struct drm_i915_gem_request     *request;
1728 };
1729
1730 /* used in computing the new watermarks state */
1731 struct intel_wm_config {
1732         unsigned int num_pipes_active;
1733         bool sprites_enabled;
1734         bool sprites_scaled;
1735 };
1736
1737 struct drm_i915_private {
1738         struct drm_device drm;
1739
1740         struct drm_device *dev;
1741         struct kmem_cache *objects;
1742         struct kmem_cache *vmas;
1743         struct kmem_cache *requests;
1744
1745         const struct intel_device_info info;
1746
1747         int relative_constants_mode;
1748
1749         void __iomem *regs;
1750
1751         struct intel_uncore uncore;
1752
1753         struct i915_virtual_gpu vgpu;
1754
1755         struct intel_gvt gvt;
1756
1757         struct intel_guc guc;
1758
1759         struct intel_csr csr;
1760
1761         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1762
1763         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1764          * controller on different i2c buses. */
1765         struct mutex gmbus_mutex;
1766
1767         /**
1768          * Base address of the gmbus and gpio block.
1769          */
1770         uint32_t gpio_mmio_base;
1771
1772         /* MMIO base address for MIPI regs */
1773         uint32_t mipi_mmio_base;
1774
1775         uint32_t psr_mmio_base;
1776
1777         wait_queue_head_t gmbus_wait_queue;
1778
1779         struct pci_dev *bridge_dev;
1780         struct i915_gem_context *kernel_context;
1781         struct intel_engine_cs engine[I915_NUM_ENGINES];
1782         struct drm_i915_gem_object *semaphore_obj;
1783         uint32_t last_seqno, next_seqno;
1784
1785         struct drm_dma_handle *status_page_dmah;
1786         struct resource mch_res;
1787
1788         /* protects the irq masks */
1789         spinlock_t irq_lock;
1790
1791         /* protects the mmio flip data */
1792         spinlock_t mmio_flip_lock;
1793
1794         bool display_irqs_enabled;
1795
1796         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1797         struct pm_qos_request pm_qos;
1798
1799         /* Sideband mailbox protection */
1800         struct mutex sb_lock;
1801
1802         /** Cached value of IMR to avoid reads in updating the bitfield */
1803         union {
1804                 u32 irq_mask;
1805                 u32 de_irq_mask[I915_MAX_PIPES];
1806         };
1807         u32 gt_irq_mask;
1808         u32 pm_irq_mask;
1809         u32 pm_rps_events;
1810         u32 pipestat_irq_mask[I915_MAX_PIPES];
1811
1812         struct i915_hotplug hotplug;
1813         struct intel_fbc fbc;
1814         struct i915_drrs drrs;
1815         struct intel_opregion opregion;
1816         struct intel_vbt_data vbt;
1817
1818         bool preserve_bios_swizzle;
1819
1820         /* overlay */
1821         struct intel_overlay *overlay;
1822
1823         /* backlight registers and fields in struct intel_panel */
1824         struct mutex backlight_lock;
1825
1826         /* LVDS info */
1827         bool no_aux_handshake;
1828
1829         /* protects panel power sequencer state */
1830         struct mutex pps_mutex;
1831
1832         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1833         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1834
1835         unsigned int fsb_freq, mem_freq, is_ddr3;
1836         unsigned int skl_preferred_vco_freq;
1837         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1838         unsigned int max_dotclk_freq;
1839         unsigned int rawclk_freq;
1840         unsigned int hpll_freq;
1841         unsigned int czclk_freq;
1842
1843         struct {
1844                 unsigned int vco, ref;
1845         } cdclk_pll;
1846
1847         /**
1848          * wq - Driver workqueue for GEM.
1849          *
1850          * NOTE: Work items scheduled here are not allowed to grab any modeset
1851          * locks, for otherwise the flushing done in the pageflip code will
1852          * result in deadlocks.
1853          */
1854         struct workqueue_struct *wq;
1855
1856         /* Display functions */
1857         struct drm_i915_display_funcs display;
1858
1859         /* PCH chipset type */
1860         enum intel_pch pch_type;
1861         unsigned short pch_id;
1862
1863         unsigned long quirks;
1864
1865         enum modeset_restore modeset_restore;
1866         struct mutex modeset_restore_lock;
1867         struct drm_atomic_state *modeset_restore_state;
1868
1869         struct list_head vm_list; /* Global list of all address spaces */
1870         struct i915_ggtt ggtt; /* VM representing the global address space */
1871
1872         struct i915_gem_mm mm;
1873         DECLARE_HASHTABLE(mm_structs, 7);
1874         struct mutex mm_lock;
1875
1876         /* The hw wants to have a stable context identifier for the lifetime
1877          * of the context (for OA, PASID, faults, etc). This is limited
1878          * in execlists to 21 bits.
1879          */
1880         struct ida context_hw_ida;
1881 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1882
1883         /* Kernel Modesetting */
1884
1885         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1886         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1887         wait_queue_head_t pending_flip_queue;
1888
1889 #ifdef CONFIG_DEBUG_FS
1890         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1891 #endif
1892
1893         /* dpll and cdclk state is protected by connection_mutex */
1894         int num_shared_dpll;
1895         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1896         const struct intel_dpll_mgr *dpll_mgr;
1897
1898         /*
1899          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1900          * Must be global rather than per dpll, because on some platforms
1901          * plls share registers.
1902          */
1903         struct mutex dpll_lock;
1904
1905         unsigned int active_crtcs;
1906         unsigned int min_pixclk[I915_MAX_PIPES];
1907
1908         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1909
1910         struct i915_workarounds workarounds;
1911
1912         struct i915_frontbuffer_tracking fb_tracking;
1913
1914         u16 orig_clock;
1915
1916         bool mchbar_need_disable;
1917
1918         struct intel_l3_parity l3_parity;
1919
1920         /* Cannot be determined by PCIID. You must always read a register. */
1921         u32 edram_cap;
1922
1923         /* gen6+ rps state */
1924         struct intel_gen6_power_mgmt rps;
1925
1926         /* ilk-only ips/rps state. Everything in here is protected by the global
1927          * mchdev_lock in intel_pm.c */
1928         struct intel_ilk_power_mgmt ips;
1929
1930         struct i915_power_domains power_domains;
1931
1932         struct i915_psr psr;
1933
1934         struct i915_gpu_error gpu_error;
1935
1936         struct drm_i915_gem_object *vlv_pctx;
1937
1938 #ifdef CONFIG_DRM_FBDEV_EMULATION
1939         /* list of fbdev register on this device */
1940         struct intel_fbdev *fbdev;
1941         struct work_struct fbdev_suspend_work;
1942 #endif
1943
1944         struct drm_property *broadcast_rgb_property;
1945         struct drm_property *force_audio_property;
1946
1947         /* hda/i915 audio component */
1948         struct i915_audio_component *audio_component;
1949         bool audio_component_registered;
1950         /**
1951          * av_mutex - mutex for audio/video sync
1952          *
1953          */
1954         struct mutex av_mutex;
1955
1956         uint32_t hw_context_size;
1957         struct list_head context_list;
1958
1959         u32 fdi_rx_config;
1960
1961         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1962         u32 chv_phy_control;
1963         /*
1964          * Shadows for CHV DPLL_MD regs to keep the state
1965          * checker somewhat working in the presence hardware
1966          * crappiness (can't read out DPLL_MD for pipes B & C).
1967          */
1968         u32 chv_dpll_md[I915_MAX_PIPES];
1969         u32 bxt_phy_grc;
1970
1971         u32 suspend_count;
1972         bool suspended_to_idle;
1973         struct i915_suspend_saved_registers regfile;
1974         struct vlv_s0ix_state vlv_s0ix_state;
1975
1976         struct {
1977                 /*
1978                  * Raw watermark latency values:
1979                  * in 0.1us units for WM0,
1980                  * in 0.5us units for WM1+.
1981                  */
1982                 /* primary */
1983                 uint16_t pri_latency[5];
1984                 /* sprite */
1985                 uint16_t spr_latency[5];
1986                 /* cursor */
1987                 uint16_t cur_latency[5];
1988                 /*
1989                  * Raw watermark memory latency values
1990                  * for SKL for all 8 levels
1991                  * in 1us units.
1992                  */
1993                 uint16_t skl_latency[8];
1994
1995                 /*
1996                  * The skl_wm_values structure is a bit too big for stack
1997                  * allocation, so we keep the staging struct where we store
1998                  * intermediate results here instead.
1999                  */
2000                 struct skl_wm_values skl_results;
2001
2002                 /* current hardware state */
2003                 union {
2004                         struct ilk_wm_values hw;
2005                         struct skl_wm_values skl_hw;
2006                         struct vlv_wm_values vlv;
2007                 };
2008
2009                 uint8_t max_level;
2010
2011                 /*
2012                  * Should be held around atomic WM register writing; also
2013                  * protects * intel_crtc->wm.active and
2014                  * cstate->wm.need_postvbl_update.
2015                  */
2016                 struct mutex wm_mutex;
2017
2018                 /*
2019                  * Set during HW readout of watermarks/DDB.  Some platforms
2020                  * need to know when we're still using BIOS-provided values
2021                  * (which we don't fully trust).
2022                  */
2023                 bool distrust_bios_wm;
2024         } wm;
2025
2026         struct i915_runtime_pm pm;
2027
2028         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2029         struct {
2030                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
2031                                       struct drm_i915_gem_execbuffer2 *args,
2032                                       struct list_head *vmas);
2033                 int (*init_engines)(struct drm_device *dev);
2034                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2035                 void (*stop_engine)(struct intel_engine_cs *engine);
2036         } gt;
2037
2038         /* perform PHY state sanity checks? */
2039         bool chv_phy_assert[2];
2040
2041         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
2042
2043         /*
2044          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2045          * will be rejected. Instead look for a better place.
2046          */
2047 };
2048
2049 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2050 {
2051         return container_of(dev, struct drm_i915_private, drm);
2052 }
2053
2054 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
2055 {
2056         return to_i915(dev_get_drvdata(dev));
2057 }
2058
2059 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2060 {
2061         return container_of(guc, struct drm_i915_private, guc);
2062 }
2063
2064 /* Simple iterator over all initialised engines */
2065 #define for_each_engine(engine__, dev_priv__) \
2066         for ((engine__) = &(dev_priv__)->engine[0]; \
2067              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2068              (engine__)++) \
2069                 for_each_if (intel_engine_initialized(engine__))
2070
2071 /* Iterator with engine_id */
2072 #define for_each_engine_id(engine__, dev_priv__, id__) \
2073         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2074              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2075              (engine__)++) \
2076                 for_each_if (((id__) = (engine__)->id, \
2077                               intel_engine_initialized(engine__)))
2078
2079 /* Iterator over subset of engines selected by mask */
2080 #define for_each_engine_masked(engine__, dev_priv__, mask__) \
2081         for ((engine__) = &(dev_priv__)->engine[0]; \
2082              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2083              (engine__)++) \
2084                 for_each_if (((mask__) & intel_engine_flag(engine__)) && \
2085                              intel_engine_initialized(engine__))
2086
2087 enum hdmi_force_audio {
2088         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2089         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2090         HDMI_AUDIO_AUTO,                /* trust EDID */
2091         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2092 };
2093
2094 #define I915_GTT_OFFSET_NONE ((u32)-1)
2095
2096 struct drm_i915_gem_object_ops {
2097         unsigned int flags;
2098 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2099
2100         /* Interface between the GEM object and its backing storage.
2101          * get_pages() is called once prior to the use of the associated set
2102          * of pages before to binding them into the GTT, and put_pages() is
2103          * called after we no longer need them. As we expect there to be
2104          * associated cost with migrating pages between the backing storage
2105          * and making them available for the GPU (e.g. clflush), we may hold
2106          * onto the pages after they are no longer referenced by the GPU
2107          * in case they may be used again shortly (for example migrating the
2108          * pages to a different memory domain within the GTT). put_pages()
2109          * will therefore most likely be called when the object itself is
2110          * being released or under memory pressure (where we attempt to
2111          * reap pages for the shrinker).
2112          */
2113         int (*get_pages)(struct drm_i915_gem_object *);
2114         void (*put_pages)(struct drm_i915_gem_object *);
2115
2116         int (*dmabuf_export)(struct drm_i915_gem_object *);
2117         void (*release)(struct drm_i915_gem_object *);
2118 };
2119
2120 /*
2121  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2122  * considered to be the frontbuffer for the given plane interface-wise. This
2123  * doesn't mean that the hw necessarily already scans it out, but that any
2124  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2125  *
2126  * We have one bit per pipe and per scanout plane type.
2127  */
2128 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2129 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2130 #define INTEL_FRONTBUFFER_BITS \
2131         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2132 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2133         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2134 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2135         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2136 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2137         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2138 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2139         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2140 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2141         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2142
2143 struct drm_i915_gem_object {
2144         struct drm_gem_object base;
2145
2146         const struct drm_i915_gem_object_ops *ops;
2147
2148         /** List of VMAs backed by this object */
2149         struct list_head vma_list;
2150
2151         /** Stolen memory for this object, instead of being backed by shmem. */
2152         struct drm_mm_node *stolen;
2153         struct list_head global_list;
2154
2155         struct list_head engine_list[I915_NUM_ENGINES];
2156         /** Used in execbuf to temporarily hold a ref */
2157         struct list_head obj_exec_link;
2158
2159         struct list_head batch_pool_link;
2160
2161         /**
2162          * This is set if the object is on the active lists (has pending
2163          * rendering and so a non-zero seqno), and is not set if it i s on
2164          * inactive (ready to be unbound) list.
2165          */
2166         unsigned int active:I915_NUM_ENGINES;
2167
2168         /**
2169          * This is set if the object has been written to since last bound
2170          * to the GTT
2171          */
2172         unsigned int dirty:1;
2173
2174         /**
2175          * Fence register bits (if any) for this object.  Will be set
2176          * as needed when mapped into the GTT.
2177          * Protected by dev->struct_mutex.
2178          */
2179         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2180
2181         /**
2182          * Advice: are the backing pages purgeable?
2183          */
2184         unsigned int madv:2;
2185
2186         /**
2187          * Current tiling mode for the object.
2188          */
2189         unsigned int tiling_mode:2;
2190         /**
2191          * Whether the tiling parameters for the currently associated fence
2192          * register have changed. Note that for the purposes of tracking
2193          * tiling changes we also treat the unfenced register, the register
2194          * slot that the object occupies whilst it executes a fenced
2195          * command (such as BLT on gen2/3), as a "fence".
2196          */
2197         unsigned int fence_dirty:1;
2198
2199         /**
2200          * Is the object at the current location in the gtt mappable and
2201          * fenceable? Used to avoid costly recalculations.
2202          */
2203         unsigned int map_and_fenceable:1;
2204
2205         /**
2206          * Whether the current gtt mapping needs to be mappable (and isn't just
2207          * mappable by accident). Track pin and fault separate for a more
2208          * accurate mappable working set.
2209          */
2210         unsigned int fault_mappable:1;
2211
2212         /*
2213          * Is the object to be mapped as read-only to the GPU
2214          * Only honoured if hardware has relevant pte bit
2215          */
2216         unsigned long gt_ro:1;
2217         unsigned int cache_level:3;
2218         unsigned int cache_dirty:1;
2219
2220         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2221
2222         unsigned int has_wc_mmap;
2223         unsigned int pin_display;
2224
2225         struct sg_table *pages;
2226         int pages_pin_count;
2227         struct get_page {
2228                 struct scatterlist *sg;
2229                 int last;
2230         } get_page;
2231         void *mapping;
2232
2233         /** Breadcrumb of last rendering to the buffer.
2234          * There can only be one writer, but we allow for multiple readers.
2235          * If there is a writer that necessarily implies that all other
2236          * read requests are complete - but we may only be lazily clearing
2237          * the read requests. A read request is naturally the most recent
2238          * request on a ring, so we may have two different write and read
2239          * requests on one ring where the write request is older than the
2240          * read request. This allows for the CPU to read from an active
2241          * buffer by only waiting for the write to complete.
2242          * */
2243         struct drm_i915_gem_request *last_read_req[I915_NUM_ENGINES];
2244         struct drm_i915_gem_request *last_write_req;
2245         /** Breadcrumb of last fenced GPU access to the buffer. */
2246         struct drm_i915_gem_request *last_fenced_req;
2247
2248         /** Current tiling stride for the object, if it's tiled. */
2249         uint32_t stride;
2250
2251         /** References from framebuffers, locks out tiling changes. */
2252         unsigned long framebuffer_references;
2253
2254         /** Record of address bit 17 of each page at last unbind. */
2255         unsigned long *bit_17;
2256
2257         union {
2258                 /** for phy allocated objects */
2259                 struct drm_dma_handle *phys_handle;
2260
2261                 struct i915_gem_userptr {
2262                         uintptr_t ptr;
2263                         unsigned read_only :1;
2264                         unsigned workers :4;
2265 #define I915_GEM_USERPTR_MAX_WORKERS 15
2266
2267                         struct i915_mm_struct *mm;
2268                         struct i915_mmu_object *mmu_object;
2269                         struct work_struct *work;
2270                 } userptr;
2271         };
2272 };
2273 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2274
2275 static inline bool
2276 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2277 {
2278         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2279 }
2280
2281 /*
2282  * Optimised SGL iterator for GEM objects
2283  */
2284 static __always_inline struct sgt_iter {
2285         struct scatterlist *sgp;
2286         union {
2287                 unsigned long pfn;
2288                 dma_addr_t dma;
2289         };
2290         unsigned int curr;
2291         unsigned int max;
2292 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2293         struct sgt_iter s = { .sgp = sgl };
2294
2295         if (s.sgp) {
2296                 s.max = s.curr = s.sgp->offset;
2297                 s.max += s.sgp->length;
2298                 if (dma)
2299                         s.dma = sg_dma_address(s.sgp);
2300                 else
2301                         s.pfn = page_to_pfn(sg_page(s.sgp));
2302         }
2303
2304         return s;
2305 }
2306
2307 /**
2308  * __sg_next - return the next scatterlist entry in a list
2309  * @sg:         The current sg entry
2310  *
2311  * Description:
2312  *   If the entry is the last, return NULL; otherwise, step to the next
2313  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2314  *   otherwise just return the pointer to the current element.
2315  **/
2316 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2317 {
2318 #ifdef CONFIG_DEBUG_SG
2319         BUG_ON(sg->sg_magic != SG_MAGIC);
2320 #endif
2321         return sg_is_last(sg) ? NULL :
2322                 likely(!sg_is_chain(++sg)) ? sg :
2323                 sg_chain_ptr(sg);
2324 }
2325
2326 /**
2327  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2328  * @__dmap:     DMA address (output)
2329  * @__iter:     'struct sgt_iter' (iterator state, internal)
2330  * @__sgt:      sg_table to iterate over (input)
2331  */
2332 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2333         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2334              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2335              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2336              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2337
2338 /**
2339  * for_each_sgt_page - iterate over the pages of the given sg_table
2340  * @__pp:       page pointer (output)
2341  * @__iter:     'struct sgt_iter' (iterator state, internal)
2342  * @__sgt:      sg_table to iterate over (input)
2343  */
2344 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2345         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2346              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2347               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2348              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2349              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2350
2351 /**
2352  * Request queue structure.
2353  *
2354  * The request queue allows us to note sequence numbers that have been emitted
2355  * and may be associated with active buffers to be retired.
2356  *
2357  * By keeping this list, we can avoid having to do questionable sequence
2358  * number comparisons on buffer last_read|write_seqno. It also allows an
2359  * emission time to be associated with the request for tracking how far ahead
2360  * of the GPU the submission is.
2361  *
2362  * The requests are reference counted, so upon creation they should have an
2363  * initial reference taken using kref_init
2364  */
2365 struct drm_i915_gem_request {
2366         struct kref ref;
2367
2368         /** On Which ring this request was generated */
2369         struct drm_i915_private *i915;
2370         struct intel_engine_cs *engine;
2371
2372          /** GEM sequence number associated with the previous request,
2373           * when the HWS breadcrumb is equal to this the GPU is processing
2374           * this request.
2375           */
2376         u32 previous_seqno;
2377
2378          /** GEM sequence number associated with this request,
2379           * when the HWS breadcrumb is equal or greater than this the GPU
2380           * has finished processing this request.
2381           */
2382         u32 seqno;
2383
2384         /** Position in the ringbuffer of the start of the request */
2385         u32 head;
2386
2387         /**
2388          * Position in the ringbuffer of the start of the postfix.
2389          * This is required to calculate the maximum available ringbuffer
2390          * space without overwriting the postfix.
2391          */
2392          u32 postfix;
2393
2394         /** Position in the ringbuffer of the end of the whole request */
2395         u32 tail;
2396
2397         /** Preallocate space in the ringbuffer for the emitting the request */
2398         u32 reserved_space;
2399
2400         /**
2401          * Context and ring buffer related to this request
2402          * Contexts are refcounted, so when this request is associated with a
2403          * context, we must increment the context's refcount, to guarantee that
2404          * it persists while any request is linked to it. Requests themselves
2405          * are also refcounted, so the request will only be freed when the last
2406          * reference to it is dismissed, and the code in
2407          * i915_gem_request_free() will then decrement the refcount on the
2408          * context.
2409          */
2410         struct i915_gem_context *ctx;
2411         struct intel_ringbuffer *ringbuf;
2412
2413         /**
2414          * Context related to the previous request.
2415          * As the contexts are accessed by the hardware until the switch is
2416          * completed to a new context, the hardware may still be writing
2417          * to the context object after the breadcrumb is visible. We must
2418          * not unpin/unbind/prune that object whilst still active and so
2419          * we keep the previous context pinned until the following (this)
2420          * request is retired.
2421          */
2422         struct i915_gem_context *previous_context;
2423
2424         /** Batch buffer related to this request if any (used for
2425             error state dump only) */
2426         struct drm_i915_gem_object *batch_obj;
2427
2428         /** Time at which this request was emitted, in jiffies. */
2429         unsigned long emitted_jiffies;
2430
2431         /** global list entry for this request */
2432         struct list_head list;
2433
2434         struct drm_i915_file_private *file_priv;
2435         /** file_priv list entry for this request */
2436         struct list_head client_list;
2437
2438         /** process identifier submitting this request */
2439         struct pid *pid;
2440
2441         /**
2442          * The ELSP only accepts two elements at a time, so we queue
2443          * context/tail pairs on a given queue (ring->execlist_queue) until the
2444          * hardware is available. The queue serves a double purpose: we also use
2445          * it to keep track of the up to 2 contexts currently in the hardware
2446          * (usually one in execution and the other queued up by the GPU): We
2447          * only remove elements from the head of the queue when the hardware
2448          * informs us that an element has been completed.
2449          *
2450          * All accesses to the queue are mediated by a spinlock
2451          * (ring->execlist_lock).
2452          */
2453
2454         /** Execlist link in the submission queue.*/
2455         struct list_head execlist_link;
2456
2457         /** Execlists no. of times this request has been sent to the ELSP */
2458         int elsp_submitted;
2459
2460         /** Execlists context hardware id. */
2461         unsigned ctx_hw_id;
2462 };
2463
2464 struct drm_i915_gem_request * __must_check
2465 i915_gem_request_alloc(struct intel_engine_cs *engine,
2466                        struct i915_gem_context *ctx);
2467 void i915_gem_request_free(struct kref *req_ref);
2468 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2469                                    struct drm_file *file);
2470
2471 static inline uint32_t
2472 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2473 {
2474         return req ? req->seqno : 0;
2475 }
2476
2477 static inline struct intel_engine_cs *
2478 i915_gem_request_get_engine(struct drm_i915_gem_request *req)
2479 {
2480         return req ? req->engine : NULL;
2481 }
2482
2483 static inline struct drm_i915_gem_request *
2484 i915_gem_request_reference(struct drm_i915_gem_request *req)
2485 {
2486         if (req)
2487                 kref_get(&req->ref);
2488         return req;
2489 }
2490
2491 static inline void
2492 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2493 {
2494         kref_put(&req->ref, i915_gem_request_free);
2495 }
2496
2497 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2498                                            struct drm_i915_gem_request *src)
2499 {
2500         if (src)
2501                 i915_gem_request_reference(src);
2502
2503         if (*pdst)
2504                 i915_gem_request_unreference(*pdst);
2505
2506         *pdst = src;
2507 }
2508
2509 /*
2510  * XXX: i915_gem_request_completed should be here but currently needs the
2511  * definition of i915_seqno_passed() which is below. It will be moved in
2512  * a later patch when the call to i915_seqno_passed() is obsoleted...
2513  */
2514
2515 /*
2516  * A command that requires special handling by the command parser.
2517  */
2518 struct drm_i915_cmd_descriptor {
2519         /*
2520          * Flags describing how the command parser processes the command.
2521          *
2522          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2523          *                 a length mask if not set
2524          * CMD_DESC_SKIP: The command is allowed but does not follow the
2525          *                standard length encoding for the opcode range in
2526          *                which it falls
2527          * CMD_DESC_REJECT: The command is never allowed
2528          * CMD_DESC_REGISTER: The command should be checked against the
2529          *                    register whitelist for the appropriate ring
2530          * CMD_DESC_MASTER: The command is allowed if the submitting process
2531          *                  is the DRM master
2532          */
2533         u32 flags;
2534 #define CMD_DESC_FIXED    (1<<0)
2535 #define CMD_DESC_SKIP     (1<<1)
2536 #define CMD_DESC_REJECT   (1<<2)
2537 #define CMD_DESC_REGISTER (1<<3)
2538 #define CMD_DESC_BITMASK  (1<<4)
2539 #define CMD_DESC_MASTER   (1<<5)
2540
2541         /*
2542          * The command's unique identification bits and the bitmask to get them.
2543          * This isn't strictly the opcode field as defined in the spec and may
2544          * also include type, subtype, and/or subop fields.
2545          */
2546         struct {
2547                 u32 value;
2548                 u32 mask;
2549         } cmd;
2550
2551         /*
2552          * The command's length. The command is either fixed length (i.e. does
2553          * not include a length field) or has a length field mask. The flag
2554          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2555          * a length mask. All command entries in a command table must include
2556          * length information.
2557          */
2558         union {
2559                 u32 fixed;
2560                 u32 mask;
2561         } length;
2562
2563         /*
2564          * Describes where to find a register address in the command to check
2565          * against the ring's register whitelist. Only valid if flags has the
2566          * CMD_DESC_REGISTER bit set.
2567          *
2568          * A non-zero step value implies that the command may access multiple
2569          * registers in sequence (e.g. LRI), in that case step gives the
2570          * distance in dwords between individual offset fields.
2571          */
2572         struct {
2573                 u32 offset;
2574                 u32 mask;
2575                 u32 step;
2576         } reg;
2577
2578 #define MAX_CMD_DESC_BITMASKS 3
2579         /*
2580          * Describes command checks where a particular dword is masked and
2581          * compared against an expected value. If the command does not match
2582          * the expected value, the parser rejects it. Only valid if flags has
2583          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2584          * are valid.
2585          *
2586          * If the check specifies a non-zero condition_mask then the parser
2587          * only performs the check when the bits specified by condition_mask
2588          * are non-zero.
2589          */
2590         struct {
2591                 u32 offset;
2592                 u32 mask;
2593                 u32 expected;
2594                 u32 condition_offset;
2595                 u32 condition_mask;
2596         } bits[MAX_CMD_DESC_BITMASKS];
2597 };
2598
2599 /*
2600  * A table of commands requiring special handling by the command parser.
2601  *
2602  * Each ring has an array of tables. Each table consists of an array of command
2603  * descriptors, which must be sorted with command opcodes in ascending order.
2604  */
2605 struct drm_i915_cmd_table {
2606         const struct drm_i915_cmd_descriptor *table;
2607         int count;
2608 };
2609
2610 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2611 #define __I915__(p) ({ \
2612         struct drm_i915_private *__p; \
2613         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2614                 __p = (struct drm_i915_private *)p; \
2615         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2616                 __p = to_i915((struct drm_device *)p); \
2617         else \
2618                 BUILD_BUG(); \
2619         __p; \
2620 })
2621 #define INTEL_INFO(p)   (&__I915__(p)->info)
2622 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2623 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2624
2625 #define REVID_FOREVER           0xff
2626 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2627
2628 #define GEN_FOREVER (0)
2629 /*
2630  * Returns true if Gen is in inclusive range [Start, End].
2631  *
2632  * Use GEN_FOREVER for unbound start and or end.
2633  */
2634 #define IS_GEN(p, s, e) ({ \
2635         unsigned int __s = (s), __e = (e); \
2636         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2637         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2638         if ((__s) != GEN_FOREVER) \
2639                 __s = (s) - 1; \
2640         if ((__e) == GEN_FOREVER) \
2641                 __e = BITS_PER_LONG - 1; \
2642         else \
2643                 __e = (e) - 1; \
2644         !!(INTEL_INFO(p)->gen_mask & GENMASK((__e), (__s))); \
2645 })
2646
2647 /*
2648  * Return true if revision is in range [since,until] inclusive.
2649  *
2650  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2651  */
2652 #define IS_REVID(p, since, until) \
2653         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2654
2655 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2656 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2657 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2658 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2659 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2660 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2661 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2662 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2663 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2664 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2665 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2666 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2667 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2668 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2669 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2670 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2671 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2672 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2673 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2674                                  INTEL_DEVID(dev) == 0x0152 || \
2675                                  INTEL_DEVID(dev) == 0x015a)
2676 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2677 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2678 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2679 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->is_broadwell)
2680 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2681 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2682 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2683 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2684 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2685                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2686 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2687                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2688                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2689                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2690 /* ULX machines are also considered ULT. */
2691 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2692                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2693 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2694                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2695 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2696                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2697 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2698                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2699 /* ULX machines are also considered ULT. */
2700 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2701                                  INTEL_DEVID(dev) == 0x0A1E)
2702 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2703                                  INTEL_DEVID(dev) == 0x1913 || \
2704                                  INTEL_DEVID(dev) == 0x1916 || \
2705                                  INTEL_DEVID(dev) == 0x1921 || \
2706                                  INTEL_DEVID(dev) == 0x1926)
2707 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2708                                  INTEL_DEVID(dev) == 0x1915 || \
2709                                  INTEL_DEVID(dev) == 0x191E)
2710 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2711                                  INTEL_DEVID(dev) == 0x5913 || \
2712                                  INTEL_DEVID(dev) == 0x5916 || \
2713                                  INTEL_DEVID(dev) == 0x5921 || \
2714                                  INTEL_DEVID(dev) == 0x5926)
2715 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2716                                  INTEL_DEVID(dev) == 0x5915 || \
2717                                  INTEL_DEVID(dev) == 0x591E)
2718 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2719                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2720 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2721                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2722
2723 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2724
2725 #define SKL_REVID_A0            0x0
2726 #define SKL_REVID_B0            0x1
2727 #define SKL_REVID_C0            0x2
2728 #define SKL_REVID_D0            0x3
2729 #define SKL_REVID_E0            0x4
2730 #define SKL_REVID_F0            0x5
2731
2732 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2733
2734 #define BXT_REVID_A0            0x0
2735 #define BXT_REVID_A1            0x1
2736 #define BXT_REVID_B0            0x3
2737 #define BXT_REVID_C0            0x9
2738
2739 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2740
2741 #define KBL_REVID_A0            0x0
2742 #define KBL_REVID_B0            0x1
2743 #define KBL_REVID_C0            0x2
2744 #define KBL_REVID_D0            0x3
2745 #define KBL_REVID_E0            0x4
2746
2747 #define IS_KBL_REVID(p, since, until) \
2748         (IS_KABYLAKE(p) && IS_REVID(p, since, until))
2749
2750 /*
2751  * The genX designation typically refers to the render engine, so render
2752  * capability related checks should use IS_GEN, while display and other checks
2753  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2754  * chips, etc.).
2755  */
2756 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen_mask & BIT(1))
2757 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen_mask & BIT(2))
2758 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen_mask & BIT(3))
2759 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen_mask & BIT(4))
2760 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen_mask & BIT(5))
2761 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen_mask & BIT(6))
2762 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen_mask & BIT(7))
2763 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen_mask & BIT(8))
2764
2765 #define ENGINE_MASK(id) BIT(id)
2766 #define RENDER_RING     ENGINE_MASK(RCS)
2767 #define BSD_RING        ENGINE_MASK(VCS)
2768 #define BLT_RING        ENGINE_MASK(BCS)
2769 #define VEBOX_RING      ENGINE_MASK(VECS)
2770 #define BSD2_RING       ENGINE_MASK(VCS2)
2771 #define ALL_ENGINES     (~0)
2772
2773 #define HAS_ENGINE(dev_priv, id) \
2774         (INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id))
2775
2776 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2777 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2778 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2779 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2780
2781 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2782 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2783 #define HAS_EDRAM(dev)          (__I915__(dev)->edram_cap & EDRAM_ENABLED)
2784 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2785                                  HAS_EDRAM(dev))
2786 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2787
2788 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2789 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2790 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2791 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2792 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2793
2794 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2795 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2796
2797 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2798 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2799
2800 /* WaRsDisableCoarsePowerGating:skl,bxt */
2801 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2802         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2803          IS_SKL_GT3(dev_priv) || \
2804          IS_SKL_GT4(dev_priv))
2805
2806 /*
2807  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2808  * even when in MSI mode. This results in spurious interrupt warnings if the
2809  * legacy irq no. is shared with another device. The kernel then disables that
2810  * interrupt source and so prevents the other device from working properly.
2811  */
2812 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2813 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2814
2815 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2816  * rows, which changed the alignment requirements and fence programming.
2817  */
2818 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2819                                                       IS_I915GM(dev)))
2820 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2821 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2822
2823 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2824 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2825 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2826
2827 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2828
2829 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2830                                  INTEL_INFO(dev)->gen >= 9)
2831
2832 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2833 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2834 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2835                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2836                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2837 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2838                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2839                                  IS_CHERRYVIEW(dev) || IS_SKYLAKE(dev) || \
2840                                  IS_KABYLAKE(dev) || IS_BROXTON(dev))
2841 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2842 #define HAS_RC6p(dev)           (IS_GEN6(dev) || IS_IVYBRIDGE(dev))
2843
2844 #define HAS_CSR(dev)    (IS_GEN9(dev))
2845
2846 /*
2847  * For now, anything with a GuC requires uCode loading, and then supports
2848  * command submission once loaded. But these are logically independent
2849  * properties, so we have separate macros to test them.
2850  */
2851 #define HAS_GUC(dev)            (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2852 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2853 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2854
2855 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2856                                     INTEL_INFO(dev)->gen >= 8)
2857
2858 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2859                                  !IS_VALLEYVIEW(dev) && !IS_CHERRYVIEW(dev) && \
2860                                  !IS_BROXTON(dev))
2861
2862 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2863
2864 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2865 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2866 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2867 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2868 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2869 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2870 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2871 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2872 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2873 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2874 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2875
2876 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2877 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2878 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2879 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2880 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2881 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2882 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2883 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2884 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2885
2886 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || \
2887                                IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
2888
2889 /* DPF == dynamic parity feature */
2890 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2891 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2892
2893 #define GT_FREQUENCY_MULTIPLIER 50
2894 #define GEN9_FREQ_SCALER 3
2895
2896 #include "i915_trace.h"
2897
2898 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2899 extern int i915_resume_switcheroo(struct drm_device *dev);
2900
2901 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2902                                 int enable_ppgtt);
2903
2904 /* i915_drv.c */
2905 void __printf(3, 4)
2906 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2907               const char *fmt, ...);
2908
2909 #define i915_report_error(dev_priv, fmt, ...)                              \
2910         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2911
2912 #ifdef CONFIG_COMPAT
2913 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2914                               unsigned long arg);
2915 #endif
2916 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2917 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2918 extern int i915_reset(struct drm_i915_private *dev_priv);
2919 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2920 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2921 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2922 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2923 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2924 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2925 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2926
2927 /* intel_hotplug.c */
2928 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2929                            u32 pin_mask, u32 long_mask);
2930 void intel_hpd_init(struct drm_i915_private *dev_priv);
2931 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2932 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2933 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2934
2935 /* i915_irq.c */
2936 void i915_queue_hangcheck(struct drm_i915_private *dev_priv);
2937 __printf(3, 4)
2938 void i915_handle_error(struct drm_i915_private *dev_priv,
2939                        u32 engine_mask,
2940                        const char *fmt, ...);
2941
2942 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2943 int intel_irq_install(struct drm_i915_private *dev_priv);
2944 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2945
2946 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2947 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2948                                         bool restore_forcewake);
2949 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2950 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2951 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2952 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2953 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2954                                          bool restore);
2955 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2956 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2957                                 enum forcewake_domains domains);
2958 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2959                                 enum forcewake_domains domains);
2960 /* Like above but the caller must manage the uncore.lock itself.
2961  * Must be used with I915_READ_FW and friends.
2962  */
2963 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2964                                         enum forcewake_domains domains);
2965 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2966                                         enum forcewake_domains domains);
2967 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2968
2969 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2970
2971 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2972                             i915_reg_t reg,
2973                             const u32 mask,
2974                             const u32 value,
2975                             const unsigned long timeout_ms);
2976 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2977                                i915_reg_t reg,
2978                                const u32 mask,
2979                                const u32 value,
2980                                const unsigned long timeout_ms);
2981
2982 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2983 {
2984         return dev_priv->gvt.initialized;
2985 }
2986
2987 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
2988 {
2989         return dev_priv->vgpu.active;
2990 }
2991
2992 void
2993 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2994                      u32 status_mask);
2995
2996 void
2997 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2998                       u32 status_mask);
2999
3000 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
3001 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
3002 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
3003                                    uint32_t mask,
3004                                    uint32_t bits);
3005 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
3006                             uint32_t interrupt_mask,
3007                             uint32_t enabled_irq_mask);
3008 static inline void
3009 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3010 {
3011         ilk_update_display_irq(dev_priv, bits, bits);
3012 }
3013 static inline void
3014 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3015 {
3016         ilk_update_display_irq(dev_priv, bits, 0);
3017 }
3018 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3019                          enum pipe pipe,
3020                          uint32_t interrupt_mask,
3021                          uint32_t enabled_irq_mask);
3022 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3023                                        enum pipe pipe, uint32_t bits)
3024 {
3025         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3026 }
3027 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3028                                         enum pipe pipe, uint32_t bits)
3029 {
3030         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3031 }
3032 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3033                                   uint32_t interrupt_mask,
3034                                   uint32_t enabled_irq_mask);
3035 static inline void
3036 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3037 {
3038         ibx_display_interrupt_update(dev_priv, bits, bits);
3039 }
3040 static inline void
3041 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3042 {
3043         ibx_display_interrupt_update(dev_priv, bits, 0);
3044 }
3045
3046
3047 /* i915_gem.c */
3048 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3049                           struct drm_file *file_priv);
3050 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3051                          struct drm_file *file_priv);
3052 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3053                           struct drm_file *file_priv);
3054 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3055                         struct drm_file *file_priv);
3056 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3057                         struct drm_file *file_priv);
3058 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3059                               struct drm_file *file_priv);
3060 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3061                              struct drm_file *file_priv);
3062 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
3063                                         struct drm_i915_gem_request *req);
3064 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
3065                                    struct drm_i915_gem_execbuffer2 *args,
3066                                    struct list_head *vmas);
3067 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3068                         struct drm_file *file_priv);
3069 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3070                          struct drm_file *file_priv);
3071 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3072                         struct drm_file *file_priv);
3073 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3074                                struct drm_file *file);
3075 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3076                                struct drm_file *file);
3077 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3078                             struct drm_file *file_priv);
3079 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3080                            struct drm_file *file_priv);
3081 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3082                         struct drm_file *file_priv);
3083 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3084                         struct drm_file *file_priv);
3085 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3086 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3087                            struct drm_file *file);
3088 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3089                                 struct drm_file *file_priv);
3090 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3091                         struct drm_file *file_priv);
3092 void i915_gem_load_init(struct drm_device *dev);
3093 void i915_gem_load_cleanup(struct drm_device *dev);
3094 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3095 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3096
3097 void *i915_gem_object_alloc(struct drm_device *dev);
3098 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3099 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3100                          const struct drm_i915_gem_object_ops *ops);
3101 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3102                                                   size_t size);
3103 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3104                 struct drm_device *dev, const void *data, size_t size);
3105 void i915_gem_free_object(struct drm_gem_object *obj);
3106 void i915_gem_vma_destroy(struct i915_vma *vma);
3107
3108 /* Flags used by pin/bind&friends. */
3109 #define PIN_MAPPABLE    (1<<0)
3110 #define PIN_NONBLOCK    (1<<1)
3111 #define PIN_GLOBAL      (1<<2)
3112 #define PIN_OFFSET_BIAS (1<<3)
3113 #define PIN_USER        (1<<4)
3114 #define PIN_UPDATE      (1<<5)
3115 #define PIN_ZONE_4G     (1<<6)
3116 #define PIN_HIGH        (1<<7)
3117 #define PIN_OFFSET_FIXED        (1<<8)
3118 #define PIN_OFFSET_MASK (~4095)
3119 int __must_check
3120 i915_gem_object_pin(struct drm_i915_gem_object *obj,
3121                     struct i915_address_space *vm,
3122                     uint32_t alignment,
3123                     uint64_t flags);
3124 int __must_check
3125 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3126                          const struct i915_ggtt_view *view,
3127                          uint32_t alignment,
3128                          uint64_t flags);
3129
3130 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3131                   u32 flags);
3132 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3133 int __must_check i915_vma_unbind(struct i915_vma *vma);
3134 /*
3135  * BEWARE: Do not use the function below unless you can _absolutely_
3136  * _guarantee_ VMA in question is _not in use_ anywhere.
3137  */
3138 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
3139 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3140 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3141 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3142
3143 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3144                                     int *needs_clflush);
3145
3146 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3147
3148 static inline int __sg_page_count(struct scatterlist *sg)
3149 {
3150         return sg->length >> PAGE_SHIFT;
3151 }
3152
3153 struct page *
3154 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3155
3156 static inline dma_addr_t
3157 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3158 {
3159         if (n < obj->get_page.last) {
3160                 obj->get_page.sg = obj->pages->sgl;
3161                 obj->get_page.last = 0;
3162         }
3163
3164         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3165                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3166                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3167                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3168         }
3169
3170         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3171 }
3172
3173 static inline struct page *
3174 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3175 {
3176         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3177                 return NULL;
3178
3179         if (n < obj->get_page.last) {
3180                 obj->get_page.sg = obj->pages->sgl;
3181                 obj->get_page.last = 0;
3182         }
3183
3184         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3185                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3186                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3187                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3188         }
3189
3190         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3191 }
3192
3193 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3194 {
3195         BUG_ON(obj->pages == NULL);
3196         obj->pages_pin_count++;
3197 }
3198
3199 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3200 {
3201         BUG_ON(obj->pages_pin_count == 0);
3202         obj->pages_pin_count--;
3203 }
3204
3205 /**
3206  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3207  * @obj - the object to map into kernel address space
3208  *
3209  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3210  * pages and then returns a contiguous mapping of the backing storage into
3211  * the kernel address space.
3212  *
3213  * The caller must hold the struct_mutex, and is responsible for calling
3214  * i915_gem_object_unpin_map() when the mapping is no longer required.
3215  *
3216  * Returns the pointer through which to access the mapped object, or an
3217  * ERR_PTR() on error.
3218  */
3219 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj);
3220
3221 /**
3222  * i915_gem_object_unpin_map - releases an earlier mapping
3223  * @obj - the object to unmap
3224  *
3225  * After pinning the object and mapping its pages, once you are finished
3226  * with your access, call i915_gem_object_unpin_map() to release the pin
3227  * upon the mapping. Once the pin count reaches zero, that mapping may be
3228  * removed.
3229  *
3230  * The caller must hold the struct_mutex.
3231  */
3232 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3233 {
3234         lockdep_assert_held(&obj->base.dev->struct_mutex);
3235         i915_gem_object_unpin_pages(obj);
3236 }
3237
3238 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3239 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
3240                          struct intel_engine_cs *to,
3241                          struct drm_i915_gem_request **to_req);
3242 void i915_vma_move_to_active(struct i915_vma *vma,
3243                              struct drm_i915_gem_request *req);
3244 int i915_gem_dumb_create(struct drm_file *file_priv,
3245                          struct drm_device *dev,
3246                          struct drm_mode_create_dumb *args);
3247 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3248                       uint32_t handle, uint64_t *offset);
3249
3250 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3251                        struct drm_i915_gem_object *new,
3252                        unsigned frontbuffer_bits);
3253
3254 /**
3255  * Returns true if seq1 is later than seq2.
3256  */
3257 static inline bool
3258 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
3259 {
3260         return (int32_t)(seq1 - seq2) >= 0;
3261 }
3262
3263 static inline bool i915_gem_request_started(struct drm_i915_gem_request *req,
3264                                            bool lazy_coherency)
3265 {
3266         if (!lazy_coherency && req->engine->irq_seqno_barrier)
3267                 req->engine->irq_seqno_barrier(req->engine);
3268         return i915_seqno_passed(req->engine->get_seqno(req->engine),
3269                                  req->previous_seqno);
3270 }
3271
3272 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
3273                                               bool lazy_coherency)
3274 {
3275         if (!lazy_coherency && req->engine->irq_seqno_barrier)
3276                 req->engine->irq_seqno_barrier(req->engine);
3277         return i915_seqno_passed(req->engine->get_seqno(req->engine),
3278                                  req->seqno);
3279 }
3280
3281 int __must_check i915_gem_get_seqno(struct drm_i915_private *dev_priv, u32 *seqno);
3282 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3283
3284 struct drm_i915_gem_request *
3285 i915_gem_find_active_request(struct intel_engine_cs *engine);
3286
3287 bool i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3288 void i915_gem_retire_requests_ring(struct intel_engine_cs *engine);
3289
3290 static inline u32 i915_reset_counter(struct i915_gpu_error *error)
3291 {
3292         return atomic_read(&error->reset_counter);
3293 }
3294
3295 static inline bool __i915_reset_in_progress(u32 reset)
3296 {
3297         return unlikely(reset & I915_RESET_IN_PROGRESS_FLAG);
3298 }
3299
3300 static inline bool __i915_reset_in_progress_or_wedged(u32 reset)
3301 {
3302         return unlikely(reset & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
3303 }
3304
3305 static inline bool __i915_terminally_wedged(u32 reset)
3306 {
3307         return unlikely(reset & I915_WEDGED);
3308 }
3309
3310 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3311 {
3312         return __i915_reset_in_progress(i915_reset_counter(error));
3313 }
3314
3315 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3316 {
3317         return __i915_reset_in_progress_or_wedged(i915_reset_counter(error));
3318 }
3319
3320 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3321 {
3322         return __i915_terminally_wedged(i915_reset_counter(error));
3323 }
3324
3325 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3326 {
3327         return ((i915_reset_counter(error) & ~I915_WEDGED) + 1) / 2;
3328 }
3329
3330 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
3331 {
3332         return dev_priv->gpu_error.stop_rings == 0 ||
3333                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
3334 }
3335
3336 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
3337 {
3338         return dev_priv->gpu_error.stop_rings == 0 ||
3339                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
3340 }
3341
3342 void i915_gem_reset(struct drm_device *dev);
3343 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3344 int __must_check i915_gem_init(struct drm_device *dev);
3345 int i915_gem_init_engines(struct drm_device *dev);
3346 int __must_check i915_gem_init_hw(struct drm_device *dev);
3347 void i915_gem_init_swizzling(struct drm_device *dev);
3348 void i915_gem_cleanup_engines(struct drm_device *dev);
3349 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv);
3350 int __must_check i915_gem_suspend(struct drm_device *dev);
3351 void __i915_add_request(struct drm_i915_gem_request *req,
3352                         struct drm_i915_gem_object *batch_obj,
3353                         bool flush_caches);
3354 #define i915_add_request(req) \
3355         __i915_add_request(req, NULL, true)
3356 #define i915_add_request_no_flush(req) \
3357         __i915_add_request(req, NULL, false)
3358 int __i915_wait_request(struct drm_i915_gem_request *req,
3359                         bool interruptible,
3360                         s64 *timeout,
3361                         struct intel_rps_client *rps);
3362 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3363 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3364 int __must_check
3365 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3366                                bool readonly);
3367 int __must_check
3368 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3369                                   bool write);
3370 int __must_check
3371 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3372 int __must_check
3373 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3374                                      u32 alignment,
3375                                      const struct i915_ggtt_view *view);
3376 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3377                                               const struct i915_ggtt_view *view);
3378 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3379                                 int align);
3380 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3381 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3382
3383 uint32_t
3384 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3385 uint32_t
3386 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3387                             int tiling_mode, bool fenced);
3388
3389 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3390                                     enum i915_cache_level cache_level);
3391
3392 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3393                                 struct dma_buf *dma_buf);
3394
3395 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3396                                 struct drm_gem_object *gem_obj, int flags);
3397
3398 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3399                                   const struct i915_ggtt_view *view);
3400 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3401                         struct i915_address_space *vm);
3402 static inline u64
3403 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3404 {
3405         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3406 }
3407
3408 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3409 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3410                                   const struct i915_ggtt_view *view);
3411 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3412                         struct i915_address_space *vm);
3413
3414 struct i915_vma *
3415 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3416                     struct i915_address_space *vm);
3417 struct i915_vma *
3418 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3419                           const struct i915_ggtt_view *view);
3420
3421 struct i915_vma *
3422 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3423                                   struct i915_address_space *vm);
3424 struct i915_vma *
3425 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3426                                        const struct i915_ggtt_view *view);
3427
3428 static inline struct i915_vma *
3429 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3430 {
3431         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3432 }
3433 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3434
3435 /* Some GGTT VM helpers */
3436 static inline struct i915_hw_ppgtt *
3437 i915_vm_to_ppgtt(struct i915_address_space *vm)
3438 {
3439         return container_of(vm, struct i915_hw_ppgtt, base);
3440 }
3441
3442
3443 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3444 {
3445         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3446 }
3447
3448 unsigned long
3449 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj);
3450
3451 static inline int __must_check
3452 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3453                       uint32_t alignment,
3454                       unsigned flags)
3455 {
3456         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3457         struct i915_ggtt *ggtt = &dev_priv->ggtt;
3458
3459         return i915_gem_object_pin(obj, &ggtt->base,
3460                                    alignment, flags | PIN_GLOBAL);
3461 }
3462
3463 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3464                                      const struct i915_ggtt_view *view);
3465 static inline void
3466 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3467 {
3468         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3469 }
3470
3471 /* i915_gem_fence.c */
3472 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3473 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3474
3475 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3476 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3477
3478 void i915_gem_restore_fences(struct drm_device *dev);
3479
3480 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3481 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3482 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3483
3484 /* i915_gem_context.c */
3485 int __must_check i915_gem_context_init(struct drm_device *dev);
3486 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3487 void i915_gem_context_fini(struct drm_device *dev);
3488 void i915_gem_context_reset(struct drm_device *dev);
3489 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3490 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3491 int i915_switch_context(struct drm_i915_gem_request *req);
3492 void i915_gem_context_free(struct kref *ctx_ref);
3493 struct drm_i915_gem_object *
3494 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3495 struct i915_gem_context *
3496 i915_gem_context_create_gvt(struct drm_device *dev);
3497
3498 static inline struct i915_gem_context *
3499 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3500 {
3501         struct i915_gem_context *ctx;
3502
3503         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3504
3505         ctx = idr_find(&file_priv->context_idr, id);
3506         if (!ctx)
3507                 return ERR_PTR(-ENOENT);
3508
3509         return ctx;
3510 }
3511
3512 static inline void i915_gem_context_reference(struct i915_gem_context *ctx)
3513 {
3514         kref_get(&ctx->ref);
3515 }
3516
3517 static inline void i915_gem_context_unreference(struct i915_gem_context *ctx)
3518 {
3519         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3520         kref_put(&ctx->ref, i915_gem_context_free);
3521 }
3522
3523 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3524 {
3525         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3526 }
3527
3528 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3529                                   struct drm_file *file);
3530 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3531                                    struct drm_file *file);
3532 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3533                                     struct drm_file *file_priv);
3534 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3535                                     struct drm_file *file_priv);
3536 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3537                                        struct drm_file *file);
3538
3539 /* i915_gem_evict.c */
3540 int __must_check i915_gem_evict_something(struct drm_device *dev,
3541                                           struct i915_address_space *vm,
3542                                           int min_size,
3543                                           unsigned alignment,
3544                                           unsigned cache_level,
3545                                           unsigned long start,
3546                                           unsigned long end,
3547                                           unsigned flags);
3548 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3549 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3550
3551 /* belongs in i915_gem_gtt.h */
3552 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3553 {
3554         if (INTEL_GEN(dev_priv) < 6)
3555                 intel_gtt_chipset_flush();
3556 }
3557
3558 /* i915_gem_stolen.c */
3559 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3560                                 struct drm_mm_node *node, u64 size,
3561                                 unsigned alignment);
3562 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3563                                          struct drm_mm_node *node, u64 size,
3564                                          unsigned alignment, u64 start,
3565                                          u64 end);
3566 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3567                                  struct drm_mm_node *node);
3568 int i915_gem_init_stolen(struct drm_device *dev);
3569 void i915_gem_cleanup_stolen(struct drm_device *dev);
3570 struct drm_i915_gem_object *
3571 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3572 struct drm_i915_gem_object *
3573 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3574                                                u32 stolen_offset,
3575                                                u32 gtt_offset,
3576                                                u32 size);
3577
3578 /* i915_gem_shrinker.c */
3579 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3580                               unsigned long target,
3581                               unsigned flags);
3582 #define I915_SHRINK_PURGEABLE 0x1
3583 #define I915_SHRINK_UNBOUND 0x2
3584 #define I915_SHRINK_BOUND 0x4
3585 #define I915_SHRINK_ACTIVE 0x8
3586 #define I915_SHRINK_VMAPS 0x10
3587 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3588 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3589 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3590
3591
3592 /* i915_gem_tiling.c */
3593 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3594 {
3595         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3596
3597         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3598                 obj->tiling_mode != I915_TILING_NONE;
3599 }
3600
3601 /* i915_gem_debug.c */
3602 #if WATCH_LISTS
3603 int i915_verify_lists(struct drm_device *dev);
3604 #else
3605 #define i915_verify_lists(dev) 0
3606 #endif
3607
3608 /* i915_debugfs.c */
3609 #ifdef CONFIG_DEBUG_FS
3610 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3611 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3612 int i915_debugfs_connector_add(struct drm_connector *connector);
3613 void intel_display_crc_init(struct drm_device *dev);
3614 #else
3615 static inline int i915_debugfs_register(struct drm_i915_private *) {return 0;}
3616 static inline void i915_debugfs_unregister(struct drm_i915_private *) {}
3617 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3618 { return 0; }
3619 static inline void intel_display_crc_init(struct drm_device *dev) {}
3620 #endif
3621
3622 /* i915_gpu_error.c */
3623 __printf(2, 3)
3624 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3625 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3626                             const struct i915_error_state_file_priv *error);
3627 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3628                               struct drm_i915_private *i915,
3629                               size_t count, loff_t pos);
3630 static inline void i915_error_state_buf_release(
3631         struct drm_i915_error_state_buf *eb)
3632 {
3633         kfree(eb->buf);
3634 }
3635 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3636                               u32 engine_mask,
3637                               const char *error_msg);
3638 void i915_error_state_get(struct drm_device *dev,
3639                           struct i915_error_state_file_priv *error_priv);
3640 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3641 void i915_destroy_error_state(struct drm_device *dev);
3642
3643 void i915_get_extra_instdone(struct drm_i915_private *dev_priv, uint32_t *instdone);
3644 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3645
3646 /* i915_cmd_parser.c */
3647 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3648 int i915_cmd_parser_init_ring(struct intel_engine_cs *engine);
3649 void i915_cmd_parser_fini_ring(struct intel_engine_cs *engine);
3650 bool i915_needs_cmd_parser(struct intel_engine_cs *engine);
3651 int i915_parse_cmds(struct intel_engine_cs *engine,
3652                     struct drm_i915_gem_object *batch_obj,
3653                     struct drm_i915_gem_object *shadow_batch_obj,
3654                     u32 batch_start_offset,
3655                     u32 batch_len,
3656                     bool is_master);
3657
3658 /* i915_suspend.c */
3659 extern int i915_save_state(struct drm_device *dev);
3660 extern int i915_restore_state(struct drm_device *dev);
3661
3662 /* i915_sysfs.c */
3663 void i915_setup_sysfs(struct drm_device *dev_priv);
3664 void i915_teardown_sysfs(struct drm_device *dev_priv);
3665
3666 /* intel_i2c.c */
3667 extern int intel_setup_gmbus(struct drm_device *dev);
3668 extern void intel_teardown_gmbus(struct drm_device *dev);
3669 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3670                                      unsigned int pin);
3671
3672 extern struct i2c_adapter *
3673 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3674 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3675 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3676 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3677 {
3678         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3679 }
3680 extern void intel_i2c_reset(struct drm_device *dev);
3681
3682 /* intel_bios.c */
3683 int intel_bios_init(struct drm_i915_private *dev_priv);
3684 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3685 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3686 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3687 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3688 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3689 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3690 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3691 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3692                                      enum port port);
3693
3694 /* intel_opregion.c */
3695 #ifdef CONFIG_ACPI
3696 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3697 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3698 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3699 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3700 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3701                                          bool enable);
3702 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3703                                          pci_power_t state);
3704 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3705 #else
3706 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3707 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3708 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3709 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3710 {
3711 }
3712 static inline int
3713 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3714 {
3715         return 0;
3716 }
3717 static inline int
3718 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3719 {
3720         return 0;
3721 }
3722 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3723 {
3724         return -ENODEV;
3725 }
3726 #endif
3727
3728 /* intel_acpi.c */
3729 #ifdef CONFIG_ACPI
3730 extern void intel_register_dsm_handler(void);
3731 extern void intel_unregister_dsm_handler(void);
3732 #else
3733 static inline void intel_register_dsm_handler(void) { return; }
3734 static inline void intel_unregister_dsm_handler(void) { return; }
3735 #endif /* CONFIG_ACPI */
3736
3737 /* modesetting */
3738 extern void intel_modeset_init_hw(struct drm_device *dev);
3739 extern void intel_modeset_init(struct drm_device *dev);
3740 extern void intel_modeset_gem_init(struct drm_device *dev);
3741 extern void intel_modeset_cleanup(struct drm_device *dev);
3742 extern int intel_connector_register(struct drm_connector *);
3743 extern void intel_connector_unregister(struct drm_connector *);
3744 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3745 extern void intel_display_resume(struct drm_device *dev);
3746 extern void i915_redisable_vga(struct drm_device *dev);
3747 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3748 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3749 extern void intel_init_pch_refclk(struct drm_device *dev);
3750 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3751 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3752                                   bool enable);
3753
3754 extern bool i915_semaphore_is_enabled(struct drm_i915_private *dev_priv);
3755 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3756                         struct drm_file *file);
3757
3758 /* overlay */
3759 extern struct intel_overlay_error_state *
3760 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3761 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3762                                             struct intel_overlay_error_state *error);
3763
3764 extern struct intel_display_error_state *
3765 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3766 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3767                                             struct drm_device *dev,
3768                                             struct intel_display_error_state *error);
3769
3770 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3771 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3772
3773 /* intel_sideband.c */
3774 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3775 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3776 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3777 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3778 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3779 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3780 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3781 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3782 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3783 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3784 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3785 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3786 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3787 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3788                    enum intel_sbi_destination destination);
3789 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3790                      enum intel_sbi_destination destination);
3791 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3792 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3793
3794 /* intel_dpio_phy.c */
3795 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3796                               u32 deemph_reg_value, u32 margin_reg_value,
3797                               bool uniq_trans_scale);
3798 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3799                               bool reset);
3800 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3801 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3802 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3803 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3804
3805 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3806                               u32 demph_reg_value, u32 preemph_reg_value,
3807                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3808 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3809 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3810 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3811
3812 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3813 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3814
3815 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3816 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3817
3818 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3819 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3820 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3821 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3822
3823 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3824 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3825 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3826 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3827
3828 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3829  * will be implemented using 2 32-bit writes in an arbitrary order with
3830  * an arbitrary delay between them. This can cause the hardware to
3831  * act upon the intermediate value, possibly leading to corruption and
3832  * machine death. You have been warned.
3833  */
3834 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3835 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3836
3837 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3838         u32 upper, lower, old_upper, loop = 0;                          \
3839         upper = I915_READ(upper_reg);                                   \
3840         do {                                                            \
3841                 old_upper = upper;                                      \
3842                 lower = I915_READ(lower_reg);                           \
3843                 upper = I915_READ(upper_reg);                           \
3844         } while (upper != old_upper && loop++ < 2);                     \
3845         (u64)upper << 32 | lower; })
3846
3847 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3848 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3849
3850 #define __raw_read(x, s) \
3851 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3852                                              i915_reg_t reg) \
3853 { \
3854         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3855 }
3856
3857 #define __raw_write(x, s) \
3858 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3859                                        i915_reg_t reg, uint##x##_t val) \
3860 { \
3861         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3862 }
3863 __raw_read(8, b)
3864 __raw_read(16, w)
3865 __raw_read(32, l)
3866 __raw_read(64, q)
3867
3868 __raw_write(8, b)
3869 __raw_write(16, w)
3870 __raw_write(32, l)
3871 __raw_write(64, q)
3872
3873 #undef __raw_read
3874 #undef __raw_write
3875
3876 /* These are untraced mmio-accessors that are only valid to be used inside
3877  * criticial sections inside IRQ handlers where forcewake is explicitly
3878  * controlled.
3879  * Think twice, and think again, before using these.
3880  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3881  * intel_uncore_forcewake_irqunlock().
3882  */
3883 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3884 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3885 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3886 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3887
3888 /* "Broadcast RGB" property */
3889 #define INTEL_BROADCAST_RGB_AUTO 0
3890 #define INTEL_BROADCAST_RGB_FULL 1
3891 #define INTEL_BROADCAST_RGB_LIMITED 2
3892
3893 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3894 {
3895         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3896                 return VLV_VGACNTRL;
3897         else if (INTEL_INFO(dev)->gen >= 5)
3898                 return CPU_VGACNTRL;
3899         else
3900                 return VGACNTRL;
3901 }
3902
3903 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3904 {
3905         unsigned long j = msecs_to_jiffies(m);
3906
3907         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3908 }
3909
3910 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3911 {
3912         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3913 }
3914
3915 static inline unsigned long
3916 timespec_to_jiffies_timeout(const struct timespec *value)
3917 {
3918         unsigned long j = timespec_to_jiffies(value);
3919
3920         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3921 }
3922
3923 /*
3924  * If you need to wait X milliseconds between events A and B, but event B
3925  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3926  * when event A happened, then just before event B you call this function and
3927  * pass the timestamp as the first argument, and X as the second argument.
3928  */
3929 static inline void
3930 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3931 {
3932         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3933
3934         /*
3935          * Don't re-read the value of "jiffies" every time since it may change
3936          * behind our back and break the math.
3937          */
3938         tmp_jiffies = jiffies;
3939         target_jiffies = timestamp_jiffies +
3940                          msecs_to_jiffies_timeout(to_wait_ms);
3941
3942         if (time_after(target_jiffies, tmp_jiffies)) {
3943                 remaining_jiffies = target_jiffies - tmp_jiffies;
3944                 while (remaining_jiffies)
3945                         remaining_jiffies =
3946                             schedule_timeout_uninterruptible(remaining_jiffies);
3947         }
3948 }
3949
3950 static inline void i915_trace_irq_get(struct intel_engine_cs *engine,
3951                                       struct drm_i915_gem_request *req)
3952 {
3953         if (engine->trace_irq_req == NULL && engine->irq_get(engine))
3954                 i915_gem_request_assign(&engine->trace_irq_req, req);
3955 }
3956
3957 #endif