Merge branch 'drm-armada-devel' of git://ftp.arm.linux.org.uk/~rmk/linux-arm into...
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_gem_gtt.h
1 /*
2  * Copyright © 2014 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
21  * IN THE SOFTWARE.
22  *
23  * Please try to maintain the following order within this file unless it makes
24  * sense to do otherwise. From top to bottom:
25  * 1. typedefs
26  * 2. #defines, and macros
27  * 3. structure definitions
28  * 4. function prototypes
29  *
30  * Within each section, please try to order by generation in ascending order,
31  * from top to bottom (ie. gen6 on the top, gen8 on the bottom).
32  */
33
34 #ifndef __I915_GEM_GTT_H__
35 #define __I915_GEM_GTT_H__
36
37 struct drm_i915_file_private;
38
39 typedef uint32_t gen6_pte_t;
40 typedef uint64_t gen8_pte_t;
41 typedef uint64_t gen8_pde_t;
42
43 #define gtt_total_entries(gtt) ((gtt).base.total >> PAGE_SHIFT)
44
45
46 /* gen6-hsw has bit 11-4 for physical addr bit 39-32 */
47 #define GEN6_GTT_ADDR_ENCODE(addr)      ((addr) | (((addr) >> 28) & 0xff0))
48 #define GEN6_PTE_ADDR_ENCODE(addr)      GEN6_GTT_ADDR_ENCODE(addr)
49 #define GEN6_PDE_ADDR_ENCODE(addr)      GEN6_GTT_ADDR_ENCODE(addr)
50 #define GEN6_PTE_CACHE_LLC              (2 << 1)
51 #define GEN6_PTE_UNCACHED               (1 << 1)
52 #define GEN6_PTE_VALID                  (1 << 0)
53
54 #define I915_PTES(pte_len)              (PAGE_SIZE / (pte_len))
55 #define I915_PTE_MASK(pte_len)          (I915_PTES(pte_len) - 1)
56 #define I915_PDES                       512
57 #define I915_PDE_MASK                   (I915_PDES - 1)
58 #define NUM_PTE(pde_shift)     (1 << (pde_shift - PAGE_SHIFT))
59
60 #define GEN6_PTES                       I915_PTES(sizeof(gen6_pte_t))
61 #define GEN6_PD_SIZE                    (I915_PDES * PAGE_SIZE)
62 #define GEN6_PD_ALIGN                   (PAGE_SIZE * 16)
63 #define GEN6_PDE_SHIFT                  22
64 #define GEN6_PDE_VALID                  (1 << 0)
65
66 #define GEN7_PTE_CACHE_L3_LLC           (3 << 1)
67
68 #define BYT_PTE_SNOOPED_BY_CPU_CACHES   (1 << 2)
69 #define BYT_PTE_WRITEABLE               (1 << 1)
70
71 /* Cacheability Control is a 4-bit value. The low three bits are stored in bits
72  * 3:1 of the PTE, while the fourth bit is stored in bit 11 of the PTE.
73  */
74 #define HSW_CACHEABILITY_CONTROL(bits)  ((((bits) & 0x7) << 1) | \
75                                          (((bits) & 0x8) << (11 - 3)))
76 #define HSW_WB_LLC_AGE3                 HSW_CACHEABILITY_CONTROL(0x2)
77 #define HSW_WB_LLC_AGE0                 HSW_CACHEABILITY_CONTROL(0x3)
78 #define HSW_WB_ELLC_LLC_AGE3            HSW_CACHEABILITY_CONTROL(0x8)
79 #define HSW_WB_ELLC_LLC_AGE0            HSW_CACHEABILITY_CONTROL(0xb)
80 #define HSW_WT_ELLC_LLC_AGE3            HSW_CACHEABILITY_CONTROL(0x7)
81 #define HSW_WT_ELLC_LLC_AGE0            HSW_CACHEABILITY_CONTROL(0x6)
82 #define HSW_PTE_UNCACHED                (0)
83 #define HSW_GTT_ADDR_ENCODE(addr)       ((addr) | (((addr) >> 28) & 0x7f0))
84 #define HSW_PTE_ADDR_ENCODE(addr)       HSW_GTT_ADDR_ENCODE(addr)
85
86 /* GEN8 legacy style address is defined as a 3 level page table:
87  * 31:30 | 29:21 | 20:12 |  11:0
88  * PDPE  |  PDE  |  PTE  | offset
89  * The difference as compared to normal x86 3 level page table is the PDPEs are
90  * programmed via register.
91  */
92 #define GEN8_PDPE_SHIFT                 30
93 #define GEN8_PDPE_MASK                  0x3
94 #define GEN8_PDE_SHIFT                  21
95 #define GEN8_PDE_MASK                   0x1ff
96 #define GEN8_PTE_SHIFT                  12
97 #define GEN8_PTE_MASK                   0x1ff
98 #define GEN8_LEGACY_PDPES               4
99 #define GEN8_PTES                       I915_PTES(sizeof(gen8_pte_t))
100
101 #define PPAT_UNCACHED_INDEX             (_PAGE_PWT | _PAGE_PCD)
102 #define PPAT_CACHED_PDE_INDEX           0 /* WB LLC */
103 #define PPAT_CACHED_INDEX               _PAGE_PAT /* WB LLCeLLC */
104 #define PPAT_DISPLAY_ELLC_INDEX         _PAGE_PCD /* WT eLLC */
105
106 #define CHV_PPAT_SNOOP                  (1<<6)
107 #define GEN8_PPAT_AGE(x)                (x<<4)
108 #define GEN8_PPAT_LLCeLLC               (3<<2)
109 #define GEN8_PPAT_LLCELLC               (2<<2)
110 #define GEN8_PPAT_LLC                   (1<<2)
111 #define GEN8_PPAT_WB                    (3<<0)
112 #define GEN8_PPAT_WT                    (2<<0)
113 #define GEN8_PPAT_WC                    (1<<0)
114 #define GEN8_PPAT_UC                    (0<<0)
115 #define GEN8_PPAT_ELLC_OVERRIDE         (0<<2)
116 #define GEN8_PPAT(i, x)                 ((uint64_t) (x) << ((i) * 8))
117
118 enum i915_ggtt_view_type {
119         I915_GGTT_VIEW_NORMAL = 0,
120         I915_GGTT_VIEW_ROTATED
121 };
122
123 struct intel_rotation_info {
124         unsigned int height;
125         unsigned int pitch;
126         uint32_t pixel_format;
127         uint64_t fb_modifier;
128 };
129
130 struct i915_ggtt_view {
131         enum i915_ggtt_view_type type;
132
133         struct sg_table *pages;
134
135         union {
136                 struct intel_rotation_info rotation_info;
137         };
138 };
139
140 extern const struct i915_ggtt_view i915_ggtt_view_normal;
141 extern const struct i915_ggtt_view i915_ggtt_view_rotated;
142
143 enum i915_cache_level;
144
145 /**
146  * A VMA represents a GEM BO that is bound into an address space. Therefore, a
147  * VMA's presence cannot be guaranteed before binding, or after unbinding the
148  * object into/from the address space.
149  *
150  * To make things as simple as possible (ie. no refcounting), a VMA's lifetime
151  * will always be <= an objects lifetime. So object refcounting should cover us.
152  */
153 struct i915_vma {
154         struct drm_mm_node node;
155         struct drm_i915_gem_object *obj;
156         struct i915_address_space *vm;
157
158         /** Flags and address space this VMA is bound to */
159 #define GLOBAL_BIND     (1<<0)
160 #define LOCAL_BIND      (1<<1)
161         unsigned int bound : 4;
162
163         /**
164          * Support different GGTT views into the same object.
165          * This means there can be multiple VMA mappings per object and per VM.
166          * i915_ggtt_view_type is used to distinguish between those entries.
167          * The default one of zero (I915_GGTT_VIEW_NORMAL) is default and also
168          * assumed in GEM functions which take no ggtt view parameter.
169          */
170         struct i915_ggtt_view ggtt_view;
171
172         /** This object's place on the active/inactive lists */
173         struct list_head mm_list;
174
175         struct list_head vma_link; /* Link in the object's VMA list */
176
177         /** This vma's place in the batchbuffer or on the eviction list */
178         struct list_head exec_list;
179
180         /**
181          * Used for performing relocations during execbuffer insertion.
182          */
183         struct hlist_node exec_node;
184         unsigned long exec_handle;
185         struct drm_i915_gem_exec_object2 *exec_entry;
186
187         /**
188          * How many users have pinned this object in GTT space. The following
189          * users can each hold at most one reference: pwrite/pread, execbuffer
190          * (objects are not allowed multiple times for the same batchbuffer),
191          * and the framebuffer code. When switching/pageflipping, the
192          * framebuffer code has at most two buffers pinned per crtc.
193          *
194          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
195          * bits with absolutely no headroom. So use 4 bits. */
196         unsigned int pin_count:4;
197 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
198 };
199
200 struct i915_page_table {
201         struct page *page;
202         dma_addr_t daddr;
203
204         unsigned long *used_ptes;
205 };
206
207 struct i915_page_directory {
208         struct page *page; /* NULL for GEN6-GEN7 */
209         union {
210                 uint32_t pd_offset;
211                 dma_addr_t daddr;
212         };
213
214         unsigned long *used_pdes;
215         struct i915_page_table *page_table[I915_PDES]; /* PDEs */
216 };
217
218 struct i915_page_directory_pointer {
219         /* struct page *page; */
220         DECLARE_BITMAP(used_pdpes, GEN8_LEGACY_PDPES);
221         struct i915_page_directory *page_directory[GEN8_LEGACY_PDPES];
222 };
223
224 struct i915_address_space {
225         struct drm_mm mm;
226         struct drm_device *dev;
227         struct list_head global_link;
228         unsigned long start;            /* Start offset always 0 for dri2 */
229         size_t total;           /* size addr space maps (ex. 2GB for ggtt) */
230
231         struct {
232                 dma_addr_t addr;
233                 struct page *page;
234         } scratch;
235
236         /**
237          * List of objects currently involved in rendering.
238          *
239          * Includes buffers having the contents of their GPU caches
240          * flushed, not necessarily primitives. last_read_req
241          * represents when the rendering involved will be completed.
242          *
243          * A reference is held on the buffer while on this list.
244          */
245         struct list_head active_list;
246
247         /**
248          * LRU list of objects which are not in the ringbuffer and
249          * are ready to unbind, but are still in the GTT.
250          *
251          * last_read_req is NULL while an object is in this list.
252          *
253          * A reference is not held on the buffer while on this list,
254          * as merely being GTT-bound shouldn't prevent its being
255          * freed, and we'll pull it off the list in the free path.
256          */
257         struct list_head inactive_list;
258
259         /* FIXME: Need a more generic return type */
260         gen6_pte_t (*pte_encode)(dma_addr_t addr,
261                                  enum i915_cache_level level,
262                                  bool valid, u32 flags); /* Create a valid PTE */
263         /* flags for pte_encode */
264 #define PTE_READ_ONLY   (1<<0)
265         int (*allocate_va_range)(struct i915_address_space *vm,
266                                  uint64_t start,
267                                  uint64_t length);
268         void (*clear_range)(struct i915_address_space *vm,
269                             uint64_t start,
270                             uint64_t length,
271                             bool use_scratch);
272         void (*insert_entries)(struct i915_address_space *vm,
273                                struct sg_table *st,
274                                uint64_t start,
275                                enum i915_cache_level cache_level, u32 flags);
276         void (*cleanup)(struct i915_address_space *vm);
277         /** Unmap an object from an address space. This usually consists of
278          * setting the valid PTE entries to a reserved scratch page. */
279         void (*unbind_vma)(struct i915_vma *vma);
280         /* Map an object into an address space with the given cache flags. */
281         int (*bind_vma)(struct i915_vma *vma,
282                         enum i915_cache_level cache_level,
283                         u32 flags);
284 };
285
286 /* The Graphics Translation Table is the way in which GEN hardware translates a
287  * Graphics Virtual Address into a Physical Address. In addition to the normal
288  * collateral associated with any va->pa translations GEN hardware also has a
289  * portion of the GTT which can be mapped by the CPU and remain both coherent
290  * and correct (in cases like swizzling). That region is referred to as GMADR in
291  * the spec.
292  */
293 struct i915_gtt {
294         struct i915_address_space base;
295         size_t stolen_size;             /* Total size of stolen memory */
296
297         unsigned long mappable_end;     /* End offset that we can CPU map */
298         struct io_mapping *mappable;    /* Mapping to our CPU mappable region */
299         phys_addr_t mappable_base;      /* PA of our GMADR */
300
301         /** "Graphics Stolen Memory" holds the global PTEs */
302         void __iomem *gsm;
303
304         bool do_idle_maps;
305
306         int mtrr;
307
308         /* global gtt ops */
309         int (*gtt_probe)(struct drm_device *dev, size_t *gtt_total,
310                           size_t *stolen, phys_addr_t *mappable_base,
311                           unsigned long *mappable_end);
312 };
313
314 struct i915_hw_ppgtt {
315         struct i915_address_space base;
316         struct kref ref;
317         struct drm_mm_node node;
318         unsigned long pd_dirty_rings;
319         union {
320                 struct i915_page_directory_pointer pdp;
321                 struct i915_page_directory pd;
322         };
323
324         struct i915_page_table *scratch_pt;
325         struct i915_page_directory *scratch_pd;
326
327         struct drm_i915_file_private *file_priv;
328
329         gen6_pte_t __iomem *pd_addr;
330
331         int (*enable)(struct i915_hw_ppgtt *ppgtt);
332         int (*switch_mm)(struct i915_hw_ppgtt *ppgtt,
333                          struct intel_engine_cs *ring);
334         void (*debug_dump)(struct i915_hw_ppgtt *ppgtt, struct seq_file *m);
335 };
336
337 /* For each pde iterates over every pde between from start until start + length.
338  * If start, and start+length are not perfectly divisible, the macro will round
339  * down, and up as needed. The macro modifies pde, start, and length. Dev is
340  * only used to differentiate shift values. Temp is temp.  On gen6/7, start = 0,
341  * and length = 2G effectively iterates over every PDE in the system.
342  *
343  * XXX: temp is not actually needed, but it saves doing the ALIGN operation.
344  */
345 #define gen6_for_each_pde(pt, pd, start, length, temp, iter) \
346         for (iter = gen6_pde_index(start); \
347              pt = (pd)->page_table[iter], length > 0 && iter < I915_PDES; \
348              iter++, \
349              temp = ALIGN(start+1, 1 << GEN6_PDE_SHIFT) - start, \
350              temp = min_t(unsigned, temp, length), \
351              start += temp, length -= temp)
352
353 #define gen6_for_all_pdes(pt, ppgtt, iter)  \
354         for (iter = 0;          \
355              pt = ppgtt->pd.page_table[iter], iter < I915_PDES; \
356              iter++)
357
358 static inline uint32_t i915_pte_index(uint64_t address, uint32_t pde_shift)
359 {
360         const uint32_t mask = NUM_PTE(pde_shift) - 1;
361
362         return (address >> PAGE_SHIFT) & mask;
363 }
364
365 /* Helper to counts the number of PTEs within the given length. This count
366  * does not cross a page table boundary, so the max value would be
367  * GEN6_PTES for GEN6, and GEN8_PTES for GEN8.
368 */
369 static inline uint32_t i915_pte_count(uint64_t addr, size_t length,
370                                       uint32_t pde_shift)
371 {
372         const uint64_t mask = ~((1 << pde_shift) - 1);
373         uint64_t end;
374
375         WARN_ON(length == 0);
376         WARN_ON(offset_in_page(addr|length));
377
378         end = addr + length;
379
380         if ((addr & mask) != (end & mask))
381                 return NUM_PTE(pde_shift) - i915_pte_index(addr, pde_shift);
382
383         return i915_pte_index(end, pde_shift) - i915_pte_index(addr, pde_shift);
384 }
385
386 static inline uint32_t i915_pde_index(uint64_t addr, uint32_t shift)
387 {
388         return (addr >> shift) & I915_PDE_MASK;
389 }
390
391 static inline uint32_t gen6_pte_index(uint32_t addr)
392 {
393         return i915_pte_index(addr, GEN6_PDE_SHIFT);
394 }
395
396 static inline size_t gen6_pte_count(uint32_t addr, uint32_t length)
397 {
398         return i915_pte_count(addr, length, GEN6_PDE_SHIFT);
399 }
400
401 static inline uint32_t gen6_pde_index(uint32_t addr)
402 {
403         return i915_pde_index(addr, GEN6_PDE_SHIFT);
404 }
405
406 /* Equivalent to the gen6 version, For each pde iterates over every pde
407  * between from start until start + length. On gen8+ it simply iterates
408  * over every page directory entry in a page directory.
409  */
410 #define gen8_for_each_pde(pt, pd, start, length, temp, iter)            \
411         for (iter = gen8_pde_index(start); \
412              pt = (pd)->page_table[iter], length > 0 && iter < I915_PDES;       \
413              iter++,                            \
414              temp = ALIGN(start+1, 1 << GEN8_PDE_SHIFT) - start,        \
415              temp = min(temp, length),                                  \
416              start += temp, length -= temp)
417
418 #define gen8_for_each_pdpe(pd, pdp, start, length, temp, iter)          \
419         for (iter = gen8_pdpe_index(start);     \
420              pd = (pdp)->page_directory[iter], length > 0 && iter < GEN8_LEGACY_PDPES;  \
421              iter++,                            \
422              temp = ALIGN(start+1, 1 << GEN8_PDPE_SHIFT) - start,       \
423              temp = min(temp, length),                                  \
424              start += temp, length -= temp)
425
426 /* Clamp length to the next page_directory boundary */
427 static inline uint64_t gen8_clamp_pd(uint64_t start, uint64_t length)
428 {
429         uint64_t next_pd = ALIGN(start + 1, 1 << GEN8_PDPE_SHIFT);
430
431         if (next_pd > (start + length))
432                 return length;
433
434         return next_pd - start;
435 }
436
437 static inline uint32_t gen8_pte_index(uint64_t address)
438 {
439         return i915_pte_index(address, GEN8_PDE_SHIFT);
440 }
441
442 static inline uint32_t gen8_pde_index(uint64_t address)
443 {
444         return i915_pde_index(address, GEN8_PDE_SHIFT);
445 }
446
447 static inline uint32_t gen8_pdpe_index(uint64_t address)
448 {
449         return (address >> GEN8_PDPE_SHIFT) & GEN8_PDPE_MASK;
450 }
451
452 static inline uint32_t gen8_pml4e_index(uint64_t address)
453 {
454         WARN_ON(1); /* For 64B */
455         return 0;
456 }
457
458 static inline size_t gen8_pte_count(uint64_t address, uint64_t length)
459 {
460         return i915_pte_count(address, length, GEN8_PDE_SHIFT);
461 }
462
463 int i915_gem_gtt_init(struct drm_device *dev);
464 void i915_gem_init_global_gtt(struct drm_device *dev);
465 void i915_global_gtt_cleanup(struct drm_device *dev);
466
467
468 int i915_ppgtt_init(struct drm_device *dev, struct i915_hw_ppgtt *ppgtt);
469 int i915_ppgtt_init_hw(struct drm_device *dev);
470 void i915_ppgtt_release(struct kref *kref);
471 struct i915_hw_ppgtt *i915_ppgtt_create(struct drm_device *dev,
472                                         struct drm_i915_file_private *fpriv);
473 static inline void i915_ppgtt_get(struct i915_hw_ppgtt *ppgtt)
474 {
475         if (ppgtt)
476                 kref_get(&ppgtt->ref);
477 }
478 static inline void i915_ppgtt_put(struct i915_hw_ppgtt *ppgtt)
479 {
480         if (ppgtt)
481                 kref_put(&ppgtt->ref, i915_ppgtt_release);
482 }
483
484 void i915_check_and_clear_faults(struct drm_device *dev);
485 void i915_gem_suspend_gtt_mappings(struct drm_device *dev);
486 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
487
488 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
489 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
490
491 static inline bool
492 i915_ggtt_view_equal(const struct i915_ggtt_view *a,
493                      const struct i915_ggtt_view *b)
494 {
495         if (WARN_ON(!a || !b))
496                 return false;
497
498         return a->type == b->type;
499 }
500
501 #endif