drm/radeon: use PCI_D3hot for PX systems without dGPU power control
[cascardo/linux.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include <drm/drm_gem.h>
42
43 #include "drm_crtc_helper.h"
44 #include "radeon_kfd.h"
45
46 /*
47  * KMS wrapper.
48  * - 2.0.0 - initial interface
49  * - 2.1.0 - add square tiling interface
50  * - 2.2.0 - add r6xx/r7xx const buffer support
51  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
52  * - 2.4.0 - add crtc id query
53  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
54  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
55  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
56  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
57  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
58  *   2.10.0 - fusion 2D tiling
59  *   2.11.0 - backend map, initial compute support for the CS checker
60  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
61  *   2.13.0 - virtual memory support, streamout
62  *   2.14.0 - add evergreen tiling informations
63  *   2.15.0 - add max_pipes query
64  *   2.16.0 - fix evergreen 2D tiled surface calculation
65  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
66  *   2.18.0 - r600-eg: allow "invalid" DB formats
67  *   2.19.0 - r600-eg: MSAA textures
68  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
69  *   2.21.0 - r600-r700: FMASK and CMASK
70  *   2.22.0 - r600 only: RESOLVE_BOX allowed
71  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
72  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
73  *   2.25.0 - eg+: new info request for num SE and num SH
74  *   2.26.0 - r600-eg: fix htile size computation
75  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
76  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
77  *   2.29.0 - R500 FP16 color clear registers
78  *   2.30.0 - fix for FMASK texturing
79  *   2.31.0 - Add fastfb support for rs690
80  *   2.32.0 - new info request for rings working
81  *   2.33.0 - Add SI tiling mode array query
82  *   2.34.0 - Add CIK tiling mode array query
83  *   2.35.0 - Add CIK macrotile mode array query
84  *   2.36.0 - Fix CIK DCE tiling setup
85  *   2.37.0 - allow GS ring setup on r6xx/r7xx
86  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
87  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
88  *   2.39.0 - Add INFO query for number of active CUs
89  *   2.40.0 - Add RADEON_GEM_GTT_WC/UC, flush HDP cache before submitting
90  *            CS to GPU on >= r600
91  *   2.41.0 - evergreen/cayman: Add SET_BASE/DRAW_INDIRECT command parsing support
92  *   2.42.0 - Add VCE/VUI (Video Usability Information) support
93  *   2.43.0 - RADEON_INFO_GPU_RESET_COUNTER
94  *   2.44.0 - SET_APPEND_CNT packet3 support
95  *   2.45.0 - Allow setting shader registers using DMA/COPY packet3 on SI
96  *   2.46.0 - Add PFP_SYNC_ME support on evergreen
97  */
98 #define KMS_DRIVER_MAJOR        2
99 #define KMS_DRIVER_MINOR        46
100 #define KMS_DRIVER_PATCHLEVEL   0
101 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
102 int radeon_driver_unload_kms(struct drm_device *dev);
103 void radeon_driver_lastclose_kms(struct drm_device *dev);
104 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
105 void radeon_driver_postclose_kms(struct drm_device *dev,
106                                  struct drm_file *file_priv);
107 void radeon_driver_preclose_kms(struct drm_device *dev,
108                                 struct drm_file *file_priv);
109 int radeon_suspend_kms(struct drm_device *dev, bool suspend,
110                        bool fbcon, bool freeze);
111 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
112 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
113 int radeon_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
114 void radeon_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
115 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, unsigned int pipe,
116                                     int *max_error,
117                                     struct timeval *vblank_time,
118                                     unsigned flags);
119 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
120 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
121 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
122 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
123 void radeon_gem_object_free(struct drm_gem_object *obj);
124 int radeon_gem_object_open(struct drm_gem_object *obj,
125                                 struct drm_file *file_priv);
126 void radeon_gem_object_close(struct drm_gem_object *obj,
127                                 struct drm_file *file_priv);
128 struct dma_buf *radeon_gem_prime_export(struct drm_device *dev,
129                                         struct drm_gem_object *gobj,
130                                         int flags);
131 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, unsigned int crtc,
132                                       unsigned int flags, int *vpos, int *hpos,
133                                       ktime_t *stime, ktime_t *etime,
134                                       const struct drm_display_mode *mode);
135 extern bool radeon_is_px(struct drm_device *dev);
136 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
137 extern int radeon_max_kms_ioctl;
138 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
139 int radeon_mode_dumb_mmap(struct drm_file *filp,
140                           struct drm_device *dev,
141                           uint32_t handle, uint64_t *offset_p);
142 int radeon_mode_dumb_create(struct drm_file *file_priv,
143                             struct drm_device *dev,
144                             struct drm_mode_create_dumb *args);
145 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
146 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
147                                                         struct dma_buf_attachment *,
148                                                         struct sg_table *sg);
149 int radeon_gem_prime_pin(struct drm_gem_object *obj);
150 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
151 struct reservation_object *radeon_gem_prime_res_obj(struct drm_gem_object *);
152 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
153 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
154 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
155                                     unsigned long arg);
156
157 #if defined(CONFIG_DEBUG_FS)
158 int radeon_debugfs_init(struct drm_minor *minor);
159 void radeon_debugfs_cleanup(struct drm_minor *minor);
160 #endif
161
162 /* atpx handler */
163 #if defined(CONFIG_VGA_SWITCHEROO)
164 void radeon_register_atpx_handler(void);
165 void radeon_unregister_atpx_handler(void);
166 bool radeon_has_atpx_dgpu_power_cntl(void);
167 #else
168 static inline void radeon_register_atpx_handler(void) {}
169 static inline void radeon_unregister_atpx_handler(void) {}
170 static inline bool radeon_has_atpx_dgpu_power_cntl(void) { return false; }
171 #endif
172
173 int radeon_no_wb;
174 int radeon_modeset = -1;
175 int radeon_dynclks = -1;
176 int radeon_r4xx_atom = 0;
177 int radeon_agpmode = 0;
178 int radeon_vram_limit = 0;
179 int radeon_gart_size = -1; /* auto */
180 int radeon_benchmarking = 0;
181 int radeon_testing = 0;
182 int radeon_connector_table = 0;
183 int radeon_tv = 1;
184 int radeon_audio = -1;
185 int radeon_disp_priority = 0;
186 int radeon_hw_i2c = 0;
187 int radeon_pcie_gen2 = -1;
188 int radeon_msi = -1;
189 int radeon_lockup_timeout = 10000;
190 int radeon_fastfb = 0;
191 int radeon_dpm = -1;
192 int radeon_aspm = -1;
193 int radeon_runtime_pm = -1;
194 int radeon_hard_reset = 0;
195 int radeon_vm_size = 8;
196 int radeon_vm_block_size = -1;
197 int radeon_deep_color = 0;
198 int radeon_use_pflipirq = 2;
199 int radeon_bapm = -1;
200 int radeon_backlight = -1;
201 int radeon_auxch = -1;
202 int radeon_mst = 0;
203 int radeon_uvd = 1;
204 int radeon_vce = 1;
205
206 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
207 module_param_named(no_wb, radeon_no_wb, int, 0444);
208
209 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
210 module_param_named(modeset, radeon_modeset, int, 0400);
211
212 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
213 module_param_named(dynclks, radeon_dynclks, int, 0444);
214
215 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
216 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
217
218 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
219 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
220
221 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
222 module_param_named(agpmode, radeon_agpmode, int, 0444);
223
224 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
225 module_param_named(gartsize, radeon_gart_size, int, 0600);
226
227 MODULE_PARM_DESC(benchmark, "Run benchmark");
228 module_param_named(benchmark, radeon_benchmarking, int, 0444);
229
230 MODULE_PARM_DESC(test, "Run tests");
231 module_param_named(test, radeon_testing, int, 0444);
232
233 MODULE_PARM_DESC(connector_table, "Force connector table");
234 module_param_named(connector_table, radeon_connector_table, int, 0444);
235
236 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
237 module_param_named(tv, radeon_tv, int, 0444);
238
239 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
240 module_param_named(audio, radeon_audio, int, 0444);
241
242 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
243 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
244
245 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
246 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
247
248 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
249 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
250
251 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
252 module_param_named(msi, radeon_msi, int, 0444);
253
254 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default 10000 = 10 seconds, 0 = disable)");
255 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
256
257 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
258 module_param_named(fastfb, radeon_fastfb, int, 0444);
259
260 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
261 module_param_named(dpm, radeon_dpm, int, 0444);
262
263 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
264 module_param_named(aspm, radeon_aspm, int, 0444);
265
266 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
267 module_param_named(runpm, radeon_runtime_pm, int, 0444);
268
269 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
270 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
271
272 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 4GB)");
273 module_param_named(vm_size, radeon_vm_size, int, 0444);
274
275 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
276 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
277
278 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
279 module_param_named(deep_color, radeon_deep_color, int, 0444);
280
281 MODULE_PARM_DESC(use_pflipirq, "Pflip irqs for pageflip completion (0 = disable, 1 = as fallback, 2 = exclusive (default))");
282 module_param_named(use_pflipirq, radeon_use_pflipirq, int, 0444);
283
284 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
285 module_param_named(bapm, radeon_bapm, int, 0444);
286
287 MODULE_PARM_DESC(backlight, "backlight support (1 = enable, 0 = disable, -1 = auto)");
288 module_param_named(backlight, radeon_backlight, int, 0444);
289
290 MODULE_PARM_DESC(auxch, "Use native auxch experimental support (1 = enable, 0 = disable, -1 = auto)");
291 module_param_named(auxch, radeon_auxch, int, 0444);
292
293 MODULE_PARM_DESC(mst, "DisplayPort MST experimental support (1 = enable, 0 = disable)");
294 module_param_named(mst, radeon_mst, int, 0444);
295
296 MODULE_PARM_DESC(uvd, "uvd enable/disable uvd support (1 = enable, 0 = disable)");
297 module_param_named(uvd, radeon_uvd, int, 0444);
298
299 MODULE_PARM_DESC(vce, "vce enable/disable vce support (1 = enable, 0 = disable)");
300 module_param_named(vce, radeon_vce, int, 0444);
301
302 static struct pci_device_id pciidlist[] = {
303         radeon_PCI_IDS
304 };
305
306 MODULE_DEVICE_TABLE(pci, pciidlist);
307
308 static struct drm_driver kms_driver;
309
310 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
311 {
312         struct apertures_struct *ap;
313         bool primary = false;
314
315         ap = alloc_apertures(1);
316         if (!ap)
317                 return -ENOMEM;
318
319         ap->ranges[0].base = pci_resource_start(pdev, 0);
320         ap->ranges[0].size = pci_resource_len(pdev, 0);
321
322 #ifdef CONFIG_X86
323         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
324 #endif
325         remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
326         kfree(ap);
327
328         return 0;
329 }
330
331 static int radeon_pci_probe(struct pci_dev *pdev,
332                             const struct pci_device_id *ent)
333 {
334         int ret;
335
336         /*
337          * Initialize amdkfd before starting radeon. If it was not loaded yet,
338          * defer radeon probing
339          */
340         ret = radeon_kfd_init();
341         if (ret == -EPROBE_DEFER)
342                 return ret;
343
344         if (vga_switcheroo_client_probe_defer(pdev))
345                 return -EPROBE_DEFER;
346
347         /* Get rid of things like offb */
348         ret = radeon_kick_out_firmware_fb(pdev);
349         if (ret)
350                 return ret;
351
352         return drm_get_pci_dev(pdev, ent, &kms_driver);
353 }
354
355 static void
356 radeon_pci_remove(struct pci_dev *pdev)
357 {
358         struct drm_device *dev = pci_get_drvdata(pdev);
359
360         drm_put_dev(dev);
361 }
362
363 static int radeon_pmops_suspend(struct device *dev)
364 {
365         struct pci_dev *pdev = to_pci_dev(dev);
366         struct drm_device *drm_dev = pci_get_drvdata(pdev);
367         return radeon_suspend_kms(drm_dev, true, true, false);
368 }
369
370 static int radeon_pmops_resume(struct device *dev)
371 {
372         struct pci_dev *pdev = to_pci_dev(dev);
373         struct drm_device *drm_dev = pci_get_drvdata(pdev);
374         return radeon_resume_kms(drm_dev, true, true);
375 }
376
377 static int radeon_pmops_freeze(struct device *dev)
378 {
379         struct pci_dev *pdev = to_pci_dev(dev);
380         struct drm_device *drm_dev = pci_get_drvdata(pdev);
381         return radeon_suspend_kms(drm_dev, false, true, true);
382 }
383
384 static int radeon_pmops_thaw(struct device *dev)
385 {
386         struct pci_dev *pdev = to_pci_dev(dev);
387         struct drm_device *drm_dev = pci_get_drvdata(pdev);
388         return radeon_resume_kms(drm_dev, false, true);
389 }
390
391 static int radeon_pmops_runtime_suspend(struct device *dev)
392 {
393         struct pci_dev *pdev = to_pci_dev(dev);
394         struct drm_device *drm_dev = pci_get_drvdata(pdev);
395         int ret;
396
397         if (!radeon_is_px(drm_dev)) {
398                 pm_runtime_forbid(dev);
399                 return -EBUSY;
400         }
401
402         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
403         drm_kms_helper_poll_disable(drm_dev);
404         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
405
406         ret = radeon_suspend_kms(drm_dev, false, false, false);
407         pci_save_state(pdev);
408         pci_disable_device(pdev);
409         pci_ignore_hotplug(pdev);
410         if (radeon_has_atpx_dgpu_power_cntl())
411                 pci_set_power_state(pdev, PCI_D3cold);
412         else
413                 pci_set_power_state(pdev, PCI_D3hot);
414         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
415
416         return 0;
417 }
418
419 static int radeon_pmops_runtime_resume(struct device *dev)
420 {
421         struct pci_dev *pdev = to_pci_dev(dev);
422         struct drm_device *drm_dev = pci_get_drvdata(pdev);
423         int ret;
424
425         if (!radeon_is_px(drm_dev))
426                 return -EINVAL;
427
428         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
429
430         pci_set_power_state(pdev, PCI_D0);
431         pci_restore_state(pdev);
432         ret = pci_enable_device(pdev);
433         if (ret)
434                 return ret;
435         pci_set_master(pdev);
436
437         ret = radeon_resume_kms(drm_dev, false, false);
438         drm_kms_helper_poll_enable(drm_dev);
439         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
440         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
441         return 0;
442 }
443
444 static int radeon_pmops_runtime_idle(struct device *dev)
445 {
446         struct pci_dev *pdev = to_pci_dev(dev);
447         struct drm_device *drm_dev = pci_get_drvdata(pdev);
448         struct drm_crtc *crtc;
449
450         if (!radeon_is_px(drm_dev)) {
451                 pm_runtime_forbid(dev);
452                 return -EBUSY;
453         }
454
455         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
456                 if (crtc->enabled) {
457                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
458                         return -EBUSY;
459                 }
460         }
461
462         pm_runtime_mark_last_busy(dev);
463         pm_runtime_autosuspend(dev);
464         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
465         return 1;
466 }
467
468 long radeon_drm_ioctl(struct file *filp,
469                       unsigned int cmd, unsigned long arg)
470 {
471         struct drm_file *file_priv = filp->private_data;
472         struct drm_device *dev;
473         long ret;
474         dev = file_priv->minor->dev;
475         ret = pm_runtime_get_sync(dev->dev);
476         if (ret < 0)
477                 return ret;
478
479         ret = drm_ioctl(filp, cmd, arg);
480         
481         pm_runtime_mark_last_busy(dev->dev);
482         pm_runtime_put_autosuspend(dev->dev);
483         return ret;
484 }
485
486 static const struct dev_pm_ops radeon_pm_ops = {
487         .suspend = radeon_pmops_suspend,
488         .resume = radeon_pmops_resume,
489         .freeze = radeon_pmops_freeze,
490         .thaw = radeon_pmops_thaw,
491         .poweroff = radeon_pmops_freeze,
492         .restore = radeon_pmops_resume,
493         .runtime_suspend = radeon_pmops_runtime_suspend,
494         .runtime_resume = radeon_pmops_runtime_resume,
495         .runtime_idle = radeon_pmops_runtime_idle,
496 };
497
498 static const struct file_operations radeon_driver_kms_fops = {
499         .owner = THIS_MODULE,
500         .open = drm_open,
501         .release = drm_release,
502         .unlocked_ioctl = radeon_drm_ioctl,
503         .mmap = radeon_mmap,
504         .poll = drm_poll,
505         .read = drm_read,
506 #ifdef CONFIG_COMPAT
507         .compat_ioctl = radeon_kms_compat_ioctl,
508 #endif
509 };
510
511 static struct drm_driver kms_driver = {
512         .driver_features =
513             DRIVER_USE_AGP |
514             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
515             DRIVER_PRIME | DRIVER_RENDER,
516         .load = radeon_driver_load_kms,
517         .open = radeon_driver_open_kms,
518         .preclose = radeon_driver_preclose_kms,
519         .postclose = radeon_driver_postclose_kms,
520         .lastclose = radeon_driver_lastclose_kms,
521         .set_busid = drm_pci_set_busid,
522         .unload = radeon_driver_unload_kms,
523         .get_vblank_counter = radeon_get_vblank_counter_kms,
524         .enable_vblank = radeon_enable_vblank_kms,
525         .disable_vblank = radeon_disable_vblank_kms,
526         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
527         .get_scanout_position = radeon_get_crtc_scanoutpos,
528 #if defined(CONFIG_DEBUG_FS)
529         .debugfs_init = radeon_debugfs_init,
530         .debugfs_cleanup = radeon_debugfs_cleanup,
531 #endif
532         .irq_preinstall = radeon_driver_irq_preinstall_kms,
533         .irq_postinstall = radeon_driver_irq_postinstall_kms,
534         .irq_uninstall = radeon_driver_irq_uninstall_kms,
535         .irq_handler = radeon_driver_irq_handler_kms,
536         .ioctls = radeon_ioctls_kms,
537         .gem_free_object_unlocked = radeon_gem_object_free,
538         .gem_open_object = radeon_gem_object_open,
539         .gem_close_object = radeon_gem_object_close,
540         .dumb_create = radeon_mode_dumb_create,
541         .dumb_map_offset = radeon_mode_dumb_mmap,
542         .dumb_destroy = drm_gem_dumb_destroy,
543         .fops = &radeon_driver_kms_fops,
544
545         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
546         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
547         .gem_prime_export = radeon_gem_prime_export,
548         .gem_prime_import = drm_gem_prime_import,
549         .gem_prime_pin = radeon_gem_prime_pin,
550         .gem_prime_unpin = radeon_gem_prime_unpin,
551         .gem_prime_res_obj = radeon_gem_prime_res_obj,
552         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
553         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
554         .gem_prime_vmap = radeon_gem_prime_vmap,
555         .gem_prime_vunmap = radeon_gem_prime_vunmap,
556
557         .name = DRIVER_NAME,
558         .desc = DRIVER_DESC,
559         .date = DRIVER_DATE,
560         .major = KMS_DRIVER_MAJOR,
561         .minor = KMS_DRIVER_MINOR,
562         .patchlevel = KMS_DRIVER_PATCHLEVEL,
563 };
564
565 static struct drm_driver *driver;
566 static struct pci_driver *pdriver;
567
568 static struct pci_driver radeon_kms_pci_driver = {
569         .name = DRIVER_NAME,
570         .id_table = pciidlist,
571         .probe = radeon_pci_probe,
572         .remove = radeon_pci_remove,
573         .driver.pm = &radeon_pm_ops,
574 };
575
576 static int __init radeon_init(void)
577 {
578         if (vgacon_text_force() && radeon_modeset == -1) {
579                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
580                 radeon_modeset = 0;
581         }
582         /* set to modesetting by default if not nomodeset */
583         if (radeon_modeset == -1)
584                 radeon_modeset = 1;
585
586         if (radeon_modeset == 1) {
587                 DRM_INFO("radeon kernel modesetting enabled.\n");
588                 driver = &kms_driver;
589                 pdriver = &radeon_kms_pci_driver;
590                 driver->driver_features |= DRIVER_MODESET;
591                 driver->num_ioctls = radeon_max_kms_ioctl;
592                 radeon_register_atpx_handler();
593
594         } else {
595                 DRM_ERROR("No UMS support in radeon module!\n");
596                 return -EINVAL;
597         }
598
599         /* let modprobe override vga console setting */
600         return drm_pci_init(driver, pdriver);
601 }
602
603 static void __exit radeon_exit(void)
604 {
605         radeon_kfd_fini();
606         drm_pci_exit(driver, pdriver);
607         radeon_unregister_atpx_handler();
608 }
609
610 module_init(radeon_init);
611 module_exit(radeon_exit);
612
613 MODULE_AUTHOR(DRIVER_AUTHOR);
614 MODULE_DESCRIPTION(DRIVER_DESC);
615 MODULE_LICENSE("GPL and additional rights");