ed8a8f3501139fbb7b43f9bfaf8d0cc6683a6cd4
[cascardo/linux.git] / drivers / net / ethernet / chelsio / cxgb4 / t4_regs.h
1 /*
2  * This file is part of the Chelsio T4 Ethernet driver for Linux.
3  *
4  * Copyright (c) 2003-2014 Chelsio Communications, Inc. All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #ifndef __T4_REGS_H
36 #define __T4_REGS_H
37
38 #define MYPF_BASE 0x1b000
39 #define MYPF_REG(reg_addr) (MYPF_BASE + (reg_addr))
40
41 #define PF0_BASE 0x1e000
42 #define PF0_REG(reg_addr) (PF0_BASE + (reg_addr))
43
44 #define PF_STRIDE 0x400
45 #define PF_BASE(idx) (PF0_BASE + (idx) * PF_STRIDE)
46 #define PF_REG(idx, reg) (PF_BASE(idx) + (reg))
47
48 #define MYPORT_BASE 0x1c000
49 #define MYPORT_REG(reg_addr) (MYPORT_BASE + (reg_addr))
50
51 #define PORT0_BASE 0x20000
52 #define PORT0_REG(reg_addr) (PORT0_BASE + (reg_addr))
53
54 #define PORT_STRIDE 0x2000
55 #define PORT_BASE(idx) (PORT0_BASE + (idx) * PORT_STRIDE)
56 #define PORT_REG(idx, reg) (PORT_BASE(idx) + (reg))
57
58 #define EDC_STRIDE (EDC_1_BASE_ADDR - EDC_0_BASE_ADDR)
59 #define EDC_REG(reg, idx) (reg + EDC_STRIDE * idx)
60
61 #define PCIE_MEM_ACCESS_REG(reg_addr, idx) ((reg_addr) + (idx) * 8)
62 #define PCIE_MAILBOX_REG(reg_addr, idx) ((reg_addr) + (idx) * 8)
63 #define MC_BIST_STATUS_REG(reg_addr, idx) ((reg_addr) + (idx) * 4)
64 #define EDC_BIST_STATUS_REG(reg_addr, idx) ((reg_addr) + (idx) * 4)
65
66 #define PCIE_FW_REG(reg_addr, idx) ((reg_addr) + (idx) * 4)
67
68 #define SGE_PF_KDOORBELL_A 0x0
69
70 #define QID_S    15
71 #define QID_V(x) ((x) << QID_S)
72
73 #define DBPRIO_S    14
74 #define DBPRIO_V(x) ((x) << DBPRIO_S)
75 #define DBPRIO_F    DBPRIO_V(1U)
76
77 #define PIDX_S    0
78 #define PIDX_V(x) ((x) << PIDX_S)
79
80 #define SGE_VF_KDOORBELL_A 0x0
81
82 #define DBTYPE_S    13
83 #define DBTYPE_V(x) ((x) << DBTYPE_S)
84 #define DBTYPE_F    DBTYPE_V(1U)
85
86 #define PIDX_T5_S    0
87 #define PIDX_T5_M    0x1fffU
88 #define PIDX_T5_V(x) ((x) << PIDX_T5_S)
89 #define PIDX_T5_G(x) (((x) >> PIDX_T5_S) & PIDX_T5_M)
90
91 #define SGE_PF_GTS_A 0x4
92
93 #define INGRESSQID_S    16
94 #define INGRESSQID_V(x) ((x) << INGRESSQID_S)
95
96 #define TIMERREG_S    13
97 #define TIMERREG_V(x) ((x) << TIMERREG_S)
98
99 #define SEINTARM_S    12
100 #define SEINTARM_V(x) ((x) << SEINTARM_S)
101
102 #define CIDXINC_S    0
103 #define CIDXINC_M    0xfffU
104 #define CIDXINC_V(x) ((x) << CIDXINC_S)
105
106 #define SGE_CONTROL_A   0x1008
107 #define SGE_CONTROL2_A  0x1124
108
109 #define RXPKTCPLMODE_S    18
110 #define RXPKTCPLMODE_V(x) ((x) << RXPKTCPLMODE_S)
111 #define RXPKTCPLMODE_F    RXPKTCPLMODE_V(1U)
112
113 #define EGRSTATUSPAGESIZE_S    17
114 #define EGRSTATUSPAGESIZE_V(x) ((x) << EGRSTATUSPAGESIZE_S)
115 #define EGRSTATUSPAGESIZE_F    EGRSTATUSPAGESIZE_V(1U)
116
117 #define PKTSHIFT_S    10
118 #define PKTSHIFT_M    0x7U
119 #define PKTSHIFT_V(x) ((x) << PKTSHIFT_S)
120 #define PKTSHIFT_G(x) (((x) >> PKTSHIFT_S) & PKTSHIFT_M)
121
122 #define INGPCIEBOUNDARY_S    7
123 #define INGPCIEBOUNDARY_V(x) ((x) << INGPCIEBOUNDARY_S)
124
125 #define INGPADBOUNDARY_S    4
126 #define INGPADBOUNDARY_M    0x7U
127 #define INGPADBOUNDARY_V(x) ((x) << INGPADBOUNDARY_S)
128 #define INGPADBOUNDARY_G(x) (((x) >> INGPADBOUNDARY_S) & INGPADBOUNDARY_M)
129
130 #define EGRPCIEBOUNDARY_S    1
131 #define EGRPCIEBOUNDARY_V(x) ((x) << EGRPCIEBOUNDARY_S)
132
133 #define  INGPACKBOUNDARY_S      16
134 #define  INGPACKBOUNDARY_M      0x7U
135 #define  INGPACKBOUNDARY_V(x)   ((x) << INGPACKBOUNDARY_S)
136 #define  INGPACKBOUNDARY_G(x)   (((x) >> INGPACKBOUNDARY_S) \
137                                  & INGPACKBOUNDARY_M)
138
139 #define GLOBALENABLE_S    0
140 #define GLOBALENABLE_V(x) ((x) << GLOBALENABLE_S)
141 #define GLOBALENABLE_F    GLOBALENABLE_V(1U)
142
143 #define SGE_HOST_PAGE_SIZE_A 0x100c
144
145 #define HOSTPAGESIZEPF7_S    28
146 #define HOSTPAGESIZEPF7_M    0xfU
147 #define HOSTPAGESIZEPF7_V(x) ((x) << HOSTPAGESIZEPF7_S)
148 #define HOSTPAGESIZEPF7_G(x) (((x) >> HOSTPAGESIZEPF7_S) & HOSTPAGESIZEPF7_M)
149
150 #define HOSTPAGESIZEPF6_S    24
151 #define HOSTPAGESIZEPF6_M    0xfU
152 #define HOSTPAGESIZEPF6_V(x) ((x) << HOSTPAGESIZEPF6_S)
153 #define HOSTPAGESIZEPF6_G(x) (((x) >> HOSTPAGESIZEPF6_S) & HOSTPAGESIZEPF6_M)
154
155 #define HOSTPAGESIZEPF5_S    20
156 #define HOSTPAGESIZEPF5_M    0xfU
157 #define HOSTPAGESIZEPF5_V(x) ((x) << HOSTPAGESIZEPF5_S)
158 #define HOSTPAGESIZEPF5_G(x) (((x) >> HOSTPAGESIZEPF5_S) & HOSTPAGESIZEPF5_M)
159
160 #define HOSTPAGESIZEPF4_S    16
161 #define HOSTPAGESIZEPF4_M    0xfU
162 #define HOSTPAGESIZEPF4_V(x) ((x) << HOSTPAGESIZEPF4_S)
163 #define HOSTPAGESIZEPF4_G(x) (((x) >> HOSTPAGESIZEPF4_S) & HOSTPAGESIZEPF4_M)
164
165 #define HOSTPAGESIZEPF3_S    12
166 #define HOSTPAGESIZEPF3_M    0xfU
167 #define HOSTPAGESIZEPF3_V(x) ((x) << HOSTPAGESIZEPF3_S)
168 #define HOSTPAGESIZEPF3_G(x) (((x) >> HOSTPAGESIZEPF3_S) & HOSTPAGESIZEPF3_M)
169
170 #define HOSTPAGESIZEPF2_S    8
171 #define HOSTPAGESIZEPF2_M    0xfU
172 #define HOSTPAGESIZEPF2_V(x) ((x) << HOSTPAGESIZEPF2_S)
173 #define HOSTPAGESIZEPF2_G(x) (((x) >> HOSTPAGESIZEPF2_S) & HOSTPAGESIZEPF2_M)
174
175 #define HOSTPAGESIZEPF1_S    4
176 #define HOSTPAGESIZEPF1_M    0xfU
177 #define HOSTPAGESIZEPF1_V(x) ((x) << HOSTPAGESIZEPF1_S)
178 #define HOSTPAGESIZEPF1_G(x) (((x) >> HOSTPAGESIZEPF1_S) & HOSTPAGESIZEPF1_M)
179
180 #define HOSTPAGESIZEPF0_S    0
181 #define HOSTPAGESIZEPF0_M    0xfU
182 #define HOSTPAGESIZEPF0_V(x) ((x) << HOSTPAGESIZEPF0_S)
183 #define HOSTPAGESIZEPF0_G(x) (((x) >> HOSTPAGESIZEPF0_S) & HOSTPAGESIZEPF0_M)
184
185 #define SGE_EGRESS_QUEUES_PER_PAGE_PF_A 0x1010
186 #define SGE_EGRESS_QUEUES_PER_PAGE_VF_A 0x1014
187
188 #define QUEUESPERPAGEPF1_S    4
189
190 #define QUEUESPERPAGEPF0_S    0
191 #define QUEUESPERPAGEPF0_M    0xfU
192 #define QUEUESPERPAGEPF0_V(x) ((x) << QUEUESPERPAGEPF0_S)
193 #define QUEUESPERPAGEPF0_G(x) (((x) >> QUEUESPERPAGEPF0_S) & QUEUESPERPAGEPF0_M)
194
195 #define SGE_INT_CAUSE1_A        0x1024
196 #define SGE_INT_CAUSE2_A        0x1030
197 #define SGE_INT_CAUSE3_A        0x103c
198
199 #define ERR_FLM_DBP_S    31
200 #define ERR_FLM_DBP_V(x) ((x) << ERR_FLM_DBP_S)
201 #define ERR_FLM_DBP_F    ERR_FLM_DBP_V(1U)
202
203 #define ERR_FLM_IDMA1_S    30
204 #define ERR_FLM_IDMA1_V(x) ((x) << ERR_FLM_IDMA1_S)
205 #define ERR_FLM_IDMA1_F    ERR_FLM_IDMA1_V(1U)
206
207 #define ERR_FLM_IDMA0_S    29
208 #define ERR_FLM_IDMA0_V(x) ((x) << ERR_FLM_IDMA0_S)
209 #define ERR_FLM_IDMA0_F    ERR_FLM_IDMA0_V(1U)
210
211 #define ERR_FLM_HINT_S    28
212 #define ERR_FLM_HINT_V(x) ((x) << ERR_FLM_HINT_S)
213 #define ERR_FLM_HINT_F    ERR_FLM_HINT_V(1U)
214
215 #define ERR_PCIE_ERROR3_S    27
216 #define ERR_PCIE_ERROR3_V(x) ((x) << ERR_PCIE_ERROR3_S)
217 #define ERR_PCIE_ERROR3_F    ERR_PCIE_ERROR3_V(1U)
218
219 #define ERR_PCIE_ERROR2_S    26
220 #define ERR_PCIE_ERROR2_V(x) ((x) << ERR_PCIE_ERROR2_S)
221 #define ERR_PCIE_ERROR2_F    ERR_PCIE_ERROR2_V(1U)
222
223 #define ERR_PCIE_ERROR1_S    25
224 #define ERR_PCIE_ERROR1_V(x) ((x) << ERR_PCIE_ERROR1_S)
225 #define ERR_PCIE_ERROR1_F    ERR_PCIE_ERROR1_V(1U)
226
227 #define ERR_PCIE_ERROR0_S    24
228 #define ERR_PCIE_ERROR0_V(x) ((x) << ERR_PCIE_ERROR0_S)
229 #define ERR_PCIE_ERROR0_F    ERR_PCIE_ERROR0_V(1U)
230
231 #define ERR_CPL_EXCEED_IQE_SIZE_S    22
232 #define ERR_CPL_EXCEED_IQE_SIZE_V(x) ((x) << ERR_CPL_EXCEED_IQE_SIZE_S)
233 #define ERR_CPL_EXCEED_IQE_SIZE_F    ERR_CPL_EXCEED_IQE_SIZE_V(1U)
234
235 #define ERR_INVALID_CIDX_INC_S    21
236 #define ERR_INVALID_CIDX_INC_V(x) ((x) << ERR_INVALID_CIDX_INC_S)
237 #define ERR_INVALID_CIDX_INC_F    ERR_INVALID_CIDX_INC_V(1U)
238
239 #define ERR_CPL_OPCODE_0_S    19
240 #define ERR_CPL_OPCODE_0_V(x) ((x) << ERR_CPL_OPCODE_0_S)
241 #define ERR_CPL_OPCODE_0_F    ERR_CPL_OPCODE_0_V(1U)
242
243 #define ERR_DROPPED_DB_S    18
244 #define ERR_DROPPED_DB_V(x) ((x) << ERR_DROPPED_DB_S)
245 #define ERR_DROPPED_DB_F    ERR_DROPPED_DB_V(1U)
246
247 #define ERR_DATA_CPL_ON_HIGH_QID1_S    17
248 #define ERR_DATA_CPL_ON_HIGH_QID1_V(x) ((x) << ERR_DATA_CPL_ON_HIGH_QID1_S)
249 #define ERR_DATA_CPL_ON_HIGH_QID1_F    ERR_DATA_CPL_ON_HIGH_QID1_V(1U)
250
251 #define ERR_DATA_CPL_ON_HIGH_QID0_S    16
252 #define ERR_DATA_CPL_ON_HIGH_QID0_V(x) ((x) << ERR_DATA_CPL_ON_HIGH_QID0_S)
253 #define ERR_DATA_CPL_ON_HIGH_QID0_F    ERR_DATA_CPL_ON_HIGH_QID0_V(1U)
254
255 #define ERR_BAD_DB_PIDX3_S    15
256 #define ERR_BAD_DB_PIDX3_V(x) ((x) << ERR_BAD_DB_PIDX3_S)
257 #define ERR_BAD_DB_PIDX3_F    ERR_BAD_DB_PIDX3_V(1U)
258
259 #define ERR_BAD_DB_PIDX2_S    14
260 #define ERR_BAD_DB_PIDX2_V(x) ((x) << ERR_BAD_DB_PIDX2_S)
261 #define ERR_BAD_DB_PIDX2_F    ERR_BAD_DB_PIDX2_V(1U)
262
263 #define ERR_BAD_DB_PIDX1_S    13
264 #define ERR_BAD_DB_PIDX1_V(x) ((x) << ERR_BAD_DB_PIDX1_S)
265 #define ERR_BAD_DB_PIDX1_F    ERR_BAD_DB_PIDX1_V(1U)
266
267 #define ERR_BAD_DB_PIDX0_S    12
268 #define ERR_BAD_DB_PIDX0_V(x) ((x) << ERR_BAD_DB_PIDX0_S)
269 #define ERR_BAD_DB_PIDX0_F    ERR_BAD_DB_PIDX0_V(1U)
270
271 #define ERR_ING_CTXT_PRIO_S    10
272 #define ERR_ING_CTXT_PRIO_V(x) ((x) << ERR_ING_CTXT_PRIO_S)
273 #define ERR_ING_CTXT_PRIO_F    ERR_ING_CTXT_PRIO_V(1U)
274
275 #define ERR_EGR_CTXT_PRIO_S    9
276 #define ERR_EGR_CTXT_PRIO_V(x) ((x) << ERR_EGR_CTXT_PRIO_S)
277 #define ERR_EGR_CTXT_PRIO_F    ERR_EGR_CTXT_PRIO_V(1U)
278
279 #define DBFIFO_HP_INT_S    8
280 #define DBFIFO_HP_INT_V(x) ((x) << DBFIFO_HP_INT_S)
281 #define DBFIFO_HP_INT_F    DBFIFO_HP_INT_V(1U)
282
283 #define DBFIFO_LP_INT_S    7
284 #define DBFIFO_LP_INT_V(x) ((x) << DBFIFO_LP_INT_S)
285 #define DBFIFO_LP_INT_F    DBFIFO_LP_INT_V(1U)
286
287 #define INGRESS_SIZE_ERR_S    5
288 #define INGRESS_SIZE_ERR_V(x) ((x) << INGRESS_SIZE_ERR_S)
289 #define INGRESS_SIZE_ERR_F    INGRESS_SIZE_ERR_V(1U)
290
291 #define EGRESS_SIZE_ERR_S    4
292 #define EGRESS_SIZE_ERR_V(x) ((x) << EGRESS_SIZE_ERR_S)
293 #define EGRESS_SIZE_ERR_F    EGRESS_SIZE_ERR_V(1U)
294
295 #define SGE_INT_ENABLE3_A 0x1040
296 #define SGE_FL_BUFFER_SIZE0_A 0x1044
297 #define SGE_FL_BUFFER_SIZE1_A 0x1048
298 #define SGE_FL_BUFFER_SIZE2_A 0x104c
299 #define SGE_FL_BUFFER_SIZE3_A 0x1050
300 #define SGE_FL_BUFFER_SIZE4_A 0x1054
301 #define SGE_FL_BUFFER_SIZE5_A 0x1058
302 #define SGE_FL_BUFFER_SIZE6_A 0x105c
303 #define SGE_FL_BUFFER_SIZE7_A 0x1060
304 #define SGE_FL_BUFFER_SIZE8_A 0x1064
305
306 #define SGE_INGRESS_RX_THRESHOLD_A 0x10a0
307
308 #define THRESHOLD_0_S    24
309 #define THRESHOLD_0_M    0x3fU
310 #define THRESHOLD_0_V(x) ((x) << THRESHOLD_0_S)
311 #define THRESHOLD_0_G(x) (((x) >> THRESHOLD_0_S) & THRESHOLD_0_M)
312
313 #define THRESHOLD_1_S    16
314 #define THRESHOLD_1_M    0x3fU
315 #define THRESHOLD_1_V(x) ((x) << THRESHOLD_1_S)
316 #define THRESHOLD_1_G(x) (((x) >> THRESHOLD_1_S) & THRESHOLD_1_M)
317
318 #define THRESHOLD_2_S    8
319 #define THRESHOLD_2_M    0x3fU
320 #define THRESHOLD_2_V(x) ((x) << THRESHOLD_2_S)
321 #define THRESHOLD_2_G(x) (((x) >> THRESHOLD_2_S) & THRESHOLD_2_M)
322
323 #define THRESHOLD_3_S    0
324 #define THRESHOLD_3_M    0x3fU
325 #define THRESHOLD_3_V(x) ((x) << THRESHOLD_3_S)
326 #define THRESHOLD_3_G(x) (((x) >> THRESHOLD_3_S) & THRESHOLD_3_M)
327
328 #define SGE_CONM_CTRL_A 0x1094
329
330 #define EGRTHRESHOLD_S    8
331 #define EGRTHRESHOLD_M    0x3fU
332 #define EGRTHRESHOLD_V(x) ((x) << EGRTHRESHOLD_S)
333 #define EGRTHRESHOLD_G(x) (((x) >> EGRTHRESHOLD_S) & EGRTHRESHOLD_M)
334
335 #define EGRTHRESHOLDPACKING_S    14
336 #define EGRTHRESHOLDPACKING_M    0x3fU
337 #define EGRTHRESHOLDPACKING_V(x) ((x) << EGRTHRESHOLDPACKING_S)
338 #define EGRTHRESHOLDPACKING_G(x) \
339         (((x) >> EGRTHRESHOLDPACKING_S) & EGRTHRESHOLDPACKING_M)
340
341 #define T6_EGRTHRESHOLDPACKING_S    16
342 #define T6_EGRTHRESHOLDPACKING_M    0xffU
343 #define T6_EGRTHRESHOLDPACKING_G(x) \
344         (((x) >> T6_EGRTHRESHOLDPACKING_S) & T6_EGRTHRESHOLDPACKING_M)
345
346 #define SGE_TIMESTAMP_LO_A 0x1098
347 #define SGE_TIMESTAMP_HI_A 0x109c
348
349 #define TSOP_S    28
350 #define TSOP_M    0x3U
351 #define TSOP_V(x) ((x) << TSOP_S)
352 #define TSOP_G(x) (((x) >> TSOP_S) & TSOP_M)
353
354 #define TSVAL_S    0
355 #define TSVAL_M    0xfffffffU
356 #define TSVAL_V(x) ((x) << TSVAL_S)
357 #define TSVAL_G(x) (((x) >> TSVAL_S) & TSVAL_M)
358
359 #define SGE_DBFIFO_STATUS_A 0x10a4
360
361 #define HP_INT_THRESH_S    28
362 #define HP_INT_THRESH_M    0xfU
363 #define HP_INT_THRESH_V(x) ((x) << HP_INT_THRESH_S)
364
365 #define LP_INT_THRESH_S    12
366 #define LP_INT_THRESH_M    0xfU
367 #define LP_INT_THRESH_V(x) ((x) << LP_INT_THRESH_S)
368
369 #define SGE_DOORBELL_CONTROL_A 0x10a8
370
371 #define NOCOALESCE_S    26
372 #define NOCOALESCE_V(x) ((x) << NOCOALESCE_S)
373 #define NOCOALESCE_F    NOCOALESCE_V(1U)
374
375 #define ENABLE_DROP_S    13
376 #define ENABLE_DROP_V(x) ((x) << ENABLE_DROP_S)
377 #define ENABLE_DROP_F    ENABLE_DROP_V(1U)
378
379 #define SGE_TIMER_VALUE_0_AND_1_A 0x10b8
380
381 #define TIMERVALUE0_S    16
382 #define TIMERVALUE0_M    0xffffU
383 #define TIMERVALUE0_V(x) ((x) << TIMERVALUE0_S)
384 #define TIMERVALUE0_G(x) (((x) >> TIMERVALUE0_S) & TIMERVALUE0_M)
385
386 #define TIMERVALUE1_S    0
387 #define TIMERVALUE1_M    0xffffU
388 #define TIMERVALUE1_V(x) ((x) << TIMERVALUE1_S)
389 #define TIMERVALUE1_G(x) (((x) >> TIMERVALUE1_S) & TIMERVALUE1_M)
390
391 #define SGE_TIMER_VALUE_2_AND_3_A 0x10bc
392
393 #define TIMERVALUE2_S    16
394 #define TIMERVALUE2_M    0xffffU
395 #define TIMERVALUE2_V(x) ((x) << TIMERVALUE2_S)
396 #define TIMERVALUE2_G(x) (((x) >> TIMERVALUE2_S) & TIMERVALUE2_M)
397
398 #define TIMERVALUE3_S    0
399 #define TIMERVALUE3_M    0xffffU
400 #define TIMERVALUE3_V(x) ((x) << TIMERVALUE3_S)
401 #define TIMERVALUE3_G(x) (((x) >> TIMERVALUE3_S) & TIMERVALUE3_M)
402
403 #define SGE_TIMER_VALUE_4_AND_5_A 0x10c0
404
405 #define TIMERVALUE4_S    16
406 #define TIMERVALUE4_M    0xffffU
407 #define TIMERVALUE4_V(x) ((x) << TIMERVALUE4_S)
408 #define TIMERVALUE4_G(x) (((x) >> TIMERVALUE4_S) & TIMERVALUE4_M)
409
410 #define TIMERVALUE5_S    0
411 #define TIMERVALUE5_M    0xffffU
412 #define TIMERVALUE5_V(x) ((x) << TIMERVALUE5_S)
413 #define TIMERVALUE5_G(x) (((x) >> TIMERVALUE5_S) & TIMERVALUE5_M)
414
415 #define SGE_DEBUG_INDEX_A 0x10cc
416 #define SGE_DEBUG_DATA_HIGH_A 0x10d0
417 #define SGE_DEBUG_DATA_LOW_A 0x10d4
418
419 #define SGE_DEBUG_DATA_LOW_INDEX_2_A    0x12c8
420 #define SGE_DEBUG_DATA_LOW_INDEX_3_A    0x12cc
421 #define SGE_DEBUG_DATA_HIGH_INDEX_10_A  0x12a8
422
423 #define SGE_INGRESS_QUEUES_PER_PAGE_PF_A 0x10f4
424 #define SGE_INGRESS_QUEUES_PER_PAGE_VF_A 0x10f8
425
426 #define SGE_ERROR_STATS_A 0x1100
427
428 #define UNCAPTURED_ERROR_S    18
429 #define UNCAPTURED_ERROR_V(x) ((x) << UNCAPTURED_ERROR_S)
430 #define UNCAPTURED_ERROR_F    UNCAPTURED_ERROR_V(1U)
431
432 #define ERROR_QID_VALID_S    17
433 #define ERROR_QID_VALID_V(x) ((x) << ERROR_QID_VALID_S)
434 #define ERROR_QID_VALID_F    ERROR_QID_VALID_V(1U)
435
436 #define ERROR_QID_S    0
437 #define ERROR_QID_M    0x1ffffU
438 #define ERROR_QID_G(x) (((x) >> ERROR_QID_S) & ERROR_QID_M)
439
440 #define HP_INT_THRESH_S    28
441 #define HP_INT_THRESH_M    0xfU
442 #define HP_INT_THRESH_V(x) ((x) << HP_INT_THRESH_S)
443
444 #define HP_COUNT_S    16
445 #define HP_COUNT_M    0x7ffU
446 #define HP_COUNT_G(x) (((x) >> HP_COUNT_S) & HP_COUNT_M)
447
448 #define LP_INT_THRESH_S    12
449 #define LP_INT_THRESH_M    0xfU
450 #define LP_INT_THRESH_V(x) ((x) << LP_INT_THRESH_S)
451
452 #define LP_COUNT_S    0
453 #define LP_COUNT_M    0x7ffU
454 #define LP_COUNT_G(x) (((x) >> LP_COUNT_S) & LP_COUNT_M)
455
456 #define LP_INT_THRESH_T5_S    18
457 #define LP_INT_THRESH_T5_M    0xfffU
458 #define LP_INT_THRESH_T5_V(x) ((x) << LP_INT_THRESH_T5_S)
459
460 #define LP_COUNT_T5_S    0
461 #define LP_COUNT_T5_M    0x3ffffU
462 #define LP_COUNT_T5_G(x) (((x) >> LP_COUNT_T5_S) & LP_COUNT_T5_M)
463
464 #define SGE_DOORBELL_CONTROL_A 0x10a8
465
466 #define SGE_STAT_TOTAL_A        0x10e4
467 #define SGE_STAT_MATCH_A        0x10e8
468 #define SGE_STAT_CFG_A          0x10ec
469
470 #define STATMODE_S    2
471 #define STATMODE_V(x) ((x) << STATMODE_S)
472
473 #define STATSOURCE_T5_S    9
474 #define STATSOURCE_T5_M    0xfU
475 #define STATSOURCE_T5_V(x) ((x) << STATSOURCE_T5_S)
476 #define STATSOURCE_T5_G(x) (((x) >> STATSOURCE_T5_S) & STATSOURCE_T5_M)
477
478 #define SGE_DBFIFO_STATUS2_A 0x1118
479
480 #define HP_INT_THRESH_T5_S    10
481 #define HP_INT_THRESH_T5_M    0xfU
482 #define HP_INT_THRESH_T5_V(x) ((x) << HP_INT_THRESH_T5_S)
483
484 #define HP_COUNT_T5_S    0
485 #define HP_COUNT_T5_M    0x3ffU
486 #define HP_COUNT_T5_G(x) (((x) >> HP_COUNT_T5_S) & HP_COUNT_T5_M)
487
488 #define ENABLE_DROP_S    13
489 #define ENABLE_DROP_V(x) ((x) << ENABLE_DROP_S)
490 #define ENABLE_DROP_F    ENABLE_DROP_V(1U)
491
492 #define DROPPED_DB_S    0
493 #define DROPPED_DB_V(x) ((x) << DROPPED_DB_S)
494 #define DROPPED_DB_F    DROPPED_DB_V(1U)
495
496 #define SGE_CTXT_CMD_A 0x11fc
497 #define SGE_DBQ_CTXT_BADDR_A 0x1084
498
499 /* registers for module PCIE */
500 #define PCIE_PF_CFG_A   0x40
501
502 #define AIVEC_S    4
503 #define AIVEC_M    0x3ffU
504 #define AIVEC_V(x) ((x) << AIVEC_S)
505
506 #define PCIE_PF_CLI_A   0x44
507 #define PCIE_INT_CAUSE_A        0x3004
508
509 #define UNXSPLCPLERR_S    29
510 #define UNXSPLCPLERR_V(x) ((x) << UNXSPLCPLERR_S)
511 #define UNXSPLCPLERR_F    UNXSPLCPLERR_V(1U)
512
513 #define PCIEPINT_S    28
514 #define PCIEPINT_V(x) ((x) << PCIEPINT_S)
515 #define PCIEPINT_F    PCIEPINT_V(1U)
516
517 #define PCIESINT_S    27
518 #define PCIESINT_V(x) ((x) << PCIESINT_S)
519 #define PCIESINT_F    PCIESINT_V(1U)
520
521 #define RPLPERR_S    26
522 #define RPLPERR_V(x) ((x) << RPLPERR_S)
523 #define RPLPERR_F    RPLPERR_V(1U)
524
525 #define RXWRPERR_S    25
526 #define RXWRPERR_V(x) ((x) << RXWRPERR_S)
527 #define RXWRPERR_F    RXWRPERR_V(1U)
528
529 #define RXCPLPERR_S    24
530 #define RXCPLPERR_V(x) ((x) << RXCPLPERR_S)
531 #define RXCPLPERR_F    RXCPLPERR_V(1U)
532
533 #define PIOTAGPERR_S    23
534 #define PIOTAGPERR_V(x) ((x) << PIOTAGPERR_S)
535 #define PIOTAGPERR_F    PIOTAGPERR_V(1U)
536
537 #define MATAGPERR_S    22
538 #define MATAGPERR_V(x) ((x) << MATAGPERR_S)
539 #define MATAGPERR_F    MATAGPERR_V(1U)
540
541 #define INTXCLRPERR_S    21
542 #define INTXCLRPERR_V(x) ((x) << INTXCLRPERR_S)
543 #define INTXCLRPERR_F    INTXCLRPERR_V(1U)
544
545 #define FIDPERR_S    20
546 #define FIDPERR_V(x) ((x) << FIDPERR_S)
547 #define FIDPERR_F    FIDPERR_V(1U)
548
549 #define CFGSNPPERR_S    19
550 #define CFGSNPPERR_V(x) ((x) << CFGSNPPERR_S)
551 #define CFGSNPPERR_F    CFGSNPPERR_V(1U)
552
553 #define HRSPPERR_S    18
554 #define HRSPPERR_V(x) ((x) << HRSPPERR_S)
555 #define HRSPPERR_F    HRSPPERR_V(1U)
556
557 #define HREQPERR_S    17
558 #define HREQPERR_V(x) ((x) << HREQPERR_S)
559 #define HREQPERR_F    HREQPERR_V(1U)
560
561 #define HCNTPERR_S    16
562 #define HCNTPERR_V(x) ((x) << HCNTPERR_S)
563 #define HCNTPERR_F    HCNTPERR_V(1U)
564
565 #define DRSPPERR_S    15
566 #define DRSPPERR_V(x) ((x) << DRSPPERR_S)
567 #define DRSPPERR_F    DRSPPERR_V(1U)
568
569 #define DREQPERR_S    14
570 #define DREQPERR_V(x) ((x) << DREQPERR_S)
571 #define DREQPERR_F    DREQPERR_V(1U)
572
573 #define DCNTPERR_S    13
574 #define DCNTPERR_V(x) ((x) << DCNTPERR_S)
575 #define DCNTPERR_F    DCNTPERR_V(1U)
576
577 #define CRSPPERR_S    12
578 #define CRSPPERR_V(x) ((x) << CRSPPERR_S)
579 #define CRSPPERR_F    CRSPPERR_V(1U)
580
581 #define CREQPERR_S    11
582 #define CREQPERR_V(x) ((x) << CREQPERR_S)
583 #define CREQPERR_F    CREQPERR_V(1U)
584
585 #define CCNTPERR_S    10
586 #define CCNTPERR_V(x) ((x) << CCNTPERR_S)
587 #define CCNTPERR_F    CCNTPERR_V(1U)
588
589 #define TARTAGPERR_S    9
590 #define TARTAGPERR_V(x) ((x) << TARTAGPERR_S)
591 #define TARTAGPERR_F    TARTAGPERR_V(1U)
592
593 #define PIOREQPERR_S    8
594 #define PIOREQPERR_V(x) ((x) << PIOREQPERR_S)
595 #define PIOREQPERR_F    PIOREQPERR_V(1U)
596
597 #define PIOCPLPERR_S    7
598 #define PIOCPLPERR_V(x) ((x) << PIOCPLPERR_S)
599 #define PIOCPLPERR_F    PIOCPLPERR_V(1U)
600
601 #define MSIXDIPERR_S    6
602 #define MSIXDIPERR_V(x) ((x) << MSIXDIPERR_S)
603 #define MSIXDIPERR_F    MSIXDIPERR_V(1U)
604
605 #define MSIXDATAPERR_S    5
606 #define MSIXDATAPERR_V(x) ((x) << MSIXDATAPERR_S)
607 #define MSIXDATAPERR_F    MSIXDATAPERR_V(1U)
608
609 #define MSIXADDRHPERR_S    4
610 #define MSIXADDRHPERR_V(x) ((x) << MSIXADDRHPERR_S)
611 #define MSIXADDRHPERR_F    MSIXADDRHPERR_V(1U)
612
613 #define MSIXADDRLPERR_S    3
614 #define MSIXADDRLPERR_V(x) ((x) << MSIXADDRLPERR_S)
615 #define MSIXADDRLPERR_F    MSIXADDRLPERR_V(1U)
616
617 #define MSIDATAPERR_S    2
618 #define MSIDATAPERR_V(x) ((x) << MSIDATAPERR_S)
619 #define MSIDATAPERR_F    MSIDATAPERR_V(1U)
620
621 #define MSIADDRHPERR_S    1
622 #define MSIADDRHPERR_V(x) ((x) << MSIADDRHPERR_S)
623 #define MSIADDRHPERR_F    MSIADDRHPERR_V(1U)
624
625 #define MSIADDRLPERR_S    0
626 #define MSIADDRLPERR_V(x) ((x) << MSIADDRLPERR_S)
627 #define MSIADDRLPERR_F    MSIADDRLPERR_V(1U)
628
629 #define READRSPERR_S    29
630 #define READRSPERR_V(x) ((x) << READRSPERR_S)
631 #define READRSPERR_F    READRSPERR_V(1U)
632
633 #define TRGT1GRPPERR_S    28
634 #define TRGT1GRPPERR_V(x) ((x) << TRGT1GRPPERR_S)
635 #define TRGT1GRPPERR_F    TRGT1GRPPERR_V(1U)
636
637 #define IPSOTPERR_S    27
638 #define IPSOTPERR_V(x) ((x) << IPSOTPERR_S)
639 #define IPSOTPERR_F    IPSOTPERR_V(1U)
640
641 #define IPRETRYPERR_S    26
642 #define IPRETRYPERR_V(x) ((x) << IPRETRYPERR_S)
643 #define IPRETRYPERR_F    IPRETRYPERR_V(1U)
644
645 #define IPRXDATAGRPPERR_S    25
646 #define IPRXDATAGRPPERR_V(x) ((x) << IPRXDATAGRPPERR_S)
647 #define IPRXDATAGRPPERR_F    IPRXDATAGRPPERR_V(1U)
648
649 #define IPRXHDRGRPPERR_S    24
650 #define IPRXHDRGRPPERR_V(x) ((x) << IPRXHDRGRPPERR_S)
651 #define IPRXHDRGRPPERR_F    IPRXHDRGRPPERR_V(1U)
652
653 #define MAGRPPERR_S    22
654 #define MAGRPPERR_V(x) ((x) << MAGRPPERR_S)
655 #define MAGRPPERR_F    MAGRPPERR_V(1U)
656
657 #define VFIDPERR_S    21
658 #define VFIDPERR_V(x) ((x) << VFIDPERR_S)
659 #define VFIDPERR_F    VFIDPERR_V(1U)
660
661 #define HREQWRPERR_S    16
662 #define HREQWRPERR_V(x) ((x) << HREQWRPERR_S)
663 #define HREQWRPERR_F    HREQWRPERR_V(1U)
664
665 #define DREQWRPERR_S    13
666 #define DREQWRPERR_V(x) ((x) << DREQWRPERR_S)
667 #define DREQWRPERR_F    DREQWRPERR_V(1U)
668
669 #define CREQRDPERR_S    11
670 #define CREQRDPERR_V(x) ((x) << CREQRDPERR_S)
671 #define CREQRDPERR_F    CREQRDPERR_V(1U)
672
673 #define MSTTAGQPERR_S    10
674 #define MSTTAGQPERR_V(x) ((x) << MSTTAGQPERR_S)
675 #define MSTTAGQPERR_F    MSTTAGQPERR_V(1U)
676
677 #define PIOREQGRPPERR_S    8
678 #define PIOREQGRPPERR_V(x) ((x) << PIOREQGRPPERR_S)
679 #define PIOREQGRPPERR_F    PIOREQGRPPERR_V(1U)
680
681 #define PIOCPLGRPPERR_S    7
682 #define PIOCPLGRPPERR_V(x) ((x) << PIOCPLGRPPERR_S)
683 #define PIOCPLGRPPERR_F    PIOCPLGRPPERR_V(1U)
684
685 #define MSIXSTIPERR_S    2
686 #define MSIXSTIPERR_V(x) ((x) << MSIXSTIPERR_S)
687 #define MSIXSTIPERR_F    MSIXSTIPERR_V(1U)
688
689 #define MSTTIMEOUTPERR_S    1
690 #define MSTTIMEOUTPERR_V(x) ((x) << MSTTIMEOUTPERR_S)
691 #define MSTTIMEOUTPERR_F    MSTTIMEOUTPERR_V(1U)
692
693 #define MSTGRPPERR_S    0
694 #define MSTGRPPERR_V(x) ((x) << MSTGRPPERR_S)
695 #define MSTGRPPERR_F    MSTGRPPERR_V(1U)
696
697 #define PCIE_NONFAT_ERR_A       0x3010
698 #define PCIE_CFG_SPACE_REQ_A    0x3060
699 #define PCIE_CFG_SPACE_DATA_A   0x3064
700 #define PCIE_MEM_ACCESS_BASE_WIN_A 0x3068
701
702 #define PCIEOFST_S    10
703 #define PCIEOFST_M    0x3fffffU
704 #define PCIEOFST_G(x) (((x) >> PCIEOFST_S) & PCIEOFST_M)
705
706 #define BIR_S    8
707 #define BIR_M    0x3U
708 #define BIR_V(x) ((x) << BIR_S)
709 #define BIR_G(x) (((x) >> BIR_S) & BIR_M)
710
711 #define WINDOW_S    0
712 #define WINDOW_M    0xffU
713 #define WINDOW_V(x) ((x) << WINDOW_S)
714 #define WINDOW_G(x) (((x) >> WINDOW_S) & WINDOW_M)
715
716 #define PCIE_MEM_ACCESS_OFFSET_A 0x306c
717
718 #define ENABLE_S    30
719 #define ENABLE_V(x) ((x) << ENABLE_S)
720 #define ENABLE_F    ENABLE_V(1U)
721
722 #define LOCALCFG_S    28
723 #define LOCALCFG_V(x) ((x) << LOCALCFG_S)
724 #define LOCALCFG_F    LOCALCFG_V(1U)
725
726 #define FUNCTION_S    12
727 #define FUNCTION_V(x) ((x) << FUNCTION_S)
728
729 #define REGISTER_S    0
730 #define REGISTER_V(x) ((x) << REGISTER_S)
731
732 #define T6_ENABLE_S    31
733 #define T6_ENABLE_V(x) ((x) << T6_ENABLE_S)
734 #define T6_ENABLE_F    T6_ENABLE_V(1U)
735
736 #define PFNUM_S    0
737 #define PFNUM_V(x) ((x) << PFNUM_S)
738
739 #define PCIE_FW_A 0x30b8
740 #define PCIE_FW_PF_A 0x30bc
741
742 #define PCIE_CORE_UTL_SYSTEM_BUS_AGENT_STATUS_A 0x5908
743
744 #define RNPP_S    31
745 #define RNPP_V(x) ((x) << RNPP_S)
746 #define RNPP_F    RNPP_V(1U)
747
748 #define RPCP_S    29
749 #define RPCP_V(x) ((x) << RPCP_S)
750 #define RPCP_F    RPCP_V(1U)
751
752 #define RCIP_S    27
753 #define RCIP_V(x) ((x) << RCIP_S)
754 #define RCIP_F    RCIP_V(1U)
755
756 #define RCCP_S    26
757 #define RCCP_V(x) ((x) << RCCP_S)
758 #define RCCP_F    RCCP_V(1U)
759
760 #define RFTP_S    23
761 #define RFTP_V(x) ((x) << RFTP_S)
762 #define RFTP_F    RFTP_V(1U)
763
764 #define PTRP_S    20
765 #define PTRP_V(x) ((x) << PTRP_S)
766 #define PTRP_F    PTRP_V(1U)
767
768 #define PCIE_CORE_UTL_PCI_EXPRESS_PORT_STATUS_A 0x59a4
769
770 #define TPCP_S    30
771 #define TPCP_V(x) ((x) << TPCP_S)
772 #define TPCP_F    TPCP_V(1U)
773
774 #define TNPP_S    29
775 #define TNPP_V(x) ((x) << TNPP_S)
776 #define TNPP_F    TNPP_V(1U)
777
778 #define TFTP_S    28
779 #define TFTP_V(x) ((x) << TFTP_S)
780 #define TFTP_F    TFTP_V(1U)
781
782 #define TCAP_S    27
783 #define TCAP_V(x) ((x) << TCAP_S)
784 #define TCAP_F    TCAP_V(1U)
785
786 #define TCIP_S    26
787 #define TCIP_V(x) ((x) << TCIP_S)
788 #define TCIP_F    TCIP_V(1U)
789
790 #define RCAP_S    25
791 #define RCAP_V(x) ((x) << RCAP_S)
792 #define RCAP_F    RCAP_V(1U)
793
794 #define PLUP_S    23
795 #define PLUP_V(x) ((x) << PLUP_S)
796 #define PLUP_F    PLUP_V(1U)
797
798 #define PLDN_S    22
799 #define PLDN_V(x) ((x) << PLDN_S)
800 #define PLDN_F    PLDN_V(1U)
801
802 #define OTDD_S    21
803 #define OTDD_V(x) ((x) << OTDD_S)
804 #define OTDD_F    OTDD_V(1U)
805
806 #define GTRP_S    20
807 #define GTRP_V(x) ((x) << GTRP_S)
808 #define GTRP_F    GTRP_V(1U)
809
810 #define RDPE_S    18
811 #define RDPE_V(x) ((x) << RDPE_S)
812 #define RDPE_F    RDPE_V(1U)
813
814 #define TDCE_S    17
815 #define TDCE_V(x) ((x) << TDCE_S)
816 #define TDCE_F    TDCE_V(1U)
817
818 #define TDUE_S    16
819 #define TDUE_V(x) ((x) << TDUE_S)
820 #define TDUE_F    TDUE_V(1U)
821
822 /* registers for module MC */
823 #define MC_INT_CAUSE_A          0x7518
824 #define MC_P_INT_CAUSE_A        0x41318
825
826 #define ECC_UE_INT_CAUSE_S    2
827 #define ECC_UE_INT_CAUSE_V(x) ((x) << ECC_UE_INT_CAUSE_S)
828 #define ECC_UE_INT_CAUSE_F    ECC_UE_INT_CAUSE_V(1U)
829
830 #define ECC_CE_INT_CAUSE_S    1
831 #define ECC_CE_INT_CAUSE_V(x) ((x) << ECC_CE_INT_CAUSE_S)
832 #define ECC_CE_INT_CAUSE_F    ECC_CE_INT_CAUSE_V(1U)
833
834 #define PERR_INT_CAUSE_S    0
835 #define PERR_INT_CAUSE_V(x) ((x) << PERR_INT_CAUSE_S)
836 #define PERR_INT_CAUSE_F    PERR_INT_CAUSE_V(1U)
837
838 #define MC_ECC_STATUS_A         0x751c
839 #define MC_P_ECC_STATUS_A       0x4131c
840
841 #define ECC_CECNT_S    16
842 #define ECC_CECNT_M    0xffffU
843 #define ECC_CECNT_V(x) ((x) << ECC_CECNT_S)
844 #define ECC_CECNT_G(x) (((x) >> ECC_CECNT_S) & ECC_CECNT_M)
845
846 #define ECC_UECNT_S    0
847 #define ECC_UECNT_M    0xffffU
848 #define ECC_UECNT_V(x) ((x) << ECC_UECNT_S)
849 #define ECC_UECNT_G(x) (((x) >> ECC_UECNT_S) & ECC_UECNT_M)
850
851 #define MC_BIST_CMD_A 0x7600
852
853 #define START_BIST_S    31
854 #define START_BIST_V(x) ((x) << START_BIST_S)
855 #define START_BIST_F    START_BIST_V(1U)
856
857 #define BIST_CMD_GAP_S    8
858 #define BIST_CMD_GAP_V(x) ((x) << BIST_CMD_GAP_S)
859
860 #define BIST_OPCODE_S    0
861 #define BIST_OPCODE_V(x) ((x) << BIST_OPCODE_S)
862
863 #define MC_BIST_CMD_ADDR_A 0x7604
864 #define MC_BIST_CMD_LEN_A 0x7608
865 #define MC_BIST_DATA_PATTERN_A 0x760c
866
867 #define MC_BIST_STATUS_RDATA_A 0x7688
868
869 /* registers for module MA */
870 #define MA_EDRAM0_BAR_A 0x77c0
871
872 #define EDRAM0_SIZE_S    0
873 #define EDRAM0_SIZE_M    0xfffU
874 #define EDRAM0_SIZE_V(x) ((x) << EDRAM0_SIZE_S)
875 #define EDRAM0_SIZE_G(x) (((x) >> EDRAM0_SIZE_S) & EDRAM0_SIZE_M)
876
877 #define MA_EDRAM1_BAR_A 0x77c4
878
879 #define EDRAM1_SIZE_S    0
880 #define EDRAM1_SIZE_M    0xfffU
881 #define EDRAM1_SIZE_V(x) ((x) << EDRAM1_SIZE_S)
882 #define EDRAM1_SIZE_G(x) (((x) >> EDRAM1_SIZE_S) & EDRAM1_SIZE_M)
883
884 #define MA_EXT_MEMORY_BAR_A 0x77c8
885
886 #define EXT_MEM_SIZE_S    0
887 #define EXT_MEM_SIZE_M    0xfffU
888 #define EXT_MEM_SIZE_V(x) ((x) << EXT_MEM_SIZE_S)
889 #define EXT_MEM_SIZE_G(x) (((x) >> EXT_MEM_SIZE_S) & EXT_MEM_SIZE_M)
890
891 #define MA_EXT_MEMORY1_BAR_A 0x7808
892
893 #define EXT_MEM1_SIZE_S    0
894 #define EXT_MEM1_SIZE_M    0xfffU
895 #define EXT_MEM1_SIZE_V(x) ((x) << EXT_MEM1_SIZE_S)
896 #define EXT_MEM1_SIZE_G(x) (((x) >> EXT_MEM1_SIZE_S) & EXT_MEM1_SIZE_M)
897
898 #define MA_EXT_MEMORY0_BAR_A 0x77c8
899
900 #define EXT_MEM0_SIZE_S    0
901 #define EXT_MEM0_SIZE_M    0xfffU
902 #define EXT_MEM0_SIZE_V(x) ((x) << EXT_MEM0_SIZE_S)
903 #define EXT_MEM0_SIZE_G(x) (((x) >> EXT_MEM0_SIZE_S) & EXT_MEM0_SIZE_M)
904
905 #define MA_TARGET_MEM_ENABLE_A 0x77d8
906
907 #define EXT_MEM_ENABLE_S    2
908 #define EXT_MEM_ENABLE_V(x) ((x) << EXT_MEM_ENABLE_S)
909 #define EXT_MEM_ENABLE_F    EXT_MEM_ENABLE_V(1U)
910
911 #define EDRAM1_ENABLE_S    1
912 #define EDRAM1_ENABLE_V(x) ((x) << EDRAM1_ENABLE_S)
913 #define EDRAM1_ENABLE_F    EDRAM1_ENABLE_V(1U)
914
915 #define EDRAM0_ENABLE_S    0
916 #define EDRAM0_ENABLE_V(x) ((x) << EDRAM0_ENABLE_S)
917 #define EDRAM0_ENABLE_F    EDRAM0_ENABLE_V(1U)
918
919 #define EXT_MEM1_ENABLE_S    4
920 #define EXT_MEM1_ENABLE_V(x) ((x) << EXT_MEM1_ENABLE_S)
921 #define EXT_MEM1_ENABLE_F    EXT_MEM1_ENABLE_V(1U)
922
923 #define EXT_MEM0_ENABLE_S    2
924 #define EXT_MEM0_ENABLE_V(x) ((x) << EXT_MEM0_ENABLE_S)
925 #define EXT_MEM0_ENABLE_F    EXT_MEM0_ENABLE_V(1U)
926
927 #define MA_INT_CAUSE_A  0x77e0
928
929 #define MEM_PERR_INT_CAUSE_S    1
930 #define MEM_PERR_INT_CAUSE_V(x) ((x) << MEM_PERR_INT_CAUSE_S)
931 #define MEM_PERR_INT_CAUSE_F    MEM_PERR_INT_CAUSE_V(1U)
932
933 #define MEM_WRAP_INT_CAUSE_S    0
934 #define MEM_WRAP_INT_CAUSE_V(x) ((x) << MEM_WRAP_INT_CAUSE_S)
935 #define MEM_WRAP_INT_CAUSE_F    MEM_WRAP_INT_CAUSE_V(1U)
936
937 #define MA_INT_WRAP_STATUS_A    0x77e4
938
939 #define MEM_WRAP_ADDRESS_S    4
940 #define MEM_WRAP_ADDRESS_M    0xfffffffU
941 #define MEM_WRAP_ADDRESS_G(x) (((x) >> MEM_WRAP_ADDRESS_S) & MEM_WRAP_ADDRESS_M)
942
943 #define MEM_WRAP_CLIENT_NUM_S    0
944 #define MEM_WRAP_CLIENT_NUM_M    0xfU
945 #define MEM_WRAP_CLIENT_NUM_G(x) \
946         (((x) >> MEM_WRAP_CLIENT_NUM_S) & MEM_WRAP_CLIENT_NUM_M)
947
948 #define MA_PARITY_ERROR_STATUS_A        0x77f4
949 #define MA_PARITY_ERROR_STATUS1_A       0x77f4
950 #define MA_PARITY_ERROR_STATUS2_A       0x7804
951
952 /* registers for module EDC_0 */
953 #define EDC_0_BASE_ADDR         0x7900
954
955 #define EDC_BIST_CMD_A          0x7904
956 #define EDC_BIST_CMD_ADDR_A     0x7908
957 #define EDC_BIST_CMD_LEN_A      0x790c
958 #define EDC_BIST_DATA_PATTERN_A 0x7910
959 #define EDC_BIST_STATUS_RDATA_A 0x7928
960 #define EDC_INT_CAUSE_A         0x7978
961
962 #define ECC_UE_PAR_S    5
963 #define ECC_UE_PAR_V(x) ((x) << ECC_UE_PAR_S)
964 #define ECC_UE_PAR_F    ECC_UE_PAR_V(1U)
965
966 #define ECC_CE_PAR_S    4
967 #define ECC_CE_PAR_V(x) ((x) << ECC_CE_PAR_S)
968 #define ECC_CE_PAR_F    ECC_CE_PAR_V(1U)
969
970 #define PERR_PAR_CAUSE_S    3
971 #define PERR_PAR_CAUSE_V(x) ((x) << PERR_PAR_CAUSE_S)
972 #define PERR_PAR_CAUSE_F    PERR_PAR_CAUSE_V(1U)
973
974 #define EDC_ECC_STATUS_A        0x797c
975
976 /* registers for module EDC_1 */
977 #define EDC_1_BASE_ADDR 0x7980
978
979 /* registers for module CIM */
980 #define CIM_BOOT_CFG_A 0x7b00
981 #define CIM_PF_MAILBOX_CTRL_SHADOW_COPY_A 0x290
982
983 #define  BOOTADDR_M     0xffffff00U
984
985 #define UPCRST_S    0
986 #define UPCRST_V(x) ((x) << UPCRST_S)
987 #define UPCRST_F    UPCRST_V(1U)
988
989 #define CIM_PF_MAILBOX_DATA_A 0x240
990 #define CIM_PF_MAILBOX_CTRL_A 0x280
991
992 #define MBMSGVALID_S    3
993 #define MBMSGVALID_V(x) ((x) << MBMSGVALID_S)
994 #define MBMSGVALID_F    MBMSGVALID_V(1U)
995
996 #define MBINTREQ_S    2
997 #define MBINTREQ_V(x) ((x) << MBINTREQ_S)
998 #define MBINTREQ_F    MBINTREQ_V(1U)
999
1000 #define MBOWNER_S    0
1001 #define MBOWNER_M    0x3U
1002 #define MBOWNER_V(x) ((x) << MBOWNER_S)
1003 #define MBOWNER_G(x) (((x) >> MBOWNER_S) & MBOWNER_M)
1004
1005 #define CIM_PF_HOST_INT_ENABLE_A 0x288
1006
1007 #define MBMSGRDYINTEN_S    19
1008 #define MBMSGRDYINTEN_V(x) ((x) << MBMSGRDYINTEN_S)
1009 #define MBMSGRDYINTEN_F    MBMSGRDYINTEN_V(1U)
1010
1011 #define CIM_PF_HOST_INT_CAUSE_A 0x28c
1012
1013 #define MBMSGRDYINT_S    19
1014 #define MBMSGRDYINT_V(x) ((x) << MBMSGRDYINT_S)
1015 #define MBMSGRDYINT_F    MBMSGRDYINT_V(1U)
1016
1017 #define CIM_HOST_INT_CAUSE_A 0x7b2c
1018
1019 #define TIEQOUTPARERRINT_S    20
1020 #define TIEQOUTPARERRINT_V(x) ((x) << TIEQOUTPARERRINT_S)
1021 #define TIEQOUTPARERRINT_F    TIEQOUTPARERRINT_V(1U)
1022
1023 #define TIEQINPARERRINT_S    19
1024 #define TIEQINPARERRINT_V(x) ((x) << TIEQINPARERRINT_S)
1025 #define TIEQINPARERRINT_F    TIEQINPARERRINT_V(1U)
1026
1027 #define PREFDROPINT_S    1
1028 #define PREFDROPINT_V(x) ((x) << PREFDROPINT_S)
1029 #define PREFDROPINT_F    PREFDROPINT_V(1U)
1030
1031 #define UPACCNONZERO_S    0
1032 #define UPACCNONZERO_V(x) ((x) << UPACCNONZERO_S)
1033 #define UPACCNONZERO_F    UPACCNONZERO_V(1U)
1034
1035 #define MBHOSTPARERR_S    18
1036 #define MBHOSTPARERR_V(x) ((x) << MBHOSTPARERR_S)
1037 #define MBHOSTPARERR_F    MBHOSTPARERR_V(1U)
1038
1039 #define MBUPPARERR_S    17
1040 #define MBUPPARERR_V(x) ((x) << MBUPPARERR_S)
1041 #define MBUPPARERR_F    MBUPPARERR_V(1U)
1042
1043 #define IBQTP0PARERR_S    16
1044 #define IBQTP0PARERR_V(x) ((x) << IBQTP0PARERR_S)
1045 #define IBQTP0PARERR_F    IBQTP0PARERR_V(1U)
1046
1047 #define IBQTP1PARERR_S    15
1048 #define IBQTP1PARERR_V(x) ((x) << IBQTP1PARERR_S)
1049 #define IBQTP1PARERR_F    IBQTP1PARERR_V(1U)
1050
1051 #define IBQULPPARERR_S    14
1052 #define IBQULPPARERR_V(x) ((x) << IBQULPPARERR_S)
1053 #define IBQULPPARERR_F    IBQULPPARERR_V(1U)
1054
1055 #define IBQSGELOPARERR_S    13
1056 #define IBQSGELOPARERR_V(x) ((x) << IBQSGELOPARERR_S)
1057 #define IBQSGELOPARERR_F    IBQSGELOPARERR_V(1U)
1058
1059 #define IBQSGEHIPARERR_S    12
1060 #define IBQSGEHIPARERR_V(x) ((x) << IBQSGEHIPARERR_S)
1061 #define IBQSGEHIPARERR_F    IBQSGEHIPARERR_V(1U)
1062
1063 #define IBQNCSIPARERR_S    11
1064 #define IBQNCSIPARERR_V(x) ((x) << IBQNCSIPARERR_S)
1065 #define IBQNCSIPARERR_F    IBQNCSIPARERR_V(1U)
1066
1067 #define OBQULP0PARERR_S    10
1068 #define OBQULP0PARERR_V(x) ((x) << OBQULP0PARERR_S)
1069 #define OBQULP0PARERR_F    OBQULP0PARERR_V(1U)
1070
1071 #define OBQULP1PARERR_S    9
1072 #define OBQULP1PARERR_V(x) ((x) << OBQULP1PARERR_S)
1073 #define OBQULP1PARERR_F    OBQULP1PARERR_V(1U)
1074
1075 #define OBQULP2PARERR_S    8
1076 #define OBQULP2PARERR_V(x) ((x) << OBQULP2PARERR_S)
1077 #define OBQULP2PARERR_F    OBQULP2PARERR_V(1U)
1078
1079 #define OBQULP3PARERR_S    7
1080 #define OBQULP3PARERR_V(x) ((x) << OBQULP3PARERR_S)
1081 #define OBQULP3PARERR_F    OBQULP3PARERR_V(1U)
1082
1083 #define OBQSGEPARERR_S    6
1084 #define OBQSGEPARERR_V(x) ((x) << OBQSGEPARERR_S)
1085 #define OBQSGEPARERR_F    OBQSGEPARERR_V(1U)
1086
1087 #define OBQNCSIPARERR_S    5
1088 #define OBQNCSIPARERR_V(x) ((x) << OBQNCSIPARERR_S)
1089 #define OBQNCSIPARERR_F    OBQNCSIPARERR_V(1U)
1090
1091 #define CIM_HOST_UPACC_INT_CAUSE_A 0x7b34
1092
1093 #define EEPROMWRINT_S    30
1094 #define EEPROMWRINT_V(x) ((x) << EEPROMWRINT_S)
1095 #define EEPROMWRINT_F    EEPROMWRINT_V(1U)
1096
1097 #define TIMEOUTMAINT_S    29
1098 #define TIMEOUTMAINT_V(x) ((x) << TIMEOUTMAINT_S)
1099 #define TIMEOUTMAINT_F    TIMEOUTMAINT_V(1U)
1100
1101 #define TIMEOUTINT_S    28
1102 #define TIMEOUTINT_V(x) ((x) << TIMEOUTINT_S)
1103 #define TIMEOUTINT_F    TIMEOUTINT_V(1U)
1104
1105 #define RSPOVRLOOKUPINT_S    27
1106 #define RSPOVRLOOKUPINT_V(x) ((x) << RSPOVRLOOKUPINT_S)
1107 #define RSPOVRLOOKUPINT_F    RSPOVRLOOKUPINT_V(1U)
1108
1109 #define REQOVRLOOKUPINT_S    26
1110 #define REQOVRLOOKUPINT_V(x) ((x) << REQOVRLOOKUPINT_S)
1111 #define REQOVRLOOKUPINT_F    REQOVRLOOKUPINT_V(1U)
1112
1113 #define BLKWRPLINT_S    25
1114 #define BLKWRPLINT_V(x) ((x) << BLKWRPLINT_S)
1115 #define BLKWRPLINT_F    BLKWRPLINT_V(1U)
1116
1117 #define BLKRDPLINT_S    24
1118 #define BLKRDPLINT_V(x) ((x) << BLKRDPLINT_S)
1119 #define BLKRDPLINT_F    BLKRDPLINT_V(1U)
1120
1121 #define SGLWRPLINT_S    23
1122 #define SGLWRPLINT_V(x) ((x) << SGLWRPLINT_S)
1123 #define SGLWRPLINT_F    SGLWRPLINT_V(1U)
1124
1125 #define SGLRDPLINT_S    22
1126 #define SGLRDPLINT_V(x) ((x) << SGLRDPLINT_S)
1127 #define SGLRDPLINT_F    SGLRDPLINT_V(1U)
1128
1129 #define BLKWRCTLINT_S    21
1130 #define BLKWRCTLINT_V(x) ((x) << BLKWRCTLINT_S)
1131 #define BLKWRCTLINT_F    BLKWRCTLINT_V(1U)
1132
1133 #define BLKRDCTLINT_S    20
1134 #define BLKRDCTLINT_V(x) ((x) << BLKRDCTLINT_S)
1135 #define BLKRDCTLINT_F    BLKRDCTLINT_V(1U)
1136
1137 #define SGLWRCTLINT_S    19
1138 #define SGLWRCTLINT_V(x) ((x) << SGLWRCTLINT_S)
1139 #define SGLWRCTLINT_F    SGLWRCTLINT_V(1U)
1140
1141 #define SGLRDCTLINT_S    18
1142 #define SGLRDCTLINT_V(x) ((x) << SGLRDCTLINT_S)
1143 #define SGLRDCTLINT_F    SGLRDCTLINT_V(1U)
1144
1145 #define BLKWREEPROMINT_S    17
1146 #define BLKWREEPROMINT_V(x) ((x) << BLKWREEPROMINT_S)
1147 #define BLKWREEPROMINT_F    BLKWREEPROMINT_V(1U)
1148
1149 #define BLKRDEEPROMINT_S    16
1150 #define BLKRDEEPROMINT_V(x) ((x) << BLKRDEEPROMINT_S)
1151 #define BLKRDEEPROMINT_F    BLKRDEEPROMINT_V(1U)
1152
1153 #define SGLWREEPROMINT_S    15
1154 #define SGLWREEPROMINT_V(x) ((x) << SGLWREEPROMINT_S)
1155 #define SGLWREEPROMINT_F    SGLWREEPROMINT_V(1U)
1156
1157 #define SGLRDEEPROMINT_S    14
1158 #define SGLRDEEPROMINT_V(x) ((x) << SGLRDEEPROMINT_S)
1159 #define SGLRDEEPROMINT_F    SGLRDEEPROMINT_V(1U)
1160
1161 #define BLKWRFLASHINT_S    13
1162 #define BLKWRFLASHINT_V(x) ((x) << BLKWRFLASHINT_S)
1163 #define BLKWRFLASHINT_F    BLKWRFLASHINT_V(1U)
1164
1165 #define BLKRDFLASHINT_S    12
1166 #define BLKRDFLASHINT_V(x) ((x) << BLKRDFLASHINT_S)
1167 #define BLKRDFLASHINT_F    BLKRDFLASHINT_V(1U)
1168
1169 #define SGLWRFLASHINT_S    11
1170 #define SGLWRFLASHINT_V(x) ((x) << SGLWRFLASHINT_S)
1171 #define SGLWRFLASHINT_F    SGLWRFLASHINT_V(1U)
1172
1173 #define SGLRDFLASHINT_S    10
1174 #define SGLRDFLASHINT_V(x) ((x) << SGLRDFLASHINT_S)
1175 #define SGLRDFLASHINT_F    SGLRDFLASHINT_V(1U)
1176
1177 #define BLKWRBOOTINT_S    9
1178 #define BLKWRBOOTINT_V(x) ((x) << BLKWRBOOTINT_S)
1179 #define BLKWRBOOTINT_F    BLKWRBOOTINT_V(1U)
1180
1181 #define BLKRDBOOTINT_S    8
1182 #define BLKRDBOOTINT_V(x) ((x) << BLKRDBOOTINT_S)
1183 #define BLKRDBOOTINT_F    BLKRDBOOTINT_V(1U)
1184
1185 #define SGLWRBOOTINT_S    7
1186 #define SGLWRBOOTINT_V(x) ((x) << SGLWRBOOTINT_S)
1187 #define SGLWRBOOTINT_F    SGLWRBOOTINT_V(1U)
1188
1189 #define SGLRDBOOTINT_S    6
1190 #define SGLRDBOOTINT_V(x) ((x) << SGLRDBOOTINT_S)
1191 #define SGLRDBOOTINT_F    SGLRDBOOTINT_V(1U)
1192
1193 #define ILLWRBEINT_S    5
1194 #define ILLWRBEINT_V(x) ((x) << ILLWRBEINT_S)
1195 #define ILLWRBEINT_F    ILLWRBEINT_V(1U)
1196
1197 #define ILLRDBEINT_S    4
1198 #define ILLRDBEINT_V(x) ((x) << ILLRDBEINT_S)
1199 #define ILLRDBEINT_F    ILLRDBEINT_V(1U)
1200
1201 #define ILLRDINT_S    3
1202 #define ILLRDINT_V(x) ((x) << ILLRDINT_S)
1203 #define ILLRDINT_F    ILLRDINT_V(1U)
1204
1205 #define ILLWRINT_S    2
1206 #define ILLWRINT_V(x) ((x) << ILLWRINT_S)
1207 #define ILLWRINT_F    ILLWRINT_V(1U)
1208
1209 #define ILLTRANSINT_S    1
1210 #define ILLTRANSINT_V(x) ((x) << ILLTRANSINT_S)
1211 #define ILLTRANSINT_F    ILLTRANSINT_V(1U)
1212
1213 #define RSVDSPACEINT_S    0
1214 #define RSVDSPACEINT_V(x) ((x) << RSVDSPACEINT_S)
1215 #define RSVDSPACEINT_F    RSVDSPACEINT_V(1U)
1216
1217 /* registers for module TP */
1218 #define DBGLAWHLF_S    23
1219 #define DBGLAWHLF_V(x) ((x) << DBGLAWHLF_S)
1220 #define DBGLAWHLF_F    DBGLAWHLF_V(1U)
1221
1222 #define DBGLAWPTR_S    16
1223 #define DBGLAWPTR_M    0x7fU
1224 #define DBGLAWPTR_G(x) (((x) >> DBGLAWPTR_S) & DBGLAWPTR_M)
1225
1226 #define DBGLAENABLE_S    12
1227 #define DBGLAENABLE_V(x) ((x) << DBGLAENABLE_S)
1228 #define DBGLAENABLE_F    DBGLAENABLE_V(1U)
1229
1230 #define DBGLARPTR_S    0
1231 #define DBGLARPTR_M    0x7fU
1232 #define DBGLARPTR_V(x) ((x) << DBGLARPTR_S)
1233
1234 #define TP_DBG_LA_DATAL_A       0x7ed8
1235 #define TP_DBG_LA_CONFIG_A      0x7ed4
1236 #define TP_OUT_CONFIG_A         0x7d04
1237 #define TP_GLOBAL_CONFIG_A      0x7d08
1238
1239 #define DBGLAMODE_S     14
1240 #define DBGLAMODE_M     0x3U
1241 #define DBGLAMODE_G(x)  (((x) >> DBGLAMODE_S) & DBGLAMODE_M)
1242
1243 #define FIVETUPLELOOKUP_S    17
1244 #define FIVETUPLELOOKUP_M    0x3U
1245 #define FIVETUPLELOOKUP_V(x) ((x) << FIVETUPLELOOKUP_S)
1246 #define FIVETUPLELOOKUP_G(x) (((x) >> FIVETUPLELOOKUP_S) & FIVETUPLELOOKUP_M)
1247
1248 #define TP_PARA_REG2_A 0x7d68
1249
1250 #define MAXRXDATA_S    16
1251 #define MAXRXDATA_M    0xffffU
1252 #define MAXRXDATA_G(x) (((x) >> MAXRXDATA_S) & MAXRXDATA_M)
1253
1254 #define TP_TIMER_RESOLUTION_A 0x7d90
1255
1256 #define TIMERRESOLUTION_S    16
1257 #define TIMERRESOLUTION_M    0xffU
1258 #define TIMERRESOLUTION_G(x) (((x) >> TIMERRESOLUTION_S) & TIMERRESOLUTION_M)
1259
1260 #define TIMESTAMPRESOLUTION_S    8
1261 #define TIMESTAMPRESOLUTION_M    0xffU
1262 #define TIMESTAMPRESOLUTION_G(x) \
1263         (((x) >> TIMESTAMPRESOLUTION_S) & TIMESTAMPRESOLUTION_M)
1264
1265 #define DELAYEDACKRESOLUTION_S    0
1266 #define DELAYEDACKRESOLUTION_M    0xffU
1267 #define DELAYEDACKRESOLUTION_G(x) \
1268         (((x) >> DELAYEDACKRESOLUTION_S) & DELAYEDACKRESOLUTION_M)
1269
1270 #define TP_SHIFT_CNT_A 0x7dc0
1271 #define TP_RXT_MIN_A 0x7d98
1272 #define TP_RXT_MAX_A 0x7d9c
1273 #define TP_PERS_MIN_A 0x7da0
1274 #define TP_PERS_MAX_A 0x7da4
1275 #define TP_KEEP_IDLE_A 0x7da8
1276 #define TP_KEEP_INTVL_A 0x7dac
1277 #define TP_INIT_SRTT_A 0x7db0
1278 #define TP_DACK_TIMER_A 0x7db4
1279 #define TP_FINWAIT2_TIMER_A 0x7db8
1280
1281 #define INITSRTT_S    0
1282 #define INITSRTT_M    0xffffU
1283 #define INITSRTT_G(x) (((x) >> INITSRTT_S) & INITSRTT_M)
1284
1285 #define PERSMAX_S    0
1286 #define PERSMAX_M    0x3fffffffU
1287 #define PERSMAX_V(x) ((x) << PERSMAX_S)
1288 #define PERSMAX_G(x) (((x) >> PERSMAX_S) & PERSMAX_M)
1289
1290 #define SYNSHIFTMAX_S    24
1291 #define SYNSHIFTMAX_M    0xffU
1292 #define SYNSHIFTMAX_V(x) ((x) << SYNSHIFTMAX_S)
1293 #define SYNSHIFTMAX_G(x) (((x) >> SYNSHIFTMAX_S) & SYNSHIFTMAX_M)
1294
1295 #define RXTSHIFTMAXR1_S    20
1296 #define RXTSHIFTMAXR1_M    0xfU
1297 #define RXTSHIFTMAXR1_V(x) ((x) << RXTSHIFTMAXR1_S)
1298 #define RXTSHIFTMAXR1_G(x) (((x) >> RXTSHIFTMAXR1_S) & RXTSHIFTMAXR1_M)
1299
1300 #define RXTSHIFTMAXR2_S    16
1301 #define RXTSHIFTMAXR2_M    0xfU
1302 #define RXTSHIFTMAXR2_V(x) ((x) << RXTSHIFTMAXR2_S)
1303 #define RXTSHIFTMAXR2_G(x) (((x) >> RXTSHIFTMAXR2_S) & RXTSHIFTMAXR2_M)
1304
1305 #define PERSHIFTBACKOFFMAX_S    12
1306 #define PERSHIFTBACKOFFMAX_M    0xfU
1307 #define PERSHIFTBACKOFFMAX_V(x) ((x) << PERSHIFTBACKOFFMAX_S)
1308 #define PERSHIFTBACKOFFMAX_G(x) \
1309         (((x) >> PERSHIFTBACKOFFMAX_S) & PERSHIFTBACKOFFMAX_M)
1310
1311 #define PERSHIFTMAX_S    8
1312 #define PERSHIFTMAX_M    0xfU
1313 #define PERSHIFTMAX_V(x) ((x) << PERSHIFTMAX_S)
1314 #define PERSHIFTMAX_G(x) (((x) >> PERSHIFTMAX_S) & PERSHIFTMAX_M)
1315
1316 #define KEEPALIVEMAXR1_S    4
1317 #define KEEPALIVEMAXR1_M    0xfU
1318 #define KEEPALIVEMAXR1_V(x) ((x) << KEEPALIVEMAXR1_S)
1319 #define KEEPALIVEMAXR1_G(x) (((x) >> KEEPALIVEMAXR1_S) & KEEPALIVEMAXR1_M)
1320
1321 #define KEEPALIVEMAXR2_S    0
1322 #define KEEPALIVEMAXR2_M    0xfU
1323 #define KEEPALIVEMAXR2_V(x) ((x) << KEEPALIVEMAXR2_S)
1324 #define KEEPALIVEMAXR2_G(x) (((x) >> KEEPALIVEMAXR2_S) & KEEPALIVEMAXR2_M)
1325
1326 #define ROWINDEX_S    16
1327 #define ROWINDEX_V(x) ((x) << ROWINDEX_S)
1328
1329 #define TP_CCTRL_TABLE_A        0x7ddc
1330 #define TP_MTU_TABLE_A          0x7de4
1331
1332 #define MTUINDEX_S    24
1333 #define MTUINDEX_V(x) ((x) << MTUINDEX_S)
1334
1335 #define MTUWIDTH_S    16
1336 #define MTUWIDTH_M    0xfU
1337 #define MTUWIDTH_V(x) ((x) << MTUWIDTH_S)
1338 #define MTUWIDTH_G(x) (((x) >> MTUWIDTH_S) & MTUWIDTH_M)
1339
1340 #define MTUVALUE_S    0
1341 #define MTUVALUE_M    0x3fffU
1342 #define MTUVALUE_V(x) ((x) << MTUVALUE_S)
1343 #define MTUVALUE_G(x) (((x) >> MTUVALUE_S) & MTUVALUE_M)
1344
1345 #define TP_RSS_LKP_TABLE_A      0x7dec
1346
1347 #define LKPTBLROWVLD_S    31
1348 #define LKPTBLROWVLD_V(x) ((x) << LKPTBLROWVLD_S)
1349 #define LKPTBLROWVLD_F    LKPTBLROWVLD_V(1U)
1350
1351 #define LKPTBLQUEUE1_S    10
1352 #define LKPTBLQUEUE1_M    0x3ffU
1353 #define LKPTBLQUEUE1_G(x) (((x) >> LKPTBLQUEUE1_S) & LKPTBLQUEUE1_M)
1354
1355 #define LKPTBLQUEUE0_S    0
1356 #define LKPTBLQUEUE0_M    0x3ffU
1357 #define LKPTBLQUEUE0_G(x) (((x) >> LKPTBLQUEUE0_S) & LKPTBLQUEUE0_M)
1358
1359 #define TP_PIO_ADDR_A   0x7e40
1360 #define TP_PIO_DATA_A   0x7e44
1361 #define TP_MIB_INDEX_A  0x7e50
1362 #define TP_MIB_DATA_A   0x7e54
1363 #define TP_INT_CAUSE_A  0x7e74
1364
1365 #define FLMTXFLSTEMPTY_S    30
1366 #define FLMTXFLSTEMPTY_V(x) ((x) << FLMTXFLSTEMPTY_S)
1367 #define FLMTXFLSTEMPTY_F    FLMTXFLSTEMPTY_V(1U)
1368
1369 #define TP_TX_ORATE_A 0x7ebc
1370
1371 #define OFDRATE3_S    24
1372 #define OFDRATE3_M    0xffU
1373 #define OFDRATE3_G(x) (((x) >> OFDRATE3_S) & OFDRATE3_M)
1374
1375 #define OFDRATE2_S    16
1376 #define OFDRATE2_M    0xffU
1377 #define OFDRATE2_G(x) (((x) >> OFDRATE2_S) & OFDRATE2_M)
1378
1379 #define OFDRATE1_S    8
1380 #define OFDRATE1_M    0xffU
1381 #define OFDRATE1_G(x) (((x) >> OFDRATE1_S) & OFDRATE1_M)
1382
1383 #define OFDRATE0_S    0
1384 #define OFDRATE0_M    0xffU
1385 #define OFDRATE0_G(x) (((x) >> OFDRATE0_S) & OFDRATE0_M)
1386
1387 #define TP_TX_TRATE_A 0x7ed0
1388
1389 #define TNLRATE3_S    24
1390 #define TNLRATE3_M    0xffU
1391 #define TNLRATE3_G(x) (((x) >> TNLRATE3_S) & TNLRATE3_M)
1392
1393 #define TNLRATE2_S    16
1394 #define TNLRATE2_M    0xffU
1395 #define TNLRATE2_G(x) (((x) >> TNLRATE2_S) & TNLRATE2_M)
1396
1397 #define TNLRATE1_S    8
1398 #define TNLRATE1_M    0xffU
1399 #define TNLRATE1_G(x) (((x) >> TNLRATE1_S) & TNLRATE1_M)
1400
1401 #define TNLRATE0_S    0
1402 #define TNLRATE0_M    0xffU
1403 #define TNLRATE0_G(x) (((x) >> TNLRATE0_S) & TNLRATE0_M)
1404
1405 #define TP_VLAN_PRI_MAP_A 0x140
1406
1407 #define FRAGMENTATION_S    9
1408 #define FRAGMENTATION_V(x) ((x) << FRAGMENTATION_S)
1409 #define FRAGMENTATION_F    FRAGMENTATION_V(1U)
1410
1411 #define MPSHITTYPE_S    8
1412 #define MPSHITTYPE_V(x) ((x) << MPSHITTYPE_S)
1413 #define MPSHITTYPE_F    MPSHITTYPE_V(1U)
1414
1415 #define MACMATCH_S    7
1416 #define MACMATCH_V(x) ((x) << MACMATCH_S)
1417 #define MACMATCH_F    MACMATCH_V(1U)
1418
1419 #define ETHERTYPE_S    6
1420 #define ETHERTYPE_V(x) ((x) << ETHERTYPE_S)
1421 #define ETHERTYPE_F    ETHERTYPE_V(1U)
1422
1423 #define PROTOCOL_S    5
1424 #define PROTOCOL_V(x) ((x) << PROTOCOL_S)
1425 #define PROTOCOL_F    PROTOCOL_V(1U)
1426
1427 #define TOS_S    4
1428 #define TOS_V(x) ((x) << TOS_S)
1429 #define TOS_F    TOS_V(1U)
1430
1431 #define VLAN_S    3
1432 #define VLAN_V(x) ((x) << VLAN_S)
1433 #define VLAN_F    VLAN_V(1U)
1434
1435 #define VNIC_ID_S    2
1436 #define VNIC_ID_V(x) ((x) << VNIC_ID_S)
1437 #define VNIC_ID_F    VNIC_ID_V(1U)
1438
1439 #define PORT_S    1
1440 #define PORT_V(x) ((x) << PORT_S)
1441 #define PORT_F    PORT_V(1U)
1442
1443 #define FCOE_S    0
1444 #define FCOE_V(x) ((x) << FCOE_S)
1445 #define FCOE_F    FCOE_V(1U)
1446
1447 #define FILTERMODE_S    15
1448 #define FILTERMODE_V(x) ((x) << FILTERMODE_S)
1449 #define FILTERMODE_F    FILTERMODE_V(1U)
1450
1451 #define FCOEMASK_S    14
1452 #define FCOEMASK_V(x) ((x) << FCOEMASK_S)
1453 #define FCOEMASK_F    FCOEMASK_V(1U)
1454
1455 #define TP_INGRESS_CONFIG_A     0x141
1456
1457 #define VNIC_S    11
1458 #define VNIC_V(x) ((x) << VNIC_S)
1459 #define VNIC_F    VNIC_V(1U)
1460
1461 #define CSUM_HAS_PSEUDO_HDR_S    10
1462 #define CSUM_HAS_PSEUDO_HDR_V(x) ((x) << CSUM_HAS_PSEUDO_HDR_S)
1463 #define CSUM_HAS_PSEUDO_HDR_F    CSUM_HAS_PSEUDO_HDR_V(1U)
1464
1465 #define TP_MIB_MAC_IN_ERR_0_A   0x0
1466 #define TP_MIB_HDR_IN_ERR_0_A   0x4
1467 #define TP_MIB_TCP_IN_ERR_0_A   0x8
1468 #define TP_MIB_TCP_OUT_RST_A    0xc
1469 #define TP_MIB_TCP_IN_SEG_HI_A  0x10
1470 #define TP_MIB_TCP_IN_SEG_LO_A  0x11
1471 #define TP_MIB_TCP_OUT_SEG_HI_A 0x12
1472 #define TP_MIB_TCP_OUT_SEG_LO_A 0x13
1473 #define TP_MIB_TCP_RXT_SEG_HI_A 0x14
1474 #define TP_MIB_TCP_RXT_SEG_LO_A 0x15
1475 #define TP_MIB_TNL_CNG_DROP_0_A 0x18
1476 #define TP_MIB_OFD_CHN_DROP_0_A 0x1c
1477 #define TP_MIB_TCP_V6IN_ERR_0_A 0x28
1478 #define TP_MIB_TCP_V6OUT_RST_A  0x2c
1479 #define TP_MIB_OFD_ARP_DROP_A   0x36
1480 #define TP_MIB_CPL_IN_REQ_0_A   0x38
1481 #define TP_MIB_CPL_OUT_RSP_0_A  0x3c
1482 #define TP_MIB_TNL_DROP_0_A     0x44
1483 #define TP_MIB_FCOE_DDP_0_A     0x48
1484 #define TP_MIB_FCOE_DROP_0_A    0x4c
1485 #define TP_MIB_FCOE_BYTE_0_HI_A 0x50
1486 #define TP_MIB_OFD_VLN_DROP_0_A 0x58
1487 #define TP_MIB_USM_PKTS_A       0x5c
1488 #define TP_MIB_RQE_DFR_PKT_A    0x64
1489
1490 #define ULP_TX_INT_CAUSE_A      0x8dcc
1491
1492 #define PBL_BOUND_ERR_CH3_S    31
1493 #define PBL_BOUND_ERR_CH3_V(x) ((x) << PBL_BOUND_ERR_CH3_S)
1494 #define PBL_BOUND_ERR_CH3_F    PBL_BOUND_ERR_CH3_V(1U)
1495
1496 #define PBL_BOUND_ERR_CH2_S    30
1497 #define PBL_BOUND_ERR_CH2_V(x) ((x) << PBL_BOUND_ERR_CH2_S)
1498 #define PBL_BOUND_ERR_CH2_F    PBL_BOUND_ERR_CH2_V(1U)
1499
1500 #define PBL_BOUND_ERR_CH1_S    29
1501 #define PBL_BOUND_ERR_CH1_V(x) ((x) << PBL_BOUND_ERR_CH1_S)
1502 #define PBL_BOUND_ERR_CH1_F    PBL_BOUND_ERR_CH1_V(1U)
1503
1504 #define PBL_BOUND_ERR_CH0_S    28
1505 #define PBL_BOUND_ERR_CH0_V(x) ((x) << PBL_BOUND_ERR_CH0_S)
1506 #define PBL_BOUND_ERR_CH0_F    PBL_BOUND_ERR_CH0_V(1U)
1507
1508 #define PM_RX_INT_CAUSE_A       0x8fdc
1509 #define PM_RX_STAT_CONFIG_A 0x8fc8
1510 #define PM_RX_STAT_COUNT_A 0x8fcc
1511 #define PM_RX_STAT_LSB_A 0x8fd0
1512 #define PM_RX_DBG_CTRL_A 0x8fd0
1513 #define PM_RX_DBG_DATA_A 0x8fd4
1514 #define PM_RX_DBG_STAT_MSB_A 0x10013
1515
1516 #define PMRX_FRAMING_ERROR_F    0x003ffff0U
1517
1518 #define ZERO_E_CMD_ERROR_S    22
1519 #define ZERO_E_CMD_ERROR_V(x) ((x) << ZERO_E_CMD_ERROR_S)
1520 #define ZERO_E_CMD_ERROR_F    ZERO_E_CMD_ERROR_V(1U)
1521
1522 #define OCSPI_PAR_ERROR_S    3
1523 #define OCSPI_PAR_ERROR_V(x) ((x) << OCSPI_PAR_ERROR_S)
1524 #define OCSPI_PAR_ERROR_F    OCSPI_PAR_ERROR_V(1U)
1525
1526 #define DB_OPTIONS_PAR_ERROR_S    2
1527 #define DB_OPTIONS_PAR_ERROR_V(x) ((x) << DB_OPTIONS_PAR_ERROR_S)
1528 #define DB_OPTIONS_PAR_ERROR_F    DB_OPTIONS_PAR_ERROR_V(1U)
1529
1530 #define IESPI_PAR_ERROR_S    1
1531 #define IESPI_PAR_ERROR_V(x) ((x) << IESPI_PAR_ERROR_S)
1532 #define IESPI_PAR_ERROR_F    IESPI_PAR_ERROR_V(1U)
1533
1534 #define PMRX_E_PCMD_PAR_ERROR_S    0
1535 #define PMRX_E_PCMD_PAR_ERROR_V(x) ((x) << PMRX_E_PCMD_PAR_ERROR_S)
1536 #define PMRX_E_PCMD_PAR_ERROR_F    PMRX_E_PCMD_PAR_ERROR_V(1U)
1537
1538 #define PM_TX_INT_CAUSE_A       0x8ffc
1539 #define PM_TX_STAT_CONFIG_A 0x8fe8
1540 #define PM_TX_STAT_COUNT_A 0x8fec
1541 #define PM_TX_STAT_LSB_A 0x8ff0
1542 #define PM_TX_DBG_CTRL_A 0x8ff0
1543 #define PM_TX_DBG_DATA_A 0x8ff4
1544 #define PM_TX_DBG_STAT_MSB_A 0x1001a
1545
1546 #define PCMD_LEN_OVFL0_S    31
1547 #define PCMD_LEN_OVFL0_V(x) ((x) << PCMD_LEN_OVFL0_S)
1548 #define PCMD_LEN_OVFL0_F    PCMD_LEN_OVFL0_V(1U)
1549
1550 #define PCMD_LEN_OVFL1_S    30
1551 #define PCMD_LEN_OVFL1_V(x) ((x) << PCMD_LEN_OVFL1_S)
1552 #define PCMD_LEN_OVFL1_F    PCMD_LEN_OVFL1_V(1U)
1553
1554 #define PCMD_LEN_OVFL2_S    29
1555 #define PCMD_LEN_OVFL2_V(x) ((x) << PCMD_LEN_OVFL2_S)
1556 #define PCMD_LEN_OVFL2_F    PCMD_LEN_OVFL2_V(1U)
1557
1558 #define ZERO_C_CMD_ERROR_S    28
1559 #define ZERO_C_CMD_ERROR_V(x) ((x) << ZERO_C_CMD_ERROR_S)
1560 #define ZERO_C_CMD_ERROR_F    ZERO_C_CMD_ERROR_V(1U)
1561
1562 #define  PMTX_FRAMING_ERROR_F 0x0ffffff0U
1563
1564 #define OESPI_PAR_ERROR_S    3
1565 #define OESPI_PAR_ERROR_V(x) ((x) << OESPI_PAR_ERROR_S)
1566 #define OESPI_PAR_ERROR_F    OESPI_PAR_ERROR_V(1U)
1567
1568 #define ICSPI_PAR_ERROR_S    1
1569 #define ICSPI_PAR_ERROR_V(x) ((x) << ICSPI_PAR_ERROR_S)
1570 #define ICSPI_PAR_ERROR_F    ICSPI_PAR_ERROR_V(1U)
1571
1572 #define PMTX_C_PCMD_PAR_ERROR_S    0
1573 #define PMTX_C_PCMD_PAR_ERROR_V(x) ((x) << PMTX_C_PCMD_PAR_ERROR_S)
1574 #define PMTX_C_PCMD_PAR_ERROR_F    PMTX_C_PCMD_PAR_ERROR_V(1U)
1575
1576 #define MPS_PORT_STAT_TX_PORT_BYTES_L 0x400
1577 #define MPS_PORT_STAT_TX_PORT_BYTES_H 0x404
1578 #define MPS_PORT_STAT_TX_PORT_FRAMES_L 0x408
1579 #define MPS_PORT_STAT_TX_PORT_FRAMES_H 0x40c
1580 #define MPS_PORT_STAT_TX_PORT_BCAST_L 0x410
1581 #define MPS_PORT_STAT_TX_PORT_BCAST_H 0x414
1582 #define MPS_PORT_STAT_TX_PORT_MCAST_L 0x418
1583 #define MPS_PORT_STAT_TX_PORT_MCAST_H 0x41c
1584 #define MPS_PORT_STAT_TX_PORT_UCAST_L 0x420
1585 #define MPS_PORT_STAT_TX_PORT_UCAST_H 0x424
1586 #define MPS_PORT_STAT_TX_PORT_ERROR_L 0x428
1587 #define MPS_PORT_STAT_TX_PORT_ERROR_H 0x42c
1588 #define MPS_PORT_STAT_TX_PORT_64B_L 0x430
1589 #define MPS_PORT_STAT_TX_PORT_64B_H 0x434
1590 #define MPS_PORT_STAT_TX_PORT_65B_127B_L 0x438
1591 #define MPS_PORT_STAT_TX_PORT_65B_127B_H 0x43c
1592 #define MPS_PORT_STAT_TX_PORT_128B_255B_L 0x440
1593 #define MPS_PORT_STAT_TX_PORT_128B_255B_H 0x444
1594 #define MPS_PORT_STAT_TX_PORT_256B_511B_L 0x448
1595 #define MPS_PORT_STAT_TX_PORT_256B_511B_H 0x44c
1596 #define MPS_PORT_STAT_TX_PORT_512B_1023B_L 0x450
1597 #define MPS_PORT_STAT_TX_PORT_512B_1023B_H 0x454
1598 #define MPS_PORT_STAT_TX_PORT_1024B_1518B_L 0x458
1599 #define MPS_PORT_STAT_TX_PORT_1024B_1518B_H 0x45c
1600 #define MPS_PORT_STAT_TX_PORT_1519B_MAX_L 0x460
1601 #define MPS_PORT_STAT_TX_PORT_1519B_MAX_H 0x464
1602 #define MPS_PORT_STAT_TX_PORT_DROP_L 0x468
1603 #define MPS_PORT_STAT_TX_PORT_DROP_H 0x46c
1604 #define MPS_PORT_STAT_TX_PORT_PAUSE_L 0x470
1605 #define MPS_PORT_STAT_TX_PORT_PAUSE_H 0x474
1606 #define MPS_PORT_STAT_TX_PORT_PPP0_L 0x478
1607 #define MPS_PORT_STAT_TX_PORT_PPP0_H 0x47c
1608 #define MPS_PORT_STAT_TX_PORT_PPP1_L 0x480
1609 #define MPS_PORT_STAT_TX_PORT_PPP1_H 0x484
1610 #define MPS_PORT_STAT_TX_PORT_PPP2_L 0x488
1611 #define MPS_PORT_STAT_TX_PORT_PPP2_H 0x48c
1612 #define MPS_PORT_STAT_TX_PORT_PPP3_L 0x490
1613 #define MPS_PORT_STAT_TX_PORT_PPP3_H 0x494
1614 #define MPS_PORT_STAT_TX_PORT_PPP4_L 0x498
1615 #define MPS_PORT_STAT_TX_PORT_PPP4_H 0x49c
1616 #define MPS_PORT_STAT_TX_PORT_PPP5_L 0x4a0
1617 #define MPS_PORT_STAT_TX_PORT_PPP5_H 0x4a4
1618 #define MPS_PORT_STAT_TX_PORT_PPP6_L 0x4a8
1619 #define MPS_PORT_STAT_TX_PORT_PPP6_H 0x4ac
1620 #define MPS_PORT_STAT_TX_PORT_PPP7_L 0x4b0
1621 #define MPS_PORT_STAT_TX_PORT_PPP7_H 0x4b4
1622 #define MPS_PORT_STAT_LB_PORT_BYTES_L 0x4c0
1623 #define MPS_PORT_STAT_LB_PORT_BYTES_H 0x4c4
1624 #define MPS_PORT_STAT_LB_PORT_FRAMES_L 0x4c8
1625 #define MPS_PORT_STAT_LB_PORT_FRAMES_H 0x4cc
1626 #define MPS_PORT_STAT_LB_PORT_BCAST_L 0x4d0
1627 #define MPS_PORT_STAT_LB_PORT_BCAST_H 0x4d4
1628 #define MPS_PORT_STAT_LB_PORT_MCAST_L 0x4d8
1629 #define MPS_PORT_STAT_LB_PORT_MCAST_H 0x4dc
1630 #define MPS_PORT_STAT_LB_PORT_UCAST_L 0x4e0
1631 #define MPS_PORT_STAT_LB_PORT_UCAST_H 0x4e4
1632 #define MPS_PORT_STAT_LB_PORT_ERROR_L 0x4e8
1633 #define MPS_PORT_STAT_LB_PORT_ERROR_H 0x4ec
1634 #define MPS_PORT_STAT_LB_PORT_64B_L 0x4f0
1635 #define MPS_PORT_STAT_LB_PORT_64B_H 0x4f4
1636 #define MPS_PORT_STAT_LB_PORT_65B_127B_L 0x4f8
1637 #define MPS_PORT_STAT_LB_PORT_65B_127B_H 0x4fc
1638 #define MPS_PORT_STAT_LB_PORT_128B_255B_L 0x500
1639 #define MPS_PORT_STAT_LB_PORT_128B_255B_H 0x504
1640 #define MPS_PORT_STAT_LB_PORT_256B_511B_L 0x508
1641 #define MPS_PORT_STAT_LB_PORT_256B_511B_H 0x50c
1642 #define MPS_PORT_STAT_LB_PORT_512B_1023B_L 0x510
1643 #define MPS_PORT_STAT_LB_PORT_512B_1023B_H 0x514
1644 #define MPS_PORT_STAT_LB_PORT_1024B_1518B_L 0x518
1645 #define MPS_PORT_STAT_LB_PORT_1024B_1518B_H 0x51c
1646 #define MPS_PORT_STAT_LB_PORT_1519B_MAX_L 0x520
1647 #define MPS_PORT_STAT_LB_PORT_1519B_MAX_H 0x524
1648 #define MPS_PORT_STAT_LB_PORT_DROP_FRAMES 0x528
1649 #define MPS_PORT_STAT_LB_PORT_DROP_FRAMES_L 0x528
1650 #define MPS_PORT_STAT_RX_PORT_BYTES_L 0x540
1651 #define MPS_PORT_STAT_RX_PORT_BYTES_H 0x544
1652 #define MPS_PORT_STAT_RX_PORT_FRAMES_L 0x548
1653 #define MPS_PORT_STAT_RX_PORT_FRAMES_H 0x54c
1654 #define MPS_PORT_STAT_RX_PORT_BCAST_L 0x550
1655 #define MPS_PORT_STAT_RX_PORT_BCAST_H 0x554
1656 #define MPS_PORT_STAT_RX_PORT_MCAST_L 0x558
1657 #define MPS_PORT_STAT_RX_PORT_MCAST_H 0x55c
1658 #define MPS_PORT_STAT_RX_PORT_UCAST_L 0x560
1659 #define MPS_PORT_STAT_RX_PORT_UCAST_H 0x564
1660 #define MPS_PORT_STAT_RX_PORT_MTU_ERROR_L 0x568
1661 #define MPS_PORT_STAT_RX_PORT_MTU_ERROR_H 0x56c
1662 #define MPS_PORT_STAT_RX_PORT_MTU_CRC_ERROR_L 0x570
1663 #define MPS_PORT_STAT_RX_PORT_MTU_CRC_ERROR_H 0x574
1664 #define MPS_PORT_STAT_RX_PORT_CRC_ERROR_L 0x578
1665 #define MPS_PORT_STAT_RX_PORT_CRC_ERROR_H 0x57c
1666 #define MPS_PORT_STAT_RX_PORT_LEN_ERROR_L 0x580
1667 #define MPS_PORT_STAT_RX_PORT_LEN_ERROR_H 0x584
1668 #define MPS_PORT_STAT_RX_PORT_SYM_ERROR_L 0x588
1669 #define MPS_PORT_STAT_RX_PORT_SYM_ERROR_H 0x58c
1670 #define MPS_PORT_STAT_RX_PORT_64B_L 0x590
1671 #define MPS_PORT_STAT_RX_PORT_64B_H 0x594
1672 #define MPS_PORT_STAT_RX_PORT_65B_127B_L 0x598
1673 #define MPS_PORT_STAT_RX_PORT_65B_127B_H 0x59c
1674 #define MPS_PORT_STAT_RX_PORT_128B_255B_L 0x5a0
1675 #define MPS_PORT_STAT_RX_PORT_128B_255B_H 0x5a4
1676 #define MPS_PORT_STAT_RX_PORT_256B_511B_L 0x5a8
1677 #define MPS_PORT_STAT_RX_PORT_256B_511B_H 0x5ac
1678 #define MPS_PORT_STAT_RX_PORT_512B_1023B_L 0x5b0
1679 #define MPS_PORT_STAT_RX_PORT_512B_1023B_H 0x5b4
1680 #define MPS_PORT_STAT_RX_PORT_1024B_1518B_L 0x5b8
1681 #define MPS_PORT_STAT_RX_PORT_1024B_1518B_H 0x5bc
1682 #define MPS_PORT_STAT_RX_PORT_1519B_MAX_L 0x5c0
1683 #define MPS_PORT_STAT_RX_PORT_1519B_MAX_H 0x5c4
1684 #define MPS_PORT_STAT_RX_PORT_PAUSE_L 0x5c8
1685 #define MPS_PORT_STAT_RX_PORT_PAUSE_H 0x5cc
1686 #define MPS_PORT_STAT_RX_PORT_PPP0_L 0x5d0
1687 #define MPS_PORT_STAT_RX_PORT_PPP0_H 0x5d4
1688 #define MPS_PORT_STAT_RX_PORT_PPP1_L 0x5d8
1689 #define MPS_PORT_STAT_RX_PORT_PPP1_H 0x5dc
1690 #define MPS_PORT_STAT_RX_PORT_PPP2_L 0x5e0
1691 #define MPS_PORT_STAT_RX_PORT_PPP2_H 0x5e4
1692 #define MPS_PORT_STAT_RX_PORT_PPP3_L 0x5e8
1693 #define MPS_PORT_STAT_RX_PORT_PPP3_H 0x5ec
1694 #define MPS_PORT_STAT_RX_PORT_PPP4_L 0x5f0
1695 #define MPS_PORT_STAT_RX_PORT_PPP4_H 0x5f4
1696 #define MPS_PORT_STAT_RX_PORT_PPP5_L 0x5f8
1697 #define MPS_PORT_STAT_RX_PORT_PPP5_H 0x5fc
1698 #define MPS_PORT_STAT_RX_PORT_PPP6_L 0x600
1699 #define MPS_PORT_STAT_RX_PORT_PPP6_H 0x604
1700 #define MPS_PORT_STAT_RX_PORT_PPP7_L 0x608
1701 #define MPS_PORT_STAT_RX_PORT_PPP7_H 0x60c
1702 #define MPS_PORT_STAT_RX_PORT_LESS_64B_L 0x610
1703 #define MPS_PORT_STAT_RX_PORT_LESS_64B_H 0x614
1704 #define MAC_PORT_MAGIC_MACID_LO 0x824
1705 #define MAC_PORT_MAGIC_MACID_HI 0x828
1706
1707 #define MAC_PORT_EPIO_DATA0_A 0x8c0
1708 #define MAC_PORT_EPIO_DATA1_A 0x8c4
1709 #define MAC_PORT_EPIO_DATA2_A 0x8c8
1710 #define MAC_PORT_EPIO_DATA3_A 0x8cc
1711 #define MAC_PORT_EPIO_OP_A 0x8d0
1712
1713 #define MAC_PORT_CFG2_A 0x818
1714
1715 #define MPS_CMN_CTL_A   0x9000
1716
1717 #define NUMPORTS_S    0
1718 #define NUMPORTS_M    0x3U
1719 #define NUMPORTS_G(x) (((x) >> NUMPORTS_S) & NUMPORTS_M)
1720
1721 #define MPS_INT_CAUSE_A 0x9008
1722 #define MPS_TX_INT_CAUSE_A 0x9408
1723
1724 #define FRMERR_S    15
1725 #define FRMERR_V(x) ((x) << FRMERR_S)
1726 #define FRMERR_F    FRMERR_V(1U)
1727
1728 #define SECNTERR_S    14
1729 #define SECNTERR_V(x) ((x) << SECNTERR_S)
1730 #define SECNTERR_F    SECNTERR_V(1U)
1731
1732 #define BUBBLE_S    13
1733 #define BUBBLE_V(x) ((x) << BUBBLE_S)
1734 #define BUBBLE_F    BUBBLE_V(1U)
1735
1736 #define TXDESCFIFO_S    9
1737 #define TXDESCFIFO_M    0xfU
1738 #define TXDESCFIFO_V(x) ((x) << TXDESCFIFO_S)
1739
1740 #define TXDATAFIFO_S    5
1741 #define TXDATAFIFO_M    0xfU
1742 #define TXDATAFIFO_V(x) ((x) << TXDATAFIFO_S)
1743
1744 #define NCSIFIFO_S    4
1745 #define NCSIFIFO_V(x) ((x) << NCSIFIFO_S)
1746 #define NCSIFIFO_F    NCSIFIFO_V(1U)
1747
1748 #define TPFIFO_S    0
1749 #define TPFIFO_M    0xfU
1750 #define TPFIFO_V(x) ((x) << TPFIFO_S)
1751
1752 #define MPS_STAT_PERR_INT_CAUSE_SRAM_A          0x9614
1753 #define MPS_STAT_PERR_INT_CAUSE_TX_FIFO_A       0x9620
1754 #define MPS_STAT_PERR_INT_CAUSE_RX_FIFO_A       0x962c
1755
1756 #define MPS_STAT_RX_BG_0_MAC_DROP_FRAME_L 0x9640
1757 #define MPS_STAT_RX_BG_0_MAC_DROP_FRAME_H 0x9644
1758 #define MPS_STAT_RX_BG_1_MAC_DROP_FRAME_L 0x9648
1759 #define MPS_STAT_RX_BG_1_MAC_DROP_FRAME_H 0x964c
1760 #define MPS_STAT_RX_BG_2_MAC_DROP_FRAME_L 0x9650
1761 #define MPS_STAT_RX_BG_2_MAC_DROP_FRAME_H 0x9654
1762 #define MPS_STAT_RX_BG_3_MAC_DROP_FRAME_L 0x9658
1763 #define MPS_STAT_RX_BG_3_MAC_DROP_FRAME_H 0x965c
1764 #define MPS_STAT_RX_BG_0_LB_DROP_FRAME_L 0x9660
1765 #define MPS_STAT_RX_BG_0_LB_DROP_FRAME_H 0x9664
1766 #define MPS_STAT_RX_BG_1_LB_DROP_FRAME_L 0x9668
1767 #define MPS_STAT_RX_BG_1_LB_DROP_FRAME_H 0x966c
1768 #define MPS_STAT_RX_BG_2_LB_DROP_FRAME_L 0x9670
1769 #define MPS_STAT_RX_BG_2_LB_DROP_FRAME_H 0x9674
1770 #define MPS_STAT_RX_BG_3_LB_DROP_FRAME_L 0x9678
1771 #define MPS_STAT_RX_BG_3_LB_DROP_FRAME_H 0x967c
1772 #define MPS_STAT_RX_BG_0_MAC_TRUNC_FRAME_L 0x9680
1773 #define MPS_STAT_RX_BG_0_MAC_TRUNC_FRAME_H 0x9684
1774 #define MPS_STAT_RX_BG_1_MAC_TRUNC_FRAME_L 0x9688
1775 #define MPS_STAT_RX_BG_1_MAC_TRUNC_FRAME_H 0x968c
1776 #define MPS_STAT_RX_BG_2_MAC_TRUNC_FRAME_L 0x9690
1777 #define MPS_STAT_RX_BG_2_MAC_TRUNC_FRAME_H 0x9694
1778 #define MPS_STAT_RX_BG_3_MAC_TRUNC_FRAME_L 0x9698
1779 #define MPS_STAT_RX_BG_3_MAC_TRUNC_FRAME_H 0x969c
1780 #define MPS_STAT_RX_BG_0_LB_TRUNC_FRAME_L 0x96a0
1781 #define MPS_STAT_RX_BG_0_LB_TRUNC_FRAME_H 0x96a4
1782 #define MPS_STAT_RX_BG_1_LB_TRUNC_FRAME_L 0x96a8
1783 #define MPS_STAT_RX_BG_1_LB_TRUNC_FRAME_H 0x96ac
1784 #define MPS_STAT_RX_BG_2_LB_TRUNC_FRAME_L 0x96b0
1785 #define MPS_STAT_RX_BG_2_LB_TRUNC_FRAME_H 0x96b4
1786 #define MPS_STAT_RX_BG_3_LB_TRUNC_FRAME_L 0x96b8
1787 #define MPS_STAT_RX_BG_3_LB_TRUNC_FRAME_H 0x96bc
1788
1789 #define MPS_TRC_CFG_A 0x9800
1790
1791 #define TRCFIFOEMPTY_S    4
1792 #define TRCFIFOEMPTY_V(x) ((x) << TRCFIFOEMPTY_S)
1793 #define TRCFIFOEMPTY_F    TRCFIFOEMPTY_V(1U)
1794
1795 #define TRCIGNOREDROPINPUT_S    3
1796 #define TRCIGNOREDROPINPUT_V(x) ((x) << TRCIGNOREDROPINPUT_S)
1797 #define TRCIGNOREDROPINPUT_F    TRCIGNOREDROPINPUT_V(1U)
1798
1799 #define TRCKEEPDUPLICATES_S    2
1800 #define TRCKEEPDUPLICATES_V(x) ((x) << TRCKEEPDUPLICATES_S)
1801 #define TRCKEEPDUPLICATES_F    TRCKEEPDUPLICATES_V(1U)
1802
1803 #define TRCEN_S    1
1804 #define TRCEN_V(x) ((x) << TRCEN_S)
1805 #define TRCEN_F    TRCEN_V(1U)
1806
1807 #define TRCMULTIFILTER_S    0
1808 #define TRCMULTIFILTER_V(x) ((x) << TRCMULTIFILTER_S)
1809 #define TRCMULTIFILTER_F    TRCMULTIFILTER_V(1U)
1810
1811 #define MPS_TRC_RSS_CONTROL_A           0x9808
1812 #define MPS_T5_TRC_RSS_CONTROL_A        0xa00c
1813
1814 #define RSSCONTROL_S    16
1815 #define RSSCONTROL_V(x) ((x) << RSSCONTROL_S)
1816
1817 #define QUEUENUMBER_S    0
1818 #define QUEUENUMBER_V(x) ((x) << QUEUENUMBER_S)
1819
1820 #define TP_RSS_CONFIG_A 0x7df0
1821
1822 #define TNL4TUPENIPV6_S    31
1823 #define TNL4TUPENIPV6_V(x) ((x) << TNL4TUPENIPV6_S)
1824 #define TNL4TUPENIPV6_F    TNL4TUPENIPV6_V(1U)
1825
1826 #define TNL2TUPENIPV6_S    30
1827 #define TNL2TUPENIPV6_V(x) ((x) << TNL2TUPENIPV6_S)
1828 #define TNL2TUPENIPV6_F    TNL2TUPENIPV6_V(1U)
1829
1830 #define TNL4TUPENIPV4_S    29
1831 #define TNL4TUPENIPV4_V(x) ((x) << TNL4TUPENIPV4_S)
1832 #define TNL4TUPENIPV4_F    TNL4TUPENIPV4_V(1U)
1833
1834 #define TNL2TUPENIPV4_S    28
1835 #define TNL2TUPENIPV4_V(x) ((x) << TNL2TUPENIPV4_S)
1836 #define TNL2TUPENIPV4_F    TNL2TUPENIPV4_V(1U)
1837
1838 #define TNLTCPSEL_S    27
1839 #define TNLTCPSEL_V(x) ((x) << TNLTCPSEL_S)
1840 #define TNLTCPSEL_F    TNLTCPSEL_V(1U)
1841
1842 #define TNLIP6SEL_S    26
1843 #define TNLIP6SEL_V(x) ((x) << TNLIP6SEL_S)
1844 #define TNLIP6SEL_F    TNLIP6SEL_V(1U)
1845
1846 #define TNLVRTSEL_S    25
1847 #define TNLVRTSEL_V(x) ((x) << TNLVRTSEL_S)
1848 #define TNLVRTSEL_F    TNLVRTSEL_V(1U)
1849
1850 #define TNLMAPEN_S    24
1851 #define TNLMAPEN_V(x) ((x) << TNLMAPEN_S)
1852 #define TNLMAPEN_F    TNLMAPEN_V(1U)
1853
1854 #define OFDHASHSAVE_S    19
1855 #define OFDHASHSAVE_V(x) ((x) << OFDHASHSAVE_S)
1856 #define OFDHASHSAVE_F    OFDHASHSAVE_V(1U)
1857
1858 #define OFDVRTSEL_S    18
1859 #define OFDVRTSEL_V(x) ((x) << OFDVRTSEL_S)
1860 #define OFDVRTSEL_F    OFDVRTSEL_V(1U)
1861
1862 #define OFDMAPEN_S    17
1863 #define OFDMAPEN_V(x) ((x) << OFDMAPEN_S)
1864 #define OFDMAPEN_F    OFDMAPEN_V(1U)
1865
1866 #define OFDLKPEN_S    16
1867 #define OFDLKPEN_V(x) ((x) << OFDLKPEN_S)
1868 #define OFDLKPEN_F    OFDLKPEN_V(1U)
1869
1870 #define SYN4TUPENIPV6_S    15
1871 #define SYN4TUPENIPV6_V(x) ((x) << SYN4TUPENIPV6_S)
1872 #define SYN4TUPENIPV6_F    SYN4TUPENIPV6_V(1U)
1873
1874 #define SYN2TUPENIPV6_S    14
1875 #define SYN2TUPENIPV6_V(x) ((x) << SYN2TUPENIPV6_S)
1876 #define SYN2TUPENIPV6_F    SYN2TUPENIPV6_V(1U)
1877
1878 #define SYN4TUPENIPV4_S    13
1879 #define SYN4TUPENIPV4_V(x) ((x) << SYN4TUPENIPV4_S)
1880 #define SYN4TUPENIPV4_F    SYN4TUPENIPV4_V(1U)
1881
1882 #define SYN2TUPENIPV4_S    12
1883 #define SYN2TUPENIPV4_V(x) ((x) << SYN2TUPENIPV4_S)
1884 #define SYN2TUPENIPV4_F    SYN2TUPENIPV4_V(1U)
1885
1886 #define SYNIP6SEL_S    11
1887 #define SYNIP6SEL_V(x) ((x) << SYNIP6SEL_S)
1888 #define SYNIP6SEL_F    SYNIP6SEL_V(1U)
1889
1890 #define SYNVRTSEL_S    10
1891 #define SYNVRTSEL_V(x) ((x) << SYNVRTSEL_S)
1892 #define SYNVRTSEL_F    SYNVRTSEL_V(1U)
1893
1894 #define SYNMAPEN_S    9
1895 #define SYNMAPEN_V(x) ((x) << SYNMAPEN_S)
1896 #define SYNMAPEN_F    SYNMAPEN_V(1U)
1897
1898 #define SYNLKPEN_S    8
1899 #define SYNLKPEN_V(x) ((x) << SYNLKPEN_S)
1900 #define SYNLKPEN_F    SYNLKPEN_V(1U)
1901
1902 #define CHANNELENABLE_S    7
1903 #define CHANNELENABLE_V(x) ((x) << CHANNELENABLE_S)
1904 #define CHANNELENABLE_F    CHANNELENABLE_V(1U)
1905
1906 #define PORTENABLE_S    6
1907 #define PORTENABLE_V(x) ((x) << PORTENABLE_S)
1908 #define PORTENABLE_F    PORTENABLE_V(1U)
1909
1910 #define TNLALLLOOKUP_S    5
1911 #define TNLALLLOOKUP_V(x) ((x) << TNLALLLOOKUP_S)
1912 #define TNLALLLOOKUP_F    TNLALLLOOKUP_V(1U)
1913
1914 #define VIRTENABLE_S    4
1915 #define VIRTENABLE_V(x) ((x) << VIRTENABLE_S)
1916 #define VIRTENABLE_F    VIRTENABLE_V(1U)
1917
1918 #define CONGESTIONENABLE_S    3
1919 #define CONGESTIONENABLE_V(x) ((x) << CONGESTIONENABLE_S)
1920 #define CONGESTIONENABLE_F    CONGESTIONENABLE_V(1U)
1921
1922 #define HASHTOEPLITZ_S    2
1923 #define HASHTOEPLITZ_V(x) ((x) << HASHTOEPLITZ_S)
1924 #define HASHTOEPLITZ_F    HASHTOEPLITZ_V(1U)
1925
1926 #define UDPENABLE_S    1
1927 #define UDPENABLE_V(x) ((x) << UDPENABLE_S)
1928 #define UDPENABLE_F    UDPENABLE_V(1U)
1929
1930 #define DISABLE_S    0
1931 #define DISABLE_V(x) ((x) << DISABLE_S)
1932 #define DISABLE_F    DISABLE_V(1U)
1933
1934 #define TP_RSS_CONFIG_TNL_A 0x7df4
1935
1936 #define MASKSIZE_S    28
1937 #define MASKSIZE_M    0xfU
1938 #define MASKSIZE_V(x) ((x) << MASKSIZE_S)
1939 #define MASKSIZE_G(x) (((x) >> MASKSIZE_S) & MASKSIZE_M)
1940
1941 #define MASKFILTER_S    16
1942 #define MASKFILTER_M    0x7ffU
1943 #define MASKFILTER_V(x) ((x) << MASKFILTER_S)
1944 #define MASKFILTER_G(x) (((x) >> MASKFILTER_S) & MASKFILTER_M)
1945
1946 #define USEWIRECH_S    0
1947 #define USEWIRECH_V(x) ((x) << USEWIRECH_S)
1948 #define USEWIRECH_F    USEWIRECH_V(1U)
1949
1950 #define HASHALL_S    2
1951 #define HASHALL_V(x) ((x) << HASHALL_S)
1952 #define HASHALL_F    HASHALL_V(1U)
1953
1954 #define HASHETH_S    1
1955 #define HASHETH_V(x) ((x) << HASHETH_S)
1956 #define HASHETH_F    HASHETH_V(1U)
1957
1958 #define TP_RSS_CONFIG_OFD_A 0x7df8
1959
1960 #define RRCPLMAPEN_S    20
1961 #define RRCPLMAPEN_V(x) ((x) << RRCPLMAPEN_S)
1962 #define RRCPLMAPEN_F    RRCPLMAPEN_V(1U)
1963
1964 #define RRCPLQUEWIDTH_S    16
1965 #define RRCPLQUEWIDTH_M    0xfU
1966 #define RRCPLQUEWIDTH_V(x) ((x) << RRCPLQUEWIDTH_S)
1967 #define RRCPLQUEWIDTH_G(x) (((x) >> RRCPLQUEWIDTH_S) & RRCPLQUEWIDTH_M)
1968
1969 #define TP_RSS_CONFIG_SYN_A 0x7dfc
1970 #define TP_RSS_CONFIG_VRT_A 0x7e00
1971
1972 #define VFRDRG_S    25
1973 #define VFRDRG_V(x) ((x) << VFRDRG_S)
1974 #define VFRDRG_F    VFRDRG_V(1U)
1975
1976 #define VFRDEN_S    24
1977 #define VFRDEN_V(x) ((x) << VFRDEN_S)
1978 #define VFRDEN_F    VFRDEN_V(1U)
1979
1980 #define VFPERREN_S    23
1981 #define VFPERREN_V(x) ((x) << VFPERREN_S)
1982 #define VFPERREN_F    VFPERREN_V(1U)
1983
1984 #define KEYPERREN_S    22
1985 #define KEYPERREN_V(x) ((x) << KEYPERREN_S)
1986 #define KEYPERREN_F    KEYPERREN_V(1U)
1987
1988 #define DISABLEVLAN_S    21
1989 #define DISABLEVLAN_V(x) ((x) << DISABLEVLAN_S)
1990 #define DISABLEVLAN_F    DISABLEVLAN_V(1U)
1991
1992 #define ENABLEUP0_S    20
1993 #define ENABLEUP0_V(x) ((x) << ENABLEUP0_S)
1994 #define ENABLEUP0_F    ENABLEUP0_V(1U)
1995
1996 #define HASHDELAY_S    16
1997 #define HASHDELAY_M    0xfU
1998 #define HASHDELAY_V(x) ((x) << HASHDELAY_S)
1999 #define HASHDELAY_G(x) (((x) >> HASHDELAY_S) & HASHDELAY_M)
2000
2001 #define VFWRADDR_S    8
2002 #define VFWRADDR_M    0x7fU
2003 #define VFWRADDR_V(x) ((x) << VFWRADDR_S)
2004 #define VFWRADDR_G(x) (((x) >> VFWRADDR_S) & VFWRADDR_M)
2005
2006 #define KEYMODE_S    6
2007 #define KEYMODE_M    0x3U
2008 #define KEYMODE_V(x) ((x) << KEYMODE_S)
2009 #define KEYMODE_G(x) (((x) >> KEYMODE_S) & KEYMODE_M)
2010
2011 #define VFWREN_S    5
2012 #define VFWREN_V(x) ((x) << VFWREN_S)
2013 #define VFWREN_F    VFWREN_V(1U)
2014
2015 #define KEYWREN_S    4
2016 #define KEYWREN_V(x) ((x) << KEYWREN_S)
2017 #define KEYWREN_F    KEYWREN_V(1U)
2018
2019 #define KEYWRADDR_S    0
2020 #define KEYWRADDR_M    0xfU
2021 #define KEYWRADDR_V(x) ((x) << KEYWRADDR_S)
2022 #define KEYWRADDR_G(x) (((x) >> KEYWRADDR_S) & KEYWRADDR_M)
2023
2024 #define KEYWRADDRX_S    30
2025 #define KEYWRADDRX_M    0x3U
2026 #define KEYWRADDRX_V(x) ((x) << KEYWRADDRX_S)
2027 #define KEYWRADDRX_G(x) (((x) >> KEYWRADDRX_S) & KEYWRADDRX_M)
2028
2029 #define KEYEXTEND_S    26
2030 #define KEYEXTEND_V(x) ((x) << KEYEXTEND_S)
2031 #define KEYEXTEND_F    KEYEXTEND_V(1U)
2032
2033 #define LKPIDXSIZE_S    24
2034 #define LKPIDXSIZE_M    0x3U
2035 #define LKPIDXSIZE_V(x) ((x) << LKPIDXSIZE_S)
2036 #define LKPIDXSIZE_G(x) (((x) >> LKPIDXSIZE_S) & LKPIDXSIZE_M)
2037
2038 #define TP_RSS_VFL_CONFIG_A 0x3a
2039 #define TP_RSS_VFH_CONFIG_A 0x3b
2040
2041 #define ENABLEUDPHASH_S    31
2042 #define ENABLEUDPHASH_V(x) ((x) << ENABLEUDPHASH_S)
2043 #define ENABLEUDPHASH_F    ENABLEUDPHASH_V(1U)
2044
2045 #define VFUPEN_S    30
2046 #define VFUPEN_V(x) ((x) << VFUPEN_S)
2047 #define VFUPEN_F    VFUPEN_V(1U)
2048
2049 #define VFVLNEX_S    28
2050 #define VFVLNEX_V(x) ((x) << VFVLNEX_S)
2051 #define VFVLNEX_F    VFVLNEX_V(1U)
2052
2053 #define VFPRTEN_S    27
2054 #define VFPRTEN_V(x) ((x) << VFPRTEN_S)
2055 #define VFPRTEN_F    VFPRTEN_V(1U)
2056
2057 #define VFCHNEN_S    26
2058 #define VFCHNEN_V(x) ((x) << VFCHNEN_S)
2059 #define VFCHNEN_F    VFCHNEN_V(1U)
2060
2061 #define DEFAULTQUEUE_S    16
2062 #define DEFAULTQUEUE_M    0x3ffU
2063 #define DEFAULTQUEUE_G(x) (((x) >> DEFAULTQUEUE_S) & DEFAULTQUEUE_M)
2064
2065 #define VFIP6TWOTUPEN_S    6
2066 #define VFIP6TWOTUPEN_V(x) ((x) << VFIP6TWOTUPEN_S)
2067 #define VFIP6TWOTUPEN_F    VFIP6TWOTUPEN_V(1U)
2068
2069 #define VFIP4FOURTUPEN_S    5
2070 #define VFIP4FOURTUPEN_V(x) ((x) << VFIP4FOURTUPEN_S)
2071 #define VFIP4FOURTUPEN_F    VFIP4FOURTUPEN_V(1U)
2072
2073 #define VFIP4TWOTUPEN_S    4
2074 #define VFIP4TWOTUPEN_V(x) ((x) << VFIP4TWOTUPEN_S)
2075 #define VFIP4TWOTUPEN_F    VFIP4TWOTUPEN_V(1U)
2076
2077 #define KEYINDEX_S    0
2078 #define KEYINDEX_M    0xfU
2079 #define KEYINDEX_G(x) (((x) >> KEYINDEX_S) & KEYINDEX_M)
2080
2081 #define MAPENABLE_S    31
2082 #define MAPENABLE_V(x) ((x) << MAPENABLE_S)
2083 #define MAPENABLE_F    MAPENABLE_V(1U)
2084
2085 #define CHNENABLE_S    30
2086 #define CHNENABLE_V(x) ((x) << CHNENABLE_S)
2087 #define CHNENABLE_F    CHNENABLE_V(1U)
2088
2089 #define PRTENABLE_S    29
2090 #define PRTENABLE_V(x) ((x) << PRTENABLE_S)
2091 #define PRTENABLE_F    PRTENABLE_V(1U)
2092
2093 #define UDPFOURTUPEN_S    28
2094 #define UDPFOURTUPEN_V(x) ((x) << UDPFOURTUPEN_S)
2095 #define UDPFOURTUPEN_F    UDPFOURTUPEN_V(1U)
2096
2097 #define IP6FOURTUPEN_S    27
2098 #define IP6FOURTUPEN_V(x) ((x) << IP6FOURTUPEN_S)
2099 #define IP6FOURTUPEN_F    IP6FOURTUPEN_V(1U)
2100
2101 #define IP6TWOTUPEN_S    26
2102 #define IP6TWOTUPEN_V(x) ((x) << IP6TWOTUPEN_S)
2103 #define IP6TWOTUPEN_F    IP6TWOTUPEN_V(1U)
2104
2105 #define IP4FOURTUPEN_S    25
2106 #define IP4FOURTUPEN_V(x) ((x) << IP4FOURTUPEN_S)
2107 #define IP4FOURTUPEN_F    IP4FOURTUPEN_V(1U)
2108
2109 #define IP4TWOTUPEN_S    24
2110 #define IP4TWOTUPEN_V(x) ((x) << IP4TWOTUPEN_S)
2111 #define IP4TWOTUPEN_F    IP4TWOTUPEN_V(1U)
2112
2113 #define IVFWIDTH_S    20
2114 #define IVFWIDTH_M    0xfU
2115 #define IVFWIDTH_V(x) ((x) << IVFWIDTH_S)
2116 #define IVFWIDTH_G(x) (((x) >> IVFWIDTH_S) & IVFWIDTH_M)
2117
2118 #define CH1DEFAULTQUEUE_S    10
2119 #define CH1DEFAULTQUEUE_M    0x3ffU
2120 #define CH1DEFAULTQUEUE_V(x) ((x) << CH1DEFAULTQUEUE_S)
2121 #define CH1DEFAULTQUEUE_G(x) (((x) >> CH1DEFAULTQUEUE_S) & CH1DEFAULTQUEUE_M)
2122
2123 #define CH0DEFAULTQUEUE_S    0
2124 #define CH0DEFAULTQUEUE_M    0x3ffU
2125 #define CH0DEFAULTQUEUE_V(x) ((x) << CH0DEFAULTQUEUE_S)
2126 #define CH0DEFAULTQUEUE_G(x) (((x) >> CH0DEFAULTQUEUE_S) & CH0DEFAULTQUEUE_M)
2127
2128 #define VFLKPIDX_S    8
2129 #define VFLKPIDX_M    0xffU
2130 #define VFLKPIDX_G(x) (((x) >> VFLKPIDX_S) & VFLKPIDX_M)
2131
2132 #define T6_VFWRADDR_S    8
2133 #define T6_VFWRADDR_M    0xffU
2134 #define T6_VFWRADDR_V(x) ((x) << T6_VFWRADDR_S)
2135 #define T6_VFWRADDR_G(x) (((x) >> T6_VFWRADDR_S) & T6_VFWRADDR_M)
2136
2137 #define TP_RSS_CONFIG_CNG_A 0x7e04
2138 #define TP_RSS_SECRET_KEY0_A 0x40
2139 #define TP_RSS_PF0_CONFIG_A 0x30
2140 #define TP_RSS_PF_MAP_A 0x38
2141 #define TP_RSS_PF_MSK_A 0x39
2142
2143 #define PF1LKPIDX_S    3
2144
2145 #define PF0LKPIDX_M    0x7U
2146
2147 #define PF1MSKSIZE_S    4
2148 #define PF1MSKSIZE_M    0xfU
2149
2150 #define CHNCOUNT3_S    31
2151 #define CHNCOUNT3_V(x) ((x) << CHNCOUNT3_S)
2152 #define CHNCOUNT3_F    CHNCOUNT3_V(1U)
2153
2154 #define CHNCOUNT2_S    30
2155 #define CHNCOUNT2_V(x) ((x) << CHNCOUNT2_S)
2156 #define CHNCOUNT2_F    CHNCOUNT2_V(1U)
2157
2158 #define CHNCOUNT1_S    29
2159 #define CHNCOUNT1_V(x) ((x) << CHNCOUNT1_S)
2160 #define CHNCOUNT1_F    CHNCOUNT1_V(1U)
2161
2162 #define CHNCOUNT0_S    28
2163 #define CHNCOUNT0_V(x) ((x) << CHNCOUNT0_S)
2164 #define CHNCOUNT0_F    CHNCOUNT0_V(1U)
2165
2166 #define CHNUNDFLOW3_S    27
2167 #define CHNUNDFLOW3_V(x) ((x) << CHNUNDFLOW3_S)
2168 #define CHNUNDFLOW3_F    CHNUNDFLOW3_V(1U)
2169
2170 #define CHNUNDFLOW2_S    26
2171 #define CHNUNDFLOW2_V(x) ((x) << CHNUNDFLOW2_S)
2172 #define CHNUNDFLOW2_F    CHNUNDFLOW2_V(1U)
2173
2174 #define CHNUNDFLOW1_S    25
2175 #define CHNUNDFLOW1_V(x) ((x) << CHNUNDFLOW1_S)
2176 #define CHNUNDFLOW1_F    CHNUNDFLOW1_V(1U)
2177
2178 #define CHNUNDFLOW0_S    24
2179 #define CHNUNDFLOW0_V(x) ((x) << CHNUNDFLOW0_S)
2180 #define CHNUNDFLOW0_F    CHNUNDFLOW0_V(1U)
2181
2182 #define RSTCHN3_S    19
2183 #define RSTCHN3_V(x) ((x) << RSTCHN3_S)
2184 #define RSTCHN3_F    RSTCHN3_V(1U)
2185
2186 #define RSTCHN2_S    18
2187 #define RSTCHN2_V(x) ((x) << RSTCHN2_S)
2188 #define RSTCHN2_F    RSTCHN2_V(1U)
2189
2190 #define RSTCHN1_S    17
2191 #define RSTCHN1_V(x) ((x) << RSTCHN1_S)
2192 #define RSTCHN1_F    RSTCHN1_V(1U)
2193
2194 #define RSTCHN0_S    16
2195 #define RSTCHN0_V(x) ((x) << RSTCHN0_S)
2196 #define RSTCHN0_F    RSTCHN0_V(1U)
2197
2198 #define UPDVLD_S    15
2199 #define UPDVLD_V(x) ((x) << UPDVLD_S)
2200 #define UPDVLD_F    UPDVLD_V(1U)
2201
2202 #define XOFF_S    14
2203 #define XOFF_V(x) ((x) << XOFF_S)
2204 #define XOFF_F    XOFF_V(1U)
2205
2206 #define UPDCHN3_S    13
2207 #define UPDCHN3_V(x) ((x) << UPDCHN3_S)
2208 #define UPDCHN3_F    UPDCHN3_V(1U)
2209
2210 #define UPDCHN2_S    12
2211 #define UPDCHN2_V(x) ((x) << UPDCHN2_S)
2212 #define UPDCHN2_F    UPDCHN2_V(1U)
2213
2214 #define UPDCHN1_S    11
2215 #define UPDCHN1_V(x) ((x) << UPDCHN1_S)
2216 #define UPDCHN1_F    UPDCHN1_V(1U)
2217
2218 #define UPDCHN0_S    10
2219 #define UPDCHN0_V(x) ((x) << UPDCHN0_S)
2220 #define UPDCHN0_F    UPDCHN0_V(1U)
2221
2222 #define QUEUE_S    0
2223 #define QUEUE_M    0x3ffU
2224 #define QUEUE_V(x) ((x) << QUEUE_S)
2225 #define QUEUE_G(x) (((x) >> QUEUE_S) & QUEUE_M)
2226
2227 #define MPS_TRC_INT_CAUSE_A     0x985c
2228
2229 #define MISCPERR_S    8
2230 #define MISCPERR_V(x) ((x) << MISCPERR_S)
2231 #define MISCPERR_F    MISCPERR_V(1U)
2232
2233 #define PKTFIFO_S    4
2234 #define PKTFIFO_M    0xfU
2235 #define PKTFIFO_V(x) ((x) << PKTFIFO_S)
2236
2237 #define FILTMEM_S    0
2238 #define FILTMEM_M    0xfU
2239 #define FILTMEM_V(x) ((x) << FILTMEM_S)
2240
2241 #define MPS_CLS_INT_CAUSE_A 0xd028
2242
2243 #define HASHSRAM_S    2
2244 #define HASHSRAM_V(x) ((x) << HASHSRAM_S)
2245 #define HASHSRAM_F    HASHSRAM_V(1U)
2246
2247 #define MATCHTCAM_S    1
2248 #define MATCHTCAM_V(x) ((x) << MATCHTCAM_S)
2249 #define MATCHTCAM_F    MATCHTCAM_V(1U)
2250
2251 #define MATCHSRAM_S    0
2252 #define MATCHSRAM_V(x) ((x) << MATCHSRAM_S)
2253 #define MATCHSRAM_F    MATCHSRAM_V(1U)
2254
2255 #define MPS_RX_PERR_INT_CAUSE_A 0x11074
2256
2257 #define MPS_CLS_TCAM_Y_L_A 0xf000
2258 #define MPS_CLS_TCAM_DATA0_A 0xf000
2259 #define MPS_CLS_TCAM_DATA1_A 0xf004
2260
2261 #define DMACH_S    0
2262 #define DMACH_M    0xffffU
2263 #define DMACH_G(x) (((x) >> DMACH_S) & DMACH_M)
2264
2265 #define MPS_CLS_TCAM_X_L_A 0xf008
2266 #define MPS_CLS_TCAM_DATA2_CTL_A 0xf008
2267
2268 #define CTLCMDTYPE_S    31
2269 #define CTLCMDTYPE_V(x) ((x) << CTLCMDTYPE_S)
2270 #define CTLCMDTYPE_F    CTLCMDTYPE_V(1U)
2271
2272 #define CTLTCAMSEL_S    25
2273 #define CTLTCAMSEL_V(x) ((x) << CTLTCAMSEL_S)
2274
2275 #define CTLTCAMINDEX_S    17
2276 #define CTLTCAMINDEX_V(x) ((x) << CTLTCAMINDEX_S)
2277
2278 #define CTLXYBITSEL_S    16
2279 #define CTLXYBITSEL_V(x) ((x) << CTLXYBITSEL_S)
2280
2281 #define MPS_CLS_TCAM_Y_L(idx) (MPS_CLS_TCAM_Y_L_A + (idx) * 16)
2282 #define NUM_MPS_CLS_TCAM_Y_L_INSTANCES 512
2283
2284 #define MPS_CLS_TCAM_X_L(idx) (MPS_CLS_TCAM_X_L_A + (idx) * 16)
2285 #define NUM_MPS_CLS_TCAM_X_L_INSTANCES 512
2286
2287 #define MPS_CLS_SRAM_L_A 0xe000
2288
2289 #define T6_MULTILISTEN0_S    26
2290
2291 #define T6_SRAM_PRIO3_S    23
2292 #define T6_SRAM_PRIO3_M    0x7U
2293 #define T6_SRAM_PRIO3_G(x) (((x) >> T6_SRAM_PRIO3_S) & T6_SRAM_PRIO3_M)
2294
2295 #define T6_SRAM_PRIO2_S    20
2296 #define T6_SRAM_PRIO2_M    0x7U
2297 #define T6_SRAM_PRIO2_G(x) (((x) >> T6_SRAM_PRIO2_S) & T6_SRAM_PRIO2_M)
2298
2299 #define T6_SRAM_PRIO1_S    17
2300 #define T6_SRAM_PRIO1_M    0x7U
2301 #define T6_SRAM_PRIO1_G(x) (((x) >> T6_SRAM_PRIO1_S) & T6_SRAM_PRIO1_M)
2302
2303 #define T6_SRAM_PRIO0_S    14
2304 #define T6_SRAM_PRIO0_M    0x7U
2305 #define T6_SRAM_PRIO0_G(x) (((x) >> T6_SRAM_PRIO0_S) & T6_SRAM_PRIO0_M)
2306
2307 #define T6_SRAM_VLD_S    13
2308 #define T6_SRAM_VLD_V(x) ((x) << T6_SRAM_VLD_S)
2309 #define T6_SRAM_VLD_F    T6_SRAM_VLD_V(1U)
2310
2311 #define T6_REPLICATE_S    12
2312 #define T6_REPLICATE_V(x) ((x) << T6_REPLICATE_S)
2313 #define T6_REPLICATE_F    T6_REPLICATE_V(1U)
2314
2315 #define T6_PF_S    9
2316 #define T6_PF_M    0x7U
2317 #define T6_PF_G(x) (((x) >> T6_PF_S) & T6_PF_M)
2318
2319 #define T6_VF_VALID_S    8
2320 #define T6_VF_VALID_V(x) ((x) << T6_VF_VALID_S)
2321 #define T6_VF_VALID_F    T6_VF_VALID_V(1U)
2322
2323 #define T6_VF_S    0
2324 #define T6_VF_M    0xffU
2325 #define T6_VF_G(x) (((x) >> T6_VF_S) & T6_VF_M)
2326
2327 #define MPS_CLS_SRAM_H_A 0xe004
2328
2329 #define MPS_CLS_SRAM_L(idx) (MPS_CLS_SRAM_L_A + (idx) * 8)
2330 #define NUM_MPS_CLS_SRAM_L_INSTANCES 336
2331
2332 #define MPS_CLS_SRAM_H(idx) (MPS_CLS_SRAM_H_A + (idx) * 8)
2333 #define NUM_MPS_CLS_SRAM_H_INSTANCES 336
2334
2335 #define MULTILISTEN0_S    25
2336
2337 #define REPLICATE_S    11
2338 #define REPLICATE_V(x) ((x) << REPLICATE_S)
2339 #define REPLICATE_F    REPLICATE_V(1U)
2340
2341 #define PF_S    8
2342 #define PF_M    0x7U
2343 #define PF_G(x) (((x) >> PF_S) & PF_M)
2344
2345 #define VF_VALID_S    7
2346 #define VF_VALID_V(x) ((x) << VF_VALID_S)
2347 #define VF_VALID_F    VF_VALID_V(1U)
2348
2349 #define VF_S    0
2350 #define VF_M    0x7fU
2351 #define VF_G(x) (((x) >> VF_S) & VF_M)
2352
2353 #define SRAM_PRIO3_S    22
2354 #define SRAM_PRIO3_M    0x7U
2355 #define SRAM_PRIO3_G(x) (((x) >> SRAM_PRIO3_S) & SRAM_PRIO3_M)
2356
2357 #define SRAM_PRIO2_S    19
2358 #define SRAM_PRIO2_M    0x7U
2359 #define SRAM_PRIO2_G(x) (((x) >> SRAM_PRIO2_S) & SRAM_PRIO2_M)
2360
2361 #define SRAM_PRIO1_S    16
2362 #define SRAM_PRIO1_M    0x7U
2363 #define SRAM_PRIO1_G(x) (((x) >> SRAM_PRIO1_S) & SRAM_PRIO1_M)
2364
2365 #define SRAM_PRIO0_S    13
2366 #define SRAM_PRIO0_M    0x7U
2367 #define SRAM_PRIO0_G(x) (((x) >> SRAM_PRIO0_S) & SRAM_PRIO0_M)
2368
2369 #define SRAM_VLD_S    12
2370 #define SRAM_VLD_V(x) ((x) << SRAM_VLD_S)
2371 #define SRAM_VLD_F    SRAM_VLD_V(1U)
2372
2373 #define PORTMAP_S    0
2374 #define PORTMAP_M    0xfU
2375 #define PORTMAP_G(x) (((x) >> PORTMAP_S) & PORTMAP_M)
2376
2377 #define CPL_INTR_CAUSE_A 0x19054
2378
2379 #define CIM_OP_MAP_PERR_S    5
2380 #define CIM_OP_MAP_PERR_V(x) ((x) << CIM_OP_MAP_PERR_S)
2381 #define CIM_OP_MAP_PERR_F    CIM_OP_MAP_PERR_V(1U)
2382
2383 #define CIM_OVFL_ERROR_S    4
2384 #define CIM_OVFL_ERROR_V(x) ((x) << CIM_OVFL_ERROR_S)
2385 #define CIM_OVFL_ERROR_F    CIM_OVFL_ERROR_V(1U)
2386
2387 #define TP_FRAMING_ERROR_S    3
2388 #define TP_FRAMING_ERROR_V(x) ((x) << TP_FRAMING_ERROR_S)
2389 #define TP_FRAMING_ERROR_F    TP_FRAMING_ERROR_V(1U)
2390
2391 #define SGE_FRAMING_ERROR_S    2
2392 #define SGE_FRAMING_ERROR_V(x) ((x) << SGE_FRAMING_ERROR_S)
2393 #define SGE_FRAMING_ERROR_F    SGE_FRAMING_ERROR_V(1U)
2394
2395 #define CIM_FRAMING_ERROR_S    1
2396 #define CIM_FRAMING_ERROR_V(x) ((x) << CIM_FRAMING_ERROR_S)
2397 #define CIM_FRAMING_ERROR_F    CIM_FRAMING_ERROR_V(1U)
2398
2399 #define ZERO_SWITCH_ERROR_S    0
2400 #define ZERO_SWITCH_ERROR_V(x) ((x) << ZERO_SWITCH_ERROR_S)
2401 #define ZERO_SWITCH_ERROR_F    ZERO_SWITCH_ERROR_V(1U)
2402
2403 #define SMB_INT_CAUSE_A 0x19090
2404
2405 #define MSTTXFIFOPARINT_S    21
2406 #define MSTTXFIFOPARINT_V(x) ((x) << MSTTXFIFOPARINT_S)
2407 #define MSTTXFIFOPARINT_F    MSTTXFIFOPARINT_V(1U)
2408
2409 #define MSTRXFIFOPARINT_S    20
2410 #define MSTRXFIFOPARINT_V(x) ((x) << MSTRXFIFOPARINT_S)
2411 #define MSTRXFIFOPARINT_F    MSTRXFIFOPARINT_V(1U)
2412
2413 #define SLVFIFOPARINT_S    19
2414 #define SLVFIFOPARINT_V(x) ((x) << SLVFIFOPARINT_S)
2415 #define SLVFIFOPARINT_F    SLVFIFOPARINT_V(1U)
2416
2417 #define ULP_RX_INT_CAUSE_A 0x19158
2418 #define ULP_RX_ISCSI_TAGMASK_A 0x19164
2419 #define ULP_RX_ISCSI_PSZ_A 0x19168
2420 #define ULP_RX_LA_CTL_A 0x1923c
2421 #define ULP_RX_LA_RDPTR_A 0x19240
2422 #define ULP_RX_LA_RDDATA_A 0x19244
2423 #define ULP_RX_LA_WRPTR_A 0x19248
2424
2425 #define HPZ3_S    24
2426 #define HPZ3_V(x) ((x) << HPZ3_S)
2427
2428 #define HPZ2_S    16
2429 #define HPZ2_V(x) ((x) << HPZ2_S)
2430
2431 #define HPZ1_S    8
2432 #define HPZ1_V(x) ((x) << HPZ1_S)
2433
2434 #define HPZ0_S    0
2435 #define HPZ0_V(x) ((x) << HPZ0_S)
2436
2437 #define ULP_RX_TDDP_PSZ_A 0x19178
2438
2439 /* registers for module SF */
2440 #define SF_DATA_A 0x193f8
2441 #define SF_OP_A 0x193fc
2442
2443 #define SF_BUSY_S    31
2444 #define SF_BUSY_V(x) ((x) << SF_BUSY_S)
2445 #define SF_BUSY_F    SF_BUSY_V(1U)
2446
2447 #define SF_LOCK_S    4
2448 #define SF_LOCK_V(x) ((x) << SF_LOCK_S)
2449 #define SF_LOCK_F    SF_LOCK_V(1U)
2450
2451 #define SF_CONT_S    3
2452 #define SF_CONT_V(x) ((x) << SF_CONT_S)
2453 #define SF_CONT_F    SF_CONT_V(1U)
2454
2455 #define BYTECNT_S    1
2456 #define BYTECNT_V(x) ((x) << BYTECNT_S)
2457
2458 #define OP_S    0
2459 #define OP_V(x) ((x) << OP_S)
2460 #define OP_F    OP_V(1U)
2461
2462 #define PL_PF_INT_CAUSE_A 0x3c0
2463
2464 #define PFSW_S    3
2465 #define PFSW_V(x) ((x) << PFSW_S)
2466 #define PFSW_F    PFSW_V(1U)
2467
2468 #define PFCIM_S    1
2469 #define PFCIM_V(x) ((x) << PFCIM_S)
2470 #define PFCIM_F    PFCIM_V(1U)
2471
2472 #define PL_PF_INT_ENABLE_A 0x3c4
2473 #define PL_PF_CTL_A 0x3c8
2474
2475 #define PL_WHOAMI_A 0x19400
2476
2477 #define SOURCEPF_S    8
2478 #define SOURCEPF_M    0x7U
2479 #define SOURCEPF_G(x) (((x) >> SOURCEPF_S) & SOURCEPF_M)
2480
2481 #define PL_INT_CAUSE_A 0x1940c
2482
2483 #define ULP_TX_S    27
2484 #define ULP_TX_V(x) ((x) << ULP_TX_S)
2485 #define ULP_TX_F    ULP_TX_V(1U)
2486
2487 #define SGE_S    26
2488 #define SGE_V(x) ((x) << SGE_S)
2489 #define SGE_F    SGE_V(1U)
2490
2491 #define CPL_SWITCH_S    24
2492 #define CPL_SWITCH_V(x) ((x) << CPL_SWITCH_S)
2493 #define CPL_SWITCH_F    CPL_SWITCH_V(1U)
2494
2495 #define ULP_RX_S    23
2496 #define ULP_RX_V(x) ((x) << ULP_RX_S)
2497 #define ULP_RX_F    ULP_RX_V(1U)
2498
2499 #define PM_RX_S    22
2500 #define PM_RX_V(x) ((x) << PM_RX_S)
2501 #define PM_RX_F    PM_RX_V(1U)
2502
2503 #define PM_TX_S    21
2504 #define PM_TX_V(x) ((x) << PM_TX_S)
2505 #define PM_TX_F    PM_TX_V(1U)
2506
2507 #define MA_S    20
2508 #define MA_V(x) ((x) << MA_S)
2509 #define MA_F    MA_V(1U)
2510
2511 #define TP_S    19
2512 #define TP_V(x) ((x) << TP_S)
2513 #define TP_F    TP_V(1U)
2514
2515 #define LE_S    18
2516 #define LE_V(x) ((x) << LE_S)
2517 #define LE_F    LE_V(1U)
2518
2519 #define EDC1_S    17
2520 #define EDC1_V(x) ((x) << EDC1_S)
2521 #define EDC1_F    EDC1_V(1U)
2522
2523 #define EDC0_S    16
2524 #define EDC0_V(x) ((x) << EDC0_S)
2525 #define EDC0_F    EDC0_V(1U)
2526
2527 #define MC_S    15
2528 #define MC_V(x) ((x) << MC_S)
2529 #define MC_F    MC_V(1U)
2530
2531 #define PCIE_S    14
2532 #define PCIE_V(x) ((x) << PCIE_S)
2533 #define PCIE_F    PCIE_V(1U)
2534
2535 #define XGMAC_KR1_S    12
2536 #define XGMAC_KR1_V(x) ((x) << XGMAC_KR1_S)
2537 #define XGMAC_KR1_F    XGMAC_KR1_V(1U)
2538
2539 #define XGMAC_KR0_S    11
2540 #define XGMAC_KR0_V(x) ((x) << XGMAC_KR0_S)
2541 #define XGMAC_KR0_F    XGMAC_KR0_V(1U)
2542
2543 #define XGMAC1_S    10
2544 #define XGMAC1_V(x) ((x) << XGMAC1_S)
2545 #define XGMAC1_F    XGMAC1_V(1U)
2546
2547 #define XGMAC0_S    9
2548 #define XGMAC0_V(x) ((x) << XGMAC0_S)
2549 #define XGMAC0_F    XGMAC0_V(1U)
2550
2551 #define SMB_S    8
2552 #define SMB_V(x) ((x) << SMB_S)
2553 #define SMB_F    SMB_V(1U)
2554
2555 #define SF_S    7
2556 #define SF_V(x) ((x) << SF_S)
2557 #define SF_F    SF_V(1U)
2558
2559 #define PL_S    6
2560 #define PL_V(x) ((x) << PL_S)
2561 #define PL_F    PL_V(1U)
2562
2563 #define NCSI_S    5
2564 #define NCSI_V(x) ((x) << NCSI_S)
2565 #define NCSI_F    NCSI_V(1U)
2566
2567 #define MPS_S    4
2568 #define MPS_V(x) ((x) << MPS_S)
2569 #define MPS_F    MPS_V(1U)
2570
2571 #define CIM_S    0
2572 #define CIM_V(x) ((x) << CIM_S)
2573 #define CIM_F    CIM_V(1U)
2574
2575 #define MC1_S    31
2576 #define MC1_V(x) ((x) << MC1_S)
2577 #define MC1_F    MC1_V(1U)
2578
2579 #define PL_INT_ENABLE_A 0x19410
2580 #define PL_INT_MAP0_A 0x19414
2581 #define PL_RST_A 0x19428
2582
2583 #define PIORST_S    1
2584 #define PIORST_V(x) ((x) << PIORST_S)
2585 #define PIORST_F    PIORST_V(1U)
2586
2587 #define PIORSTMODE_S    0
2588 #define PIORSTMODE_V(x) ((x) << PIORSTMODE_S)
2589 #define PIORSTMODE_F    PIORSTMODE_V(1U)
2590
2591 #define PL_PL_INT_CAUSE_A 0x19430
2592
2593 #define FATALPERR_S    4
2594 #define FATALPERR_V(x) ((x) << FATALPERR_S)
2595 #define FATALPERR_F    FATALPERR_V(1U)
2596
2597 #define PERRVFID_S    0
2598 #define PERRVFID_V(x) ((x) << PERRVFID_S)
2599 #define PERRVFID_F    PERRVFID_V(1U)
2600
2601 #define PL_REV_A 0x1943c
2602
2603 #define REV_S    0
2604 #define REV_M    0xfU
2605 #define REV_V(x) ((x) << REV_S)
2606 #define REV_G(x) (((x) >> REV_S) & REV_M)
2607
2608 #define T6_UNKNOWNCMD_S    3
2609 #define T6_UNKNOWNCMD_V(x) ((x) << T6_UNKNOWNCMD_S)
2610 #define T6_UNKNOWNCMD_F    T6_UNKNOWNCMD_V(1U)
2611
2612 #define T6_LIP0_S    2
2613 #define T6_LIP0_V(x) ((x) << T6_LIP0_S)
2614 #define T6_LIP0_F    T6_LIP0_V(1U)
2615
2616 #define T6_LIPMISS_S    1
2617 #define T6_LIPMISS_V(x) ((x) << T6_LIPMISS_S)
2618 #define T6_LIPMISS_F    T6_LIPMISS_V(1U)
2619
2620 #define LE_DB_INT_CAUSE_A 0x19c3c
2621
2622 #define REQQPARERR_S    16
2623 #define REQQPARERR_V(x) ((x) << REQQPARERR_S)
2624 #define REQQPARERR_F    REQQPARERR_V(1U)
2625
2626 #define UNKNOWNCMD_S    15
2627 #define UNKNOWNCMD_V(x) ((x) << UNKNOWNCMD_S)
2628 #define UNKNOWNCMD_F    UNKNOWNCMD_V(1U)
2629
2630 #define PARITYERR_S    6
2631 #define PARITYERR_V(x) ((x) << PARITYERR_S)
2632 #define PARITYERR_F    PARITYERR_V(1U)
2633
2634 #define LIPMISS_S    5
2635 #define LIPMISS_V(x) ((x) << LIPMISS_S)
2636 #define LIPMISS_F    LIPMISS_V(1U)
2637
2638 #define LIP0_S    4
2639 #define LIP0_V(x) ((x) << LIP0_S)
2640 #define LIP0_F    LIP0_V(1U)
2641
2642 #define TCAMINTPERR_S    13
2643 #define TCAMINTPERR_V(x) ((x) << TCAMINTPERR_S)
2644 #define TCAMINTPERR_F    TCAMINTPERR_V(1U)
2645
2646 #define SSRAMINTPERR_S    10
2647 #define SSRAMINTPERR_V(x) ((x) << SSRAMINTPERR_S)
2648 #define SSRAMINTPERR_F    SSRAMINTPERR_V(1U)
2649
2650 #define NCSI_INT_CAUSE_A 0x1a0d8
2651
2652 #define CIM_DM_PRTY_ERR_S    8
2653 #define CIM_DM_PRTY_ERR_V(x) ((x) << CIM_DM_PRTY_ERR_S)
2654 #define CIM_DM_PRTY_ERR_F    CIM_DM_PRTY_ERR_V(1U)
2655
2656 #define MPS_DM_PRTY_ERR_S    7
2657 #define MPS_DM_PRTY_ERR_V(x) ((x) << MPS_DM_PRTY_ERR_S)
2658 #define MPS_DM_PRTY_ERR_F    MPS_DM_PRTY_ERR_V(1U)
2659
2660 #define TXFIFO_PRTY_ERR_S    1
2661 #define TXFIFO_PRTY_ERR_V(x) ((x) << TXFIFO_PRTY_ERR_S)
2662 #define TXFIFO_PRTY_ERR_F    TXFIFO_PRTY_ERR_V(1U)
2663
2664 #define RXFIFO_PRTY_ERR_S    0
2665 #define RXFIFO_PRTY_ERR_V(x) ((x) << RXFIFO_PRTY_ERR_S)
2666 #define RXFIFO_PRTY_ERR_F    RXFIFO_PRTY_ERR_V(1U)
2667
2668 #define XGMAC_PORT_CFG2_A 0x1018
2669
2670 #define PATEN_S    18
2671 #define PATEN_V(x) ((x) << PATEN_S)
2672 #define PATEN_F    PATEN_V(1U)
2673
2674 #define MAGICEN_S    17
2675 #define MAGICEN_V(x) ((x) << MAGICEN_S)
2676 #define MAGICEN_F    MAGICEN_V(1U)
2677
2678 #define XGMAC_PORT_MAGIC_MACID_LO 0x1024
2679 #define XGMAC_PORT_MAGIC_MACID_HI 0x1028
2680
2681 #define XGMAC_PORT_EPIO_DATA0_A 0x10c0
2682 #define XGMAC_PORT_EPIO_DATA1_A 0x10c4
2683 #define XGMAC_PORT_EPIO_DATA2_A 0x10c8
2684 #define XGMAC_PORT_EPIO_DATA3_A 0x10cc
2685 #define XGMAC_PORT_EPIO_OP_A 0x10d0
2686
2687 #define EPIOWR_S    8
2688 #define EPIOWR_V(x) ((x) << EPIOWR_S)
2689 #define EPIOWR_F    EPIOWR_V(1U)
2690
2691 #define ADDRESS_S    0
2692 #define ADDRESS_V(x) ((x) << ADDRESS_S)
2693
2694 #define MAC_PORT_INT_CAUSE_A 0x8dc
2695 #define XGMAC_PORT_INT_CAUSE_A 0x10dc
2696
2697 #define TP_TX_MOD_QUEUE_REQ_MAP_A 0x7e28
2698
2699 #define TP_TX_MOD_QUEUE_WEIGHT0_A 0x7e30
2700 #define TP_TX_MOD_CHANNEL_WEIGHT_A 0x7e34
2701
2702 #define TX_MOD_QUEUE_REQ_MAP_S    0
2703 #define TX_MOD_QUEUE_REQ_MAP_V(x) ((x) << TX_MOD_QUEUE_REQ_MAP_S)
2704
2705 #define TX_MODQ_WEIGHT3_S    24
2706 #define TX_MODQ_WEIGHT3_V(x) ((x) << TX_MODQ_WEIGHT3_S)
2707
2708 #define TX_MODQ_WEIGHT2_S    16
2709 #define TX_MODQ_WEIGHT2_V(x) ((x) << TX_MODQ_WEIGHT2_S)
2710
2711 #define TX_MODQ_WEIGHT1_S    8
2712 #define TX_MODQ_WEIGHT1_V(x) ((x) << TX_MODQ_WEIGHT1_S)
2713
2714 #define TX_MODQ_WEIGHT0_S    0
2715 #define TX_MODQ_WEIGHT0_V(x) ((x) << TX_MODQ_WEIGHT0_S)
2716
2717 #define TP_TX_SCHED_HDR_A 0x23
2718 #define TP_TX_SCHED_FIFO_A 0x24
2719 #define TP_TX_SCHED_PCMD_A 0x25
2720
2721 #define NUM_MPS_CLS_SRAM_L_INSTANCES 336
2722 #define NUM_MPS_T5_CLS_SRAM_L_INSTANCES 512
2723
2724 #define T5_PORT0_BASE 0x30000
2725 #define T5_PORT_STRIDE 0x4000
2726 #define T5_PORT_BASE(idx) (T5_PORT0_BASE + (idx) * T5_PORT_STRIDE)
2727 #define T5_PORT_REG(idx, reg) (T5_PORT_BASE(idx) + (reg))
2728
2729 #define MC_0_BASE_ADDR 0x40000
2730 #define MC_1_BASE_ADDR 0x48000
2731 #define MC_STRIDE (MC_1_BASE_ADDR - MC_0_BASE_ADDR)
2732 #define MC_REG(reg, idx) (reg + MC_STRIDE * idx)
2733
2734 #define MC_P_BIST_CMD_A                 0x41400
2735 #define MC_P_BIST_CMD_ADDR_A            0x41404
2736 #define MC_P_BIST_CMD_LEN_A             0x41408
2737 #define MC_P_BIST_DATA_PATTERN_A        0x4140c
2738 #define MC_P_BIST_STATUS_RDATA_A        0x41488
2739
2740 #define EDC_T50_BASE_ADDR               0x50000
2741
2742 #define EDC_H_BIST_CMD_A                0x50004
2743 #define EDC_H_BIST_CMD_ADDR_A           0x50008
2744 #define EDC_H_BIST_CMD_LEN_A            0x5000c
2745 #define EDC_H_BIST_DATA_PATTERN_A       0x50010
2746 #define EDC_H_BIST_STATUS_RDATA_A       0x50028
2747
2748 #define EDC_T51_BASE_ADDR               0x50800
2749
2750 #define EDC_STRIDE_T5 (EDC_T51_BASE_ADDR - EDC_T50_BASE_ADDR)
2751 #define EDC_REG_T5(reg, idx) (reg + EDC_STRIDE_T5 * idx)
2752
2753 #define PL_VF_REV_A 0x4
2754 #define PL_VF_WHOAMI_A 0x0
2755 #define PL_VF_REVISION_A 0x8
2756
2757 /* registers for module CIM */
2758 #define CIM_HOST_ACC_CTRL_A     0x7b50
2759 #define CIM_HOST_ACC_DATA_A     0x7b54
2760 #define UP_UP_DBG_LA_CFG_A      0x140
2761 #define UP_UP_DBG_LA_DATA_A     0x144
2762
2763 #define HOSTBUSY_S      17
2764 #define HOSTBUSY_V(x)   ((x) << HOSTBUSY_S)
2765 #define HOSTBUSY_F      HOSTBUSY_V(1U)
2766
2767 #define HOSTWRITE_S     16
2768 #define HOSTWRITE_V(x)  ((x) << HOSTWRITE_S)
2769 #define HOSTWRITE_F     HOSTWRITE_V(1U)
2770
2771 #define CIM_IBQ_DBG_CFG_A 0x7b60
2772
2773 #define IBQDBGADDR_S    16
2774 #define IBQDBGADDR_M    0xfffU
2775 #define IBQDBGADDR_V(x) ((x) << IBQDBGADDR_S)
2776 #define IBQDBGADDR_G(x) (((x) >> IBQDBGADDR_S) & IBQDBGADDR_M)
2777
2778 #define IBQDBGBUSY_S    1
2779 #define IBQDBGBUSY_V(x) ((x) << IBQDBGBUSY_S)
2780 #define IBQDBGBUSY_F    IBQDBGBUSY_V(1U)
2781
2782 #define IBQDBGEN_S    0
2783 #define IBQDBGEN_V(x) ((x) << IBQDBGEN_S)
2784 #define IBQDBGEN_F    IBQDBGEN_V(1U)
2785
2786 #define CIM_OBQ_DBG_CFG_A 0x7b64
2787
2788 #define OBQDBGADDR_S    16
2789 #define OBQDBGADDR_M    0xfffU
2790 #define OBQDBGADDR_V(x) ((x) << OBQDBGADDR_S)
2791 #define OBQDBGADDR_G(x) (((x) >> OBQDBGADDR_S) & OBQDBGADDR_M)
2792
2793 #define OBQDBGBUSY_S    1
2794 #define OBQDBGBUSY_V(x) ((x) << OBQDBGBUSY_S)
2795 #define OBQDBGBUSY_F    OBQDBGBUSY_V(1U)
2796
2797 #define OBQDBGEN_S    0
2798 #define OBQDBGEN_V(x) ((x) << OBQDBGEN_S)
2799 #define OBQDBGEN_F    OBQDBGEN_V(1U)
2800
2801 #define CIM_IBQ_DBG_DATA_A 0x7b68
2802 #define CIM_OBQ_DBG_DATA_A 0x7b6c
2803 #define CIM_DEBUGCFG_A 0x7b70
2804 #define CIM_DEBUGSTS_A 0x7b74
2805
2806 #define POLADBGRDPTR_S          23
2807 #define POLADBGRDPTR_M          0x1ffU
2808 #define POLADBGRDPTR_V(x)       ((x) << POLADBGRDPTR_S)
2809
2810 #define POLADBGWRPTR_S          16
2811 #define POLADBGWRPTR_M          0x1ffU
2812 #define POLADBGWRPTR_G(x)       (((x) >> POLADBGWRPTR_S) & POLADBGWRPTR_M)
2813
2814 #define PILADBGRDPTR_S          14
2815 #define PILADBGRDPTR_M          0x1ffU
2816 #define PILADBGRDPTR_V(x)       ((x) << PILADBGRDPTR_S)
2817
2818 #define PILADBGWRPTR_S          0
2819 #define PILADBGWRPTR_M          0x1ffU
2820 #define PILADBGWRPTR_G(x)       (((x) >> PILADBGWRPTR_S) & PILADBGWRPTR_M)
2821
2822 #define LADBGEN_S       12
2823 #define LADBGEN_V(x)    ((x) << LADBGEN_S)
2824 #define LADBGEN_F       LADBGEN_V(1U)
2825
2826 #define CIM_PO_LA_DEBUGDATA_A 0x7b78
2827 #define CIM_PI_LA_DEBUGDATA_A 0x7b7c
2828 #define CIM_PO_LA_MADEBUGDATA_A 0x7b80
2829 #define CIM_PI_LA_MADEBUGDATA_A 0x7b84
2830
2831 #define UPDBGLARDEN_S           1
2832 #define UPDBGLARDEN_V(x)        ((x) << UPDBGLARDEN_S)
2833 #define UPDBGLARDEN_F           UPDBGLARDEN_V(1U)
2834
2835 #define UPDBGLAEN_S     0
2836 #define UPDBGLAEN_V(x)  ((x) << UPDBGLAEN_S)
2837 #define UPDBGLAEN_F     UPDBGLAEN_V(1U)
2838
2839 #define UPDBGLARDPTR_S          2
2840 #define UPDBGLARDPTR_M          0xfffU
2841 #define UPDBGLARDPTR_V(x)       ((x) << UPDBGLARDPTR_S)
2842
2843 #define UPDBGLAWRPTR_S    16
2844 #define UPDBGLAWRPTR_M    0xfffU
2845 #define UPDBGLAWRPTR_G(x) (((x) >> UPDBGLAWRPTR_S) & UPDBGLAWRPTR_M)
2846
2847 #define UPDBGLACAPTPCONLY_S     30
2848 #define UPDBGLACAPTPCONLY_V(x)  ((x) << UPDBGLACAPTPCONLY_S)
2849 #define UPDBGLACAPTPCONLY_F     UPDBGLACAPTPCONLY_V(1U)
2850
2851 #define CIM_QUEUE_CONFIG_REF_A 0x7b48
2852 #define CIM_QUEUE_CONFIG_CTRL_A 0x7b4c
2853
2854 #define CIMQSIZE_S    24
2855 #define CIMQSIZE_M    0x3fU
2856 #define CIMQSIZE_G(x) (((x) >> CIMQSIZE_S) & CIMQSIZE_M)
2857
2858 #define CIMQBASE_S    16
2859 #define CIMQBASE_M    0x3fU
2860 #define CIMQBASE_G(x) (((x) >> CIMQBASE_S) & CIMQBASE_M)
2861
2862 #define QUEFULLTHRSH_S    0
2863 #define QUEFULLTHRSH_M    0x1ffU
2864 #define QUEFULLTHRSH_G(x) (((x) >> QUEFULLTHRSH_S) & QUEFULLTHRSH_M)
2865
2866 #define UP_IBQ_0_RDADDR_A 0x10
2867 #define UP_IBQ_0_SHADOW_RDADDR_A 0x280
2868 #define UP_OBQ_0_REALADDR_A 0x104
2869 #define UP_OBQ_0_SHADOW_REALADDR_A 0x394
2870
2871 #define IBQRDADDR_S    0
2872 #define IBQRDADDR_M    0x1fffU
2873 #define IBQRDADDR_G(x) (((x) >> IBQRDADDR_S) & IBQRDADDR_M)
2874
2875 #define IBQWRADDR_S    0
2876 #define IBQWRADDR_M    0x1fffU
2877 #define IBQWRADDR_G(x) (((x) >> IBQWRADDR_S) & IBQWRADDR_M)
2878
2879 #define QUERDADDR_S    0
2880 #define QUERDADDR_M    0x7fffU
2881 #define QUERDADDR_G(x) (((x) >> QUERDADDR_S) & QUERDADDR_M)
2882
2883 #define QUEREMFLITS_S    0
2884 #define QUEREMFLITS_M    0x7ffU
2885 #define QUEREMFLITS_G(x) (((x) >> QUEREMFLITS_S) & QUEREMFLITS_M)
2886
2887 #define QUEEOPCNT_S    16
2888 #define QUEEOPCNT_M    0xfffU
2889 #define QUEEOPCNT_G(x) (((x) >> QUEEOPCNT_S) & QUEEOPCNT_M)
2890
2891 #define QUESOPCNT_S    0
2892 #define QUESOPCNT_M    0xfffU
2893 #define QUESOPCNT_G(x) (((x) >> QUESOPCNT_S) & QUESOPCNT_M)
2894
2895 #define OBQSELECT_S    4
2896 #define OBQSELECT_V(x) ((x) << OBQSELECT_S)
2897 #define OBQSELECT_F    OBQSELECT_V(1U)
2898
2899 #define IBQSELECT_S    3
2900 #define IBQSELECT_V(x) ((x) << IBQSELECT_S)
2901 #define IBQSELECT_F    IBQSELECT_V(1U)
2902
2903 #define QUENUMSELECT_S    0
2904 #define QUENUMSELECT_V(x) ((x) << QUENUMSELECT_S)
2905
2906 #endif /* __T4_REGS_H */