162fa59e3eae8bf4aec3cc3b6e6e7e229383fde5
[cascardo/linux.git] / drivers / net / ethernet / freescale / fec_main.c
1 /*
2  * Fast Ethernet Controller (FEC) driver for Motorola MPC8xx.
3  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
4  *
5  * Right now, I am very wasteful with the buffers.  I allocate memory
6  * pages and then divide them into 2K frame buffers.  This way I know I
7  * have buffers large enough to hold one frame within one buffer descriptor.
8  * Once I get this working, I will use 64 or 128 byte CPM buffers, which
9  * will be much more memory efficient and will easily handle lots of
10  * small packets.
11  *
12  * Much better multiple PHY support by Magnus Damm.
13  * Copyright (c) 2000 Ericsson Radio Systems AB.
14  *
15  * Support for FEC controller of ColdFire processors.
16  * Copyright (c) 2001-2005 Greg Ungerer (gerg@snapgear.com)
17  *
18  * Bug fixes and cleanup by Philippe De Muyter (phdm@macqel.be)
19  * Copyright (c) 2004-2006 Macq Electronique SA.
20  *
21  * Copyright (C) 2010-2011 Freescale Semiconductor, Inc.
22  */
23
24 #include <linux/module.h>
25 #include <linux/kernel.h>
26 #include <linux/string.h>
27 #include <linux/pm_runtime.h>
28 #include <linux/ptrace.h>
29 #include <linux/errno.h>
30 #include <linux/ioport.h>
31 #include <linux/slab.h>
32 #include <linux/interrupt.h>
33 #include <linux/delay.h>
34 #include <linux/netdevice.h>
35 #include <linux/etherdevice.h>
36 #include <linux/skbuff.h>
37 #include <linux/in.h>
38 #include <linux/ip.h>
39 #include <net/ip.h>
40 #include <net/tso.h>
41 #include <linux/tcp.h>
42 #include <linux/udp.h>
43 #include <linux/icmp.h>
44 #include <linux/spinlock.h>
45 #include <linux/workqueue.h>
46 #include <linux/bitops.h>
47 #include <linux/io.h>
48 #include <linux/irq.h>
49 #include <linux/clk.h>
50 #include <linux/platform_device.h>
51 #include <linux/mdio.h>
52 #include <linux/phy.h>
53 #include <linux/fec.h>
54 #include <linux/of.h>
55 #include <linux/of_device.h>
56 #include <linux/of_gpio.h>
57 #include <linux/of_mdio.h>
58 #include <linux/of_net.h>
59 #include <linux/regulator/consumer.h>
60 #include <linux/if_vlan.h>
61 #include <linux/pinctrl/consumer.h>
62 #include <linux/prefetch.h>
63
64 #include <asm/cacheflush.h>
65
66 #include "fec.h"
67
68 static void set_multicast_list(struct net_device *ndev);
69 static void fec_enet_itr_coal_init(struct net_device *ndev);
70
71 #define DRIVER_NAME     "fec"
72
73 #define FEC_ENET_GET_QUQUE(_x) ((_x == 0) ? 1 : ((_x == 1) ? 2 : 0))
74
75 /* Pause frame feild and FIFO threshold */
76 #define FEC_ENET_FCE    (1 << 5)
77 #define FEC_ENET_RSEM_V 0x84
78 #define FEC_ENET_RSFL_V 16
79 #define FEC_ENET_RAEM_V 0x8
80 #define FEC_ENET_RAFL_V 0x8
81 #define FEC_ENET_OPD_V  0xFFF0
82 #define FEC_MDIO_PM_TIMEOUT  100 /* ms */
83
84 static struct platform_device_id fec_devtype[] = {
85         {
86                 /* keep it for coldfire */
87                 .name = DRIVER_NAME,
88                 .driver_data = 0,
89         }, {
90                 .name = "imx25-fec",
91                 .driver_data = FEC_QUIRK_USE_GASKET | FEC_QUIRK_HAS_RACC,
92         }, {
93                 .name = "imx27-fec",
94                 .driver_data = FEC_QUIRK_HAS_RACC,
95         }, {
96                 .name = "imx28-fec",
97                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_SWAP_FRAME |
98                                 FEC_QUIRK_SINGLE_MDIO | FEC_QUIRK_HAS_RACC,
99         }, {
100                 .name = "imx6q-fec",
101                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_HAS_GBIT |
102                                 FEC_QUIRK_HAS_BUFDESC_EX | FEC_QUIRK_HAS_CSUM |
103                                 FEC_QUIRK_HAS_VLAN | FEC_QUIRK_ERR006358 |
104                                 FEC_QUIRK_HAS_RACC,
105         }, {
106                 .name = "mvf600-fec",
107                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_HAS_RACC,
108         }, {
109                 .name = "imx6sx-fec",
110                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_HAS_GBIT |
111                                 FEC_QUIRK_HAS_BUFDESC_EX | FEC_QUIRK_HAS_CSUM |
112                                 FEC_QUIRK_HAS_VLAN | FEC_QUIRK_HAS_AVB |
113                                 FEC_QUIRK_ERR007885 | FEC_QUIRK_BUG_CAPTURE |
114                                 FEC_QUIRK_HAS_RACC,
115         }, {
116                 /* sentinel */
117         }
118 };
119 MODULE_DEVICE_TABLE(platform, fec_devtype);
120
121 enum imx_fec_type {
122         IMX25_FEC = 1,  /* runs on i.mx25/50/53 */
123         IMX27_FEC,      /* runs on i.mx27/35/51 */
124         IMX28_FEC,
125         IMX6Q_FEC,
126         MVF600_FEC,
127         IMX6SX_FEC,
128 };
129
130 static const struct of_device_id fec_dt_ids[] = {
131         { .compatible = "fsl,imx25-fec", .data = &fec_devtype[IMX25_FEC], },
132         { .compatible = "fsl,imx27-fec", .data = &fec_devtype[IMX27_FEC], },
133         { .compatible = "fsl,imx28-fec", .data = &fec_devtype[IMX28_FEC], },
134         { .compatible = "fsl,imx6q-fec", .data = &fec_devtype[IMX6Q_FEC], },
135         { .compatible = "fsl,mvf600-fec", .data = &fec_devtype[MVF600_FEC], },
136         { .compatible = "fsl,imx6sx-fec", .data = &fec_devtype[IMX6SX_FEC], },
137         { /* sentinel */ }
138 };
139 MODULE_DEVICE_TABLE(of, fec_dt_ids);
140
141 static unsigned char macaddr[ETH_ALEN];
142 module_param_array(macaddr, byte, NULL, 0);
143 MODULE_PARM_DESC(macaddr, "FEC Ethernet MAC address");
144
145 #if defined(CONFIG_M5272)
146 /*
147  * Some hardware gets it MAC address out of local flash memory.
148  * if this is non-zero then assume it is the address to get MAC from.
149  */
150 #if defined(CONFIG_NETtel)
151 #define FEC_FLASHMAC    0xf0006006
152 #elif defined(CONFIG_GILBARCONAP) || defined(CONFIG_SCALES)
153 #define FEC_FLASHMAC    0xf0006000
154 #elif defined(CONFIG_CANCam)
155 #define FEC_FLASHMAC    0xf0020000
156 #elif defined (CONFIG_M5272C3)
157 #define FEC_FLASHMAC    (0xffe04000 + 4)
158 #elif defined(CONFIG_MOD5272)
159 #define FEC_FLASHMAC    0xffc0406b
160 #else
161 #define FEC_FLASHMAC    0
162 #endif
163 #endif /* CONFIG_M5272 */
164
165 /* The FEC stores dest/src/type/vlan, data, and checksum for receive packets.
166  */
167 #define PKT_MAXBUF_SIZE         1522
168 #define PKT_MINBUF_SIZE         64
169 #define PKT_MAXBLR_SIZE         1536
170
171 /* FEC receive acceleration */
172 #define FEC_RACC_IPDIS          (1 << 1)
173 #define FEC_RACC_PRODIS         (1 << 2)
174 #define FEC_RACC_OPTIONS        (FEC_RACC_IPDIS | FEC_RACC_PRODIS)
175
176 /*
177  * The 5270/5271/5280/5282/532x RX control register also contains maximum frame
178  * size bits. Other FEC hardware does not, so we need to take that into
179  * account when setting it.
180  */
181 #if defined(CONFIG_M523x) || defined(CONFIG_M527x) || defined(CONFIG_M528x) || \
182     defined(CONFIG_M520x) || defined(CONFIG_M532x) || defined(CONFIG_ARM)
183 #define OPT_FRAME_SIZE  (PKT_MAXBUF_SIZE << 16)
184 #else
185 #define OPT_FRAME_SIZE  0
186 #endif
187
188 /* FEC MII MMFR bits definition */
189 #define FEC_MMFR_ST             (1 << 30)
190 #define FEC_MMFR_OP_READ        (2 << 28)
191 #define FEC_MMFR_OP_WRITE       (1 << 28)
192 #define FEC_MMFR_PA(v)          ((v & 0x1f) << 23)
193 #define FEC_MMFR_RA(v)          ((v & 0x1f) << 18)
194 #define FEC_MMFR_TA             (2 << 16)
195 #define FEC_MMFR_DATA(v)        (v & 0xffff)
196 /* FEC ECR bits definition */
197 #define FEC_ECR_MAGICEN         (1 << 2)
198 #define FEC_ECR_SLEEP           (1 << 3)
199
200 #define FEC_MII_TIMEOUT         30000 /* us */
201
202 /* Transmitter timeout */
203 #define TX_TIMEOUT (2 * HZ)
204
205 #define FEC_PAUSE_FLAG_AUTONEG  0x1
206 #define FEC_PAUSE_FLAG_ENABLE   0x2
207 #define FEC_WOL_HAS_MAGIC_PACKET        (0x1 << 0)
208 #define FEC_WOL_FLAG_ENABLE             (0x1 << 1)
209 #define FEC_WOL_FLAG_SLEEP_ON           (0x1 << 2)
210
211 #define COPYBREAK_DEFAULT       256
212
213 #define TSO_HEADER_SIZE         128
214 /* Max number of allowed TCP segments for software TSO */
215 #define FEC_MAX_TSO_SEGS        100
216 #define FEC_MAX_SKB_DESCS       (FEC_MAX_TSO_SEGS * 2 + MAX_SKB_FRAGS)
217
218 #define IS_TSO_HEADER(txq, addr) \
219         ((addr >= txq->tso_hdrs_dma) && \
220         (addr < txq->tso_hdrs_dma + txq->tx_ring_size * TSO_HEADER_SIZE))
221
222 static int mii_cnt;
223
224 static inline
225 struct bufdesc *fec_enet_get_nextdesc(struct bufdesc *bdp,
226                                       struct fec_enet_private *fep,
227                                       int queue_id)
228 {
229         struct bufdesc *new_bd = bdp + 1;
230         struct bufdesc_ex *ex_new_bd = (struct bufdesc_ex *)bdp + 1;
231         struct fec_enet_priv_tx_q *txq = fep->tx_queue[queue_id];
232         struct fec_enet_priv_rx_q *rxq = fep->rx_queue[queue_id];
233         struct bufdesc_ex *ex_base;
234         struct bufdesc *base;
235         int ring_size;
236
237         if (bdp >= txq->tx_bd_base) {
238                 base = txq->tx_bd_base;
239                 ring_size = txq->tx_ring_size;
240                 ex_base = (struct bufdesc_ex *)txq->tx_bd_base;
241         } else {
242                 base = rxq->rx_bd_base;
243                 ring_size = rxq->rx_ring_size;
244                 ex_base = (struct bufdesc_ex *)rxq->rx_bd_base;
245         }
246
247         if (fep->bufdesc_ex)
248                 return (struct bufdesc *)((ex_new_bd >= (ex_base + ring_size)) ?
249                         ex_base : ex_new_bd);
250         else
251                 return (new_bd >= (base + ring_size)) ?
252                         base : new_bd;
253 }
254
255 static inline
256 struct bufdesc *fec_enet_get_prevdesc(struct bufdesc *bdp,
257                                       struct fec_enet_private *fep,
258                                       int queue_id)
259 {
260         struct bufdesc *new_bd = bdp - 1;
261         struct bufdesc_ex *ex_new_bd = (struct bufdesc_ex *)bdp - 1;
262         struct fec_enet_priv_tx_q *txq = fep->tx_queue[queue_id];
263         struct fec_enet_priv_rx_q *rxq = fep->rx_queue[queue_id];
264         struct bufdesc_ex *ex_base;
265         struct bufdesc *base;
266         int ring_size;
267
268         if (bdp >= txq->tx_bd_base) {
269                 base = txq->tx_bd_base;
270                 ring_size = txq->tx_ring_size;
271                 ex_base = (struct bufdesc_ex *)txq->tx_bd_base;
272         } else {
273                 base = rxq->rx_bd_base;
274                 ring_size = rxq->rx_ring_size;
275                 ex_base = (struct bufdesc_ex *)rxq->rx_bd_base;
276         }
277
278         if (fep->bufdesc_ex)
279                 return (struct bufdesc *)((ex_new_bd < ex_base) ?
280                         (ex_new_bd + ring_size) : ex_new_bd);
281         else
282                 return (new_bd < base) ? (new_bd + ring_size) : new_bd;
283 }
284
285 static int fec_enet_get_bd_index(struct bufdesc *base, struct bufdesc *bdp,
286                                 struct fec_enet_private *fep)
287 {
288         return ((const char *)bdp - (const char *)base) / fep->bufdesc_size;
289 }
290
291 static int fec_enet_get_free_txdesc_num(struct fec_enet_private *fep,
292                                         struct fec_enet_priv_tx_q *txq)
293 {
294         int entries;
295
296         entries = ((const char *)txq->dirty_tx -
297                         (const char *)txq->cur_tx) / fep->bufdesc_size - 1;
298
299         return entries > 0 ? entries : entries + txq->tx_ring_size;
300 }
301
302 static void swap_buffer(void *bufaddr, int len)
303 {
304         int i;
305         unsigned int *buf = bufaddr;
306
307         for (i = 0; i < len; i += 4, buf++)
308                 swab32s(buf);
309 }
310
311 static void swap_buffer2(void *dst_buf, void *src_buf, int len)
312 {
313         int i;
314         unsigned int *src = src_buf;
315         unsigned int *dst = dst_buf;
316
317         for (i = 0; i < len; i += 4, src++, dst++)
318                 *dst = swab32p(src);
319 }
320
321 static void fec_dump(struct net_device *ndev)
322 {
323         struct fec_enet_private *fep = netdev_priv(ndev);
324         struct bufdesc *bdp;
325         struct fec_enet_priv_tx_q *txq;
326         int index = 0;
327
328         netdev_info(ndev, "TX ring dump\n");
329         pr_info("Nr     SC     addr       len  SKB\n");
330
331         txq = fep->tx_queue[0];
332         bdp = txq->tx_bd_base;
333
334         do {
335                 pr_info("%3u %c%c 0x%04x 0x%08x %4u %p\n",
336                         index,
337                         bdp == txq->cur_tx ? 'S' : ' ',
338                         bdp == txq->dirty_tx ? 'H' : ' ',
339                         fec16_to_cpu(bdp->cbd_sc),
340                         fec32_to_cpu(bdp->cbd_bufaddr),
341                         fec16_to_cpu(bdp->cbd_datlen),
342                         txq->tx_skbuff[index]);
343                 bdp = fec_enet_get_nextdesc(bdp, fep, 0);
344                 index++;
345         } while (bdp != txq->tx_bd_base);
346 }
347
348 static inline bool is_ipv4_pkt(struct sk_buff *skb)
349 {
350         return skb->protocol == htons(ETH_P_IP) && ip_hdr(skb)->version == 4;
351 }
352
353 static int
354 fec_enet_clear_csum(struct sk_buff *skb, struct net_device *ndev)
355 {
356         /* Only run for packets requiring a checksum. */
357         if (skb->ip_summed != CHECKSUM_PARTIAL)
358                 return 0;
359
360         if (unlikely(skb_cow_head(skb, 0)))
361                 return -1;
362
363         if (is_ipv4_pkt(skb))
364                 ip_hdr(skb)->check = 0;
365         *(__sum16 *)(skb->head + skb->csum_start + skb->csum_offset) = 0;
366
367         return 0;
368 }
369
370 static struct bufdesc *
371 fec_enet_txq_submit_frag_skb(struct fec_enet_priv_tx_q *txq,
372                              struct sk_buff *skb,
373                              struct net_device *ndev)
374 {
375         struct fec_enet_private *fep = netdev_priv(ndev);
376         struct bufdesc *bdp = txq->cur_tx;
377         struct bufdesc_ex *ebdp;
378         int nr_frags = skb_shinfo(skb)->nr_frags;
379         unsigned short queue = skb_get_queue_mapping(skb);
380         int frag, frag_len;
381         unsigned short status;
382         unsigned int estatus = 0;
383         skb_frag_t *this_frag;
384         unsigned int index;
385         void *bufaddr;
386         dma_addr_t addr;
387         int i;
388
389         for (frag = 0; frag < nr_frags; frag++) {
390                 this_frag = &skb_shinfo(skb)->frags[frag];
391                 bdp = fec_enet_get_nextdesc(bdp, fep, queue);
392                 ebdp = (struct bufdesc_ex *)bdp;
393
394                 status = fec16_to_cpu(bdp->cbd_sc);
395                 status &= ~BD_ENET_TX_STATS;
396                 status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
397                 frag_len = skb_shinfo(skb)->frags[frag].size;
398
399                 /* Handle the last BD specially */
400                 if (frag == nr_frags - 1) {
401                         status |= (BD_ENET_TX_INTR | BD_ENET_TX_LAST);
402                         if (fep->bufdesc_ex) {
403                                 estatus |= BD_ENET_TX_INT;
404                                 if (unlikely(skb_shinfo(skb)->tx_flags &
405                                         SKBTX_HW_TSTAMP && fep->hwts_tx_en))
406                                         estatus |= BD_ENET_TX_TS;
407                         }
408                 }
409
410                 if (fep->bufdesc_ex) {
411                         if (fep->quirks & FEC_QUIRK_HAS_AVB)
412                                 estatus |= FEC_TX_BD_FTYPE(queue);
413                         if (skb->ip_summed == CHECKSUM_PARTIAL)
414                                 estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
415                         ebdp->cbd_bdu = 0;
416                         ebdp->cbd_esc = cpu_to_fec32(estatus);
417                 }
418
419                 bufaddr = page_address(this_frag->page.p) + this_frag->page_offset;
420
421                 index = fec_enet_get_bd_index(txq->tx_bd_base, bdp, fep);
422                 if (((unsigned long) bufaddr) & fep->tx_align ||
423                         fep->quirks & FEC_QUIRK_SWAP_FRAME) {
424                         memcpy(txq->tx_bounce[index], bufaddr, frag_len);
425                         bufaddr = txq->tx_bounce[index];
426
427                         if (fep->quirks & FEC_QUIRK_SWAP_FRAME)
428                                 swap_buffer(bufaddr, frag_len);
429                 }
430
431                 addr = dma_map_single(&fep->pdev->dev, bufaddr, frag_len,
432                                       DMA_TO_DEVICE);
433                 if (dma_mapping_error(&fep->pdev->dev, addr)) {
434                         dev_kfree_skb_any(skb);
435                         if (net_ratelimit())
436                                 netdev_err(ndev, "Tx DMA memory map failed\n");
437                         goto dma_mapping_error;
438                 }
439
440                 bdp->cbd_bufaddr = cpu_to_fec32(addr);
441                 bdp->cbd_datlen = cpu_to_fec16(frag_len);
442                 bdp->cbd_sc = cpu_to_fec16(status);
443         }
444
445         return bdp;
446 dma_mapping_error:
447         bdp = txq->cur_tx;
448         for (i = 0; i < frag; i++) {
449                 bdp = fec_enet_get_nextdesc(bdp, fep, queue);
450                 dma_unmap_single(&fep->pdev->dev, fec32_to_cpu(bdp->cbd_bufaddr),
451                                  fec16_to_cpu(bdp->cbd_datlen), DMA_TO_DEVICE);
452         }
453         return ERR_PTR(-ENOMEM);
454 }
455
456 static int fec_enet_txq_submit_skb(struct fec_enet_priv_tx_q *txq,
457                                    struct sk_buff *skb, struct net_device *ndev)
458 {
459         struct fec_enet_private *fep = netdev_priv(ndev);
460         int nr_frags = skb_shinfo(skb)->nr_frags;
461         struct bufdesc *bdp, *last_bdp;
462         void *bufaddr;
463         dma_addr_t addr;
464         unsigned short status;
465         unsigned short buflen;
466         unsigned short queue;
467         unsigned int estatus = 0;
468         unsigned int index;
469         int entries_free;
470
471         entries_free = fec_enet_get_free_txdesc_num(fep, txq);
472         if (entries_free < MAX_SKB_FRAGS + 1) {
473                 dev_kfree_skb_any(skb);
474                 if (net_ratelimit())
475                         netdev_err(ndev, "NOT enough BD for SG!\n");
476                 return NETDEV_TX_OK;
477         }
478
479         /* Protocol checksum off-load for TCP and UDP. */
480         if (fec_enet_clear_csum(skb, ndev)) {
481                 dev_kfree_skb_any(skb);
482                 return NETDEV_TX_OK;
483         }
484
485         /* Fill in a Tx ring entry */
486         bdp = txq->cur_tx;
487         last_bdp = bdp;
488         status = fec16_to_cpu(bdp->cbd_sc);
489         status &= ~BD_ENET_TX_STATS;
490
491         /* Set buffer length and buffer pointer */
492         bufaddr = skb->data;
493         buflen = skb_headlen(skb);
494
495         queue = skb_get_queue_mapping(skb);
496         index = fec_enet_get_bd_index(txq->tx_bd_base, bdp, fep);
497         if (((unsigned long) bufaddr) & fep->tx_align ||
498                 fep->quirks & FEC_QUIRK_SWAP_FRAME) {
499                 memcpy(txq->tx_bounce[index], skb->data, buflen);
500                 bufaddr = txq->tx_bounce[index];
501
502                 if (fep->quirks & FEC_QUIRK_SWAP_FRAME)
503                         swap_buffer(bufaddr, buflen);
504         }
505
506         /* Push the data cache so the CPM does not get stale memory data. */
507         addr = dma_map_single(&fep->pdev->dev, bufaddr, buflen, DMA_TO_DEVICE);
508         if (dma_mapping_error(&fep->pdev->dev, addr)) {
509                 dev_kfree_skb_any(skb);
510                 if (net_ratelimit())
511                         netdev_err(ndev, "Tx DMA memory map failed\n");
512                 return NETDEV_TX_OK;
513         }
514
515         if (nr_frags) {
516                 last_bdp = fec_enet_txq_submit_frag_skb(txq, skb, ndev);
517                 if (IS_ERR(last_bdp))
518                         return NETDEV_TX_OK;
519         } else {
520                 status |= (BD_ENET_TX_INTR | BD_ENET_TX_LAST);
521                 if (fep->bufdesc_ex) {
522                         estatus = BD_ENET_TX_INT;
523                         if (unlikely(skb_shinfo(skb)->tx_flags &
524                                 SKBTX_HW_TSTAMP && fep->hwts_tx_en))
525                                 estatus |= BD_ENET_TX_TS;
526                 }
527         }
528
529         if (fep->bufdesc_ex) {
530
531                 struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
532
533                 if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_HW_TSTAMP &&
534                         fep->hwts_tx_en))
535                         skb_shinfo(skb)->tx_flags |= SKBTX_IN_PROGRESS;
536
537                 if (fep->quirks & FEC_QUIRK_HAS_AVB)
538                         estatus |= FEC_TX_BD_FTYPE(queue);
539
540                 if (skb->ip_summed == CHECKSUM_PARTIAL)
541                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
542
543                 ebdp->cbd_bdu = 0;
544                 ebdp->cbd_esc = cpu_to_fec32(estatus);
545         }
546
547         index = fec_enet_get_bd_index(txq->tx_bd_base, last_bdp, fep);
548         /* Save skb pointer */
549         txq->tx_skbuff[index] = skb;
550
551         bdp->cbd_datlen = cpu_to_fec16(buflen);
552         bdp->cbd_bufaddr = cpu_to_fec32(addr);
553
554         /* Send it on its way.  Tell FEC it's ready, interrupt when done,
555          * it's the last BD of the frame, and to put the CRC on the end.
556          */
557         status |= (BD_ENET_TX_READY | BD_ENET_TX_TC);
558         bdp->cbd_sc = cpu_to_fec16(status);
559
560         /* If this was the last BD in the ring, start at the beginning again. */
561         bdp = fec_enet_get_nextdesc(last_bdp, fep, queue);
562
563         skb_tx_timestamp(skb);
564
565         /* Make sure the update to bdp and tx_skbuff are performed before
566          * cur_tx.
567          */
568         wmb();
569         txq->cur_tx = bdp;
570
571         /* Trigger transmission start */
572         writel(0, fep->hwp + FEC_X_DES_ACTIVE(queue));
573
574         return 0;
575 }
576
577 static int
578 fec_enet_txq_put_data_tso(struct fec_enet_priv_tx_q *txq, struct sk_buff *skb,
579                           struct net_device *ndev,
580                           struct bufdesc *bdp, int index, char *data,
581                           int size, bool last_tcp, bool is_last)
582 {
583         struct fec_enet_private *fep = netdev_priv(ndev);
584         struct bufdesc_ex *ebdp = container_of(bdp, struct bufdesc_ex, desc);
585         unsigned short queue = skb_get_queue_mapping(skb);
586         unsigned short status;
587         unsigned int estatus = 0;
588         dma_addr_t addr;
589
590         status = fec16_to_cpu(bdp->cbd_sc);
591         status &= ~BD_ENET_TX_STATS;
592
593         status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
594
595         if (((unsigned long) data) & fep->tx_align ||
596                 fep->quirks & FEC_QUIRK_SWAP_FRAME) {
597                 memcpy(txq->tx_bounce[index], data, size);
598                 data = txq->tx_bounce[index];
599
600                 if (fep->quirks & FEC_QUIRK_SWAP_FRAME)
601                         swap_buffer(data, size);
602         }
603
604         addr = dma_map_single(&fep->pdev->dev, data, size, DMA_TO_DEVICE);
605         if (dma_mapping_error(&fep->pdev->dev, addr)) {
606                 dev_kfree_skb_any(skb);
607                 if (net_ratelimit())
608                         netdev_err(ndev, "Tx DMA memory map failed\n");
609                 return NETDEV_TX_BUSY;
610         }
611
612         bdp->cbd_datlen = cpu_to_fec16(size);
613         bdp->cbd_bufaddr = cpu_to_fec32(addr);
614
615         if (fep->bufdesc_ex) {
616                 if (fep->quirks & FEC_QUIRK_HAS_AVB)
617                         estatus |= FEC_TX_BD_FTYPE(queue);
618                 if (skb->ip_summed == CHECKSUM_PARTIAL)
619                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
620                 ebdp->cbd_bdu = 0;
621                 ebdp->cbd_esc = cpu_to_fec32(estatus);
622         }
623
624         /* Handle the last BD specially */
625         if (last_tcp)
626                 status |= (BD_ENET_TX_LAST | BD_ENET_TX_TC);
627         if (is_last) {
628                 status |= BD_ENET_TX_INTR;
629                 if (fep->bufdesc_ex)
630                         ebdp->cbd_esc |= cpu_to_fec32(BD_ENET_TX_INT);
631         }
632
633         bdp->cbd_sc = cpu_to_fec16(status);
634
635         return 0;
636 }
637
638 static int
639 fec_enet_txq_put_hdr_tso(struct fec_enet_priv_tx_q *txq,
640                          struct sk_buff *skb, struct net_device *ndev,
641                          struct bufdesc *bdp, int index)
642 {
643         struct fec_enet_private *fep = netdev_priv(ndev);
644         int hdr_len = skb_transport_offset(skb) + tcp_hdrlen(skb);
645         struct bufdesc_ex *ebdp = container_of(bdp, struct bufdesc_ex, desc);
646         unsigned short queue = skb_get_queue_mapping(skb);
647         void *bufaddr;
648         unsigned long dmabuf;
649         unsigned short status;
650         unsigned int estatus = 0;
651
652         status = fec16_to_cpu(bdp->cbd_sc);
653         status &= ~BD_ENET_TX_STATS;
654         status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
655
656         bufaddr = txq->tso_hdrs + index * TSO_HEADER_SIZE;
657         dmabuf = txq->tso_hdrs_dma + index * TSO_HEADER_SIZE;
658         if (((unsigned long)bufaddr) & fep->tx_align ||
659                 fep->quirks & FEC_QUIRK_SWAP_FRAME) {
660                 memcpy(txq->tx_bounce[index], skb->data, hdr_len);
661                 bufaddr = txq->tx_bounce[index];
662
663                 if (fep->quirks & FEC_QUIRK_SWAP_FRAME)
664                         swap_buffer(bufaddr, hdr_len);
665
666                 dmabuf = dma_map_single(&fep->pdev->dev, bufaddr,
667                                         hdr_len, DMA_TO_DEVICE);
668                 if (dma_mapping_error(&fep->pdev->dev, dmabuf)) {
669                         dev_kfree_skb_any(skb);
670                         if (net_ratelimit())
671                                 netdev_err(ndev, "Tx DMA memory map failed\n");
672                         return NETDEV_TX_BUSY;
673                 }
674         }
675
676         bdp->cbd_bufaddr = cpu_to_fec32(dmabuf);
677         bdp->cbd_datlen = cpu_to_fec16(hdr_len);
678
679         if (fep->bufdesc_ex) {
680                 if (fep->quirks & FEC_QUIRK_HAS_AVB)
681                         estatus |= FEC_TX_BD_FTYPE(queue);
682                 if (skb->ip_summed == CHECKSUM_PARTIAL)
683                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
684                 ebdp->cbd_bdu = 0;
685                 ebdp->cbd_esc = cpu_to_fec32(estatus);
686         }
687
688         bdp->cbd_sc = cpu_to_fec16(status);
689
690         return 0;
691 }
692
693 static int fec_enet_txq_submit_tso(struct fec_enet_priv_tx_q *txq,
694                                    struct sk_buff *skb,
695                                    struct net_device *ndev)
696 {
697         struct fec_enet_private *fep = netdev_priv(ndev);
698         int hdr_len = skb_transport_offset(skb) + tcp_hdrlen(skb);
699         int total_len, data_left;
700         struct bufdesc *bdp = txq->cur_tx;
701         unsigned short queue = skb_get_queue_mapping(skb);
702         struct tso_t tso;
703         unsigned int index = 0;
704         int ret;
705
706         if (tso_count_descs(skb) >= fec_enet_get_free_txdesc_num(fep, txq)) {
707                 dev_kfree_skb_any(skb);
708                 if (net_ratelimit())
709                         netdev_err(ndev, "NOT enough BD for TSO!\n");
710                 return NETDEV_TX_OK;
711         }
712
713         /* Protocol checksum off-load for TCP and UDP. */
714         if (fec_enet_clear_csum(skb, ndev)) {
715                 dev_kfree_skb_any(skb);
716                 return NETDEV_TX_OK;
717         }
718
719         /* Initialize the TSO handler, and prepare the first payload */
720         tso_start(skb, &tso);
721
722         total_len = skb->len - hdr_len;
723         while (total_len > 0) {
724                 char *hdr;
725
726                 index = fec_enet_get_bd_index(txq->tx_bd_base, bdp, fep);
727                 data_left = min_t(int, skb_shinfo(skb)->gso_size, total_len);
728                 total_len -= data_left;
729
730                 /* prepare packet headers: MAC + IP + TCP */
731                 hdr = txq->tso_hdrs + index * TSO_HEADER_SIZE;
732                 tso_build_hdr(skb, hdr, &tso, data_left, total_len == 0);
733                 ret = fec_enet_txq_put_hdr_tso(txq, skb, ndev, bdp, index);
734                 if (ret)
735                         goto err_release;
736
737                 while (data_left > 0) {
738                         int size;
739
740                         size = min_t(int, tso.size, data_left);
741                         bdp = fec_enet_get_nextdesc(bdp, fep, queue);
742                         index = fec_enet_get_bd_index(txq->tx_bd_base,
743                                                       bdp, fep);
744                         ret = fec_enet_txq_put_data_tso(txq, skb, ndev,
745                                                         bdp, index,
746                                                         tso.data, size,
747                                                         size == data_left,
748                                                         total_len == 0);
749                         if (ret)
750                                 goto err_release;
751
752                         data_left -= size;
753                         tso_build_data(skb, &tso, size);
754                 }
755
756                 bdp = fec_enet_get_nextdesc(bdp, fep, queue);
757         }
758
759         /* Save skb pointer */
760         txq->tx_skbuff[index] = skb;
761
762         skb_tx_timestamp(skb);
763         txq->cur_tx = bdp;
764
765         /* Trigger transmission start */
766         if (!(fep->quirks & FEC_QUIRK_ERR007885) ||
767             !readl(fep->hwp + FEC_X_DES_ACTIVE(queue)) ||
768             !readl(fep->hwp + FEC_X_DES_ACTIVE(queue)) ||
769             !readl(fep->hwp + FEC_X_DES_ACTIVE(queue)) ||
770             !readl(fep->hwp + FEC_X_DES_ACTIVE(queue)))
771                 writel(0, fep->hwp + FEC_X_DES_ACTIVE(queue));
772
773         return 0;
774
775 err_release:
776         /* TODO: Release all used data descriptors for TSO */
777         return ret;
778 }
779
780 static netdev_tx_t
781 fec_enet_start_xmit(struct sk_buff *skb, struct net_device *ndev)
782 {
783         struct fec_enet_private *fep = netdev_priv(ndev);
784         int entries_free;
785         unsigned short queue;
786         struct fec_enet_priv_tx_q *txq;
787         struct netdev_queue *nq;
788         int ret;
789
790         queue = skb_get_queue_mapping(skb);
791         txq = fep->tx_queue[queue];
792         nq = netdev_get_tx_queue(ndev, queue);
793
794         if (skb_is_gso(skb))
795                 ret = fec_enet_txq_submit_tso(txq, skb, ndev);
796         else
797                 ret = fec_enet_txq_submit_skb(txq, skb, ndev);
798         if (ret)
799                 return ret;
800
801         entries_free = fec_enet_get_free_txdesc_num(fep, txq);
802         if (entries_free <= txq->tx_stop_threshold)
803                 netif_tx_stop_queue(nq);
804
805         return NETDEV_TX_OK;
806 }
807
808 /* Init RX & TX buffer descriptors
809  */
810 static void fec_enet_bd_init(struct net_device *dev)
811 {
812         struct fec_enet_private *fep = netdev_priv(dev);
813         struct fec_enet_priv_tx_q *txq;
814         struct fec_enet_priv_rx_q *rxq;
815         struct bufdesc *bdp;
816         unsigned int i;
817         unsigned int q;
818
819         for (q = 0; q < fep->num_rx_queues; q++) {
820                 /* Initialize the receive buffer descriptors. */
821                 rxq = fep->rx_queue[q];
822                 bdp = rxq->rx_bd_base;
823
824                 for (i = 0; i < rxq->rx_ring_size; i++) {
825
826                         /* Initialize the BD for every fragment in the page. */
827                         if (bdp->cbd_bufaddr)
828                                 bdp->cbd_sc = cpu_to_fec16(BD_ENET_RX_EMPTY);
829                         else
830                                 bdp->cbd_sc = cpu_to_fec16(0);
831                         bdp = fec_enet_get_nextdesc(bdp, fep, q);
832                 }
833
834                 /* Set the last buffer to wrap */
835                 bdp = fec_enet_get_prevdesc(bdp, fep, q);
836                 bdp->cbd_sc |= cpu_to_fec16(BD_SC_WRAP);
837
838                 rxq->cur_rx = rxq->rx_bd_base;
839         }
840
841         for (q = 0; q < fep->num_tx_queues; q++) {
842                 /* ...and the same for transmit */
843                 txq = fep->tx_queue[q];
844                 bdp = txq->tx_bd_base;
845                 txq->cur_tx = bdp;
846
847                 for (i = 0; i < txq->tx_ring_size; i++) {
848                         /* Initialize the BD for every fragment in the page. */
849                         bdp->cbd_sc = cpu_to_fec16(0);
850                         if (txq->tx_skbuff[i]) {
851                                 dev_kfree_skb_any(txq->tx_skbuff[i]);
852                                 txq->tx_skbuff[i] = NULL;
853                         }
854                         bdp->cbd_bufaddr = cpu_to_fec32(0);
855                         bdp = fec_enet_get_nextdesc(bdp, fep, q);
856                 }
857
858                 /* Set the last buffer to wrap */
859                 bdp = fec_enet_get_prevdesc(bdp, fep, q);
860                 bdp->cbd_sc |= cpu_to_fec16(BD_SC_WRAP);
861                 txq->dirty_tx = bdp;
862         }
863 }
864
865 static void fec_enet_active_rxring(struct net_device *ndev)
866 {
867         struct fec_enet_private *fep = netdev_priv(ndev);
868         int i;
869
870         for (i = 0; i < fep->num_rx_queues; i++)
871                 writel(0, fep->hwp + FEC_R_DES_ACTIVE(i));
872 }
873
874 static void fec_enet_enable_ring(struct net_device *ndev)
875 {
876         struct fec_enet_private *fep = netdev_priv(ndev);
877         struct fec_enet_priv_tx_q *txq;
878         struct fec_enet_priv_rx_q *rxq;
879         int i;
880
881         for (i = 0; i < fep->num_rx_queues; i++) {
882                 rxq = fep->rx_queue[i];
883                 writel(rxq->bd_dma, fep->hwp + FEC_R_DES_START(i));
884                 writel(PKT_MAXBLR_SIZE, fep->hwp + FEC_R_BUFF_SIZE(i));
885
886                 /* enable DMA1/2 */
887                 if (i)
888                         writel(RCMR_MATCHEN | RCMR_CMP(i),
889                                fep->hwp + FEC_RCMR(i));
890         }
891
892         for (i = 0; i < fep->num_tx_queues; i++) {
893                 txq = fep->tx_queue[i];
894                 writel(txq->bd_dma, fep->hwp + FEC_X_DES_START(i));
895
896                 /* enable DMA1/2 */
897                 if (i)
898                         writel(DMA_CLASS_EN | IDLE_SLOPE(i),
899                                fep->hwp + FEC_DMA_CFG(i));
900         }
901 }
902
903 static void fec_enet_reset_skb(struct net_device *ndev)
904 {
905         struct fec_enet_private *fep = netdev_priv(ndev);
906         struct fec_enet_priv_tx_q *txq;
907         int i, j;
908
909         for (i = 0; i < fep->num_tx_queues; i++) {
910                 txq = fep->tx_queue[i];
911
912                 for (j = 0; j < txq->tx_ring_size; j++) {
913                         if (txq->tx_skbuff[j]) {
914                                 dev_kfree_skb_any(txq->tx_skbuff[j]);
915                                 txq->tx_skbuff[j] = NULL;
916                         }
917                 }
918         }
919 }
920
921 /*
922  * This function is called to start or restart the FEC during a link
923  * change, transmit timeout, or to reconfigure the FEC.  The network
924  * packet processing for this device must be stopped before this call.
925  */
926 static void
927 fec_restart(struct net_device *ndev)
928 {
929         struct fec_enet_private *fep = netdev_priv(ndev);
930         u32 val;
931         u32 temp_mac[2];
932         u32 rcntl = OPT_FRAME_SIZE | 0x04;
933         u32 ecntl = 0x2; /* ETHEREN */
934
935         /* Whack a reset.  We should wait for this.
936          * For i.MX6SX SOC, enet use AXI bus, we use disable MAC
937          * instead of reset MAC itself.
938          */
939         if (fep->quirks & FEC_QUIRK_HAS_AVB) {
940                 writel(0, fep->hwp + FEC_ECNTRL);
941         } else {
942                 writel(1, fep->hwp + FEC_ECNTRL);
943                 udelay(10);
944         }
945
946         /*
947          * enet-mac reset will reset mac address registers too,
948          * so need to reconfigure it.
949          */
950         if (fep->quirks & FEC_QUIRK_ENET_MAC) {
951                 memcpy(&temp_mac, ndev->dev_addr, ETH_ALEN);
952                 writel((__force u32)cpu_to_be32(temp_mac[0]),
953                        fep->hwp + FEC_ADDR_LOW);
954                 writel((__force u32)cpu_to_be32(temp_mac[1]),
955                        fep->hwp + FEC_ADDR_HIGH);
956         }
957
958         /* Clear any outstanding interrupt. */
959         writel(0xffffffff, fep->hwp + FEC_IEVENT);
960
961         fec_enet_bd_init(ndev);
962
963         fec_enet_enable_ring(ndev);
964
965         /* Reset tx SKB buffers. */
966         fec_enet_reset_skb(ndev);
967
968         /* Enable MII mode */
969         if (fep->full_duplex == DUPLEX_FULL) {
970                 /* FD enable */
971                 writel(0x04, fep->hwp + FEC_X_CNTRL);
972         } else {
973                 /* No Rcv on Xmit */
974                 rcntl |= 0x02;
975                 writel(0x0, fep->hwp + FEC_X_CNTRL);
976         }
977
978         /* Set MII speed */
979         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
980
981 #if !defined(CONFIG_M5272)
982         if (fep->quirks & FEC_QUIRK_HAS_RACC) {
983                 /* set RX checksum */
984                 val = readl(fep->hwp + FEC_RACC);
985                 if (fep->csum_flags & FLAG_RX_CSUM_ENABLED)
986                         val |= FEC_RACC_OPTIONS;
987                 else
988                         val &= ~FEC_RACC_OPTIONS;
989                 writel(val, fep->hwp + FEC_RACC);
990         }
991         writel(PKT_MAXBUF_SIZE, fep->hwp + FEC_FTRL);
992 #endif
993
994         /*
995          * The phy interface and speed need to get configured
996          * differently on enet-mac.
997          */
998         if (fep->quirks & FEC_QUIRK_ENET_MAC) {
999                 /* Enable flow control and length check */
1000                 rcntl |= 0x40000000 | 0x00000020;
1001
1002                 /* RGMII, RMII or MII */
1003                 if (fep->phy_interface == PHY_INTERFACE_MODE_RGMII ||
1004                     fep->phy_interface == PHY_INTERFACE_MODE_RGMII_ID ||
1005                     fep->phy_interface == PHY_INTERFACE_MODE_RGMII_RXID ||
1006                     fep->phy_interface == PHY_INTERFACE_MODE_RGMII_TXID)
1007                         rcntl |= (1 << 6);
1008                 else if (fep->phy_interface == PHY_INTERFACE_MODE_RMII)
1009                         rcntl |= (1 << 8);
1010                 else
1011                         rcntl &= ~(1 << 8);
1012
1013                 /* 1G, 100M or 10M */
1014                 if (fep->phy_dev) {
1015                         if (fep->phy_dev->speed == SPEED_1000)
1016                                 ecntl |= (1 << 5);
1017                         else if (fep->phy_dev->speed == SPEED_100)
1018                                 rcntl &= ~(1 << 9);
1019                         else
1020                                 rcntl |= (1 << 9);
1021                 }
1022         } else {
1023 #ifdef FEC_MIIGSK_ENR
1024                 if (fep->quirks & FEC_QUIRK_USE_GASKET) {
1025                         u32 cfgr;
1026                         /* disable the gasket and wait */
1027                         writel(0, fep->hwp + FEC_MIIGSK_ENR);
1028                         while (readl(fep->hwp + FEC_MIIGSK_ENR) & 4)
1029                                 udelay(1);
1030
1031                         /*
1032                          * configure the gasket:
1033                          *   RMII, 50 MHz, no loopback, no echo
1034                          *   MII, 25 MHz, no loopback, no echo
1035                          */
1036                         cfgr = (fep->phy_interface == PHY_INTERFACE_MODE_RMII)
1037                                 ? BM_MIIGSK_CFGR_RMII : BM_MIIGSK_CFGR_MII;
1038                         if (fep->phy_dev && fep->phy_dev->speed == SPEED_10)
1039                                 cfgr |= BM_MIIGSK_CFGR_FRCONT_10M;
1040                         writel(cfgr, fep->hwp + FEC_MIIGSK_CFGR);
1041
1042                         /* re-enable the gasket */
1043                         writel(2, fep->hwp + FEC_MIIGSK_ENR);
1044                 }
1045 #endif
1046         }
1047
1048 #if !defined(CONFIG_M5272)
1049         /* enable pause frame*/
1050         if ((fep->pause_flag & FEC_PAUSE_FLAG_ENABLE) ||
1051             ((fep->pause_flag & FEC_PAUSE_FLAG_AUTONEG) &&
1052              fep->phy_dev && fep->phy_dev->pause)) {
1053                 rcntl |= FEC_ENET_FCE;
1054
1055                 /* set FIFO threshold parameter to reduce overrun */
1056                 writel(FEC_ENET_RSEM_V, fep->hwp + FEC_R_FIFO_RSEM);
1057                 writel(FEC_ENET_RSFL_V, fep->hwp + FEC_R_FIFO_RSFL);
1058                 writel(FEC_ENET_RAEM_V, fep->hwp + FEC_R_FIFO_RAEM);
1059                 writel(FEC_ENET_RAFL_V, fep->hwp + FEC_R_FIFO_RAFL);
1060
1061                 /* OPD */
1062                 writel(FEC_ENET_OPD_V, fep->hwp + FEC_OPD);
1063         } else {
1064                 rcntl &= ~FEC_ENET_FCE;
1065         }
1066 #endif /* !defined(CONFIG_M5272) */
1067
1068         writel(rcntl, fep->hwp + FEC_R_CNTRL);
1069
1070         /* Setup multicast filter. */
1071         set_multicast_list(ndev);
1072 #ifndef CONFIG_M5272
1073         writel(0, fep->hwp + FEC_HASH_TABLE_HIGH);
1074         writel(0, fep->hwp + FEC_HASH_TABLE_LOW);
1075 #endif
1076
1077         if (fep->quirks & FEC_QUIRK_ENET_MAC) {
1078                 /* enable ENET endian swap */
1079                 ecntl |= (1 << 8);
1080                 /* enable ENET store and forward mode */
1081                 writel(1 << 8, fep->hwp + FEC_X_WMRK);
1082         }
1083
1084         if (fep->bufdesc_ex)
1085                 ecntl |= (1 << 4);
1086
1087 #ifndef CONFIG_M5272
1088         /* Enable the MIB statistic event counters */
1089         writel(0 << 31, fep->hwp + FEC_MIB_CTRLSTAT);
1090 #endif
1091
1092         /* And last, enable the transmit and receive processing */
1093         writel(ecntl, fep->hwp + FEC_ECNTRL);
1094         fec_enet_active_rxring(ndev);
1095
1096         if (fep->bufdesc_ex)
1097                 fec_ptp_start_cyclecounter(ndev);
1098
1099         /* Enable interrupts we wish to service */
1100         if (fep->link)
1101                 writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1102         else
1103                 writel(FEC_ENET_MII, fep->hwp + FEC_IMASK);
1104
1105         /* Init the interrupt coalescing */
1106         fec_enet_itr_coal_init(ndev);
1107
1108 }
1109
1110 static void
1111 fec_stop(struct net_device *ndev)
1112 {
1113         struct fec_enet_private *fep = netdev_priv(ndev);
1114         struct fec_platform_data *pdata = fep->pdev->dev.platform_data;
1115         u32 rmii_mode = readl(fep->hwp + FEC_R_CNTRL) & (1 << 8);
1116         u32 val;
1117
1118         /* We cannot expect a graceful transmit stop without link !!! */
1119         if (fep->link) {
1120                 writel(1, fep->hwp + FEC_X_CNTRL); /* Graceful transmit stop */
1121                 udelay(10);
1122                 if (!(readl(fep->hwp + FEC_IEVENT) & FEC_ENET_GRA))
1123                         netdev_err(ndev, "Graceful transmit stop did not complete!\n");
1124         }
1125
1126         /* Whack a reset.  We should wait for this.
1127          * For i.MX6SX SOC, enet use AXI bus, we use disable MAC
1128          * instead of reset MAC itself.
1129          */
1130         if (!(fep->wol_flag & FEC_WOL_FLAG_SLEEP_ON)) {
1131                 if (fep->quirks & FEC_QUIRK_HAS_AVB) {
1132                         writel(0, fep->hwp + FEC_ECNTRL);
1133                 } else {
1134                         writel(1, fep->hwp + FEC_ECNTRL);
1135                         udelay(10);
1136                 }
1137                 writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1138         } else {
1139                 writel(FEC_DEFAULT_IMASK | FEC_ENET_WAKEUP, fep->hwp + FEC_IMASK);
1140                 val = readl(fep->hwp + FEC_ECNTRL);
1141                 val |= (FEC_ECR_MAGICEN | FEC_ECR_SLEEP);
1142                 writel(val, fep->hwp + FEC_ECNTRL);
1143
1144                 if (pdata && pdata->sleep_mode_enable)
1145                         pdata->sleep_mode_enable(true);
1146         }
1147         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
1148
1149         /* We have to keep ENET enabled to have MII interrupt stay working */
1150         if (fep->quirks & FEC_QUIRK_ENET_MAC &&
1151                 !(fep->wol_flag & FEC_WOL_FLAG_SLEEP_ON)) {
1152                 writel(2, fep->hwp + FEC_ECNTRL);
1153                 writel(rmii_mode, fep->hwp + FEC_R_CNTRL);
1154         }
1155 }
1156
1157
1158 static void
1159 fec_timeout(struct net_device *ndev)
1160 {
1161         struct fec_enet_private *fep = netdev_priv(ndev);
1162
1163         fec_dump(ndev);
1164
1165         ndev->stats.tx_errors++;
1166
1167         schedule_work(&fep->tx_timeout_work);
1168 }
1169
1170 static void fec_enet_timeout_work(struct work_struct *work)
1171 {
1172         struct fec_enet_private *fep =
1173                 container_of(work, struct fec_enet_private, tx_timeout_work);
1174         struct net_device *ndev = fep->netdev;
1175
1176         rtnl_lock();
1177         if (netif_device_present(ndev) || netif_running(ndev)) {
1178                 napi_disable(&fep->napi);
1179                 netif_tx_lock_bh(ndev);
1180                 fec_restart(ndev);
1181                 netif_wake_queue(ndev);
1182                 netif_tx_unlock_bh(ndev);
1183                 napi_enable(&fep->napi);
1184         }
1185         rtnl_unlock();
1186 }
1187
1188 static void
1189 fec_enet_hwtstamp(struct fec_enet_private *fep, unsigned ts,
1190         struct skb_shared_hwtstamps *hwtstamps)
1191 {
1192         unsigned long flags;
1193         u64 ns;
1194
1195         spin_lock_irqsave(&fep->tmreg_lock, flags);
1196         ns = timecounter_cyc2time(&fep->tc, ts);
1197         spin_unlock_irqrestore(&fep->tmreg_lock, flags);
1198
1199         memset(hwtstamps, 0, sizeof(*hwtstamps));
1200         hwtstamps->hwtstamp = ns_to_ktime(ns);
1201 }
1202
1203 static void
1204 fec_enet_tx_queue(struct net_device *ndev, u16 queue_id)
1205 {
1206         struct  fec_enet_private *fep;
1207         struct bufdesc *bdp;
1208         unsigned short status;
1209         struct  sk_buff *skb;
1210         struct fec_enet_priv_tx_q *txq;
1211         struct netdev_queue *nq;
1212         int     index = 0;
1213         int     entries_free;
1214
1215         fep = netdev_priv(ndev);
1216
1217         queue_id = FEC_ENET_GET_QUQUE(queue_id);
1218
1219         txq = fep->tx_queue[queue_id];
1220         /* get next bdp of dirty_tx */
1221         nq = netdev_get_tx_queue(ndev, queue_id);
1222         bdp = txq->dirty_tx;
1223
1224         /* get next bdp of dirty_tx */
1225         bdp = fec_enet_get_nextdesc(bdp, fep, queue_id);
1226
1227         while (bdp != READ_ONCE(txq->cur_tx)) {
1228                 /* Order the load of cur_tx and cbd_sc */
1229                 rmb();
1230                 status = fec16_to_cpu(READ_ONCE(bdp->cbd_sc));
1231                 if (status & BD_ENET_TX_READY)
1232                         break;
1233
1234                 index = fec_enet_get_bd_index(txq->tx_bd_base, bdp, fep);
1235
1236                 skb = txq->tx_skbuff[index];
1237                 txq->tx_skbuff[index] = NULL;
1238                 if (!IS_TSO_HEADER(txq, fec32_to_cpu(bdp->cbd_bufaddr)))
1239                         dma_unmap_single(&fep->pdev->dev,
1240                                          fec32_to_cpu(bdp->cbd_bufaddr),
1241                                          fec16_to_cpu(bdp->cbd_datlen),
1242                                          DMA_TO_DEVICE);
1243                 bdp->cbd_bufaddr = cpu_to_fec32(0);
1244                 if (!skb) {
1245                         bdp = fec_enet_get_nextdesc(bdp, fep, queue_id);
1246                         continue;
1247                 }
1248
1249                 /* Check for errors. */
1250                 if (status & (BD_ENET_TX_HB | BD_ENET_TX_LC |
1251                                    BD_ENET_TX_RL | BD_ENET_TX_UN |
1252                                    BD_ENET_TX_CSL)) {
1253                         ndev->stats.tx_errors++;
1254                         if (status & BD_ENET_TX_HB)  /* No heartbeat */
1255                                 ndev->stats.tx_heartbeat_errors++;
1256                         if (status & BD_ENET_TX_LC)  /* Late collision */
1257                                 ndev->stats.tx_window_errors++;
1258                         if (status & BD_ENET_TX_RL)  /* Retrans limit */
1259                                 ndev->stats.tx_aborted_errors++;
1260                         if (status & BD_ENET_TX_UN)  /* Underrun */
1261                                 ndev->stats.tx_fifo_errors++;
1262                         if (status & BD_ENET_TX_CSL) /* Carrier lost */
1263                                 ndev->stats.tx_carrier_errors++;
1264                 } else {
1265                         ndev->stats.tx_packets++;
1266                         ndev->stats.tx_bytes += skb->len;
1267                 }
1268
1269                 if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_IN_PROGRESS) &&
1270                         fep->bufdesc_ex) {
1271                         struct skb_shared_hwtstamps shhwtstamps;
1272                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
1273
1274                         fec_enet_hwtstamp(fep, fec32_to_cpu(ebdp->ts), &shhwtstamps);
1275                         skb_tstamp_tx(skb, &shhwtstamps);
1276                 }
1277
1278                 /* Deferred means some collisions occurred during transmit,
1279                  * but we eventually sent the packet OK.
1280                  */
1281                 if (status & BD_ENET_TX_DEF)
1282                         ndev->stats.collisions++;
1283
1284                 /* Free the sk buffer associated with this last transmit */
1285                 dev_kfree_skb_any(skb);
1286
1287                 /* Make sure the update to bdp and tx_skbuff are performed
1288                  * before dirty_tx
1289                  */
1290                 wmb();
1291                 txq->dirty_tx = bdp;
1292
1293                 /* Update pointer to next buffer descriptor to be transmitted */
1294                 bdp = fec_enet_get_nextdesc(bdp, fep, queue_id);
1295
1296                 /* Since we have freed up a buffer, the ring is no longer full
1297                  */
1298                 if (netif_queue_stopped(ndev)) {
1299                         entries_free = fec_enet_get_free_txdesc_num(fep, txq);
1300                         if (entries_free >= txq->tx_wake_threshold)
1301                                 netif_tx_wake_queue(nq);
1302                 }
1303         }
1304
1305         /* ERR006538: Keep the transmitter going */
1306         if (bdp != txq->cur_tx &&
1307             readl(fep->hwp + FEC_X_DES_ACTIVE(queue_id)) == 0)
1308                 writel(0, fep->hwp + FEC_X_DES_ACTIVE(queue_id));
1309 }
1310
1311 static void
1312 fec_enet_tx(struct net_device *ndev)
1313 {
1314         struct fec_enet_private *fep = netdev_priv(ndev);
1315         u16 queue_id;
1316         /* First process class A queue, then Class B and Best Effort queue */
1317         for_each_set_bit(queue_id, &fep->work_tx, FEC_ENET_MAX_TX_QS) {
1318                 clear_bit(queue_id, &fep->work_tx);
1319                 fec_enet_tx_queue(ndev, queue_id);
1320         }
1321         return;
1322 }
1323
1324 static int
1325 fec_enet_new_rxbdp(struct net_device *ndev, struct bufdesc *bdp, struct sk_buff *skb)
1326 {
1327         struct  fec_enet_private *fep = netdev_priv(ndev);
1328         int off;
1329
1330         off = ((unsigned long)skb->data) & fep->rx_align;
1331         if (off)
1332                 skb_reserve(skb, fep->rx_align + 1 - off);
1333
1334         bdp->cbd_bufaddr = cpu_to_fec32(dma_map_single(&fep->pdev->dev, skb->data, FEC_ENET_RX_FRSIZE - fep->rx_align, DMA_FROM_DEVICE));
1335         if (dma_mapping_error(&fep->pdev->dev, fec32_to_cpu(bdp->cbd_bufaddr))) {
1336                 if (net_ratelimit())
1337                         netdev_err(ndev, "Rx DMA memory map failed\n");
1338                 return -ENOMEM;
1339         }
1340
1341         return 0;
1342 }
1343
1344 static bool fec_enet_copybreak(struct net_device *ndev, struct sk_buff **skb,
1345                                struct bufdesc *bdp, u32 length, bool swap)
1346 {
1347         struct  fec_enet_private *fep = netdev_priv(ndev);
1348         struct sk_buff *new_skb;
1349
1350         if (length > fep->rx_copybreak)
1351                 return false;
1352
1353         new_skb = netdev_alloc_skb(ndev, length);
1354         if (!new_skb)
1355                 return false;
1356
1357         dma_sync_single_for_cpu(&fep->pdev->dev,
1358                                 fec32_to_cpu(bdp->cbd_bufaddr),
1359                                 FEC_ENET_RX_FRSIZE - fep->rx_align,
1360                                 DMA_FROM_DEVICE);
1361         if (!swap)
1362                 memcpy(new_skb->data, (*skb)->data, length);
1363         else
1364                 swap_buffer2(new_skb->data, (*skb)->data, length);
1365         *skb = new_skb;
1366
1367         return true;
1368 }
1369
1370 /* During a receive, the cur_rx points to the current incoming buffer.
1371  * When we update through the ring, if the next incoming buffer has
1372  * not been given to the system, we just set the empty indicator,
1373  * effectively tossing the packet.
1374  */
1375 static int
1376 fec_enet_rx_queue(struct net_device *ndev, int budget, u16 queue_id)
1377 {
1378         struct fec_enet_private *fep = netdev_priv(ndev);
1379         struct fec_enet_priv_rx_q *rxq;
1380         struct bufdesc *bdp;
1381         unsigned short status;
1382         struct  sk_buff *skb_new = NULL;
1383         struct  sk_buff *skb;
1384         ushort  pkt_len;
1385         __u8 *data;
1386         int     pkt_received = 0;
1387         struct  bufdesc_ex *ebdp = NULL;
1388         bool    vlan_packet_rcvd = false;
1389         u16     vlan_tag;
1390         int     index = 0;
1391         bool    is_copybreak;
1392         bool    need_swap = fep->quirks & FEC_QUIRK_SWAP_FRAME;
1393
1394 #ifdef CONFIG_M532x
1395         flush_cache_all();
1396 #endif
1397         queue_id = FEC_ENET_GET_QUQUE(queue_id);
1398         rxq = fep->rx_queue[queue_id];
1399
1400         /* First, grab all of the stats for the incoming packet.
1401          * These get messed up if we get called due to a busy condition.
1402          */
1403         bdp = rxq->cur_rx;
1404
1405         while (!((status = fec16_to_cpu(bdp->cbd_sc)) & BD_ENET_RX_EMPTY)) {
1406
1407                 if (pkt_received >= budget)
1408                         break;
1409                 pkt_received++;
1410
1411                 writel(FEC_ENET_RXF, fep->hwp + FEC_IEVENT);
1412
1413                 /* Check for errors. */
1414                 status ^= BD_ENET_RX_LAST;
1415                 if (status & (BD_ENET_RX_LG | BD_ENET_RX_SH | BD_ENET_RX_NO |
1416                            BD_ENET_RX_CR | BD_ENET_RX_OV | BD_ENET_RX_LAST |
1417                            BD_ENET_RX_CL)) {
1418                         ndev->stats.rx_errors++;
1419                         if (status & BD_ENET_RX_OV) {
1420                                 /* FIFO overrun */
1421                                 ndev->stats.rx_fifo_errors++;
1422                                 goto rx_processing_done;
1423                         }
1424                         if (status & (BD_ENET_RX_LG | BD_ENET_RX_SH
1425                                                 | BD_ENET_RX_LAST)) {
1426                                 /* Frame too long or too short. */
1427                                 ndev->stats.rx_length_errors++;
1428                                 if (status & BD_ENET_RX_LAST)
1429                                         netdev_err(ndev, "rcv is not +last\n");
1430                         }
1431                         if (status & BD_ENET_RX_CR)     /* CRC Error */
1432                                 ndev->stats.rx_crc_errors++;
1433                         /* Report late collisions as a frame error. */
1434                         if (status & (BD_ENET_RX_NO | BD_ENET_RX_CL))
1435                                 ndev->stats.rx_frame_errors++;
1436                         goto rx_processing_done;
1437                 }
1438
1439                 /* Process the incoming frame. */
1440                 ndev->stats.rx_packets++;
1441                 pkt_len = fec16_to_cpu(bdp->cbd_datlen);
1442                 ndev->stats.rx_bytes += pkt_len;
1443
1444                 index = fec_enet_get_bd_index(rxq->rx_bd_base, bdp, fep);
1445                 skb = rxq->rx_skbuff[index];
1446
1447                 /* The packet length includes FCS, but we don't want to
1448                  * include that when passing upstream as it messes up
1449                  * bridging applications.
1450                  */
1451                 is_copybreak = fec_enet_copybreak(ndev, &skb, bdp, pkt_len - 4,
1452                                                   need_swap);
1453                 if (!is_copybreak) {
1454                         skb_new = netdev_alloc_skb(ndev, FEC_ENET_RX_FRSIZE);
1455                         if (unlikely(!skb_new)) {
1456                                 ndev->stats.rx_dropped++;
1457                                 goto rx_processing_done;
1458                         }
1459                         dma_unmap_single(&fep->pdev->dev,
1460                                          fec32_to_cpu(bdp->cbd_bufaddr),
1461                                          FEC_ENET_RX_FRSIZE - fep->rx_align,
1462                                          DMA_FROM_DEVICE);
1463                 }
1464
1465                 prefetch(skb->data - NET_IP_ALIGN);
1466                 skb_put(skb, pkt_len - 4);
1467                 data = skb->data;
1468                 if (!is_copybreak && need_swap)
1469                         swap_buffer(data, pkt_len);
1470
1471                 /* Extract the enhanced buffer descriptor */
1472                 ebdp = NULL;
1473                 if (fep->bufdesc_ex)
1474                         ebdp = (struct bufdesc_ex *)bdp;
1475
1476                 /* If this is a VLAN packet remove the VLAN Tag */
1477                 vlan_packet_rcvd = false;
1478                 if ((ndev->features & NETIF_F_HW_VLAN_CTAG_RX) &&
1479                     fep->bufdesc_ex &&
1480                     (ebdp->cbd_esc & cpu_to_fec32(BD_ENET_RX_VLAN))) {
1481                         /* Push and remove the vlan tag */
1482                         struct vlan_hdr *vlan_header =
1483                                         (struct vlan_hdr *) (data + ETH_HLEN);
1484                         vlan_tag = ntohs(vlan_header->h_vlan_TCI);
1485
1486                         vlan_packet_rcvd = true;
1487
1488                         memmove(skb->data + VLAN_HLEN, data, ETH_ALEN * 2);
1489                         skb_pull(skb, VLAN_HLEN);
1490                 }
1491
1492                 skb->protocol = eth_type_trans(skb, ndev);
1493
1494                 /* Get receive timestamp from the skb */
1495                 if (fep->hwts_rx_en && fep->bufdesc_ex)
1496                         fec_enet_hwtstamp(fep, fec32_to_cpu(ebdp->ts),
1497                                           skb_hwtstamps(skb));
1498
1499                 if (fep->bufdesc_ex &&
1500                     (fep->csum_flags & FLAG_RX_CSUM_ENABLED)) {
1501                         if (!(ebdp->cbd_esc & cpu_to_fec32(FLAG_RX_CSUM_ERROR))) {
1502                                 /* don't check it */
1503                                 skb->ip_summed = CHECKSUM_UNNECESSARY;
1504                         } else {
1505                                 skb_checksum_none_assert(skb);
1506                         }
1507                 }
1508
1509                 /* Handle received VLAN packets */
1510                 if (vlan_packet_rcvd)
1511                         __vlan_hwaccel_put_tag(skb,
1512                                                htons(ETH_P_8021Q),
1513                                                vlan_tag);
1514
1515                 napi_gro_receive(&fep->napi, skb);
1516
1517                 if (is_copybreak) {
1518                         dma_sync_single_for_device(&fep->pdev->dev,
1519                                                    fec32_to_cpu(bdp->cbd_bufaddr),
1520                                                    FEC_ENET_RX_FRSIZE - fep->rx_align,
1521                                                    DMA_FROM_DEVICE);
1522                 } else {
1523                         rxq->rx_skbuff[index] = skb_new;
1524                         fec_enet_new_rxbdp(ndev, bdp, skb_new);
1525                 }
1526
1527 rx_processing_done:
1528                 /* Clear the status flags for this buffer */
1529                 status &= ~BD_ENET_RX_STATS;
1530
1531                 /* Mark the buffer empty */
1532                 status |= BD_ENET_RX_EMPTY;
1533                 bdp->cbd_sc = cpu_to_fec16(status);
1534
1535                 if (fep->bufdesc_ex) {
1536                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
1537
1538                         ebdp->cbd_esc = cpu_to_fec32(BD_ENET_RX_INT);
1539                         ebdp->cbd_prot = 0;
1540                         ebdp->cbd_bdu = 0;
1541                 }
1542
1543                 /* Update BD pointer to next entry */
1544                 bdp = fec_enet_get_nextdesc(bdp, fep, queue_id);
1545
1546                 /* Doing this here will keep the FEC running while we process
1547                  * incoming frames.  On a heavily loaded network, we should be
1548                  * able to keep up at the expense of system resources.
1549                  */
1550                 writel(0, fep->hwp + FEC_R_DES_ACTIVE(queue_id));
1551         }
1552         rxq->cur_rx = bdp;
1553         return pkt_received;
1554 }
1555
1556 static int
1557 fec_enet_rx(struct net_device *ndev, int budget)
1558 {
1559         int     pkt_received = 0;
1560         u16     queue_id;
1561         struct fec_enet_private *fep = netdev_priv(ndev);
1562
1563         for_each_set_bit(queue_id, &fep->work_rx, FEC_ENET_MAX_RX_QS) {
1564                 clear_bit(queue_id, &fep->work_rx);
1565                 pkt_received += fec_enet_rx_queue(ndev,
1566                                         budget - pkt_received, queue_id);
1567         }
1568         return pkt_received;
1569 }
1570
1571 static bool
1572 fec_enet_collect_events(struct fec_enet_private *fep, uint int_events)
1573 {
1574         if (int_events == 0)
1575                 return false;
1576
1577         if (int_events & FEC_ENET_RXF)
1578                 fep->work_rx |= (1 << 2);
1579         if (int_events & FEC_ENET_RXF_1)
1580                 fep->work_rx |= (1 << 0);
1581         if (int_events & FEC_ENET_RXF_2)
1582                 fep->work_rx |= (1 << 1);
1583
1584         if (int_events & FEC_ENET_TXF)
1585                 fep->work_tx |= (1 << 2);
1586         if (int_events & FEC_ENET_TXF_1)
1587                 fep->work_tx |= (1 << 0);
1588         if (int_events & FEC_ENET_TXF_2)
1589                 fep->work_tx |= (1 << 1);
1590
1591         return true;
1592 }
1593
1594 static irqreturn_t
1595 fec_enet_interrupt(int irq, void *dev_id)
1596 {
1597         struct net_device *ndev = dev_id;
1598         struct fec_enet_private *fep = netdev_priv(ndev);
1599         uint int_events;
1600         irqreturn_t ret = IRQ_NONE;
1601
1602         int_events = readl(fep->hwp + FEC_IEVENT);
1603         writel(int_events, fep->hwp + FEC_IEVENT);
1604         fec_enet_collect_events(fep, int_events);
1605
1606         if ((fep->work_tx || fep->work_rx) && fep->link) {
1607                 ret = IRQ_HANDLED;
1608
1609                 if (napi_schedule_prep(&fep->napi)) {
1610                         /* Disable the NAPI interrupts */
1611                         writel(FEC_ENET_MII, fep->hwp + FEC_IMASK);
1612                         __napi_schedule(&fep->napi);
1613                 }
1614         }
1615
1616         if (int_events & FEC_ENET_MII) {
1617                 ret = IRQ_HANDLED;
1618                 complete(&fep->mdio_done);
1619         }
1620
1621         if (fep->ptp_clock)
1622                 fec_ptp_check_pps_event(fep);
1623
1624         return ret;
1625 }
1626
1627 static int fec_enet_rx_napi(struct napi_struct *napi, int budget)
1628 {
1629         struct net_device *ndev = napi->dev;
1630         struct fec_enet_private *fep = netdev_priv(ndev);
1631         int pkts;
1632
1633         pkts = fec_enet_rx(ndev, budget);
1634
1635         fec_enet_tx(ndev);
1636
1637         if (pkts < budget) {
1638                 napi_complete(napi);
1639                 writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1640         }
1641         return pkts;
1642 }
1643
1644 /* ------------------------------------------------------------------------- */
1645 static void fec_get_mac(struct net_device *ndev)
1646 {
1647         struct fec_enet_private *fep = netdev_priv(ndev);
1648         struct fec_platform_data *pdata = dev_get_platdata(&fep->pdev->dev);
1649         unsigned char *iap, tmpaddr[ETH_ALEN];
1650
1651         /*
1652          * try to get mac address in following order:
1653          *
1654          * 1) module parameter via kernel command line in form
1655          *    fec.macaddr=0x00,0x04,0x9f,0x01,0x30,0xe0
1656          */
1657         iap = macaddr;
1658
1659         /*
1660          * 2) from device tree data
1661          */
1662         if (!is_valid_ether_addr(iap)) {
1663                 struct device_node *np = fep->pdev->dev.of_node;
1664                 if (np) {
1665                         const char *mac = of_get_mac_address(np);
1666                         if (mac)
1667                                 iap = (unsigned char *) mac;
1668                 }
1669         }
1670
1671         /*
1672          * 3) from flash or fuse (via platform data)
1673          */
1674         if (!is_valid_ether_addr(iap)) {
1675 #ifdef CONFIG_M5272
1676                 if (FEC_FLASHMAC)
1677                         iap = (unsigned char *)FEC_FLASHMAC;
1678 #else
1679                 if (pdata)
1680                         iap = (unsigned char *)&pdata->mac;
1681 #endif
1682         }
1683
1684         /*
1685          * 4) FEC mac registers set by bootloader
1686          */
1687         if (!is_valid_ether_addr(iap)) {
1688                 *((__be32 *) &tmpaddr[0]) =
1689                         cpu_to_be32(readl(fep->hwp + FEC_ADDR_LOW));
1690                 *((__be16 *) &tmpaddr[4]) =
1691                         cpu_to_be16(readl(fep->hwp + FEC_ADDR_HIGH) >> 16);
1692                 iap = &tmpaddr[0];
1693         }
1694
1695         /*
1696          * 5) random mac address
1697          */
1698         if (!is_valid_ether_addr(iap)) {
1699                 /* Report it and use a random ethernet address instead */
1700                 netdev_err(ndev, "Invalid MAC address: %pM\n", iap);
1701                 eth_hw_addr_random(ndev);
1702                 netdev_info(ndev, "Using random MAC address: %pM\n",
1703                             ndev->dev_addr);
1704                 return;
1705         }
1706
1707         memcpy(ndev->dev_addr, iap, ETH_ALEN);
1708
1709         /* Adjust MAC if using macaddr */
1710         if (iap == macaddr)
1711                  ndev->dev_addr[ETH_ALEN-1] = macaddr[ETH_ALEN-1] + fep->dev_id;
1712 }
1713
1714 /* ------------------------------------------------------------------------- */
1715
1716 /*
1717  * Phy section
1718  */
1719 static void fec_enet_adjust_link(struct net_device *ndev)
1720 {
1721         struct fec_enet_private *fep = netdev_priv(ndev);
1722         struct phy_device *phy_dev = fep->phy_dev;
1723         int status_change = 0;
1724
1725         /* Prevent a state halted on mii error */
1726         if (fep->mii_timeout && phy_dev->state == PHY_HALTED) {
1727                 phy_dev->state = PHY_RESUMING;
1728                 return;
1729         }
1730
1731         /*
1732          * If the netdev is down, or is going down, we're not interested
1733          * in link state events, so just mark our idea of the link as down
1734          * and ignore the event.
1735          */
1736         if (!netif_running(ndev) || !netif_device_present(ndev)) {
1737                 fep->link = 0;
1738         } else if (phy_dev->link) {
1739                 if (!fep->link) {
1740                         fep->link = phy_dev->link;
1741                         status_change = 1;
1742                 }
1743
1744                 if (fep->full_duplex != phy_dev->duplex) {
1745                         fep->full_duplex = phy_dev->duplex;
1746                         status_change = 1;
1747                 }
1748
1749                 if (phy_dev->speed != fep->speed) {
1750                         fep->speed = phy_dev->speed;
1751                         status_change = 1;
1752                 }
1753
1754                 /* if any of the above changed restart the FEC */
1755                 if (status_change) {
1756                         napi_disable(&fep->napi);
1757                         netif_tx_lock_bh(ndev);
1758                         fec_restart(ndev);
1759                         netif_wake_queue(ndev);
1760                         netif_tx_unlock_bh(ndev);
1761                         napi_enable(&fep->napi);
1762                 }
1763         } else {
1764                 if (fep->link) {
1765                         napi_disable(&fep->napi);
1766                         netif_tx_lock_bh(ndev);
1767                         fec_stop(ndev);
1768                         netif_tx_unlock_bh(ndev);
1769                         napi_enable(&fep->napi);
1770                         fep->link = phy_dev->link;
1771                         status_change = 1;
1772                 }
1773         }
1774
1775         if (status_change)
1776                 phy_print_status(phy_dev);
1777 }
1778
1779 static int fec_enet_mdio_read(struct mii_bus *bus, int mii_id, int regnum)
1780 {
1781         struct fec_enet_private *fep = bus->priv;
1782         struct device *dev = &fep->pdev->dev;
1783         unsigned long time_left;
1784         int ret = 0;
1785
1786         ret = pm_runtime_get_sync(dev);
1787         if (ret < 0)
1788                 return ret;
1789
1790         fep->mii_timeout = 0;
1791         reinit_completion(&fep->mdio_done);
1792
1793         /* start a read op */
1794         writel(FEC_MMFR_ST | FEC_MMFR_OP_READ |
1795                 FEC_MMFR_PA(mii_id) | FEC_MMFR_RA(regnum) |
1796                 FEC_MMFR_TA, fep->hwp + FEC_MII_DATA);
1797
1798         /* wait for end of transfer */
1799         time_left = wait_for_completion_timeout(&fep->mdio_done,
1800                         usecs_to_jiffies(FEC_MII_TIMEOUT));
1801         if (time_left == 0) {
1802                 fep->mii_timeout = 1;
1803                 netdev_err(fep->netdev, "MDIO read timeout\n");
1804                 ret = -ETIMEDOUT;
1805                 goto out;
1806         }
1807
1808         ret = FEC_MMFR_DATA(readl(fep->hwp + FEC_MII_DATA));
1809
1810 out:
1811         pm_runtime_mark_last_busy(dev);
1812         pm_runtime_put_autosuspend(dev);
1813
1814         return ret;
1815 }
1816
1817 static int fec_enet_mdio_write(struct mii_bus *bus, int mii_id, int regnum,
1818                            u16 value)
1819 {
1820         struct fec_enet_private *fep = bus->priv;
1821         struct device *dev = &fep->pdev->dev;
1822         unsigned long time_left;
1823         int ret;
1824
1825         ret = pm_runtime_get_sync(dev);
1826         if (ret < 0)
1827                 return ret;
1828         else
1829                 ret = 0;
1830
1831         fep->mii_timeout = 0;
1832         reinit_completion(&fep->mdio_done);
1833
1834         /* start a write op */
1835         writel(FEC_MMFR_ST | FEC_MMFR_OP_WRITE |
1836                 FEC_MMFR_PA(mii_id) | FEC_MMFR_RA(regnum) |
1837                 FEC_MMFR_TA | FEC_MMFR_DATA(value),
1838                 fep->hwp + FEC_MII_DATA);
1839
1840         /* wait for end of transfer */
1841         time_left = wait_for_completion_timeout(&fep->mdio_done,
1842                         usecs_to_jiffies(FEC_MII_TIMEOUT));
1843         if (time_left == 0) {
1844                 fep->mii_timeout = 1;
1845                 netdev_err(fep->netdev, "MDIO write timeout\n");
1846                 ret  = -ETIMEDOUT;
1847         }
1848
1849         pm_runtime_mark_last_busy(dev);
1850         pm_runtime_put_autosuspend(dev);
1851
1852         return ret;
1853 }
1854
1855 static int fec_enet_clk_enable(struct net_device *ndev, bool enable)
1856 {
1857         struct fec_enet_private *fep = netdev_priv(ndev);
1858         int ret;
1859
1860         if (enable) {
1861                 ret = clk_prepare_enable(fep->clk_ahb);
1862                 if (ret)
1863                         return ret;
1864                 if (fep->clk_enet_out) {
1865                         ret = clk_prepare_enable(fep->clk_enet_out);
1866                         if (ret)
1867                                 goto failed_clk_enet_out;
1868                 }
1869                 if (fep->clk_ptp) {
1870                         mutex_lock(&fep->ptp_clk_mutex);
1871                         ret = clk_prepare_enable(fep->clk_ptp);
1872                         if (ret) {
1873                                 mutex_unlock(&fep->ptp_clk_mutex);
1874                                 goto failed_clk_ptp;
1875                         } else {
1876                                 fep->ptp_clk_on = true;
1877                         }
1878                         mutex_unlock(&fep->ptp_clk_mutex);
1879                 }
1880                 if (fep->clk_ref) {
1881                         ret = clk_prepare_enable(fep->clk_ref);
1882                         if (ret)
1883                                 goto failed_clk_ref;
1884                 }
1885         } else {
1886                 clk_disable_unprepare(fep->clk_ahb);
1887                 if (fep->clk_enet_out)
1888                         clk_disable_unprepare(fep->clk_enet_out);
1889                 if (fep->clk_ptp) {
1890                         mutex_lock(&fep->ptp_clk_mutex);
1891                         clk_disable_unprepare(fep->clk_ptp);
1892                         fep->ptp_clk_on = false;
1893                         mutex_unlock(&fep->ptp_clk_mutex);
1894                 }
1895                 if (fep->clk_ref)
1896                         clk_disable_unprepare(fep->clk_ref);
1897         }
1898
1899         return 0;
1900
1901 failed_clk_ref:
1902         if (fep->clk_ref)
1903                 clk_disable_unprepare(fep->clk_ref);
1904 failed_clk_ptp:
1905         if (fep->clk_enet_out)
1906                 clk_disable_unprepare(fep->clk_enet_out);
1907 failed_clk_enet_out:
1908                 clk_disable_unprepare(fep->clk_ahb);
1909
1910         return ret;
1911 }
1912
1913 static int fec_enet_mii_probe(struct net_device *ndev)
1914 {
1915         struct fec_enet_private *fep = netdev_priv(ndev);
1916         struct phy_device *phy_dev = NULL;
1917         char mdio_bus_id[MII_BUS_ID_SIZE];
1918         char phy_name[MII_BUS_ID_SIZE + 3];
1919         int phy_id;
1920         int dev_id = fep->dev_id;
1921
1922         fep->phy_dev = NULL;
1923
1924         if (fep->phy_node) {
1925                 phy_dev = of_phy_connect(ndev, fep->phy_node,
1926                                          &fec_enet_adjust_link, 0,
1927                                          fep->phy_interface);
1928                 if (!phy_dev)
1929                         return -ENODEV;
1930         } else {
1931                 /* check for attached phy */
1932                 for (phy_id = 0; (phy_id < PHY_MAX_ADDR); phy_id++) {
1933                         if (!mdiobus_is_registered_device(fep->mii_bus, phy_id))
1934                                 continue;
1935                         if (dev_id--)
1936                                 continue;
1937                         strlcpy(mdio_bus_id, fep->mii_bus->id, MII_BUS_ID_SIZE);
1938                         break;
1939                 }
1940
1941                 if (phy_id >= PHY_MAX_ADDR) {
1942                         netdev_info(ndev, "no PHY, assuming direct connection to switch\n");
1943                         strlcpy(mdio_bus_id, "fixed-0", MII_BUS_ID_SIZE);
1944                         phy_id = 0;
1945                 }
1946
1947                 snprintf(phy_name, sizeof(phy_name),
1948                          PHY_ID_FMT, mdio_bus_id, phy_id);
1949                 phy_dev = phy_connect(ndev, phy_name, &fec_enet_adjust_link,
1950                                       fep->phy_interface);
1951         }
1952
1953         if (IS_ERR(phy_dev)) {
1954                 netdev_err(ndev, "could not attach to PHY\n");
1955                 return PTR_ERR(phy_dev);
1956         }
1957
1958         /* mask with MAC supported features */
1959         if (fep->quirks & FEC_QUIRK_HAS_GBIT) {
1960                 phy_dev->supported &= PHY_GBIT_FEATURES;
1961                 phy_dev->supported &= ~SUPPORTED_1000baseT_Half;
1962 #if !defined(CONFIG_M5272)
1963                 phy_dev->supported |= SUPPORTED_Pause;
1964 #endif
1965         }
1966         else
1967                 phy_dev->supported &= PHY_BASIC_FEATURES;
1968
1969         phy_dev->advertising = phy_dev->supported;
1970
1971         fep->phy_dev = phy_dev;
1972         fep->link = 0;
1973         fep->full_duplex = 0;
1974
1975         phy_attached_info(phy_dev);
1976
1977         return 0;
1978 }
1979
1980 static int fec_enet_mii_init(struct platform_device *pdev)
1981 {
1982         static struct mii_bus *fec0_mii_bus;
1983         struct net_device *ndev = platform_get_drvdata(pdev);
1984         struct fec_enet_private *fep = netdev_priv(ndev);
1985         struct device_node *node;
1986         int err = -ENXIO;
1987         u32 mii_speed, holdtime;
1988
1989         /*
1990          * The i.MX28 dual fec interfaces are not equal.
1991          * Here are the differences:
1992          *
1993          *  - fec0 supports MII & RMII modes while fec1 only supports RMII
1994          *  - fec0 acts as the 1588 time master while fec1 is slave
1995          *  - external phys can only be configured by fec0
1996          *
1997          * That is to say fec1 can not work independently. It only works
1998          * when fec0 is working. The reason behind this design is that the
1999          * second interface is added primarily for Switch mode.
2000          *
2001          * Because of the last point above, both phys are attached on fec0
2002          * mdio interface in board design, and need to be configured by
2003          * fec0 mii_bus.
2004          */
2005         if ((fep->quirks & FEC_QUIRK_SINGLE_MDIO) && fep->dev_id > 0) {
2006                 /* fec1 uses fec0 mii_bus */
2007                 if (mii_cnt && fec0_mii_bus) {
2008                         fep->mii_bus = fec0_mii_bus;
2009                         mii_cnt++;
2010                         return 0;
2011                 }
2012                 return -ENOENT;
2013         }
2014
2015         fep->mii_timeout = 0;
2016
2017         /*
2018          * Set MII speed to 2.5 MHz (= clk_get_rate() / 2 * phy_speed)
2019          *
2020          * The formula for FEC MDC is 'ref_freq / (MII_SPEED x 2)' while
2021          * for ENET-MAC is 'ref_freq / ((MII_SPEED + 1) x 2)'.  The i.MX28
2022          * Reference Manual has an error on this, and gets fixed on i.MX6Q
2023          * document.
2024          */
2025         mii_speed = DIV_ROUND_UP(clk_get_rate(fep->clk_ipg), 5000000);
2026         if (fep->quirks & FEC_QUIRK_ENET_MAC)
2027                 mii_speed--;
2028         if (mii_speed > 63) {
2029                 dev_err(&pdev->dev,
2030                         "fec clock (%lu) to fast to get right mii speed\n",
2031                         clk_get_rate(fep->clk_ipg));
2032                 err = -EINVAL;
2033                 goto err_out;
2034         }
2035
2036         /*
2037          * The i.MX28 and i.MX6 types have another filed in the MSCR (aka
2038          * MII_SPEED) register that defines the MDIO output hold time. Earlier
2039          * versions are RAZ there, so just ignore the difference and write the
2040          * register always.
2041          * The minimal hold time according to IEE802.3 (clause 22) is 10 ns.
2042          * HOLDTIME + 1 is the number of clk cycles the fec is holding the
2043          * output.
2044          * The HOLDTIME bitfield takes values between 0 and 7 (inclusive).
2045          * Given that ceil(clkrate / 5000000) <= 64, the calculation for
2046          * holdtime cannot result in a value greater than 3.
2047          */
2048         holdtime = DIV_ROUND_UP(clk_get_rate(fep->clk_ipg), 100000000) - 1;
2049
2050         fep->phy_speed = mii_speed << 1 | holdtime << 8;
2051
2052         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
2053
2054         fep->mii_bus = mdiobus_alloc();
2055         if (fep->mii_bus == NULL) {
2056                 err = -ENOMEM;
2057                 goto err_out;
2058         }
2059
2060         fep->mii_bus->name = "fec_enet_mii_bus";
2061         fep->mii_bus->read = fec_enet_mdio_read;
2062         fep->mii_bus->write = fec_enet_mdio_write;
2063         snprintf(fep->mii_bus->id, MII_BUS_ID_SIZE, "%s-%x",
2064                 pdev->name, fep->dev_id + 1);
2065         fep->mii_bus->priv = fep;
2066         fep->mii_bus->parent = &pdev->dev;
2067
2068         node = of_get_child_by_name(pdev->dev.of_node, "mdio");
2069         if (node) {
2070                 err = of_mdiobus_register(fep->mii_bus, node);
2071                 of_node_put(node);
2072         } else {
2073                 err = mdiobus_register(fep->mii_bus);
2074         }
2075
2076         if (err)
2077                 goto err_out_free_mdiobus;
2078
2079         mii_cnt++;
2080
2081         /* save fec0 mii_bus */
2082         if (fep->quirks & FEC_QUIRK_SINGLE_MDIO)
2083                 fec0_mii_bus = fep->mii_bus;
2084
2085         return 0;
2086
2087 err_out_free_mdiobus:
2088         mdiobus_free(fep->mii_bus);
2089 err_out:
2090         return err;
2091 }
2092
2093 static void fec_enet_mii_remove(struct fec_enet_private *fep)
2094 {
2095         if (--mii_cnt == 0) {
2096                 mdiobus_unregister(fep->mii_bus);
2097                 mdiobus_free(fep->mii_bus);
2098         }
2099 }
2100
2101 static int fec_enet_get_settings(struct net_device *ndev,
2102                                   struct ethtool_cmd *cmd)
2103 {
2104         struct fec_enet_private *fep = netdev_priv(ndev);
2105         struct phy_device *phydev = fep->phy_dev;
2106
2107         if (!phydev)
2108                 return -ENODEV;
2109
2110         return phy_ethtool_gset(phydev, cmd);
2111 }
2112
2113 static int fec_enet_set_settings(struct net_device *ndev,
2114                                  struct ethtool_cmd *cmd)
2115 {
2116         struct fec_enet_private *fep = netdev_priv(ndev);
2117         struct phy_device *phydev = fep->phy_dev;
2118
2119         if (!phydev)
2120                 return -ENODEV;
2121
2122         return phy_ethtool_sset(phydev, cmd);
2123 }
2124
2125 static void fec_enet_get_drvinfo(struct net_device *ndev,
2126                                  struct ethtool_drvinfo *info)
2127 {
2128         struct fec_enet_private *fep = netdev_priv(ndev);
2129
2130         strlcpy(info->driver, fep->pdev->dev.driver->name,
2131                 sizeof(info->driver));
2132         strlcpy(info->version, "Revision: 1.0", sizeof(info->version));
2133         strlcpy(info->bus_info, dev_name(&ndev->dev), sizeof(info->bus_info));
2134 }
2135
2136 static int fec_enet_get_regs_len(struct net_device *ndev)
2137 {
2138         struct fec_enet_private *fep = netdev_priv(ndev);
2139         struct resource *r;
2140         int s = 0;
2141
2142         r = platform_get_resource(fep->pdev, IORESOURCE_MEM, 0);
2143         if (r)
2144                 s = resource_size(r);
2145
2146         return s;
2147 }
2148
2149 /* List of registers that can be safety be read to dump them with ethtool */
2150 #if defined(CONFIG_M523x) || defined(CONFIG_M527x) || defined(CONFIG_M528x) || \
2151         defined(CONFIG_M520x) || defined(CONFIG_M532x) || defined(CONFIG_ARM)
2152 static u32 fec_enet_register_offset[] = {
2153         FEC_IEVENT, FEC_IMASK, FEC_R_DES_ACTIVE_0, FEC_X_DES_ACTIVE_0,
2154         FEC_ECNTRL, FEC_MII_DATA, FEC_MII_SPEED, FEC_MIB_CTRLSTAT, FEC_R_CNTRL,
2155         FEC_X_CNTRL, FEC_ADDR_LOW, FEC_ADDR_HIGH, FEC_OPD, FEC_TXIC0, FEC_TXIC1,
2156         FEC_TXIC2, FEC_RXIC0, FEC_RXIC1, FEC_RXIC2, FEC_HASH_TABLE_HIGH,
2157         FEC_HASH_TABLE_LOW, FEC_GRP_HASH_TABLE_HIGH, FEC_GRP_HASH_TABLE_LOW,
2158         FEC_X_WMRK, FEC_R_BOUND, FEC_R_FSTART, FEC_R_DES_START_1,
2159         FEC_X_DES_START_1, FEC_R_BUFF_SIZE_1, FEC_R_DES_START_2,
2160         FEC_X_DES_START_2, FEC_R_BUFF_SIZE_2, FEC_R_DES_START_0,
2161         FEC_X_DES_START_0, FEC_R_BUFF_SIZE_0, FEC_R_FIFO_RSFL, FEC_R_FIFO_RSEM,
2162         FEC_R_FIFO_RAEM, FEC_R_FIFO_RAFL, FEC_RACC, FEC_RCMR_1, FEC_RCMR_2,
2163         FEC_DMA_CFG_1, FEC_DMA_CFG_2, FEC_R_DES_ACTIVE_1, FEC_X_DES_ACTIVE_1,
2164         FEC_R_DES_ACTIVE_2, FEC_X_DES_ACTIVE_2, FEC_QOS_SCHEME,
2165         RMON_T_DROP, RMON_T_PACKETS, RMON_T_BC_PKT, RMON_T_MC_PKT,
2166         RMON_T_CRC_ALIGN, RMON_T_UNDERSIZE, RMON_T_OVERSIZE, RMON_T_FRAG,
2167         RMON_T_JAB, RMON_T_COL, RMON_T_P64, RMON_T_P65TO127, RMON_T_P128TO255,
2168         RMON_T_P256TO511, RMON_T_P512TO1023, RMON_T_P1024TO2047,
2169         RMON_T_P_GTE2048, RMON_T_OCTETS,
2170         IEEE_T_DROP, IEEE_T_FRAME_OK, IEEE_T_1COL, IEEE_T_MCOL, IEEE_T_DEF,
2171         IEEE_T_LCOL, IEEE_T_EXCOL, IEEE_T_MACERR, IEEE_T_CSERR, IEEE_T_SQE,
2172         IEEE_T_FDXFC, IEEE_T_OCTETS_OK,
2173         RMON_R_PACKETS, RMON_R_BC_PKT, RMON_R_MC_PKT, RMON_R_CRC_ALIGN,
2174         RMON_R_UNDERSIZE, RMON_R_OVERSIZE, RMON_R_FRAG, RMON_R_JAB,
2175         RMON_R_RESVD_O, RMON_R_P64, RMON_R_P65TO127, RMON_R_P128TO255,
2176         RMON_R_P256TO511, RMON_R_P512TO1023, RMON_R_P1024TO2047,
2177         RMON_R_P_GTE2048, RMON_R_OCTETS,
2178         IEEE_R_DROP, IEEE_R_FRAME_OK, IEEE_R_CRC, IEEE_R_ALIGN, IEEE_R_MACERR,
2179         IEEE_R_FDXFC, IEEE_R_OCTETS_OK
2180 };
2181 #else
2182 static u32 fec_enet_register_offset[] = {
2183         FEC_ECNTRL, FEC_IEVENT, FEC_IMASK, FEC_IVEC, FEC_R_DES_ACTIVE_0,
2184         FEC_R_DES_ACTIVE_1, FEC_R_DES_ACTIVE_2, FEC_X_DES_ACTIVE_0,
2185         FEC_X_DES_ACTIVE_1, FEC_X_DES_ACTIVE_2, FEC_MII_DATA, FEC_MII_SPEED,
2186         FEC_R_BOUND, FEC_R_FSTART, FEC_X_WMRK, FEC_X_FSTART, FEC_R_CNTRL,
2187         FEC_MAX_FRM_LEN, FEC_X_CNTRL, FEC_ADDR_LOW, FEC_ADDR_HIGH,
2188         FEC_GRP_HASH_TABLE_HIGH, FEC_GRP_HASH_TABLE_LOW, FEC_R_DES_START_0,
2189         FEC_R_DES_START_1, FEC_R_DES_START_2, FEC_X_DES_START_0,
2190         FEC_X_DES_START_1, FEC_X_DES_START_2, FEC_R_BUFF_SIZE_0,
2191         FEC_R_BUFF_SIZE_1, FEC_R_BUFF_SIZE_2
2192 };
2193 #endif
2194
2195 static void fec_enet_get_regs(struct net_device *ndev,
2196                               struct ethtool_regs *regs, void *regbuf)
2197 {
2198         struct fec_enet_private *fep = netdev_priv(ndev);
2199         u32 __iomem *theregs = (u32 __iomem *)fep->hwp;
2200         u32 *buf = (u32 *)regbuf;
2201         u32 i, off;
2202
2203         memset(buf, 0, regs->len);
2204
2205         for (i = 0; i < ARRAY_SIZE(fec_enet_register_offset); i++) {
2206                 off = fec_enet_register_offset[i] / 4;
2207                 buf[off] = readl(&theregs[off]);
2208         }
2209 }
2210
2211 static int fec_enet_get_ts_info(struct net_device *ndev,
2212                                 struct ethtool_ts_info *info)
2213 {
2214         struct fec_enet_private *fep = netdev_priv(ndev);
2215
2216         if (fep->bufdesc_ex) {
2217
2218                 info->so_timestamping = SOF_TIMESTAMPING_TX_SOFTWARE |
2219                                         SOF_TIMESTAMPING_RX_SOFTWARE |
2220                                         SOF_TIMESTAMPING_SOFTWARE |
2221                                         SOF_TIMESTAMPING_TX_HARDWARE |
2222                                         SOF_TIMESTAMPING_RX_HARDWARE |
2223                                         SOF_TIMESTAMPING_RAW_HARDWARE;
2224                 if (fep->ptp_clock)
2225                         info->phc_index = ptp_clock_index(fep->ptp_clock);
2226                 else
2227                         info->phc_index = -1;
2228
2229                 info->tx_types = (1 << HWTSTAMP_TX_OFF) |
2230                                  (1 << HWTSTAMP_TX_ON);
2231
2232                 info->rx_filters = (1 << HWTSTAMP_FILTER_NONE) |
2233                                    (1 << HWTSTAMP_FILTER_ALL);
2234                 return 0;
2235         } else {
2236                 return ethtool_op_get_ts_info(ndev, info);
2237         }
2238 }
2239
2240 #if !defined(CONFIG_M5272)
2241
2242 static void fec_enet_get_pauseparam(struct net_device *ndev,
2243                                     struct ethtool_pauseparam *pause)
2244 {
2245         struct fec_enet_private *fep = netdev_priv(ndev);
2246
2247         pause->autoneg = (fep->pause_flag & FEC_PAUSE_FLAG_AUTONEG) != 0;
2248         pause->tx_pause = (fep->pause_flag & FEC_PAUSE_FLAG_ENABLE) != 0;
2249         pause->rx_pause = pause->tx_pause;
2250 }
2251
2252 static int fec_enet_set_pauseparam(struct net_device *ndev,
2253                                    struct ethtool_pauseparam *pause)
2254 {
2255         struct fec_enet_private *fep = netdev_priv(ndev);
2256
2257         if (!fep->phy_dev)
2258                 return -ENODEV;
2259
2260         if (pause->tx_pause != pause->rx_pause) {
2261                 netdev_info(ndev,
2262                         "hardware only support enable/disable both tx and rx");
2263                 return -EINVAL;
2264         }
2265
2266         fep->pause_flag = 0;
2267
2268         /* tx pause must be same as rx pause */
2269         fep->pause_flag |= pause->rx_pause ? FEC_PAUSE_FLAG_ENABLE : 0;
2270         fep->pause_flag |= pause->autoneg ? FEC_PAUSE_FLAG_AUTONEG : 0;
2271
2272         if (pause->rx_pause || pause->autoneg) {
2273                 fep->phy_dev->supported |= ADVERTISED_Pause;
2274                 fep->phy_dev->advertising |= ADVERTISED_Pause;
2275         } else {
2276                 fep->phy_dev->supported &= ~ADVERTISED_Pause;
2277                 fep->phy_dev->advertising &= ~ADVERTISED_Pause;
2278         }
2279
2280         if (pause->autoneg) {
2281                 if (netif_running(ndev))
2282                         fec_stop(ndev);
2283                 phy_start_aneg(fep->phy_dev);
2284         }
2285         if (netif_running(ndev)) {
2286                 napi_disable(&fep->napi);
2287                 netif_tx_lock_bh(ndev);
2288                 fec_restart(ndev);
2289                 netif_wake_queue(ndev);
2290                 netif_tx_unlock_bh(ndev);
2291                 napi_enable(&fep->napi);
2292         }
2293
2294         return 0;
2295 }
2296
2297 static const struct fec_stat {
2298         char name[ETH_GSTRING_LEN];
2299         u16 offset;
2300 } fec_stats[] = {
2301         /* RMON TX */
2302         { "tx_dropped", RMON_T_DROP },
2303         { "tx_packets", RMON_T_PACKETS },
2304         { "tx_broadcast", RMON_T_BC_PKT },
2305         { "tx_multicast", RMON_T_MC_PKT },
2306         { "tx_crc_errors", RMON_T_CRC_ALIGN },
2307         { "tx_undersize", RMON_T_UNDERSIZE },
2308         { "tx_oversize", RMON_T_OVERSIZE },
2309         { "tx_fragment", RMON_T_FRAG },
2310         { "tx_jabber", RMON_T_JAB },
2311         { "tx_collision", RMON_T_COL },
2312         { "tx_64byte", RMON_T_P64 },
2313         { "tx_65to127byte", RMON_T_P65TO127 },
2314         { "tx_128to255byte", RMON_T_P128TO255 },
2315         { "tx_256to511byte", RMON_T_P256TO511 },
2316         { "tx_512to1023byte", RMON_T_P512TO1023 },
2317         { "tx_1024to2047byte", RMON_T_P1024TO2047 },
2318         { "tx_GTE2048byte", RMON_T_P_GTE2048 },
2319         { "tx_octets", RMON_T_OCTETS },
2320
2321         /* IEEE TX */
2322         { "IEEE_tx_drop", IEEE_T_DROP },
2323         { "IEEE_tx_frame_ok", IEEE_T_FRAME_OK },
2324         { "IEEE_tx_1col", IEEE_T_1COL },
2325         { "IEEE_tx_mcol", IEEE_T_MCOL },
2326         { "IEEE_tx_def", IEEE_T_DEF },
2327         { "IEEE_tx_lcol", IEEE_T_LCOL },
2328         { "IEEE_tx_excol", IEEE_T_EXCOL },
2329         { "IEEE_tx_macerr", IEEE_T_MACERR },
2330         { "IEEE_tx_cserr", IEEE_T_CSERR },
2331         { "IEEE_tx_sqe", IEEE_T_SQE },
2332         { "IEEE_tx_fdxfc", IEEE_T_FDXFC },
2333         { "IEEE_tx_octets_ok", IEEE_T_OCTETS_OK },
2334
2335         /* RMON RX */
2336         { "rx_packets", RMON_R_PACKETS },
2337         { "rx_broadcast", RMON_R_BC_PKT },
2338         { "rx_multicast", RMON_R_MC_PKT },
2339         { "rx_crc_errors", RMON_R_CRC_ALIGN },
2340         { "rx_undersize", RMON_R_UNDERSIZE },
2341         { "rx_oversize", RMON_R_OVERSIZE },
2342         { "rx_fragment", RMON_R_FRAG },
2343         { "rx_jabber", RMON_R_JAB },
2344         { "rx_64byte", RMON_R_P64 },
2345         { "rx_65to127byte", RMON_R_P65TO127 },
2346         { "rx_128to255byte", RMON_R_P128TO255 },
2347         { "rx_256to511byte", RMON_R_P256TO511 },
2348         { "rx_512to1023byte", RMON_R_P512TO1023 },
2349         { "rx_1024to2047byte", RMON_R_P1024TO2047 },
2350         { "rx_GTE2048byte", RMON_R_P_GTE2048 },
2351         { "rx_octets", RMON_R_OCTETS },
2352
2353         /* IEEE RX */
2354         { "IEEE_rx_drop", IEEE_R_DROP },
2355         { "IEEE_rx_frame_ok", IEEE_R_FRAME_OK },
2356         { "IEEE_rx_crc", IEEE_R_CRC },
2357         { "IEEE_rx_align", IEEE_R_ALIGN },
2358         { "IEEE_rx_macerr", IEEE_R_MACERR },
2359         { "IEEE_rx_fdxfc", IEEE_R_FDXFC },
2360         { "IEEE_rx_octets_ok", IEEE_R_OCTETS_OK },
2361 };
2362
2363 static void fec_enet_get_ethtool_stats(struct net_device *dev,
2364         struct ethtool_stats *stats, u64 *data)
2365 {
2366         struct fec_enet_private *fep = netdev_priv(dev);
2367         int i;
2368
2369         for (i = 0; i < ARRAY_SIZE(fec_stats); i++)
2370                 data[i] = readl(fep->hwp + fec_stats[i].offset);
2371 }
2372
2373 static void fec_enet_get_strings(struct net_device *netdev,
2374         u32 stringset, u8 *data)
2375 {
2376         int i;
2377         switch (stringset) {
2378         case ETH_SS_STATS:
2379                 for (i = 0; i < ARRAY_SIZE(fec_stats); i++)
2380                         memcpy(data + i * ETH_GSTRING_LEN,
2381                                 fec_stats[i].name, ETH_GSTRING_LEN);
2382                 break;
2383         }
2384 }
2385
2386 static int fec_enet_get_sset_count(struct net_device *dev, int sset)
2387 {
2388         switch (sset) {
2389         case ETH_SS_STATS:
2390                 return ARRAY_SIZE(fec_stats);
2391         default:
2392                 return -EOPNOTSUPP;
2393         }
2394 }
2395 #endif /* !defined(CONFIG_M5272) */
2396
2397 static int fec_enet_nway_reset(struct net_device *dev)
2398 {
2399         struct fec_enet_private *fep = netdev_priv(dev);
2400         struct phy_device *phydev = fep->phy_dev;
2401
2402         if (!phydev)
2403                 return -ENODEV;
2404
2405         return genphy_restart_aneg(phydev);
2406 }
2407
2408 /* ITR clock source is enet system clock (clk_ahb).
2409  * TCTT unit is cycle_ns * 64 cycle
2410  * So, the ICTT value = X us / (cycle_ns * 64)
2411  */
2412 static int fec_enet_us_to_itr_clock(struct net_device *ndev, int us)
2413 {
2414         struct fec_enet_private *fep = netdev_priv(ndev);
2415
2416         return us * (fep->itr_clk_rate / 64000) / 1000;
2417 }
2418
2419 /* Set threshold for interrupt coalescing */
2420 static void fec_enet_itr_coal_set(struct net_device *ndev)
2421 {
2422         struct fec_enet_private *fep = netdev_priv(ndev);
2423         int rx_itr, tx_itr;
2424
2425         if (!(fep->quirks & FEC_QUIRK_HAS_AVB))
2426                 return;
2427
2428         /* Must be greater than zero to avoid unpredictable behavior */
2429         if (!fep->rx_time_itr || !fep->rx_pkts_itr ||
2430             !fep->tx_time_itr || !fep->tx_pkts_itr)
2431                 return;
2432
2433         /* Select enet system clock as Interrupt Coalescing
2434          * timer Clock Source
2435          */
2436         rx_itr = FEC_ITR_CLK_SEL;
2437         tx_itr = FEC_ITR_CLK_SEL;
2438
2439         /* set ICFT and ICTT */
2440         rx_itr |= FEC_ITR_ICFT(fep->rx_pkts_itr);
2441         rx_itr |= FEC_ITR_ICTT(fec_enet_us_to_itr_clock(ndev, fep->rx_time_itr));
2442         tx_itr |= FEC_ITR_ICFT(fep->tx_pkts_itr);
2443         tx_itr |= FEC_ITR_ICTT(fec_enet_us_to_itr_clock(ndev, fep->tx_time_itr));
2444
2445         rx_itr |= FEC_ITR_EN;
2446         tx_itr |= FEC_ITR_EN;
2447
2448         writel(tx_itr, fep->hwp + FEC_TXIC0);
2449         writel(rx_itr, fep->hwp + FEC_RXIC0);
2450         writel(tx_itr, fep->hwp + FEC_TXIC1);
2451         writel(rx_itr, fep->hwp + FEC_RXIC1);
2452         writel(tx_itr, fep->hwp + FEC_TXIC2);
2453         writel(rx_itr, fep->hwp + FEC_RXIC2);
2454 }
2455
2456 static int
2457 fec_enet_get_coalesce(struct net_device *ndev, struct ethtool_coalesce *ec)
2458 {
2459         struct fec_enet_private *fep = netdev_priv(ndev);
2460
2461         if (!(fep->quirks & FEC_QUIRK_HAS_AVB))
2462                 return -EOPNOTSUPP;
2463
2464         ec->rx_coalesce_usecs = fep->rx_time_itr;
2465         ec->rx_max_coalesced_frames = fep->rx_pkts_itr;
2466
2467         ec->tx_coalesce_usecs = fep->tx_time_itr;
2468         ec->tx_max_coalesced_frames = fep->tx_pkts_itr;
2469
2470         return 0;
2471 }
2472
2473 static int
2474 fec_enet_set_coalesce(struct net_device *ndev, struct ethtool_coalesce *ec)
2475 {
2476         struct fec_enet_private *fep = netdev_priv(ndev);
2477         unsigned int cycle;
2478
2479         if (!(fep->quirks & FEC_QUIRK_HAS_AVB))
2480                 return -EOPNOTSUPP;
2481
2482         if (ec->rx_max_coalesced_frames > 255) {
2483                 pr_err("Rx coalesced frames exceed hardware limiation");
2484                 return -EINVAL;
2485         }
2486
2487         if (ec->tx_max_coalesced_frames > 255) {
2488                 pr_err("Tx coalesced frame exceed hardware limiation");
2489                 return -EINVAL;
2490         }
2491
2492         cycle = fec_enet_us_to_itr_clock(ndev, fep->rx_time_itr);
2493         if (cycle > 0xFFFF) {
2494                 pr_err("Rx coalesed usec exceeed hardware limiation");
2495                 return -EINVAL;
2496         }
2497
2498         cycle = fec_enet_us_to_itr_clock(ndev, fep->tx_time_itr);
2499         if (cycle > 0xFFFF) {
2500                 pr_err("Rx coalesed usec exceeed hardware limiation");
2501                 return -EINVAL;
2502         }
2503
2504         fep->rx_time_itr = ec->rx_coalesce_usecs;
2505         fep->rx_pkts_itr = ec->rx_max_coalesced_frames;
2506
2507         fep->tx_time_itr = ec->tx_coalesce_usecs;
2508         fep->tx_pkts_itr = ec->tx_max_coalesced_frames;
2509
2510         fec_enet_itr_coal_set(ndev);
2511
2512         return 0;
2513 }
2514
2515 static void fec_enet_itr_coal_init(struct net_device *ndev)
2516 {
2517         struct ethtool_coalesce ec;
2518
2519         ec.rx_coalesce_usecs = FEC_ITR_ICTT_DEFAULT;
2520         ec.rx_max_coalesced_frames = FEC_ITR_ICFT_DEFAULT;
2521
2522         ec.tx_coalesce_usecs = FEC_ITR_ICTT_DEFAULT;
2523         ec.tx_max_coalesced_frames = FEC_ITR_ICFT_DEFAULT;
2524
2525         fec_enet_set_coalesce(ndev, &ec);
2526 }
2527
2528 static int fec_enet_get_tunable(struct net_device *netdev,
2529                                 const struct ethtool_tunable *tuna,
2530                                 void *data)
2531 {
2532         struct fec_enet_private *fep = netdev_priv(netdev);
2533         int ret = 0;
2534
2535         switch (tuna->id) {
2536         case ETHTOOL_RX_COPYBREAK:
2537                 *(u32 *)data = fep->rx_copybreak;
2538                 break;
2539         default:
2540                 ret = -EINVAL;
2541                 break;
2542         }
2543
2544         return ret;
2545 }
2546
2547 static int fec_enet_set_tunable(struct net_device *netdev,
2548                                 const struct ethtool_tunable *tuna,
2549                                 const void *data)
2550 {
2551         struct fec_enet_private *fep = netdev_priv(netdev);
2552         int ret = 0;
2553
2554         switch (tuna->id) {
2555         case ETHTOOL_RX_COPYBREAK:
2556                 fep->rx_copybreak = *(u32 *)data;
2557                 break;
2558         default:
2559                 ret = -EINVAL;
2560                 break;
2561         }
2562
2563         return ret;
2564 }
2565
2566 static void
2567 fec_enet_get_wol(struct net_device *ndev, struct ethtool_wolinfo *wol)
2568 {
2569         struct fec_enet_private *fep = netdev_priv(ndev);
2570
2571         if (fep->wol_flag & FEC_WOL_HAS_MAGIC_PACKET) {
2572                 wol->supported = WAKE_MAGIC;
2573                 wol->wolopts = fep->wol_flag & FEC_WOL_FLAG_ENABLE ? WAKE_MAGIC : 0;
2574         } else {
2575                 wol->supported = wol->wolopts = 0;
2576         }
2577 }
2578
2579 static int
2580 fec_enet_set_wol(struct net_device *ndev, struct ethtool_wolinfo *wol)
2581 {
2582         struct fec_enet_private *fep = netdev_priv(ndev);
2583
2584         if (!(fep->wol_flag & FEC_WOL_HAS_MAGIC_PACKET))
2585                 return -EINVAL;
2586
2587         if (wol->wolopts & ~WAKE_MAGIC)
2588                 return -EINVAL;
2589
2590         device_set_wakeup_enable(&ndev->dev, wol->wolopts & WAKE_MAGIC);
2591         if (device_may_wakeup(&ndev->dev)) {
2592                 fep->wol_flag |= FEC_WOL_FLAG_ENABLE;
2593                 if (fep->irq[0] > 0)
2594                         enable_irq_wake(fep->irq[0]);
2595         } else {
2596                 fep->wol_flag &= (~FEC_WOL_FLAG_ENABLE);
2597                 if (fep->irq[0] > 0)
2598                         disable_irq_wake(fep->irq[0]);
2599         }
2600
2601         return 0;
2602 }
2603
2604 static const struct ethtool_ops fec_enet_ethtool_ops = {
2605         .get_settings           = fec_enet_get_settings,
2606         .set_settings           = fec_enet_set_settings,
2607         .get_drvinfo            = fec_enet_get_drvinfo,
2608         .get_regs_len           = fec_enet_get_regs_len,
2609         .get_regs               = fec_enet_get_regs,
2610         .nway_reset             = fec_enet_nway_reset,
2611         .get_link               = ethtool_op_get_link,
2612         .get_coalesce           = fec_enet_get_coalesce,
2613         .set_coalesce           = fec_enet_set_coalesce,
2614 #ifndef CONFIG_M5272
2615         .get_pauseparam         = fec_enet_get_pauseparam,
2616         .set_pauseparam         = fec_enet_set_pauseparam,
2617         .get_strings            = fec_enet_get_strings,
2618         .get_ethtool_stats      = fec_enet_get_ethtool_stats,
2619         .get_sset_count         = fec_enet_get_sset_count,
2620 #endif
2621         .get_ts_info            = fec_enet_get_ts_info,
2622         .get_tunable            = fec_enet_get_tunable,
2623         .set_tunable            = fec_enet_set_tunable,
2624         .get_wol                = fec_enet_get_wol,
2625         .set_wol                = fec_enet_set_wol,
2626 };
2627
2628 static int fec_enet_ioctl(struct net_device *ndev, struct ifreq *rq, int cmd)
2629 {
2630         struct fec_enet_private *fep = netdev_priv(ndev);
2631         struct phy_device *phydev = fep->phy_dev;
2632
2633         if (!netif_running(ndev))
2634                 return -EINVAL;
2635
2636         if (!phydev)
2637                 return -ENODEV;
2638
2639         if (fep->bufdesc_ex) {
2640                 if (cmd == SIOCSHWTSTAMP)
2641                         return fec_ptp_set(ndev, rq);
2642                 if (cmd == SIOCGHWTSTAMP)
2643                         return fec_ptp_get(ndev, rq);
2644         }
2645
2646         return phy_mii_ioctl(phydev, rq, cmd);
2647 }
2648
2649 static void fec_enet_free_buffers(struct net_device *ndev)
2650 {
2651         struct fec_enet_private *fep = netdev_priv(ndev);
2652         unsigned int i;
2653         struct sk_buff *skb;
2654         struct bufdesc  *bdp;
2655         struct fec_enet_priv_tx_q *txq;
2656         struct fec_enet_priv_rx_q *rxq;
2657         unsigned int q;
2658
2659         for (q = 0; q < fep->num_rx_queues; q++) {
2660                 rxq = fep->rx_queue[q];
2661                 bdp = rxq->rx_bd_base;
2662                 for (i = 0; i < rxq->rx_ring_size; i++) {
2663                         skb = rxq->rx_skbuff[i];
2664                         rxq->rx_skbuff[i] = NULL;
2665                         if (skb) {
2666                                 dma_unmap_single(&fep->pdev->dev,
2667                                                  fec32_to_cpu(bdp->cbd_bufaddr),
2668                                                  FEC_ENET_RX_FRSIZE - fep->rx_align,
2669                                                  DMA_FROM_DEVICE);
2670                                 dev_kfree_skb(skb);
2671                         }
2672                         bdp = fec_enet_get_nextdesc(bdp, fep, q);
2673                 }
2674         }
2675
2676         for (q = 0; q < fep->num_tx_queues; q++) {
2677                 txq = fep->tx_queue[q];
2678                 bdp = txq->tx_bd_base;
2679                 for (i = 0; i < txq->tx_ring_size; i++) {
2680                         kfree(txq->tx_bounce[i]);
2681                         txq->tx_bounce[i] = NULL;
2682                         skb = txq->tx_skbuff[i];
2683                         txq->tx_skbuff[i] = NULL;
2684                         dev_kfree_skb(skb);
2685                 }
2686         }
2687 }
2688
2689 static void fec_enet_free_queue(struct net_device *ndev)
2690 {
2691         struct fec_enet_private *fep = netdev_priv(ndev);
2692         int i;
2693         struct fec_enet_priv_tx_q *txq;
2694
2695         for (i = 0; i < fep->num_tx_queues; i++)
2696                 if (fep->tx_queue[i] && fep->tx_queue[i]->tso_hdrs) {
2697                         txq = fep->tx_queue[i];
2698                         dma_free_coherent(NULL,
2699                                           txq->tx_ring_size * TSO_HEADER_SIZE,
2700                                           txq->tso_hdrs,
2701                                           txq->tso_hdrs_dma);
2702                 }
2703
2704         for (i = 0; i < fep->num_rx_queues; i++)
2705                 kfree(fep->rx_queue[i]);
2706         for (i = 0; i < fep->num_tx_queues; i++)
2707                 kfree(fep->tx_queue[i]);
2708 }
2709
2710 static int fec_enet_alloc_queue(struct net_device *ndev)
2711 {
2712         struct fec_enet_private *fep = netdev_priv(ndev);
2713         int i;
2714         int ret = 0;
2715         struct fec_enet_priv_tx_q *txq;
2716
2717         for (i = 0; i < fep->num_tx_queues; i++) {
2718                 txq = kzalloc(sizeof(*txq), GFP_KERNEL);
2719                 if (!txq) {
2720                         ret = -ENOMEM;
2721                         goto alloc_failed;
2722                 }
2723
2724                 fep->tx_queue[i] = txq;
2725                 txq->tx_ring_size = TX_RING_SIZE;
2726                 fep->total_tx_ring_size += fep->tx_queue[i]->tx_ring_size;
2727
2728                 txq->tx_stop_threshold = FEC_MAX_SKB_DESCS;
2729                 txq->tx_wake_threshold =
2730                                 (txq->tx_ring_size - txq->tx_stop_threshold) / 2;
2731
2732                 txq->tso_hdrs = dma_alloc_coherent(NULL,
2733                                         txq->tx_ring_size * TSO_HEADER_SIZE,
2734                                         &txq->tso_hdrs_dma,
2735                                         GFP_KERNEL);
2736                 if (!txq->tso_hdrs) {
2737                         ret = -ENOMEM;
2738                         goto alloc_failed;
2739                 }
2740         }
2741
2742         for (i = 0; i < fep->num_rx_queues; i++) {
2743                 fep->rx_queue[i] = kzalloc(sizeof(*fep->rx_queue[i]),
2744                                            GFP_KERNEL);
2745                 if (!fep->rx_queue[i]) {
2746                         ret = -ENOMEM;
2747                         goto alloc_failed;
2748                 }
2749
2750                 fep->rx_queue[i]->rx_ring_size = RX_RING_SIZE;
2751                 fep->total_rx_ring_size += fep->rx_queue[i]->rx_ring_size;
2752         }
2753         return ret;
2754
2755 alloc_failed:
2756         fec_enet_free_queue(ndev);
2757         return ret;
2758 }
2759
2760 static int
2761 fec_enet_alloc_rxq_buffers(struct net_device *ndev, unsigned int queue)
2762 {
2763         struct fec_enet_private *fep = netdev_priv(ndev);
2764         unsigned int i;
2765         struct sk_buff *skb;
2766         struct bufdesc  *bdp;
2767         struct fec_enet_priv_rx_q *rxq;
2768
2769         rxq = fep->rx_queue[queue];
2770         bdp = rxq->rx_bd_base;
2771         for (i = 0; i < rxq->rx_ring_size; i++) {
2772                 skb = netdev_alloc_skb(ndev, FEC_ENET_RX_FRSIZE);
2773                 if (!skb)
2774                         goto err_alloc;
2775
2776                 if (fec_enet_new_rxbdp(ndev, bdp, skb)) {
2777                         dev_kfree_skb(skb);
2778                         goto err_alloc;
2779                 }
2780
2781                 rxq->rx_skbuff[i] = skb;
2782                 bdp->cbd_sc = cpu_to_fec16(BD_ENET_RX_EMPTY);
2783
2784                 if (fep->bufdesc_ex) {
2785                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
2786                         ebdp->cbd_esc = cpu_to_fec32(BD_ENET_RX_INT);
2787                 }
2788
2789                 bdp = fec_enet_get_nextdesc(bdp, fep, queue);
2790         }
2791
2792         /* Set the last buffer to wrap. */
2793         bdp = fec_enet_get_prevdesc(bdp, fep, queue);
2794         bdp->cbd_sc |= cpu_to_fec16(BD_SC_WRAP);
2795         return 0;
2796
2797  err_alloc:
2798         fec_enet_free_buffers(ndev);
2799         return -ENOMEM;
2800 }
2801
2802 static int
2803 fec_enet_alloc_txq_buffers(struct net_device *ndev, unsigned int queue)
2804 {
2805         struct fec_enet_private *fep = netdev_priv(ndev);
2806         unsigned int i;
2807         struct bufdesc  *bdp;
2808         struct fec_enet_priv_tx_q *txq;
2809
2810         txq = fep->tx_queue[queue];
2811         bdp = txq->tx_bd_base;
2812         for (i = 0; i < txq->tx_ring_size; i++) {
2813                 txq->tx_bounce[i] = kmalloc(FEC_ENET_TX_FRSIZE, GFP_KERNEL);
2814                 if (!txq->tx_bounce[i])
2815                         goto err_alloc;
2816
2817                 bdp->cbd_sc = cpu_to_fec16(0);
2818                 bdp->cbd_bufaddr = cpu_to_fec32(0);
2819
2820                 if (fep->bufdesc_ex) {
2821                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
2822                         ebdp->cbd_esc = cpu_to_fec32(BD_ENET_TX_INT);
2823                 }
2824
2825                 bdp = fec_enet_get_nextdesc(bdp, fep, queue);
2826         }
2827
2828         /* Set the last buffer to wrap. */
2829         bdp = fec_enet_get_prevdesc(bdp, fep, queue);
2830         bdp->cbd_sc |= cpu_to_fec16(BD_SC_WRAP);
2831
2832         return 0;
2833
2834  err_alloc:
2835         fec_enet_free_buffers(ndev);
2836         return -ENOMEM;
2837 }
2838
2839 static int fec_enet_alloc_buffers(struct net_device *ndev)
2840 {
2841         struct fec_enet_private *fep = netdev_priv(ndev);
2842         unsigned int i;
2843
2844         for (i = 0; i < fep->num_rx_queues; i++)
2845                 if (fec_enet_alloc_rxq_buffers(ndev, i))
2846                         return -ENOMEM;
2847
2848         for (i = 0; i < fep->num_tx_queues; i++)
2849                 if (fec_enet_alloc_txq_buffers(ndev, i))
2850                         return -ENOMEM;
2851         return 0;
2852 }
2853
2854 static int
2855 fec_enet_open(struct net_device *ndev)
2856 {
2857         struct fec_enet_private *fep = netdev_priv(ndev);
2858         int ret;
2859
2860         ret = pm_runtime_get_sync(&fep->pdev->dev);
2861         if (ret < 0)
2862                 return ret;
2863
2864         pinctrl_pm_select_default_state(&fep->pdev->dev);
2865         ret = fec_enet_clk_enable(ndev, true);
2866         if (ret)
2867                 goto clk_enable;
2868
2869         /* I should reset the ring buffers here, but I don't yet know
2870          * a simple way to do that.
2871          */
2872
2873         ret = fec_enet_alloc_buffers(ndev);
2874         if (ret)
2875                 goto err_enet_alloc;
2876
2877         /* Init MAC prior to mii bus probe */
2878         fec_restart(ndev);
2879
2880         /* Probe and connect to PHY when open the interface */
2881         ret = fec_enet_mii_probe(ndev);
2882         if (ret)
2883                 goto err_enet_mii_probe;
2884
2885         napi_enable(&fep->napi);
2886         phy_start(fep->phy_dev);
2887         netif_tx_start_all_queues(ndev);
2888
2889         device_set_wakeup_enable(&ndev->dev, fep->wol_flag &
2890                                  FEC_WOL_FLAG_ENABLE);
2891
2892         return 0;
2893
2894 err_enet_mii_probe:
2895         fec_enet_free_buffers(ndev);
2896 err_enet_alloc:
2897         fec_enet_clk_enable(ndev, false);
2898 clk_enable:
2899         pm_runtime_mark_last_busy(&fep->pdev->dev);
2900         pm_runtime_put_autosuspend(&fep->pdev->dev);
2901         pinctrl_pm_select_sleep_state(&fep->pdev->dev);
2902         return ret;
2903 }
2904
2905 static int
2906 fec_enet_close(struct net_device *ndev)
2907 {
2908         struct fec_enet_private *fep = netdev_priv(ndev);
2909
2910         phy_stop(fep->phy_dev);
2911
2912         if (netif_device_present(ndev)) {
2913                 napi_disable(&fep->napi);
2914                 netif_tx_disable(ndev);
2915                 fec_stop(ndev);
2916         }
2917
2918         phy_disconnect(fep->phy_dev);
2919         fep->phy_dev = NULL;
2920
2921         fec_enet_clk_enable(ndev, false);
2922         pinctrl_pm_select_sleep_state(&fep->pdev->dev);
2923         pm_runtime_mark_last_busy(&fep->pdev->dev);
2924         pm_runtime_put_autosuspend(&fep->pdev->dev);
2925
2926         fec_enet_free_buffers(ndev);
2927
2928         return 0;
2929 }
2930
2931 /* Set or clear the multicast filter for this adaptor.
2932  * Skeleton taken from sunlance driver.
2933  * The CPM Ethernet implementation allows Multicast as well as individual
2934  * MAC address filtering.  Some of the drivers check to make sure it is
2935  * a group multicast address, and discard those that are not.  I guess I
2936  * will do the same for now, but just remove the test if you want
2937  * individual filtering as well (do the upper net layers want or support
2938  * this kind of feature?).
2939  */
2940
2941 #define HASH_BITS       6               /* #bits in hash */
2942 #define CRC32_POLY      0xEDB88320
2943
2944 static void set_multicast_list(struct net_device *ndev)
2945 {
2946         struct fec_enet_private *fep = netdev_priv(ndev);
2947         struct netdev_hw_addr *ha;
2948         unsigned int i, bit, data, crc, tmp;
2949         unsigned char hash;
2950
2951         if (ndev->flags & IFF_PROMISC) {
2952                 tmp = readl(fep->hwp + FEC_R_CNTRL);
2953                 tmp |= 0x8;
2954                 writel(tmp, fep->hwp + FEC_R_CNTRL);
2955                 return;
2956         }
2957
2958         tmp = readl(fep->hwp + FEC_R_CNTRL);
2959         tmp &= ~0x8;
2960         writel(tmp, fep->hwp + FEC_R_CNTRL);
2961
2962         if (ndev->flags & IFF_ALLMULTI) {
2963                 /* Catch all multicast addresses, so set the
2964                  * filter to all 1's
2965                  */
2966                 writel(0xffffffff, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2967                 writel(0xffffffff, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2968
2969                 return;
2970         }
2971
2972         /* Clear filter and add the addresses in hash register
2973          */
2974         writel(0, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2975         writel(0, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2976
2977         netdev_for_each_mc_addr(ha, ndev) {
2978                 /* calculate crc32 value of mac address */
2979                 crc = 0xffffffff;
2980
2981                 for (i = 0; i < ndev->addr_len; i++) {
2982                         data = ha->addr[i];
2983                         for (bit = 0; bit < 8; bit++, data >>= 1) {
2984                                 crc = (crc >> 1) ^
2985                                 (((crc ^ data) & 1) ? CRC32_POLY : 0);
2986                         }
2987                 }
2988
2989                 /* only upper 6 bits (HASH_BITS) are used
2990                  * which point to specific bit in he hash registers
2991                  */
2992                 hash = (crc >> (32 - HASH_BITS)) & 0x3f;
2993
2994                 if (hash > 31) {
2995                         tmp = readl(fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2996                         tmp |= 1 << (hash - 32);
2997                         writel(tmp, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2998                 } else {
2999                         tmp = readl(fep->hwp + FEC_GRP_HASH_TABLE_LOW);
3000                         tmp |= 1 << hash;
3001                         writel(tmp, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
3002                 }
3003         }
3004 }
3005
3006 /* Set a MAC change in hardware. */
3007 static int
3008 fec_set_mac_address(struct net_device *ndev, void *p)
3009 {
3010         struct fec_enet_private *fep = netdev_priv(ndev);
3011         struct sockaddr *addr = p;
3012
3013         if (addr) {
3014                 if (!is_valid_ether_addr(addr->sa_data))
3015                         return -EADDRNOTAVAIL;
3016                 memcpy(ndev->dev_addr, addr->sa_data, ndev->addr_len);
3017         }
3018
3019         /* Add netif status check here to avoid system hang in below case:
3020          * ifconfig ethx down; ifconfig ethx hw ether xx:xx:xx:xx:xx:xx;
3021          * After ethx down, fec all clocks are gated off and then register
3022          * access causes system hang.
3023          */
3024         if (!netif_running(ndev))
3025                 return 0;
3026
3027         writel(ndev->dev_addr[3] | (ndev->dev_addr[2] << 8) |
3028                 (ndev->dev_addr[1] << 16) | (ndev->dev_addr[0] << 24),
3029                 fep->hwp + FEC_ADDR_LOW);
3030         writel((ndev->dev_addr[5] << 16) | (ndev->dev_addr[4] << 24),
3031                 fep->hwp + FEC_ADDR_HIGH);
3032         return 0;
3033 }
3034
3035 #ifdef CONFIG_NET_POLL_CONTROLLER
3036 /**
3037  * fec_poll_controller - FEC Poll controller function
3038  * @dev: The FEC network adapter
3039  *
3040  * Polled functionality used by netconsole and others in non interrupt mode
3041  *
3042  */
3043 static void fec_poll_controller(struct net_device *dev)
3044 {
3045         int i;
3046         struct fec_enet_private *fep = netdev_priv(dev);
3047
3048         for (i = 0; i < FEC_IRQ_NUM; i++) {
3049                 if (fep->irq[i] > 0) {
3050                         disable_irq(fep->irq[i]);
3051                         fec_enet_interrupt(fep->irq[i], dev);
3052                         enable_irq(fep->irq[i]);
3053                 }
3054         }
3055 }
3056 #endif
3057
3058 static inline void fec_enet_set_netdev_features(struct net_device *netdev,
3059         netdev_features_t features)
3060 {
3061         struct fec_enet_private *fep = netdev_priv(netdev);
3062         netdev_features_t changed = features ^ netdev->features;
3063
3064         netdev->features = features;
3065
3066         /* Receive checksum has been changed */
3067         if (changed & NETIF_F_RXCSUM) {
3068                 if (features & NETIF_F_RXCSUM)
3069                         fep->csum_flags |= FLAG_RX_CSUM_ENABLED;
3070                 else
3071                         fep->csum_flags &= ~FLAG_RX_CSUM_ENABLED;
3072         }
3073 }
3074
3075 static int fec_set_features(struct net_device *netdev,
3076         netdev_features_t features)
3077 {
3078         struct fec_enet_private *fep = netdev_priv(netdev);
3079         netdev_features_t changed = features ^ netdev->features;
3080
3081         if (netif_running(netdev) && changed & NETIF_F_RXCSUM) {
3082                 napi_disable(&fep->napi);
3083                 netif_tx_lock_bh(netdev);
3084                 fec_stop(netdev);
3085                 fec_enet_set_netdev_features(netdev, features);
3086                 fec_restart(netdev);
3087                 netif_tx_wake_all_queues(netdev);
3088                 netif_tx_unlock_bh(netdev);
3089                 napi_enable(&fep->napi);
3090         } else {
3091                 fec_enet_set_netdev_features(netdev, features);
3092         }
3093
3094         return 0;
3095 }
3096
3097 static const struct net_device_ops fec_netdev_ops = {
3098         .ndo_open               = fec_enet_open,
3099         .ndo_stop               = fec_enet_close,
3100         .ndo_start_xmit         = fec_enet_start_xmit,
3101         .ndo_set_rx_mode        = set_multicast_list,
3102         .ndo_change_mtu         = eth_change_mtu,
3103         .ndo_validate_addr      = eth_validate_addr,
3104         .ndo_tx_timeout         = fec_timeout,
3105         .ndo_set_mac_address    = fec_set_mac_address,
3106         .ndo_do_ioctl           = fec_enet_ioctl,
3107 #ifdef CONFIG_NET_POLL_CONTROLLER
3108         .ndo_poll_controller    = fec_poll_controller,
3109 #endif
3110         .ndo_set_features       = fec_set_features,
3111 };
3112
3113  /*
3114   * XXX:  We need to clean up on failure exits here.
3115   *
3116   */
3117 static int fec_enet_init(struct net_device *ndev)
3118 {
3119         struct fec_enet_private *fep = netdev_priv(ndev);
3120         struct fec_enet_priv_tx_q *txq;
3121         struct fec_enet_priv_rx_q *rxq;
3122         struct bufdesc *cbd_base;
3123         dma_addr_t bd_dma;
3124         int bd_size;
3125         unsigned int i;
3126
3127 #if defined(CONFIG_ARM)
3128         fep->rx_align = 0xf;
3129         fep->tx_align = 0xf;
3130 #else
3131         fep->rx_align = 0x3;
3132         fep->tx_align = 0x3;
3133 #endif
3134
3135         fec_enet_alloc_queue(ndev);
3136
3137         if (fep->bufdesc_ex)
3138                 fep->bufdesc_size = sizeof(struct bufdesc_ex);
3139         else
3140                 fep->bufdesc_size = sizeof(struct bufdesc);
3141         bd_size = (fep->total_tx_ring_size + fep->total_rx_ring_size) *
3142                         fep->bufdesc_size;
3143
3144         /* Allocate memory for buffer descriptors. */
3145         cbd_base = dmam_alloc_coherent(&fep->pdev->dev, bd_size, &bd_dma,
3146                                        GFP_KERNEL);
3147         if (!cbd_base) {
3148                 return -ENOMEM;
3149         }
3150
3151         memset(cbd_base, 0, bd_size);
3152
3153         /* Get the Ethernet address */
3154         fec_get_mac(ndev);
3155         /* make sure MAC we just acquired is programmed into the hw */
3156         fec_set_mac_address(ndev, NULL);
3157
3158         /* Set receive and transmit descriptor base. */
3159         for (i = 0; i < fep->num_rx_queues; i++) {
3160                 rxq = fep->rx_queue[i];
3161                 rxq->index = i;
3162                 rxq->rx_bd_base = (struct bufdesc *)cbd_base;
3163                 rxq->bd_dma = bd_dma;
3164                 if (fep->bufdesc_ex) {
3165                         bd_dma += sizeof(struct bufdesc_ex) * rxq->rx_ring_size;
3166                         cbd_base = (struct bufdesc *)
3167                                 (((struct bufdesc_ex *)cbd_base) + rxq->rx_ring_size);
3168                 } else {
3169                         bd_dma += sizeof(struct bufdesc) * rxq->rx_ring_size;
3170                         cbd_base += rxq->rx_ring_size;
3171                 }
3172         }
3173
3174         for (i = 0; i < fep->num_tx_queues; i++) {
3175                 txq = fep->tx_queue[i];
3176                 txq->index = i;
3177                 txq->tx_bd_base = (struct bufdesc *)cbd_base;
3178                 txq->bd_dma = bd_dma;
3179                 if (fep->bufdesc_ex) {
3180                         bd_dma += sizeof(struct bufdesc_ex) * txq->tx_ring_size;
3181                         cbd_base = (struct bufdesc *)
3182                          (((struct bufdesc_ex *)cbd_base) + txq->tx_ring_size);
3183                 } else {
3184                         bd_dma += sizeof(struct bufdesc) * txq->tx_ring_size;
3185                         cbd_base += txq->tx_ring_size;
3186                 }
3187         }
3188
3189
3190         /* The FEC Ethernet specific entries in the device structure */
3191         ndev->watchdog_timeo = TX_TIMEOUT;
3192         ndev->netdev_ops = &fec_netdev_ops;
3193         ndev->ethtool_ops = &fec_enet_ethtool_ops;
3194
3195         writel(FEC_RX_DISABLED_IMASK, fep->hwp + FEC_IMASK);
3196         netif_napi_add(ndev, &fep->napi, fec_enet_rx_napi, NAPI_POLL_WEIGHT);
3197
3198         if (fep->quirks & FEC_QUIRK_HAS_VLAN)
3199                 /* enable hw VLAN support */
3200                 ndev->features |= NETIF_F_HW_VLAN_CTAG_RX;
3201
3202         if (fep->quirks & FEC_QUIRK_HAS_CSUM) {
3203                 ndev->gso_max_segs = FEC_MAX_TSO_SEGS;
3204
3205                 /* enable hw accelerator */
3206                 ndev->features |= (NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM
3207                                 | NETIF_F_RXCSUM | NETIF_F_SG | NETIF_F_TSO);
3208                 fep->csum_flags |= FLAG_RX_CSUM_ENABLED;
3209         }
3210
3211         if (fep->quirks & FEC_QUIRK_HAS_AVB) {
3212                 fep->tx_align = 0;
3213                 fep->rx_align = 0x3f;
3214         }
3215
3216         ndev->hw_features = ndev->features;
3217
3218         fec_restart(ndev);
3219
3220         return 0;
3221 }
3222
3223 #ifdef CONFIG_OF
3224 static void fec_reset_phy(struct platform_device *pdev)
3225 {
3226         int err, phy_reset;
3227         int msec = 1;
3228         struct device_node *np = pdev->dev.of_node;
3229
3230         if (!np)
3231                 return;
3232
3233         of_property_read_u32(np, "phy-reset-duration", &msec);
3234         /* A sane reset duration should not be longer than 1s */
3235         if (msec > 1000)
3236                 msec = 1;
3237
3238         phy_reset = of_get_named_gpio(np, "phy-reset-gpios", 0);
3239         if (!gpio_is_valid(phy_reset))
3240                 return;
3241
3242         err = devm_gpio_request_one(&pdev->dev, phy_reset,
3243                                     GPIOF_OUT_INIT_LOW, "phy-reset");
3244         if (err) {
3245                 dev_err(&pdev->dev, "failed to get phy-reset-gpios: %d\n", err);
3246                 return;
3247         }
3248         msleep(msec);
3249         gpio_set_value_cansleep(phy_reset, 1);
3250 }
3251 #else /* CONFIG_OF */
3252 static void fec_reset_phy(struct platform_device *pdev)
3253 {
3254         /*
3255          * In case of platform probe, the reset has been done
3256          * by machine code.
3257          */
3258 }
3259 #endif /* CONFIG_OF */
3260
3261 static void
3262 fec_enet_get_queue_num(struct platform_device *pdev, int *num_tx, int *num_rx)
3263 {
3264         struct device_node *np = pdev->dev.of_node;
3265
3266         *num_tx = *num_rx = 1;
3267
3268         if (!np || !of_device_is_available(np))
3269                 return;
3270
3271         /* parse the num of tx and rx queues */
3272         of_property_read_u32(np, "fsl,num-tx-queues", num_tx);
3273
3274         of_property_read_u32(np, "fsl,num-rx-queues", num_rx);
3275
3276         if (*num_tx < 1 || *num_tx > FEC_ENET_MAX_TX_QS) {
3277                 dev_warn(&pdev->dev, "Invalid num_tx(=%d), fall back to 1\n",
3278                          *num_tx);
3279                 *num_tx = 1;
3280                 return;
3281         }
3282
3283         if (*num_rx < 1 || *num_rx > FEC_ENET_MAX_RX_QS) {
3284                 dev_warn(&pdev->dev, "Invalid num_rx(=%d), fall back to 1\n",
3285                          *num_rx);
3286                 *num_rx = 1;
3287                 return;
3288         }
3289
3290 }
3291
3292 static int
3293 fec_probe(struct platform_device *pdev)
3294 {
3295         struct fec_enet_private *fep;
3296         struct fec_platform_data *pdata;
3297         struct net_device *ndev;
3298         int i, irq, ret = 0;
3299         struct resource *r;
3300         const struct of_device_id *of_id;
3301         static int dev_id;
3302         struct device_node *np = pdev->dev.of_node, *phy_node;
3303         int num_tx_qs;
3304         int num_rx_qs;
3305
3306         fec_enet_get_queue_num(pdev, &num_tx_qs, &num_rx_qs);
3307
3308         /* Init network device */
3309         ndev = alloc_etherdev_mqs(sizeof(struct fec_enet_private),
3310                                   num_tx_qs, num_rx_qs);
3311         if (!ndev)
3312                 return -ENOMEM;
3313
3314         SET_NETDEV_DEV(ndev, &pdev->dev);
3315
3316         /* setup board info structure */
3317         fep = netdev_priv(ndev);
3318
3319         of_id = of_match_device(fec_dt_ids, &pdev->dev);
3320         if (of_id)
3321                 pdev->id_entry = of_id->data;
3322         fep->quirks = pdev->id_entry->driver_data;
3323
3324         fep->netdev = ndev;
3325         fep->num_rx_queues = num_rx_qs;
3326         fep->num_tx_queues = num_tx_qs;
3327
3328 #if !defined(CONFIG_M5272)
3329         /* default enable pause frame auto negotiation */
3330         if (fep->quirks & FEC_QUIRK_HAS_GBIT)
3331                 fep->pause_flag |= FEC_PAUSE_FLAG_AUTONEG;
3332 #endif
3333
3334         /* Select default pin state */
3335         pinctrl_pm_select_default_state(&pdev->dev);
3336
3337         r = platform_get_resource(pdev, IORESOURCE_MEM, 0);
3338         fep->hwp = devm_ioremap_resource(&pdev->dev, r);
3339         if (IS_ERR(fep->hwp)) {
3340                 ret = PTR_ERR(fep->hwp);
3341                 goto failed_ioremap;
3342         }
3343
3344         fep->pdev = pdev;
3345         fep->dev_id = dev_id++;
3346
3347         platform_set_drvdata(pdev, ndev);
3348
3349         if (of_get_property(np, "fsl,magic-packet", NULL))
3350                 fep->wol_flag |= FEC_WOL_HAS_MAGIC_PACKET;
3351
3352         phy_node = of_parse_phandle(np, "phy-handle", 0);
3353         if (!phy_node && of_phy_is_fixed_link(np)) {
3354                 ret = of_phy_register_fixed_link(np);
3355                 if (ret < 0) {
3356                         dev_err(&pdev->dev,
3357                                 "broken fixed-link specification\n");
3358                         goto failed_phy;
3359                 }
3360                 phy_node = of_node_get(np);
3361         }
3362         fep->phy_node = phy_node;
3363
3364         ret = of_get_phy_mode(pdev->dev.of_node);
3365         if (ret < 0) {
3366                 pdata = dev_get_platdata(&pdev->dev);
3367                 if (pdata)
3368                         fep->phy_interface = pdata->phy;
3369                 else
3370                         fep->phy_interface = PHY_INTERFACE_MODE_MII;
3371         } else {
3372                 fep->phy_interface = ret;
3373         }
3374
3375         fep->clk_ipg = devm_clk_get(&pdev->dev, "ipg");
3376         if (IS_ERR(fep->clk_ipg)) {
3377                 ret = PTR_ERR(fep->clk_ipg);
3378                 goto failed_clk;
3379         }
3380
3381         fep->clk_ahb = devm_clk_get(&pdev->dev, "ahb");
3382         if (IS_ERR(fep->clk_ahb)) {
3383                 ret = PTR_ERR(fep->clk_ahb);
3384                 goto failed_clk;
3385         }
3386
3387         fep->itr_clk_rate = clk_get_rate(fep->clk_ahb);
3388
3389         /* enet_out is optional, depends on board */
3390         fep->clk_enet_out = devm_clk_get(&pdev->dev, "enet_out");
3391         if (IS_ERR(fep->clk_enet_out))
3392                 fep->clk_enet_out = NULL;
3393
3394         fep->ptp_clk_on = false;
3395         mutex_init(&fep->ptp_clk_mutex);
3396
3397         /* clk_ref is optional, depends on board */
3398         fep->clk_ref = devm_clk_get(&pdev->dev, "enet_clk_ref");
3399         if (IS_ERR(fep->clk_ref))
3400                 fep->clk_ref = NULL;
3401
3402         fep->bufdesc_ex = fep->quirks & FEC_QUIRK_HAS_BUFDESC_EX;
3403         fep->clk_ptp = devm_clk_get(&pdev->dev, "ptp");
3404         if (IS_ERR(fep->clk_ptp)) {
3405                 fep->clk_ptp = NULL;
3406                 fep->bufdesc_ex = false;
3407         }
3408
3409         ret = fec_enet_clk_enable(ndev, true);
3410         if (ret)
3411                 goto failed_clk;
3412
3413         ret = clk_prepare_enable(fep->clk_ipg);
3414         if (ret)
3415                 goto failed_clk_ipg;
3416
3417         fep->reg_phy = devm_regulator_get(&pdev->dev, "phy");
3418         if (!IS_ERR(fep->reg_phy)) {
3419                 ret = regulator_enable(fep->reg_phy);
3420                 if (ret) {
3421                         dev_err(&pdev->dev,
3422                                 "Failed to enable phy regulator: %d\n", ret);
3423                         goto failed_regulator;
3424                 }
3425         } else {
3426                 fep->reg_phy = NULL;
3427         }
3428
3429         pm_runtime_set_autosuspend_delay(&pdev->dev, FEC_MDIO_PM_TIMEOUT);
3430         pm_runtime_use_autosuspend(&pdev->dev);
3431         pm_runtime_get_noresume(&pdev->dev);
3432         pm_runtime_set_active(&pdev->dev);
3433         pm_runtime_enable(&pdev->dev);
3434
3435         fec_reset_phy(pdev);
3436
3437         if (fep->bufdesc_ex)
3438                 fec_ptp_init(pdev);
3439
3440         ret = fec_enet_init(ndev);
3441         if (ret)
3442                 goto failed_init;
3443
3444         for (i = 0; i < FEC_IRQ_NUM; i++) {
3445                 irq = platform_get_irq(pdev, i);
3446                 if (irq < 0) {
3447                         if (i)
3448                                 break;
3449                         ret = irq;
3450                         goto failed_irq;
3451                 }
3452                 ret = devm_request_irq(&pdev->dev, irq, fec_enet_interrupt,
3453                                        0, pdev->name, ndev);
3454                 if (ret)
3455                         goto failed_irq;
3456
3457                 fep->irq[i] = irq;
3458         }
3459
3460         init_completion(&fep->mdio_done);
3461         ret = fec_enet_mii_init(pdev);
3462         if (ret)
3463                 goto failed_mii_init;
3464
3465         /* Carrier starts down, phylib will bring it up */
3466         netif_carrier_off(ndev);
3467         fec_enet_clk_enable(ndev, false);
3468         pinctrl_pm_select_sleep_state(&pdev->dev);
3469
3470         ret = register_netdev(ndev);
3471         if (ret)
3472                 goto failed_register;
3473
3474         device_init_wakeup(&ndev->dev, fep->wol_flag &
3475                            FEC_WOL_HAS_MAGIC_PACKET);
3476
3477         if (fep->bufdesc_ex && fep->ptp_clock)
3478                 netdev_info(ndev, "registered PHC device %d\n", fep->dev_id);
3479
3480         fep->rx_copybreak = COPYBREAK_DEFAULT;
3481         INIT_WORK(&fep->tx_timeout_work, fec_enet_timeout_work);
3482
3483         pm_runtime_mark_last_busy(&pdev->dev);
3484         pm_runtime_put_autosuspend(&pdev->dev);
3485
3486         return 0;
3487
3488 failed_register:
3489         fec_enet_mii_remove(fep);
3490 failed_mii_init:
3491 failed_irq:
3492 failed_init:
3493         fec_ptp_stop(pdev);
3494         if (fep->reg_phy)
3495                 regulator_disable(fep->reg_phy);
3496 failed_regulator:
3497         clk_disable_unprepare(fep->clk_ipg);
3498 failed_clk_ipg:
3499         fec_enet_clk_enable(ndev, false);
3500 failed_clk:
3501 failed_phy:
3502         of_node_put(phy_node);
3503 failed_ioremap:
3504         free_netdev(ndev);
3505
3506         return ret;
3507 }
3508
3509 static int
3510 fec_drv_remove(struct platform_device *pdev)
3511 {
3512         struct net_device *ndev = platform_get_drvdata(pdev);
3513         struct fec_enet_private *fep = netdev_priv(ndev);
3514
3515         cancel_work_sync(&fep->tx_timeout_work);
3516         fec_ptp_stop(pdev);
3517         unregister_netdev(ndev);
3518         fec_enet_mii_remove(fep);
3519         if (fep->reg_phy)
3520                 regulator_disable(fep->reg_phy);
3521         of_node_put(fep->phy_node);
3522         free_netdev(ndev);
3523
3524         return 0;
3525 }
3526
3527 static int __maybe_unused fec_suspend(struct device *dev)
3528 {
3529         struct net_device *ndev = dev_get_drvdata(dev);
3530         struct fec_enet_private *fep = netdev_priv(ndev);
3531
3532         rtnl_lock();
3533         if (netif_running(ndev)) {
3534                 if (fep->wol_flag & FEC_WOL_FLAG_ENABLE)
3535                         fep->wol_flag |= FEC_WOL_FLAG_SLEEP_ON;
3536                 phy_stop(fep->phy_dev);
3537                 napi_disable(&fep->napi);
3538                 netif_tx_lock_bh(ndev);
3539                 netif_device_detach(ndev);
3540                 netif_tx_unlock_bh(ndev);
3541                 fec_stop(ndev);
3542                 fec_enet_clk_enable(ndev, false);
3543                 if (!(fep->wol_flag & FEC_WOL_FLAG_ENABLE))
3544                         pinctrl_pm_select_sleep_state(&fep->pdev->dev);
3545         }
3546         rtnl_unlock();
3547
3548         if (fep->reg_phy && !(fep->wol_flag & FEC_WOL_FLAG_ENABLE))
3549                 regulator_disable(fep->reg_phy);
3550
3551         /* SOC supply clock to phy, when clock is disabled, phy link down
3552          * SOC control phy regulator, when regulator is disabled, phy link down
3553          */
3554         if (fep->clk_enet_out || fep->reg_phy)
3555                 fep->link = 0;
3556
3557         return 0;
3558 }
3559
3560 static int __maybe_unused fec_resume(struct device *dev)
3561 {
3562         struct net_device *ndev = dev_get_drvdata(dev);
3563         struct fec_enet_private *fep = netdev_priv(ndev);
3564         struct fec_platform_data *pdata = fep->pdev->dev.platform_data;
3565         int ret;
3566         int val;
3567
3568         if (fep->reg_phy && !(fep->wol_flag & FEC_WOL_FLAG_ENABLE)) {
3569                 ret = regulator_enable(fep->reg_phy);
3570                 if (ret)
3571                         return ret;
3572         }
3573
3574         rtnl_lock();
3575         if (netif_running(ndev)) {
3576                 ret = fec_enet_clk_enable(ndev, true);
3577                 if (ret) {
3578                         rtnl_unlock();
3579                         goto failed_clk;
3580                 }
3581                 if (fep->wol_flag & FEC_WOL_FLAG_ENABLE) {
3582                         if (pdata && pdata->sleep_mode_enable)
3583                                 pdata->sleep_mode_enable(false);
3584                         val = readl(fep->hwp + FEC_ECNTRL);
3585                         val &= ~(FEC_ECR_MAGICEN | FEC_ECR_SLEEP);
3586                         writel(val, fep->hwp + FEC_ECNTRL);
3587                         fep->wol_flag &= ~FEC_WOL_FLAG_SLEEP_ON;
3588                 } else {
3589                         pinctrl_pm_select_default_state(&fep->pdev->dev);
3590                 }
3591                 fec_restart(ndev);
3592                 netif_tx_lock_bh(ndev);
3593                 netif_device_attach(ndev);
3594                 netif_tx_unlock_bh(ndev);
3595                 napi_enable(&fep->napi);
3596                 phy_start(fep->phy_dev);
3597         }
3598         rtnl_unlock();
3599
3600         return 0;
3601
3602 failed_clk:
3603         if (fep->reg_phy)
3604                 regulator_disable(fep->reg_phy);
3605         return ret;
3606 }
3607
3608 static int __maybe_unused fec_runtime_suspend(struct device *dev)
3609 {
3610         struct net_device *ndev = dev_get_drvdata(dev);
3611         struct fec_enet_private *fep = netdev_priv(ndev);
3612
3613         clk_disable_unprepare(fep->clk_ipg);
3614
3615         return 0;
3616 }
3617
3618 static int __maybe_unused fec_runtime_resume(struct device *dev)
3619 {
3620         struct net_device *ndev = dev_get_drvdata(dev);
3621         struct fec_enet_private *fep = netdev_priv(ndev);
3622
3623         return clk_prepare_enable(fep->clk_ipg);
3624 }
3625
3626 static const struct dev_pm_ops fec_pm_ops = {
3627         SET_SYSTEM_SLEEP_PM_OPS(fec_suspend, fec_resume)
3628         SET_RUNTIME_PM_OPS(fec_runtime_suspend, fec_runtime_resume, NULL)
3629 };
3630
3631 static struct platform_driver fec_driver = {
3632         .driver = {
3633                 .name   = DRIVER_NAME,
3634                 .pm     = &fec_pm_ops,
3635                 .of_match_table = fec_dt_ids,
3636         },
3637         .id_table = fec_devtype,
3638         .probe  = fec_probe,
3639         .remove = fec_drv_remove,
3640 };
3641
3642 module_platform_driver(fec_driver);
3643
3644 MODULE_ALIAS("platform:"DRIVER_NAME);
3645 MODULE_LICENSE("GPL");