ixgbe: Add feature offset value to ring features
[cascardo/linux.git] / drivers / net / ethernet / intel / ixgbe / ixgbe_main.c
1 /*******************************************************************************
2
3   Intel 10 Gigabit PCI Express Linux driver
4   Copyright(c) 1999 - 2012 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
24   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
25
26 *******************************************************************************/
27
28 #include <linux/types.h>
29 #include <linux/module.h>
30 #include <linux/pci.h>
31 #include <linux/netdevice.h>
32 #include <linux/vmalloc.h>
33 #include <linux/string.h>
34 #include <linux/in.h>
35 #include <linux/interrupt.h>
36 #include <linux/ip.h>
37 #include <linux/tcp.h>
38 #include <linux/sctp.h>
39 #include <linux/pkt_sched.h>
40 #include <linux/ipv6.h>
41 #include <linux/slab.h>
42 #include <net/checksum.h>
43 #include <net/ip6_checksum.h>
44 #include <linux/ethtool.h>
45 #include <linux/if.h>
46 #include <linux/if_vlan.h>
47 #include <linux/prefetch.h>
48 #include <scsi/fc/fc_fcoe.h>
49
50 #include "ixgbe.h"
51 #include "ixgbe_common.h"
52 #include "ixgbe_dcb_82599.h"
53 #include "ixgbe_sriov.h"
54
55 char ixgbe_driver_name[] = "ixgbe";
56 static const char ixgbe_driver_string[] =
57                               "Intel(R) 10 Gigabit PCI Express Network Driver";
58 #ifdef IXGBE_FCOE
59 char ixgbe_default_device_descr[] =
60                               "Intel(R) 10 Gigabit Network Connection";
61 #else
62 static char ixgbe_default_device_descr[] =
63                               "Intel(R) 10 Gigabit Network Connection";
64 #endif
65 #define MAJ 3
66 #define MIN 9
67 #define BUILD 15
68 #define DRV_VERSION __stringify(MAJ) "." __stringify(MIN) "." \
69         __stringify(BUILD) "-k"
70 const char ixgbe_driver_version[] = DRV_VERSION;
71 static const char ixgbe_copyright[] =
72                                 "Copyright (c) 1999-2012 Intel Corporation.";
73
74 static const struct ixgbe_info *ixgbe_info_tbl[] = {
75         [board_82598] = &ixgbe_82598_info,
76         [board_82599] = &ixgbe_82599_info,
77         [board_X540] = &ixgbe_X540_info,
78 };
79
80 /* ixgbe_pci_tbl - PCI Device ID Table
81  *
82  * Wildcard entries (PCI_ANY_ID) should come last
83  * Last entry must be all 0s
84  *
85  * { Vendor ID, Device ID, SubVendor ID, SubDevice ID,
86  *   Class, Class Mask, private data (not used) }
87  */
88 static DEFINE_PCI_DEVICE_TABLE(ixgbe_pci_tbl) = {
89         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598), board_82598 },
90         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AF_DUAL_PORT), board_82598 },
91         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AF_SINGLE_PORT), board_82598 },
92         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AT), board_82598 },
93         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AT2), board_82598 },
94         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_CX4), board_82598 },
95         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_CX4_DUAL_PORT), board_82598 },
96         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_DA_DUAL_PORT), board_82598 },
97         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_SR_DUAL_PORT_EM), board_82598 },
98         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_XF_LR), board_82598 },
99         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_SFP_LOM), board_82598 },
100         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_BX), board_82598 },
101         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KX4), board_82599 },
102         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_XAUI_LOM), board_82599 },
103         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KR), board_82599 },
104         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP), board_82599 },
105         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_EM), board_82599 },
106         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KX4_MEZZ), board_82599 },
107         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_CX4), board_82599 },
108         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_BACKPLANE_FCOE), board_82599 },
109         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_FCOE), board_82599 },
110         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_T3_LOM), board_82599 },
111         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_COMBO_BACKPLANE), board_82599 },
112         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X540T), board_X540 },
113         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_SF2), board_82599 },
114         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_LS), board_82599 },
115         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599EN_SFP), board_82599 },
116         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_SF_QP), board_82599 },
117         /* required last entry */
118         {0, }
119 };
120 MODULE_DEVICE_TABLE(pci, ixgbe_pci_tbl);
121
122 #ifdef CONFIG_IXGBE_DCA
123 static int ixgbe_notify_dca(struct notifier_block *, unsigned long event,
124                             void *p);
125 static struct notifier_block dca_notifier = {
126         .notifier_call = ixgbe_notify_dca,
127         .next          = NULL,
128         .priority      = 0
129 };
130 #endif
131
132 #ifdef CONFIG_PCI_IOV
133 static unsigned int max_vfs;
134 module_param(max_vfs, uint, 0);
135 MODULE_PARM_DESC(max_vfs,
136                  "Maximum number of virtual functions to allocate per physical function - default is zero and maximum value is 63");
137 #endif /* CONFIG_PCI_IOV */
138
139 static unsigned int allow_unsupported_sfp;
140 module_param(allow_unsupported_sfp, uint, 0);
141 MODULE_PARM_DESC(allow_unsupported_sfp,
142                  "Allow unsupported and untested SFP+ modules on 82599-based adapters");
143
144 #define DEFAULT_MSG_ENABLE (NETIF_MSG_DRV|NETIF_MSG_PROBE|NETIF_MSG_LINK)
145 static int debug = -1;
146 module_param(debug, int, 0);
147 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
148
149 MODULE_AUTHOR("Intel Corporation, <linux.nics@intel.com>");
150 MODULE_DESCRIPTION("Intel(R) 10 Gigabit PCI Express Network Driver");
151 MODULE_LICENSE("GPL");
152 MODULE_VERSION(DRV_VERSION);
153
154 static void ixgbe_service_event_schedule(struct ixgbe_adapter *adapter)
155 {
156         if (!test_bit(__IXGBE_DOWN, &adapter->state) &&
157             !test_and_set_bit(__IXGBE_SERVICE_SCHED, &adapter->state))
158                 schedule_work(&adapter->service_task);
159 }
160
161 static void ixgbe_service_event_complete(struct ixgbe_adapter *adapter)
162 {
163         BUG_ON(!test_bit(__IXGBE_SERVICE_SCHED, &adapter->state));
164
165         /* flush memory to make sure state is correct before next watchdog */
166         smp_mb__before_clear_bit();
167         clear_bit(__IXGBE_SERVICE_SCHED, &adapter->state);
168 }
169
170 struct ixgbe_reg_info {
171         u32 ofs;
172         char *name;
173 };
174
175 static const struct ixgbe_reg_info ixgbe_reg_info_tbl[] = {
176
177         /* General Registers */
178         {IXGBE_CTRL, "CTRL"},
179         {IXGBE_STATUS, "STATUS"},
180         {IXGBE_CTRL_EXT, "CTRL_EXT"},
181
182         /* Interrupt Registers */
183         {IXGBE_EICR, "EICR"},
184
185         /* RX Registers */
186         {IXGBE_SRRCTL(0), "SRRCTL"},
187         {IXGBE_DCA_RXCTRL(0), "DRXCTL"},
188         {IXGBE_RDLEN(0), "RDLEN"},
189         {IXGBE_RDH(0), "RDH"},
190         {IXGBE_RDT(0), "RDT"},
191         {IXGBE_RXDCTL(0), "RXDCTL"},
192         {IXGBE_RDBAL(0), "RDBAL"},
193         {IXGBE_RDBAH(0), "RDBAH"},
194
195         /* TX Registers */
196         {IXGBE_TDBAL(0), "TDBAL"},
197         {IXGBE_TDBAH(0), "TDBAH"},
198         {IXGBE_TDLEN(0), "TDLEN"},
199         {IXGBE_TDH(0), "TDH"},
200         {IXGBE_TDT(0), "TDT"},
201         {IXGBE_TXDCTL(0), "TXDCTL"},
202
203         /* List Terminator */
204         {}
205 };
206
207
208 /*
209  * ixgbe_regdump - register printout routine
210  */
211 static void ixgbe_regdump(struct ixgbe_hw *hw, struct ixgbe_reg_info *reginfo)
212 {
213         int i = 0, j = 0;
214         char rname[16];
215         u32 regs[64];
216
217         switch (reginfo->ofs) {
218         case IXGBE_SRRCTL(0):
219                 for (i = 0; i < 64; i++)
220                         regs[i] = IXGBE_READ_REG(hw, IXGBE_SRRCTL(i));
221                 break;
222         case IXGBE_DCA_RXCTRL(0):
223                 for (i = 0; i < 64; i++)
224                         regs[i] = IXGBE_READ_REG(hw, IXGBE_DCA_RXCTRL(i));
225                 break;
226         case IXGBE_RDLEN(0):
227                 for (i = 0; i < 64; i++)
228                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDLEN(i));
229                 break;
230         case IXGBE_RDH(0):
231                 for (i = 0; i < 64; i++)
232                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDH(i));
233                 break;
234         case IXGBE_RDT(0):
235                 for (i = 0; i < 64; i++)
236                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDT(i));
237                 break;
238         case IXGBE_RXDCTL(0):
239                 for (i = 0; i < 64; i++)
240                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RXDCTL(i));
241                 break;
242         case IXGBE_RDBAL(0):
243                 for (i = 0; i < 64; i++)
244                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDBAL(i));
245                 break;
246         case IXGBE_RDBAH(0):
247                 for (i = 0; i < 64; i++)
248                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDBAH(i));
249                 break;
250         case IXGBE_TDBAL(0):
251                 for (i = 0; i < 64; i++)
252                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDBAL(i));
253                 break;
254         case IXGBE_TDBAH(0):
255                 for (i = 0; i < 64; i++)
256                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDBAH(i));
257                 break;
258         case IXGBE_TDLEN(0):
259                 for (i = 0; i < 64; i++)
260                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDLEN(i));
261                 break;
262         case IXGBE_TDH(0):
263                 for (i = 0; i < 64; i++)
264                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDH(i));
265                 break;
266         case IXGBE_TDT(0):
267                 for (i = 0; i < 64; i++)
268                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDT(i));
269                 break;
270         case IXGBE_TXDCTL(0):
271                 for (i = 0; i < 64; i++)
272                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TXDCTL(i));
273                 break;
274         default:
275                 pr_info("%-15s %08x\n", reginfo->name,
276                         IXGBE_READ_REG(hw, reginfo->ofs));
277                 return;
278         }
279
280         for (i = 0; i < 8; i++) {
281                 snprintf(rname, 16, "%s[%d-%d]", reginfo->name, i*8, i*8+7);
282                 pr_err("%-15s", rname);
283                 for (j = 0; j < 8; j++)
284                         pr_cont(" %08x", regs[i*8+j]);
285                 pr_cont("\n");
286         }
287
288 }
289
290 /*
291  * ixgbe_dump - Print registers, tx-rings and rx-rings
292  */
293 static void ixgbe_dump(struct ixgbe_adapter *adapter)
294 {
295         struct net_device *netdev = adapter->netdev;
296         struct ixgbe_hw *hw = &adapter->hw;
297         struct ixgbe_reg_info *reginfo;
298         int n = 0;
299         struct ixgbe_ring *tx_ring;
300         struct ixgbe_tx_buffer *tx_buffer;
301         union ixgbe_adv_tx_desc *tx_desc;
302         struct my_u0 { u64 a; u64 b; } *u0;
303         struct ixgbe_ring *rx_ring;
304         union ixgbe_adv_rx_desc *rx_desc;
305         struct ixgbe_rx_buffer *rx_buffer_info;
306         u32 staterr;
307         int i = 0;
308
309         if (!netif_msg_hw(adapter))
310                 return;
311
312         /* Print netdevice Info */
313         if (netdev) {
314                 dev_info(&adapter->pdev->dev, "Net device Info\n");
315                 pr_info("Device Name     state            "
316                         "trans_start      last_rx\n");
317                 pr_info("%-15s %016lX %016lX %016lX\n",
318                         netdev->name,
319                         netdev->state,
320                         netdev->trans_start,
321                         netdev->last_rx);
322         }
323
324         /* Print Registers */
325         dev_info(&adapter->pdev->dev, "Register Dump\n");
326         pr_info(" Register Name   Value\n");
327         for (reginfo = (struct ixgbe_reg_info *)ixgbe_reg_info_tbl;
328              reginfo->name; reginfo++) {
329                 ixgbe_regdump(hw, reginfo);
330         }
331
332         /* Print TX Ring Summary */
333         if (!netdev || !netif_running(netdev))
334                 goto exit;
335
336         dev_info(&adapter->pdev->dev, "TX Rings Summary\n");
337         pr_info("Queue [NTU] [NTC] [bi(ntc)->dma  ] leng ntw timestamp\n");
338         for (n = 0; n < adapter->num_tx_queues; n++) {
339                 tx_ring = adapter->tx_ring[n];
340                 tx_buffer = &tx_ring->tx_buffer_info[tx_ring->next_to_clean];
341                 pr_info(" %5d %5X %5X %016llX %04X %p %016llX\n",
342                            n, tx_ring->next_to_use, tx_ring->next_to_clean,
343                            (u64)dma_unmap_addr(tx_buffer, dma),
344                            dma_unmap_len(tx_buffer, len),
345                            tx_buffer->next_to_watch,
346                            (u64)tx_buffer->time_stamp);
347         }
348
349         /* Print TX Rings */
350         if (!netif_msg_tx_done(adapter))
351                 goto rx_ring_summary;
352
353         dev_info(&adapter->pdev->dev, "TX Rings Dump\n");
354
355         /* Transmit Descriptor Formats
356          *
357          * Advanced Transmit Descriptor
358          *   +--------------------------------------------------------------+
359          * 0 |         Buffer Address [63:0]                                |
360          *   +--------------------------------------------------------------+
361          * 8 |  PAYLEN  | PORTS  | IDX | STA | DCMD  |DTYP |  RSV |  DTALEN |
362          *   +--------------------------------------------------------------+
363          *   63       46 45    40 39 36 35 32 31   24 23 20 19              0
364          */
365
366         for (n = 0; n < adapter->num_tx_queues; n++) {
367                 tx_ring = adapter->tx_ring[n];
368                 pr_info("------------------------------------\n");
369                 pr_info("TX QUEUE INDEX = %d\n", tx_ring->queue_index);
370                 pr_info("------------------------------------\n");
371                 pr_info("T [desc]     [address 63:0  ] "
372                         "[PlPOIdStDDt Ln] [bi->dma       ] "
373                         "leng  ntw timestamp        bi->skb\n");
374
375                 for (i = 0; tx_ring->desc && (i < tx_ring->count); i++) {
376                         tx_desc = IXGBE_TX_DESC(tx_ring, i);
377                         tx_buffer = &tx_ring->tx_buffer_info[i];
378                         u0 = (struct my_u0 *)tx_desc;
379                         pr_info("T [0x%03X]    %016llX %016llX %016llX"
380                                 " %04X  %p %016llX %p", i,
381                                 le64_to_cpu(u0->a),
382                                 le64_to_cpu(u0->b),
383                                 (u64)dma_unmap_addr(tx_buffer, dma),
384                                 dma_unmap_len(tx_buffer, len),
385                                 tx_buffer->next_to_watch,
386                                 (u64)tx_buffer->time_stamp,
387                                 tx_buffer->skb);
388                         if (i == tx_ring->next_to_use &&
389                                 i == tx_ring->next_to_clean)
390                                 pr_cont(" NTC/U\n");
391                         else if (i == tx_ring->next_to_use)
392                                 pr_cont(" NTU\n");
393                         else if (i == tx_ring->next_to_clean)
394                                 pr_cont(" NTC\n");
395                         else
396                                 pr_cont("\n");
397
398                         if (netif_msg_pktdata(adapter) &&
399                             dma_unmap_len(tx_buffer, len) != 0)
400                                 print_hex_dump(KERN_INFO, "",
401                                         DUMP_PREFIX_ADDRESS, 16, 1,
402                                         phys_to_virt(dma_unmap_addr(tx_buffer,
403                                                                     dma)),
404                                         dma_unmap_len(tx_buffer, len),
405                                         true);
406                 }
407         }
408
409         /* Print RX Rings Summary */
410 rx_ring_summary:
411         dev_info(&adapter->pdev->dev, "RX Rings Summary\n");
412         pr_info("Queue [NTU] [NTC]\n");
413         for (n = 0; n < adapter->num_rx_queues; n++) {
414                 rx_ring = adapter->rx_ring[n];
415                 pr_info("%5d %5X %5X\n",
416                         n, rx_ring->next_to_use, rx_ring->next_to_clean);
417         }
418
419         /* Print RX Rings */
420         if (!netif_msg_rx_status(adapter))
421                 goto exit;
422
423         dev_info(&adapter->pdev->dev, "RX Rings Dump\n");
424
425         /* Advanced Receive Descriptor (Read) Format
426          *    63                                           1        0
427          *    +-----------------------------------------------------+
428          *  0 |       Packet Buffer Address [63:1]           |A0/NSE|
429          *    +----------------------------------------------+------+
430          *  8 |       Header Buffer Address [63:1]           |  DD  |
431          *    +-----------------------------------------------------+
432          *
433          *
434          * Advanced Receive Descriptor (Write-Back) Format
435          *
436          *   63       48 47    32 31  30      21 20 16 15   4 3     0
437          *   +------------------------------------------------------+
438          * 0 | Packet     IP     |SPH| HDR_LEN   | RSV|Packet|  RSS |
439          *   | Checksum   Ident  |   |           |    | Type | Type |
440          *   +------------------------------------------------------+
441          * 8 | VLAN Tag | Length | Extended Error | Extended Status |
442          *   +------------------------------------------------------+
443          *   63       48 47    32 31            20 19               0
444          */
445         for (n = 0; n < adapter->num_rx_queues; n++) {
446                 rx_ring = adapter->rx_ring[n];
447                 pr_info("------------------------------------\n");
448                 pr_info("RX QUEUE INDEX = %d\n", rx_ring->queue_index);
449                 pr_info("------------------------------------\n");
450                 pr_info("R  [desc]      [ PktBuf     A0] "
451                         "[  HeadBuf   DD] [bi->dma       ] [bi->skb] "
452                         "<-- Adv Rx Read format\n");
453                 pr_info("RWB[desc]      [PcsmIpSHl PtRs] "
454                         "[vl er S cks ln] ---------------- [bi->skb] "
455                         "<-- Adv Rx Write-Back format\n");
456
457                 for (i = 0; i < rx_ring->count; i++) {
458                         rx_buffer_info = &rx_ring->rx_buffer_info[i];
459                         rx_desc = IXGBE_RX_DESC(rx_ring, i);
460                         u0 = (struct my_u0 *)rx_desc;
461                         staterr = le32_to_cpu(rx_desc->wb.upper.status_error);
462                         if (staterr & IXGBE_RXD_STAT_DD) {
463                                 /* Descriptor Done */
464                                 pr_info("RWB[0x%03X]     %016llX "
465                                         "%016llX ---------------- %p", i,
466                                         le64_to_cpu(u0->a),
467                                         le64_to_cpu(u0->b),
468                                         rx_buffer_info->skb);
469                         } else {
470                                 pr_info("R  [0x%03X]     %016llX "
471                                         "%016llX %016llX %p", i,
472                                         le64_to_cpu(u0->a),
473                                         le64_to_cpu(u0->b),
474                                         (u64)rx_buffer_info->dma,
475                                         rx_buffer_info->skb);
476
477                                 if (netif_msg_pktdata(adapter)) {
478                                         print_hex_dump(KERN_INFO, "",
479                                            DUMP_PREFIX_ADDRESS, 16, 1,
480                                            phys_to_virt(rx_buffer_info->dma),
481                                            ixgbe_rx_bufsz(rx_ring), true);
482                                 }
483                         }
484
485                         if (i == rx_ring->next_to_use)
486                                 pr_cont(" NTU\n");
487                         else if (i == rx_ring->next_to_clean)
488                                 pr_cont(" NTC\n");
489                         else
490                                 pr_cont("\n");
491
492                 }
493         }
494
495 exit:
496         return;
497 }
498
499 static void ixgbe_release_hw_control(struct ixgbe_adapter *adapter)
500 {
501         u32 ctrl_ext;
502
503         /* Let firmware take over control of h/w */
504         ctrl_ext = IXGBE_READ_REG(&adapter->hw, IXGBE_CTRL_EXT);
505         IXGBE_WRITE_REG(&adapter->hw, IXGBE_CTRL_EXT,
506                         ctrl_ext & ~IXGBE_CTRL_EXT_DRV_LOAD);
507 }
508
509 static void ixgbe_get_hw_control(struct ixgbe_adapter *adapter)
510 {
511         u32 ctrl_ext;
512
513         /* Let firmware know the driver has taken over */
514         ctrl_ext = IXGBE_READ_REG(&adapter->hw, IXGBE_CTRL_EXT);
515         IXGBE_WRITE_REG(&adapter->hw, IXGBE_CTRL_EXT,
516                         ctrl_ext | IXGBE_CTRL_EXT_DRV_LOAD);
517 }
518
519 /**
520  * ixgbe_set_ivar - set the IVAR registers, mapping interrupt causes to vectors
521  * @adapter: pointer to adapter struct
522  * @direction: 0 for Rx, 1 for Tx, -1 for other causes
523  * @queue: queue to map the corresponding interrupt to
524  * @msix_vector: the vector to map to the corresponding queue
525  *
526  */
527 static void ixgbe_set_ivar(struct ixgbe_adapter *adapter, s8 direction,
528                            u8 queue, u8 msix_vector)
529 {
530         u32 ivar, index;
531         struct ixgbe_hw *hw = &adapter->hw;
532         switch (hw->mac.type) {
533         case ixgbe_mac_82598EB:
534                 msix_vector |= IXGBE_IVAR_ALLOC_VAL;
535                 if (direction == -1)
536                         direction = 0;
537                 index = (((direction * 64) + queue) >> 2) & 0x1F;
538                 ivar = IXGBE_READ_REG(hw, IXGBE_IVAR(index));
539                 ivar &= ~(0xFF << (8 * (queue & 0x3)));
540                 ivar |= (msix_vector << (8 * (queue & 0x3)));
541                 IXGBE_WRITE_REG(hw, IXGBE_IVAR(index), ivar);
542                 break;
543         case ixgbe_mac_82599EB:
544         case ixgbe_mac_X540:
545                 if (direction == -1) {
546                         /* other causes */
547                         msix_vector |= IXGBE_IVAR_ALLOC_VAL;
548                         index = ((queue & 1) * 8);
549                         ivar = IXGBE_READ_REG(&adapter->hw, IXGBE_IVAR_MISC);
550                         ivar &= ~(0xFF << index);
551                         ivar |= (msix_vector << index);
552                         IXGBE_WRITE_REG(&adapter->hw, IXGBE_IVAR_MISC, ivar);
553                         break;
554                 } else {
555                         /* tx or rx causes */
556                         msix_vector |= IXGBE_IVAR_ALLOC_VAL;
557                         index = ((16 * (queue & 1)) + (8 * direction));
558                         ivar = IXGBE_READ_REG(hw, IXGBE_IVAR(queue >> 1));
559                         ivar &= ~(0xFF << index);
560                         ivar |= (msix_vector << index);
561                         IXGBE_WRITE_REG(hw, IXGBE_IVAR(queue >> 1), ivar);
562                         break;
563                 }
564         default:
565                 break;
566         }
567 }
568
569 static inline void ixgbe_irq_rearm_queues(struct ixgbe_adapter *adapter,
570                                           u64 qmask)
571 {
572         u32 mask;
573
574         switch (adapter->hw.mac.type) {
575         case ixgbe_mac_82598EB:
576                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
577                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS, mask);
578                 break;
579         case ixgbe_mac_82599EB:
580         case ixgbe_mac_X540:
581                 mask = (qmask & 0xFFFFFFFF);
582                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS_EX(0), mask);
583                 mask = (qmask >> 32);
584                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS_EX(1), mask);
585                 break;
586         default:
587                 break;
588         }
589 }
590
591 void ixgbe_unmap_and_free_tx_resource(struct ixgbe_ring *ring,
592                                       struct ixgbe_tx_buffer *tx_buffer)
593 {
594         if (tx_buffer->skb) {
595                 dev_kfree_skb_any(tx_buffer->skb);
596                 if (dma_unmap_len(tx_buffer, len))
597                         dma_unmap_single(ring->dev,
598                                          dma_unmap_addr(tx_buffer, dma),
599                                          dma_unmap_len(tx_buffer, len),
600                                          DMA_TO_DEVICE);
601         } else if (dma_unmap_len(tx_buffer, len)) {
602                 dma_unmap_page(ring->dev,
603                                dma_unmap_addr(tx_buffer, dma),
604                                dma_unmap_len(tx_buffer, len),
605                                DMA_TO_DEVICE);
606         }
607         tx_buffer->next_to_watch = NULL;
608         tx_buffer->skb = NULL;
609         dma_unmap_len_set(tx_buffer, len, 0);
610         /* tx_buffer must be completely set up in the transmit path */
611 }
612
613 static void ixgbe_update_xoff_rx_lfc(struct ixgbe_adapter *adapter)
614 {
615         struct ixgbe_hw *hw = &adapter->hw;
616         struct ixgbe_hw_stats *hwstats = &adapter->stats;
617         int i;
618         u32 data;
619
620         if ((hw->fc.current_mode != ixgbe_fc_full) &&
621             (hw->fc.current_mode != ixgbe_fc_rx_pause))
622                 return;
623
624         switch (hw->mac.type) {
625         case ixgbe_mac_82598EB:
626                 data = IXGBE_READ_REG(hw, IXGBE_LXOFFRXC);
627                 break;
628         default:
629                 data = IXGBE_READ_REG(hw, IXGBE_LXOFFRXCNT);
630         }
631         hwstats->lxoffrxc += data;
632
633         /* refill credits (no tx hang) if we received xoff */
634         if (!data)
635                 return;
636
637         for (i = 0; i < adapter->num_tx_queues; i++)
638                 clear_bit(__IXGBE_HANG_CHECK_ARMED,
639                           &adapter->tx_ring[i]->state);
640 }
641
642 static void ixgbe_update_xoff_received(struct ixgbe_adapter *adapter)
643 {
644         struct ixgbe_hw *hw = &adapter->hw;
645         struct ixgbe_hw_stats *hwstats = &adapter->stats;
646         u32 xoff[8] = {0};
647         int i;
648         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
649
650         if (adapter->ixgbe_ieee_pfc)
651                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
652
653         if (!(adapter->flags & IXGBE_FLAG_DCB_ENABLED) || !pfc_en) {
654                 ixgbe_update_xoff_rx_lfc(adapter);
655                 return;
656         }
657
658         /* update stats for each tc, only valid with PFC enabled */
659         for (i = 0; i < MAX_TX_PACKET_BUFFERS; i++) {
660                 switch (hw->mac.type) {
661                 case ixgbe_mac_82598EB:
662                         xoff[i] = IXGBE_READ_REG(hw, IXGBE_PXOFFRXC(i));
663                         break;
664                 default:
665                         xoff[i] = IXGBE_READ_REG(hw, IXGBE_PXOFFRXCNT(i));
666                 }
667                 hwstats->pxoffrxc[i] += xoff[i];
668         }
669
670         /* disarm tx queues that have received xoff frames */
671         for (i = 0; i < adapter->num_tx_queues; i++) {
672                 struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
673                 u8 tc = tx_ring->dcb_tc;
674
675                 if (xoff[tc])
676                         clear_bit(__IXGBE_HANG_CHECK_ARMED, &tx_ring->state);
677         }
678 }
679
680 static u64 ixgbe_get_tx_completed(struct ixgbe_ring *ring)
681 {
682         return ring->stats.packets;
683 }
684
685 static u64 ixgbe_get_tx_pending(struct ixgbe_ring *ring)
686 {
687         struct ixgbe_adapter *adapter = netdev_priv(ring->netdev);
688         struct ixgbe_hw *hw = &adapter->hw;
689
690         u32 head = IXGBE_READ_REG(hw, IXGBE_TDH(ring->reg_idx));
691         u32 tail = IXGBE_READ_REG(hw, IXGBE_TDT(ring->reg_idx));
692
693         if (head != tail)
694                 return (head < tail) ?
695                         tail - head : (tail + ring->count - head);
696
697         return 0;
698 }
699
700 static inline bool ixgbe_check_tx_hang(struct ixgbe_ring *tx_ring)
701 {
702         u32 tx_done = ixgbe_get_tx_completed(tx_ring);
703         u32 tx_done_old = tx_ring->tx_stats.tx_done_old;
704         u32 tx_pending = ixgbe_get_tx_pending(tx_ring);
705         bool ret = false;
706
707         clear_check_for_tx_hang(tx_ring);
708
709         /*
710          * Check for a hung queue, but be thorough. This verifies
711          * that a transmit has been completed since the previous
712          * check AND there is at least one packet pending. The
713          * ARMED bit is set to indicate a potential hang. The
714          * bit is cleared if a pause frame is received to remove
715          * false hang detection due to PFC or 802.3x frames. By
716          * requiring this to fail twice we avoid races with
717          * pfc clearing the ARMED bit and conditions where we
718          * run the check_tx_hang logic with a transmit completion
719          * pending but without time to complete it yet.
720          */
721         if ((tx_done_old == tx_done) && tx_pending) {
722                 /* make sure it is true for two checks in a row */
723                 ret = test_and_set_bit(__IXGBE_HANG_CHECK_ARMED,
724                                        &tx_ring->state);
725         } else {
726                 /* update completed stats and continue */
727                 tx_ring->tx_stats.tx_done_old = tx_done;
728                 /* reset the countdown */
729                 clear_bit(__IXGBE_HANG_CHECK_ARMED, &tx_ring->state);
730         }
731
732         return ret;
733 }
734
735 /**
736  * ixgbe_tx_timeout_reset - initiate reset due to Tx timeout
737  * @adapter: driver private struct
738  **/
739 static void ixgbe_tx_timeout_reset(struct ixgbe_adapter *adapter)
740 {
741
742         /* Do the reset outside of interrupt context */
743         if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
744                 adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
745                 ixgbe_service_event_schedule(adapter);
746         }
747 }
748
749 /**
750  * ixgbe_clean_tx_irq - Reclaim resources after transmit completes
751  * @q_vector: structure containing interrupt and ring information
752  * @tx_ring: tx ring to clean
753  **/
754 static bool ixgbe_clean_tx_irq(struct ixgbe_q_vector *q_vector,
755                                struct ixgbe_ring *tx_ring)
756 {
757         struct ixgbe_adapter *adapter = q_vector->adapter;
758         struct ixgbe_tx_buffer *tx_buffer;
759         union ixgbe_adv_tx_desc *tx_desc;
760         unsigned int total_bytes = 0, total_packets = 0;
761         unsigned int budget = q_vector->tx.work_limit;
762         unsigned int i = tx_ring->next_to_clean;
763
764         if (test_bit(__IXGBE_DOWN, &adapter->state))
765                 return true;
766
767         tx_buffer = &tx_ring->tx_buffer_info[i];
768         tx_desc = IXGBE_TX_DESC(tx_ring, i);
769         i -= tx_ring->count;
770
771         do {
772                 union ixgbe_adv_tx_desc *eop_desc = tx_buffer->next_to_watch;
773
774                 /* if next_to_watch is not set then there is no work pending */
775                 if (!eop_desc)
776                         break;
777
778                 /* prevent any other reads prior to eop_desc */
779                 rmb();
780
781                 /* if DD is not set pending work has not been completed */
782                 if (!(eop_desc->wb.status & cpu_to_le32(IXGBE_TXD_STAT_DD)))
783                         break;
784
785                 /* clear next_to_watch to prevent false hangs */
786                 tx_buffer->next_to_watch = NULL;
787
788                 /* update the statistics for this packet */
789                 total_bytes += tx_buffer->bytecount;
790                 total_packets += tx_buffer->gso_segs;
791
792 #ifdef CONFIG_IXGBE_PTP
793                 if (unlikely(tx_buffer->tx_flags & IXGBE_TX_FLAGS_TSTAMP))
794                         ixgbe_ptp_tx_hwtstamp(q_vector, tx_buffer->skb);
795 #endif
796
797                 /* free the skb */
798                 dev_kfree_skb_any(tx_buffer->skb);
799
800                 /* unmap skb header data */
801                 dma_unmap_single(tx_ring->dev,
802                                  dma_unmap_addr(tx_buffer, dma),
803                                  dma_unmap_len(tx_buffer, len),
804                                  DMA_TO_DEVICE);
805
806                 /* clear tx_buffer data */
807                 tx_buffer->skb = NULL;
808                 dma_unmap_len_set(tx_buffer, len, 0);
809
810                 /* unmap remaining buffers */
811                 while (tx_desc != eop_desc) {
812                         tx_buffer++;
813                         tx_desc++;
814                         i++;
815                         if (unlikely(!i)) {
816                                 i -= tx_ring->count;
817                                 tx_buffer = tx_ring->tx_buffer_info;
818                                 tx_desc = IXGBE_TX_DESC(tx_ring, 0);
819                         }
820
821                         /* unmap any remaining paged data */
822                         if (dma_unmap_len(tx_buffer, len)) {
823                                 dma_unmap_page(tx_ring->dev,
824                                                dma_unmap_addr(tx_buffer, dma),
825                                                dma_unmap_len(tx_buffer, len),
826                                                DMA_TO_DEVICE);
827                                 dma_unmap_len_set(tx_buffer, len, 0);
828                         }
829                 }
830
831                 /* move us one more past the eop_desc for start of next pkt */
832                 tx_buffer++;
833                 tx_desc++;
834                 i++;
835                 if (unlikely(!i)) {
836                         i -= tx_ring->count;
837                         tx_buffer = tx_ring->tx_buffer_info;
838                         tx_desc = IXGBE_TX_DESC(tx_ring, 0);
839                 }
840
841                 /* issue prefetch for next Tx descriptor */
842                 prefetch(tx_desc);
843
844                 /* update budget accounting */
845                 budget--;
846         } while (likely(budget));
847
848         i += tx_ring->count;
849         tx_ring->next_to_clean = i;
850         u64_stats_update_begin(&tx_ring->syncp);
851         tx_ring->stats.bytes += total_bytes;
852         tx_ring->stats.packets += total_packets;
853         u64_stats_update_end(&tx_ring->syncp);
854         q_vector->tx.total_bytes += total_bytes;
855         q_vector->tx.total_packets += total_packets;
856
857         if (check_for_tx_hang(tx_ring) && ixgbe_check_tx_hang(tx_ring)) {
858                 /* schedule immediate reset if we believe we hung */
859                 struct ixgbe_hw *hw = &adapter->hw;
860                 e_err(drv, "Detected Tx Unit Hang\n"
861                         "  Tx Queue             <%d>\n"
862                         "  TDH, TDT             <%x>, <%x>\n"
863                         "  next_to_use          <%x>\n"
864                         "  next_to_clean        <%x>\n"
865                         "tx_buffer_info[next_to_clean]\n"
866                         "  time_stamp           <%lx>\n"
867                         "  jiffies              <%lx>\n",
868                         tx_ring->queue_index,
869                         IXGBE_READ_REG(hw, IXGBE_TDH(tx_ring->reg_idx)),
870                         IXGBE_READ_REG(hw, IXGBE_TDT(tx_ring->reg_idx)),
871                         tx_ring->next_to_use, i,
872                         tx_ring->tx_buffer_info[i].time_stamp, jiffies);
873
874                 netif_stop_subqueue(tx_ring->netdev, tx_ring->queue_index);
875
876                 e_info(probe,
877                        "tx hang %d detected on queue %d, resetting adapter\n",
878                         adapter->tx_timeout_count + 1, tx_ring->queue_index);
879
880                 /* schedule immediate reset if we believe we hung */
881                 ixgbe_tx_timeout_reset(adapter);
882
883                 /* the adapter is about to reset, no point in enabling stuff */
884                 return true;
885         }
886
887         netdev_tx_completed_queue(txring_txq(tx_ring),
888                                   total_packets, total_bytes);
889
890 #define TX_WAKE_THRESHOLD (DESC_NEEDED * 2)
891         if (unlikely(total_packets && netif_carrier_ok(tx_ring->netdev) &&
892                      (ixgbe_desc_unused(tx_ring) >= TX_WAKE_THRESHOLD))) {
893                 /* Make sure that anybody stopping the queue after this
894                  * sees the new next_to_clean.
895                  */
896                 smp_mb();
897                 if (__netif_subqueue_stopped(tx_ring->netdev,
898                                              tx_ring->queue_index)
899                     && !test_bit(__IXGBE_DOWN, &adapter->state)) {
900                         netif_wake_subqueue(tx_ring->netdev,
901                                             tx_ring->queue_index);
902                         ++tx_ring->tx_stats.restart_queue;
903                 }
904         }
905
906         return !!budget;
907 }
908
909 #ifdef CONFIG_IXGBE_DCA
910 static void ixgbe_update_tx_dca(struct ixgbe_adapter *adapter,
911                                 struct ixgbe_ring *tx_ring,
912                                 int cpu)
913 {
914         struct ixgbe_hw *hw = &adapter->hw;
915         u32 txctrl = dca3_get_tag(tx_ring->dev, cpu);
916         u16 reg_offset;
917
918         switch (hw->mac.type) {
919         case ixgbe_mac_82598EB:
920                 reg_offset = IXGBE_DCA_TXCTRL(tx_ring->reg_idx);
921                 break;
922         case ixgbe_mac_82599EB:
923         case ixgbe_mac_X540:
924                 reg_offset = IXGBE_DCA_TXCTRL_82599(tx_ring->reg_idx);
925                 txctrl <<= IXGBE_DCA_TXCTRL_CPUID_SHIFT_82599;
926                 break;
927         default:
928                 /* for unknown hardware do not write register */
929                 return;
930         }
931
932         /*
933          * We can enable relaxed ordering for reads, but not writes when
934          * DCA is enabled.  This is due to a known issue in some chipsets
935          * which will cause the DCA tag to be cleared.
936          */
937         txctrl |= IXGBE_DCA_TXCTRL_DESC_RRO_EN |
938                   IXGBE_DCA_TXCTRL_DATA_RRO_EN |
939                   IXGBE_DCA_TXCTRL_DESC_DCA_EN;
940
941         IXGBE_WRITE_REG(hw, reg_offset, txctrl);
942 }
943
944 static void ixgbe_update_rx_dca(struct ixgbe_adapter *adapter,
945                                 struct ixgbe_ring *rx_ring,
946                                 int cpu)
947 {
948         struct ixgbe_hw *hw = &adapter->hw;
949         u32 rxctrl = dca3_get_tag(rx_ring->dev, cpu);
950         u8 reg_idx = rx_ring->reg_idx;
951
952
953         switch (hw->mac.type) {
954         case ixgbe_mac_82599EB:
955         case ixgbe_mac_X540:
956                 rxctrl <<= IXGBE_DCA_RXCTRL_CPUID_SHIFT_82599;
957                 break;
958         default:
959                 break;
960         }
961
962         /*
963          * We can enable relaxed ordering for reads, but not writes when
964          * DCA is enabled.  This is due to a known issue in some chipsets
965          * which will cause the DCA tag to be cleared.
966          */
967         rxctrl |= IXGBE_DCA_RXCTRL_DESC_RRO_EN |
968                   IXGBE_DCA_RXCTRL_DATA_DCA_EN |
969                   IXGBE_DCA_RXCTRL_DESC_DCA_EN;
970
971         IXGBE_WRITE_REG(hw, IXGBE_DCA_RXCTRL(reg_idx), rxctrl);
972 }
973
974 static void ixgbe_update_dca(struct ixgbe_q_vector *q_vector)
975 {
976         struct ixgbe_adapter *adapter = q_vector->adapter;
977         struct ixgbe_ring *ring;
978         int cpu = get_cpu();
979
980         if (q_vector->cpu == cpu)
981                 goto out_no_update;
982
983         ixgbe_for_each_ring(ring, q_vector->tx)
984                 ixgbe_update_tx_dca(adapter, ring, cpu);
985
986         ixgbe_for_each_ring(ring, q_vector->rx)
987                 ixgbe_update_rx_dca(adapter, ring, cpu);
988
989         q_vector->cpu = cpu;
990 out_no_update:
991         put_cpu();
992 }
993
994 static void ixgbe_setup_dca(struct ixgbe_adapter *adapter)
995 {
996         int i;
997
998         if (!(adapter->flags & IXGBE_FLAG_DCA_ENABLED))
999                 return;
1000
1001         /* always use CB2 mode, difference is masked in the CB driver */
1002         IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL, 2);
1003
1004         for (i = 0; i < adapter->num_q_vectors; i++) {
1005                 adapter->q_vector[i]->cpu = -1;
1006                 ixgbe_update_dca(adapter->q_vector[i]);
1007         }
1008 }
1009
1010 static int __ixgbe_notify_dca(struct device *dev, void *data)
1011 {
1012         struct ixgbe_adapter *adapter = dev_get_drvdata(dev);
1013         unsigned long event = *(unsigned long *)data;
1014
1015         if (!(adapter->flags & IXGBE_FLAG_DCA_CAPABLE))
1016                 return 0;
1017
1018         switch (event) {
1019         case DCA_PROVIDER_ADD:
1020                 /* if we're already enabled, don't do it again */
1021                 if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
1022                         break;
1023                 if (dca_add_requester(dev) == 0) {
1024                         adapter->flags |= IXGBE_FLAG_DCA_ENABLED;
1025                         ixgbe_setup_dca(adapter);
1026                         break;
1027                 }
1028                 /* Fall Through since DCA is disabled. */
1029         case DCA_PROVIDER_REMOVE:
1030                 if (adapter->flags & IXGBE_FLAG_DCA_ENABLED) {
1031                         dca_remove_requester(dev);
1032                         adapter->flags &= ~IXGBE_FLAG_DCA_ENABLED;
1033                         IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL, 1);
1034                 }
1035                 break;
1036         }
1037
1038         return 0;
1039 }
1040
1041 #endif /* CONFIG_IXGBE_DCA */
1042 static inline void ixgbe_rx_hash(struct ixgbe_ring *ring,
1043                                  union ixgbe_adv_rx_desc *rx_desc,
1044                                  struct sk_buff *skb)
1045 {
1046         if (ring->netdev->features & NETIF_F_RXHASH)
1047                 skb->rxhash = le32_to_cpu(rx_desc->wb.lower.hi_dword.rss);
1048 }
1049
1050 #ifdef IXGBE_FCOE
1051 /**
1052  * ixgbe_rx_is_fcoe - check the rx desc for incoming pkt type
1053  * @ring: structure containing ring specific data
1054  * @rx_desc: advanced rx descriptor
1055  *
1056  * Returns : true if it is FCoE pkt
1057  */
1058 static inline bool ixgbe_rx_is_fcoe(struct ixgbe_ring *ring,
1059                                     union ixgbe_adv_rx_desc *rx_desc)
1060 {
1061         __le16 pkt_info = rx_desc->wb.lower.lo_dword.hs_rss.pkt_info;
1062
1063         return test_bit(__IXGBE_RX_FCOE, &ring->state) &&
1064                ((pkt_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_ETQF_MASK)) ==
1065                 (cpu_to_le16(IXGBE_ETQF_FILTER_FCOE <<
1066                              IXGBE_RXDADV_PKTTYPE_ETQF_SHIFT)));
1067 }
1068
1069 #endif /* IXGBE_FCOE */
1070 /**
1071  * ixgbe_rx_checksum - indicate in skb if hw indicated a good cksum
1072  * @ring: structure containing ring specific data
1073  * @rx_desc: current Rx descriptor being processed
1074  * @skb: skb currently being received and modified
1075  **/
1076 static inline void ixgbe_rx_checksum(struct ixgbe_ring *ring,
1077                                      union ixgbe_adv_rx_desc *rx_desc,
1078                                      struct sk_buff *skb)
1079 {
1080         skb_checksum_none_assert(skb);
1081
1082         /* Rx csum disabled */
1083         if (!(ring->netdev->features & NETIF_F_RXCSUM))
1084                 return;
1085
1086         /* if IP and error */
1087         if (ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_IPCS) &&
1088             ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_ERR_IPE)) {
1089                 ring->rx_stats.csum_err++;
1090                 return;
1091         }
1092
1093         if (!ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_L4CS))
1094                 return;
1095
1096         if (ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_ERR_TCPE)) {
1097                 __le16 pkt_info = rx_desc->wb.lower.lo_dword.hs_rss.pkt_info;
1098
1099                 /*
1100                  * 82599 errata, UDP frames with a 0 checksum can be marked as
1101                  * checksum errors.
1102                  */
1103                 if ((pkt_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_UDP)) &&
1104                     test_bit(__IXGBE_RX_CSUM_UDP_ZERO_ERR, &ring->state))
1105                         return;
1106
1107                 ring->rx_stats.csum_err++;
1108                 return;
1109         }
1110
1111         /* It must be a TCP or UDP packet with a valid checksum */
1112         skb->ip_summed = CHECKSUM_UNNECESSARY;
1113 }
1114
1115 static inline void ixgbe_release_rx_desc(struct ixgbe_ring *rx_ring, u32 val)
1116 {
1117         rx_ring->next_to_use = val;
1118
1119         /* update next to alloc since we have filled the ring */
1120         rx_ring->next_to_alloc = val;
1121         /*
1122          * Force memory writes to complete before letting h/w
1123          * know there are new descriptors to fetch.  (Only
1124          * applicable for weak-ordered memory model archs,
1125          * such as IA-64).
1126          */
1127         wmb();
1128         writel(val, rx_ring->tail);
1129 }
1130
1131 static bool ixgbe_alloc_mapped_page(struct ixgbe_ring *rx_ring,
1132                                     struct ixgbe_rx_buffer *bi)
1133 {
1134         struct page *page = bi->page;
1135         dma_addr_t dma = bi->dma;
1136
1137         /* since we are recycling buffers we should seldom need to alloc */
1138         if (likely(dma))
1139                 return true;
1140
1141         /* alloc new page for storage */
1142         if (likely(!page)) {
1143                 page = alloc_pages(GFP_ATOMIC | __GFP_COLD | __GFP_COMP,
1144                                    ixgbe_rx_pg_order(rx_ring));
1145                 if (unlikely(!page)) {
1146                         rx_ring->rx_stats.alloc_rx_page_failed++;
1147                         return false;
1148                 }
1149                 bi->page = page;
1150         }
1151
1152         /* map page for use */
1153         dma = dma_map_page(rx_ring->dev, page, 0,
1154                            ixgbe_rx_pg_size(rx_ring), DMA_FROM_DEVICE);
1155
1156         /*
1157          * if mapping failed free memory back to system since
1158          * there isn't much point in holding memory we can't use
1159          */
1160         if (dma_mapping_error(rx_ring->dev, dma)) {
1161                 __free_pages(page, ixgbe_rx_pg_order(rx_ring));
1162                 bi->page = NULL;
1163
1164                 rx_ring->rx_stats.alloc_rx_page_failed++;
1165                 return false;
1166         }
1167
1168         bi->dma = dma;
1169         bi->page_offset ^= ixgbe_rx_bufsz(rx_ring);
1170
1171         return true;
1172 }
1173
1174 /**
1175  * ixgbe_alloc_rx_buffers - Replace used receive buffers
1176  * @rx_ring: ring to place buffers on
1177  * @cleaned_count: number of buffers to replace
1178  **/
1179 void ixgbe_alloc_rx_buffers(struct ixgbe_ring *rx_ring, u16 cleaned_count)
1180 {
1181         union ixgbe_adv_rx_desc *rx_desc;
1182         struct ixgbe_rx_buffer *bi;
1183         u16 i = rx_ring->next_to_use;
1184
1185         /* nothing to do */
1186         if (!cleaned_count)
1187                 return;
1188
1189         rx_desc = IXGBE_RX_DESC(rx_ring, i);
1190         bi = &rx_ring->rx_buffer_info[i];
1191         i -= rx_ring->count;
1192
1193         do {
1194                 if (!ixgbe_alloc_mapped_page(rx_ring, bi))
1195                         break;
1196
1197                 /*
1198                  * Refresh the desc even if buffer_addrs didn't change
1199                  * because each write-back erases this info.
1200                  */
1201                 rx_desc->read.pkt_addr = cpu_to_le64(bi->dma + bi->page_offset);
1202
1203                 rx_desc++;
1204                 bi++;
1205                 i++;
1206                 if (unlikely(!i)) {
1207                         rx_desc = IXGBE_RX_DESC(rx_ring, 0);
1208                         bi = rx_ring->rx_buffer_info;
1209                         i -= rx_ring->count;
1210                 }
1211
1212                 /* clear the hdr_addr for the next_to_use descriptor */
1213                 rx_desc->read.hdr_addr = 0;
1214
1215                 cleaned_count--;
1216         } while (cleaned_count);
1217
1218         i += rx_ring->count;
1219
1220         if (rx_ring->next_to_use != i)
1221                 ixgbe_release_rx_desc(rx_ring, i);
1222 }
1223
1224 /**
1225  * ixgbe_get_headlen - determine size of header for RSC/LRO/GRO/FCOE
1226  * @data: pointer to the start of the headers
1227  * @max_len: total length of section to find headers in
1228  *
1229  * This function is meant to determine the length of headers that will
1230  * be recognized by hardware for LRO, GRO, and RSC offloads.  The main
1231  * motivation of doing this is to only perform one pull for IPv4 TCP
1232  * packets so that we can do basic things like calculating the gso_size
1233  * based on the average data per packet.
1234  **/
1235 static unsigned int ixgbe_get_headlen(unsigned char *data,
1236                                       unsigned int max_len)
1237 {
1238         union {
1239                 unsigned char *network;
1240                 /* l2 headers */
1241                 struct ethhdr *eth;
1242                 struct vlan_hdr *vlan;
1243                 /* l3 headers */
1244                 struct iphdr *ipv4;
1245         } hdr;
1246         __be16 protocol;
1247         u8 nexthdr = 0; /* default to not TCP */
1248         u8 hlen;
1249
1250         /* this should never happen, but better safe than sorry */
1251         if (max_len < ETH_HLEN)
1252                 return max_len;
1253
1254         /* initialize network frame pointer */
1255         hdr.network = data;
1256
1257         /* set first protocol and move network header forward */
1258         protocol = hdr.eth->h_proto;
1259         hdr.network += ETH_HLEN;
1260
1261         /* handle any vlan tag if present */
1262         if (protocol == __constant_htons(ETH_P_8021Q)) {
1263                 if ((hdr.network - data) > (max_len - VLAN_HLEN))
1264                         return max_len;
1265
1266                 protocol = hdr.vlan->h_vlan_encapsulated_proto;
1267                 hdr.network += VLAN_HLEN;
1268         }
1269
1270         /* handle L3 protocols */
1271         if (protocol == __constant_htons(ETH_P_IP)) {
1272                 if ((hdr.network - data) > (max_len - sizeof(struct iphdr)))
1273                         return max_len;
1274
1275                 /* access ihl as a u8 to avoid unaligned access on ia64 */
1276                 hlen = (hdr.network[0] & 0x0F) << 2;
1277
1278                 /* verify hlen meets minimum size requirements */
1279                 if (hlen < sizeof(struct iphdr))
1280                         return hdr.network - data;
1281
1282                 /* record next protocol */
1283                 nexthdr = hdr.ipv4->protocol;
1284                 hdr.network += hlen;
1285 #ifdef IXGBE_FCOE
1286         } else if (protocol == __constant_htons(ETH_P_FCOE)) {
1287                 if ((hdr.network - data) > (max_len - FCOE_HEADER_LEN))
1288                         return max_len;
1289                 hdr.network += FCOE_HEADER_LEN;
1290 #endif
1291         } else {
1292                 return hdr.network - data;
1293         }
1294
1295         /* finally sort out TCP */
1296         if (nexthdr == IPPROTO_TCP) {
1297                 if ((hdr.network - data) > (max_len - sizeof(struct tcphdr)))
1298                         return max_len;
1299
1300                 /* access doff as a u8 to avoid unaligned access on ia64 */
1301                 hlen = (hdr.network[12] & 0xF0) >> 2;
1302
1303                 /* verify hlen meets minimum size requirements */
1304                 if (hlen < sizeof(struct tcphdr))
1305                         return hdr.network - data;
1306
1307                 hdr.network += hlen;
1308         }
1309
1310         /*
1311          * If everything has gone correctly hdr.network should be the
1312          * data section of the packet and will be the end of the header.
1313          * If not then it probably represents the end of the last recognized
1314          * header.
1315          */
1316         if ((hdr.network - data) < max_len)
1317                 return hdr.network - data;
1318         else
1319                 return max_len;
1320 }
1321
1322 static void ixgbe_get_rsc_cnt(struct ixgbe_ring *rx_ring,
1323                               union ixgbe_adv_rx_desc *rx_desc,
1324                               struct sk_buff *skb)
1325 {
1326         __le32 rsc_enabled;
1327         u32 rsc_cnt;
1328
1329         if (!ring_is_rsc_enabled(rx_ring))
1330                 return;
1331
1332         rsc_enabled = rx_desc->wb.lower.lo_dword.data &
1333                       cpu_to_le32(IXGBE_RXDADV_RSCCNT_MASK);
1334
1335         /* If this is an RSC frame rsc_cnt should be non-zero */
1336         if (!rsc_enabled)
1337                 return;
1338
1339         rsc_cnt = le32_to_cpu(rsc_enabled);
1340         rsc_cnt >>= IXGBE_RXDADV_RSCCNT_SHIFT;
1341
1342         IXGBE_CB(skb)->append_cnt += rsc_cnt - 1;
1343 }
1344
1345 static void ixgbe_set_rsc_gso_size(struct ixgbe_ring *ring,
1346                                    struct sk_buff *skb)
1347 {
1348         u16 hdr_len = skb_headlen(skb);
1349
1350         /* set gso_size to avoid messing up TCP MSS */
1351         skb_shinfo(skb)->gso_size = DIV_ROUND_UP((skb->len - hdr_len),
1352                                                  IXGBE_CB(skb)->append_cnt);
1353 }
1354
1355 static void ixgbe_update_rsc_stats(struct ixgbe_ring *rx_ring,
1356                                    struct sk_buff *skb)
1357 {
1358         /* if append_cnt is 0 then frame is not RSC */
1359         if (!IXGBE_CB(skb)->append_cnt)
1360                 return;
1361
1362         rx_ring->rx_stats.rsc_count += IXGBE_CB(skb)->append_cnt;
1363         rx_ring->rx_stats.rsc_flush++;
1364
1365         ixgbe_set_rsc_gso_size(rx_ring, skb);
1366
1367         /* gso_size is computed using append_cnt so always clear it last */
1368         IXGBE_CB(skb)->append_cnt = 0;
1369 }
1370
1371 /**
1372  * ixgbe_process_skb_fields - Populate skb header fields from Rx descriptor
1373  * @rx_ring: rx descriptor ring packet is being transacted on
1374  * @rx_desc: pointer to the EOP Rx descriptor
1375  * @skb: pointer to current skb being populated
1376  *
1377  * This function checks the ring, descriptor, and packet information in
1378  * order to populate the hash, checksum, VLAN, timestamp, protocol, and
1379  * other fields within the skb.
1380  **/
1381 static void ixgbe_process_skb_fields(struct ixgbe_ring *rx_ring,
1382                                      union ixgbe_adv_rx_desc *rx_desc,
1383                                      struct sk_buff *skb)
1384 {
1385         struct net_device *dev = rx_ring->netdev;
1386
1387         ixgbe_update_rsc_stats(rx_ring, skb);
1388
1389         ixgbe_rx_hash(rx_ring, rx_desc, skb);
1390
1391         ixgbe_rx_checksum(rx_ring, rx_desc, skb);
1392
1393 #ifdef CONFIG_IXGBE_PTP
1394         ixgbe_ptp_rx_hwtstamp(rx_ring->q_vector, rx_desc, skb);
1395 #endif
1396
1397         if ((dev->features & NETIF_F_HW_VLAN_RX) &&
1398             ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_VP)) {
1399                 u16 vid = le16_to_cpu(rx_desc->wb.upper.vlan);
1400                 __vlan_hwaccel_put_tag(skb, vid);
1401         }
1402
1403         skb_record_rx_queue(skb, rx_ring->queue_index);
1404
1405         skb->protocol = eth_type_trans(skb, dev);
1406 }
1407
1408 static void ixgbe_rx_skb(struct ixgbe_q_vector *q_vector,
1409                          struct sk_buff *skb)
1410 {
1411         struct ixgbe_adapter *adapter = q_vector->adapter;
1412
1413         if (!(adapter->flags & IXGBE_FLAG_IN_NETPOLL))
1414                 napi_gro_receive(&q_vector->napi, skb);
1415         else
1416                 netif_rx(skb);
1417 }
1418
1419 /**
1420  * ixgbe_is_non_eop - process handling of non-EOP buffers
1421  * @rx_ring: Rx ring being processed
1422  * @rx_desc: Rx descriptor for current buffer
1423  * @skb: Current socket buffer containing buffer in progress
1424  *
1425  * This function updates next to clean.  If the buffer is an EOP buffer
1426  * this function exits returning false, otherwise it will place the
1427  * sk_buff in the next buffer to be chained and return true indicating
1428  * that this is in fact a non-EOP buffer.
1429  **/
1430 static bool ixgbe_is_non_eop(struct ixgbe_ring *rx_ring,
1431                              union ixgbe_adv_rx_desc *rx_desc,
1432                              struct sk_buff *skb)
1433 {
1434         u32 ntc = rx_ring->next_to_clean + 1;
1435
1436         /* fetch, update, and store next to clean */
1437         ntc = (ntc < rx_ring->count) ? ntc : 0;
1438         rx_ring->next_to_clean = ntc;
1439
1440         prefetch(IXGBE_RX_DESC(rx_ring, ntc));
1441
1442         if (likely(ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_EOP)))
1443                 return false;
1444
1445         /* append_cnt indicates packet is RSC, if so fetch nextp */
1446         if (IXGBE_CB(skb)->append_cnt) {
1447                 ntc = le32_to_cpu(rx_desc->wb.upper.status_error);
1448                 ntc &= IXGBE_RXDADV_NEXTP_MASK;
1449                 ntc >>= IXGBE_RXDADV_NEXTP_SHIFT;
1450         }
1451
1452         /* place skb in next buffer to be received */
1453         rx_ring->rx_buffer_info[ntc].skb = skb;
1454         rx_ring->rx_stats.non_eop_descs++;
1455
1456         return true;
1457 }
1458
1459 /**
1460  * ixgbe_cleanup_headers - Correct corrupted or empty headers
1461  * @rx_ring: rx descriptor ring packet is being transacted on
1462  * @rx_desc: pointer to the EOP Rx descriptor
1463  * @skb: pointer to current skb being fixed
1464  *
1465  * Check for corrupted packet headers caused by senders on the local L2
1466  * embedded NIC switch not setting up their Tx Descriptors right.  These
1467  * should be very rare.
1468  *
1469  * Also address the case where we are pulling data in on pages only
1470  * and as such no data is present in the skb header.
1471  *
1472  * In addition if skb is not at least 60 bytes we need to pad it so that
1473  * it is large enough to qualify as a valid Ethernet frame.
1474  *
1475  * Returns true if an error was encountered and skb was freed.
1476  **/
1477 static bool ixgbe_cleanup_headers(struct ixgbe_ring *rx_ring,
1478                                   union ixgbe_adv_rx_desc *rx_desc,
1479                                   struct sk_buff *skb)
1480 {
1481         struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[0];
1482         struct net_device *netdev = rx_ring->netdev;
1483         unsigned char *va;
1484         unsigned int pull_len;
1485
1486         /* if the page was released unmap it, else just sync our portion */
1487         if (unlikely(IXGBE_CB(skb)->page_released)) {
1488                 dma_unmap_page(rx_ring->dev, IXGBE_CB(skb)->dma,
1489                                ixgbe_rx_pg_size(rx_ring), DMA_FROM_DEVICE);
1490                 IXGBE_CB(skb)->page_released = false;
1491         } else {
1492                 dma_sync_single_range_for_cpu(rx_ring->dev,
1493                                               IXGBE_CB(skb)->dma,
1494                                               frag->page_offset,
1495                                               ixgbe_rx_bufsz(rx_ring),
1496                                               DMA_FROM_DEVICE);
1497         }
1498         IXGBE_CB(skb)->dma = 0;
1499
1500         /* verify that the packet does not have any known errors */
1501         if (unlikely(ixgbe_test_staterr(rx_desc,
1502                                         IXGBE_RXDADV_ERR_FRAME_ERR_MASK) &&
1503             !(netdev->features & NETIF_F_RXALL))) {
1504                 dev_kfree_skb_any(skb);
1505                 return true;
1506         }
1507
1508         /*
1509          * it is valid to use page_address instead of kmap since we are
1510          * working with pages allocated out of the lomem pool per
1511          * alloc_page(GFP_ATOMIC)
1512          */
1513         va = skb_frag_address(frag);
1514
1515         /*
1516          * we need the header to contain the greater of either ETH_HLEN or
1517          * 60 bytes if the skb->len is less than 60 for skb_pad.
1518          */
1519         pull_len = skb_frag_size(frag);
1520         if (pull_len > 256)
1521                 pull_len = ixgbe_get_headlen(va, pull_len);
1522
1523         /* align pull length to size of long to optimize memcpy performance */
1524         skb_copy_to_linear_data(skb, va, ALIGN(pull_len, sizeof(long)));
1525
1526         /* update all of the pointers */
1527         skb_frag_size_sub(frag, pull_len);
1528         frag->page_offset += pull_len;
1529         skb->data_len -= pull_len;
1530         skb->tail += pull_len;
1531
1532         /*
1533          * if we sucked the frag empty then we should free it,
1534          * if there are other frags here something is screwed up in hardware
1535          */
1536         if (skb_frag_size(frag) == 0) {
1537                 BUG_ON(skb_shinfo(skb)->nr_frags != 1);
1538                 skb_shinfo(skb)->nr_frags = 0;
1539                 __skb_frag_unref(frag);
1540                 skb->truesize -= ixgbe_rx_bufsz(rx_ring);
1541         }
1542
1543 #ifdef IXGBE_FCOE
1544         /* do not attempt to pad FCoE Frames as this will disrupt DDP */
1545         if (ixgbe_rx_is_fcoe(rx_ring, rx_desc))
1546                 return false;
1547
1548 #endif
1549         /* if skb_pad returns an error the skb was freed */
1550         if (unlikely(skb->len < 60)) {
1551                 int pad_len = 60 - skb->len;
1552
1553                 if (skb_pad(skb, pad_len))
1554                         return true;
1555                 __skb_put(skb, pad_len);
1556         }
1557
1558         return false;
1559 }
1560
1561 /**
1562  * ixgbe_can_reuse_page - determine if we can reuse a page
1563  * @rx_buffer: pointer to rx_buffer containing the page we want to reuse
1564  *
1565  * Returns true if page can be reused in another Rx buffer
1566  **/
1567 static inline bool ixgbe_can_reuse_page(struct ixgbe_rx_buffer *rx_buffer)
1568 {
1569         struct page *page = rx_buffer->page;
1570
1571         /* if we are only owner of page and it is local we can reuse it */
1572         return likely(page_count(page) == 1) &&
1573                likely(page_to_nid(page) == numa_node_id());
1574 }
1575
1576 /**
1577  * ixgbe_reuse_rx_page - page flip buffer and store it back on the ring
1578  * @rx_ring: rx descriptor ring to store buffers on
1579  * @old_buff: donor buffer to have page reused
1580  *
1581  * Syncronizes page for reuse by the adapter
1582  **/
1583 static void ixgbe_reuse_rx_page(struct ixgbe_ring *rx_ring,
1584                                 struct ixgbe_rx_buffer *old_buff)
1585 {
1586         struct ixgbe_rx_buffer *new_buff;
1587         u16 nta = rx_ring->next_to_alloc;
1588         u16 bufsz = ixgbe_rx_bufsz(rx_ring);
1589
1590         new_buff = &rx_ring->rx_buffer_info[nta];
1591
1592         /* update, and store next to alloc */
1593         nta++;
1594         rx_ring->next_to_alloc = (nta < rx_ring->count) ? nta : 0;
1595
1596         /* transfer page from old buffer to new buffer */
1597         new_buff->page = old_buff->page;
1598         new_buff->dma = old_buff->dma;
1599
1600         /* flip page offset to other buffer and store to new_buff */
1601         new_buff->page_offset = old_buff->page_offset ^ bufsz;
1602
1603         /* sync the buffer for use by the device */
1604         dma_sync_single_range_for_device(rx_ring->dev, new_buff->dma,
1605                                          new_buff->page_offset, bufsz,
1606                                          DMA_FROM_DEVICE);
1607
1608         /* bump ref count on page before it is given to the stack */
1609         get_page(new_buff->page);
1610 }
1611
1612 /**
1613  * ixgbe_add_rx_frag - Add contents of Rx buffer to sk_buff
1614  * @rx_ring: rx descriptor ring to transact packets on
1615  * @rx_buffer: buffer containing page to add
1616  * @rx_desc: descriptor containing length of buffer written by hardware
1617  * @skb: sk_buff to place the data into
1618  *
1619  * This function is based on skb_add_rx_frag.  I would have used that
1620  * function however it doesn't handle the truesize case correctly since we
1621  * are allocating more memory than might be used for a single receive.
1622  **/
1623 static void ixgbe_add_rx_frag(struct ixgbe_ring *rx_ring,
1624                               struct ixgbe_rx_buffer *rx_buffer,
1625                               struct sk_buff *skb, int size)
1626 {
1627         skb_fill_page_desc(skb, skb_shinfo(skb)->nr_frags,
1628                            rx_buffer->page, rx_buffer->page_offset,
1629                            size);
1630         skb->len += size;
1631         skb->data_len += size;
1632         skb->truesize += ixgbe_rx_bufsz(rx_ring);
1633 }
1634
1635 /**
1636  * ixgbe_clean_rx_irq - Clean completed descriptors from Rx ring - bounce buf
1637  * @q_vector: structure containing interrupt and ring information
1638  * @rx_ring: rx descriptor ring to transact packets on
1639  * @budget: Total limit on number of packets to process
1640  *
1641  * This function provides a "bounce buffer" approach to Rx interrupt
1642  * processing.  The advantage to this is that on systems that have
1643  * expensive overhead for IOMMU access this provides a means of avoiding
1644  * it by maintaining the mapping of the page to the syste.
1645  *
1646  * Returns true if all work is completed without reaching budget
1647  **/
1648 static bool ixgbe_clean_rx_irq(struct ixgbe_q_vector *q_vector,
1649                                struct ixgbe_ring *rx_ring,
1650                                int budget)
1651 {
1652         unsigned int total_rx_bytes = 0, total_rx_packets = 0;
1653 #ifdef IXGBE_FCOE
1654         struct ixgbe_adapter *adapter = q_vector->adapter;
1655         int ddp_bytes = 0;
1656 #endif /* IXGBE_FCOE */
1657         u16 cleaned_count = ixgbe_desc_unused(rx_ring);
1658
1659         do {
1660                 struct ixgbe_rx_buffer *rx_buffer;
1661                 union ixgbe_adv_rx_desc *rx_desc;
1662                 struct sk_buff *skb;
1663                 struct page *page;
1664                 u16 ntc;
1665
1666                 /* return some buffers to hardware, one at a time is too slow */
1667                 if (cleaned_count >= IXGBE_RX_BUFFER_WRITE) {
1668                         ixgbe_alloc_rx_buffers(rx_ring, cleaned_count);
1669                         cleaned_count = 0;
1670                 }
1671
1672                 ntc = rx_ring->next_to_clean;
1673                 rx_desc = IXGBE_RX_DESC(rx_ring, ntc);
1674                 rx_buffer = &rx_ring->rx_buffer_info[ntc];
1675
1676                 if (!ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_DD))
1677                         break;
1678
1679                 /*
1680                  * This memory barrier is needed to keep us from reading
1681                  * any other fields out of the rx_desc until we know the
1682                  * RXD_STAT_DD bit is set
1683                  */
1684                 rmb();
1685
1686                 page = rx_buffer->page;
1687                 prefetchw(page);
1688
1689                 skb = rx_buffer->skb;
1690
1691                 if (likely(!skb)) {
1692                         void *page_addr = page_address(page) +
1693                                           rx_buffer->page_offset;
1694
1695                         /* prefetch first cache line of first page */
1696                         prefetch(page_addr);
1697 #if L1_CACHE_BYTES < 128
1698                         prefetch(page_addr + L1_CACHE_BYTES);
1699 #endif
1700
1701                         /* allocate a skb to store the frags */
1702                         skb = netdev_alloc_skb_ip_align(rx_ring->netdev,
1703                                                         IXGBE_RX_HDR_SIZE);
1704                         if (unlikely(!skb)) {
1705                                 rx_ring->rx_stats.alloc_rx_buff_failed++;
1706                                 break;
1707                         }
1708
1709                         /*
1710                          * we will be copying header into skb->data in
1711                          * pskb_may_pull so it is in our interest to prefetch
1712                          * it now to avoid a possible cache miss
1713                          */
1714                         prefetchw(skb->data);
1715
1716                         /*
1717                          * Delay unmapping of the first packet. It carries the
1718                          * header information, HW may still access the header
1719                          * after the writeback.  Only unmap it when EOP is
1720                          * reached
1721                          */
1722                         IXGBE_CB(skb)->dma = rx_buffer->dma;
1723                 } else {
1724                         /* we are reusing so sync this buffer for CPU use */
1725                         dma_sync_single_range_for_cpu(rx_ring->dev,
1726                                                       rx_buffer->dma,
1727                                                       rx_buffer->page_offset,
1728                                                       ixgbe_rx_bufsz(rx_ring),
1729                                                       DMA_FROM_DEVICE);
1730                 }
1731
1732                 /* pull page into skb */
1733                 ixgbe_add_rx_frag(rx_ring, rx_buffer, skb,
1734                                   le16_to_cpu(rx_desc->wb.upper.length));
1735
1736                 if (ixgbe_can_reuse_page(rx_buffer)) {
1737                         /* hand second half of page back to the ring */
1738                         ixgbe_reuse_rx_page(rx_ring, rx_buffer);
1739                 } else if (IXGBE_CB(skb)->dma == rx_buffer->dma) {
1740                         /* the page has been released from the ring */
1741                         IXGBE_CB(skb)->page_released = true;
1742                 } else {
1743                         /* we are not reusing the buffer so unmap it */
1744                         dma_unmap_page(rx_ring->dev, rx_buffer->dma,
1745                                        ixgbe_rx_pg_size(rx_ring),
1746                                        DMA_FROM_DEVICE);
1747                 }
1748
1749                 /* clear contents of buffer_info */
1750                 rx_buffer->skb = NULL;
1751                 rx_buffer->dma = 0;
1752                 rx_buffer->page = NULL;
1753
1754                 ixgbe_get_rsc_cnt(rx_ring, rx_desc, skb);
1755
1756                 cleaned_count++;
1757
1758                 /* place incomplete frames back on ring for completion */
1759                 if (ixgbe_is_non_eop(rx_ring, rx_desc, skb))
1760                         continue;
1761
1762                 /* verify the packet layout is correct */
1763                 if (ixgbe_cleanup_headers(rx_ring, rx_desc, skb))
1764                         continue;
1765
1766                 /* probably a little skewed due to removing CRC */
1767                 total_rx_bytes += skb->len;
1768                 total_rx_packets++;
1769
1770                 /* populate checksum, timestamp, VLAN, and protocol */
1771                 ixgbe_process_skb_fields(rx_ring, rx_desc, skb);
1772
1773 #ifdef IXGBE_FCOE
1774                 /* if ddp, not passing to ULD unless for FCP_RSP or error */
1775                 if (ixgbe_rx_is_fcoe(rx_ring, rx_desc)) {
1776                         ddp_bytes = ixgbe_fcoe_ddp(adapter, rx_desc, skb);
1777                         if (!ddp_bytes) {
1778                                 dev_kfree_skb_any(skb);
1779                                 continue;
1780                         }
1781                 }
1782
1783 #endif /* IXGBE_FCOE */
1784                 ixgbe_rx_skb(q_vector, skb);
1785
1786                 /* update budget accounting */
1787                 budget--;
1788         } while (likely(budget));
1789
1790 #ifdef IXGBE_FCOE
1791         /* include DDPed FCoE data */
1792         if (ddp_bytes > 0) {
1793                 unsigned int mss;
1794
1795                 mss = rx_ring->netdev->mtu - sizeof(struct fcoe_hdr) -
1796                         sizeof(struct fc_frame_header) -
1797                         sizeof(struct fcoe_crc_eof);
1798                 if (mss > 512)
1799                         mss &= ~511;
1800                 total_rx_bytes += ddp_bytes;
1801                 total_rx_packets += DIV_ROUND_UP(ddp_bytes, mss);
1802         }
1803
1804 #endif /* IXGBE_FCOE */
1805         u64_stats_update_begin(&rx_ring->syncp);
1806         rx_ring->stats.packets += total_rx_packets;
1807         rx_ring->stats.bytes += total_rx_bytes;
1808         u64_stats_update_end(&rx_ring->syncp);
1809         q_vector->rx.total_packets += total_rx_packets;
1810         q_vector->rx.total_bytes += total_rx_bytes;
1811
1812         if (cleaned_count)
1813                 ixgbe_alloc_rx_buffers(rx_ring, cleaned_count);
1814
1815         return !!budget;
1816 }
1817
1818 /**
1819  * ixgbe_configure_msix - Configure MSI-X hardware
1820  * @adapter: board private structure
1821  *
1822  * ixgbe_configure_msix sets up the hardware to properly generate MSI-X
1823  * interrupts.
1824  **/
1825 static void ixgbe_configure_msix(struct ixgbe_adapter *adapter)
1826 {
1827         struct ixgbe_q_vector *q_vector;
1828         int v_idx;
1829         u32 mask;
1830
1831         /* Populate MSIX to EITR Select */
1832         if (adapter->num_vfs > 32) {
1833                 u32 eitrsel = (1 << (adapter->num_vfs - 32)) - 1;
1834                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITRSEL, eitrsel);
1835         }
1836
1837         /*
1838          * Populate the IVAR table and set the ITR values to the
1839          * corresponding register.
1840          */
1841         for (v_idx = 0; v_idx < adapter->num_q_vectors; v_idx++) {
1842                 struct ixgbe_ring *ring;
1843                 q_vector = adapter->q_vector[v_idx];
1844
1845                 ixgbe_for_each_ring(ring, q_vector->rx)
1846                         ixgbe_set_ivar(adapter, 0, ring->reg_idx, v_idx);
1847
1848                 ixgbe_for_each_ring(ring, q_vector->tx)
1849                         ixgbe_set_ivar(adapter, 1, ring->reg_idx, v_idx);
1850
1851                 if (q_vector->tx.ring && !q_vector->rx.ring) {
1852                         /* tx only vector */
1853                         if (adapter->tx_itr_setting == 1)
1854                                 q_vector->itr = IXGBE_10K_ITR;
1855                         else
1856                                 q_vector->itr = adapter->tx_itr_setting;
1857                 } else {
1858                         /* rx or rx/tx vector */
1859                         if (adapter->rx_itr_setting == 1)
1860                                 q_vector->itr = IXGBE_20K_ITR;
1861                         else
1862                                 q_vector->itr = adapter->rx_itr_setting;
1863                 }
1864
1865                 ixgbe_write_eitr(q_vector);
1866         }
1867
1868         switch (adapter->hw.mac.type) {
1869         case ixgbe_mac_82598EB:
1870                 ixgbe_set_ivar(adapter, -1, IXGBE_IVAR_OTHER_CAUSES_INDEX,
1871                                v_idx);
1872                 break;
1873         case ixgbe_mac_82599EB:
1874         case ixgbe_mac_X540:
1875                 ixgbe_set_ivar(adapter, -1, 1, v_idx);
1876                 break;
1877         default:
1878                 break;
1879         }
1880         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITR(v_idx), 1950);
1881
1882         /* set up to autoclear timer, and the vectors */
1883         mask = IXGBE_EIMS_ENABLE_MASK;
1884         mask &= ~(IXGBE_EIMS_OTHER |
1885                   IXGBE_EIMS_MAILBOX |
1886                   IXGBE_EIMS_LSC);
1887
1888         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIAC, mask);
1889 }
1890
1891 enum latency_range {
1892         lowest_latency = 0,
1893         low_latency = 1,
1894         bulk_latency = 2,
1895         latency_invalid = 255
1896 };
1897
1898 /**
1899  * ixgbe_update_itr - update the dynamic ITR value based on statistics
1900  * @q_vector: structure containing interrupt and ring information
1901  * @ring_container: structure containing ring performance data
1902  *
1903  *      Stores a new ITR value based on packets and byte
1904  *      counts during the last interrupt.  The advantage of per interrupt
1905  *      computation is faster updates and more accurate ITR for the current
1906  *      traffic pattern.  Constants in this function were computed
1907  *      based on theoretical maximum wire speed and thresholds were set based
1908  *      on testing data as well as attempting to minimize response time
1909  *      while increasing bulk throughput.
1910  *      this functionality is controlled by the InterruptThrottleRate module
1911  *      parameter (see ixgbe_param.c)
1912  **/
1913 static void ixgbe_update_itr(struct ixgbe_q_vector *q_vector,
1914                              struct ixgbe_ring_container *ring_container)
1915 {
1916         int bytes = ring_container->total_bytes;
1917         int packets = ring_container->total_packets;
1918         u32 timepassed_us;
1919         u64 bytes_perint;
1920         u8 itr_setting = ring_container->itr;
1921
1922         if (packets == 0)
1923                 return;
1924
1925         /* simple throttlerate management
1926          *   0-10MB/s   lowest (100000 ints/s)
1927          *  10-20MB/s   low    (20000 ints/s)
1928          *  20-1249MB/s bulk   (8000 ints/s)
1929          */
1930         /* what was last interrupt timeslice? */
1931         timepassed_us = q_vector->itr >> 2;
1932         bytes_perint = bytes / timepassed_us; /* bytes/usec */
1933
1934         switch (itr_setting) {
1935         case lowest_latency:
1936                 if (bytes_perint > 10)
1937                         itr_setting = low_latency;
1938                 break;
1939         case low_latency:
1940                 if (bytes_perint > 20)
1941                         itr_setting = bulk_latency;
1942                 else if (bytes_perint <= 10)
1943                         itr_setting = lowest_latency;
1944                 break;
1945         case bulk_latency:
1946                 if (bytes_perint <= 20)
1947                         itr_setting = low_latency;
1948                 break;
1949         }
1950
1951         /* clear work counters since we have the values we need */
1952         ring_container->total_bytes = 0;
1953         ring_container->total_packets = 0;
1954
1955         /* write updated itr to ring container */
1956         ring_container->itr = itr_setting;
1957 }
1958
1959 /**
1960  * ixgbe_write_eitr - write EITR register in hardware specific way
1961  * @q_vector: structure containing interrupt and ring information
1962  *
1963  * This function is made to be called by ethtool and by the driver
1964  * when it needs to update EITR registers at runtime.  Hardware
1965  * specific quirks/differences are taken care of here.
1966  */
1967 void ixgbe_write_eitr(struct ixgbe_q_vector *q_vector)
1968 {
1969         struct ixgbe_adapter *adapter = q_vector->adapter;
1970         struct ixgbe_hw *hw = &adapter->hw;
1971         int v_idx = q_vector->v_idx;
1972         u32 itr_reg = q_vector->itr & IXGBE_MAX_EITR;
1973
1974         switch (adapter->hw.mac.type) {
1975         case ixgbe_mac_82598EB:
1976                 /* must write high and low 16 bits to reset counter */
1977                 itr_reg |= (itr_reg << 16);
1978                 break;
1979         case ixgbe_mac_82599EB:
1980         case ixgbe_mac_X540:
1981                 /*
1982                  * set the WDIS bit to not clear the timer bits and cause an
1983                  * immediate assertion of the interrupt
1984                  */
1985                 itr_reg |= IXGBE_EITR_CNT_WDIS;
1986                 break;
1987         default:
1988                 break;
1989         }
1990         IXGBE_WRITE_REG(hw, IXGBE_EITR(v_idx), itr_reg);
1991 }
1992
1993 static void ixgbe_set_itr(struct ixgbe_q_vector *q_vector)
1994 {
1995         u32 new_itr = q_vector->itr;
1996         u8 current_itr;
1997
1998         ixgbe_update_itr(q_vector, &q_vector->tx);
1999         ixgbe_update_itr(q_vector, &q_vector->rx);
2000
2001         current_itr = max(q_vector->rx.itr, q_vector->tx.itr);
2002
2003         switch (current_itr) {
2004         /* counts and packets in update_itr are dependent on these numbers */
2005         case lowest_latency:
2006                 new_itr = IXGBE_100K_ITR;
2007                 break;
2008         case low_latency:
2009                 new_itr = IXGBE_20K_ITR;
2010                 break;
2011         case bulk_latency:
2012                 new_itr = IXGBE_8K_ITR;
2013                 break;
2014         default:
2015                 break;
2016         }
2017
2018         if (new_itr != q_vector->itr) {
2019                 /* do an exponential smoothing */
2020                 new_itr = (10 * new_itr * q_vector->itr) /
2021                           ((9 * new_itr) + q_vector->itr);
2022
2023                 /* save the algorithm value here */
2024                 q_vector->itr = new_itr;
2025
2026                 ixgbe_write_eitr(q_vector);
2027         }
2028 }
2029
2030 /**
2031  * ixgbe_check_overtemp_subtask - check for over temperature
2032  * @adapter: pointer to adapter
2033  **/
2034 static void ixgbe_check_overtemp_subtask(struct ixgbe_adapter *adapter)
2035 {
2036         struct ixgbe_hw *hw = &adapter->hw;
2037         u32 eicr = adapter->interrupt_event;
2038
2039         if (test_bit(__IXGBE_DOWN, &adapter->state))
2040                 return;
2041
2042         if (!(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE) &&
2043             !(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_EVENT))
2044                 return;
2045
2046         adapter->flags2 &= ~IXGBE_FLAG2_TEMP_SENSOR_EVENT;
2047
2048         switch (hw->device_id) {
2049         case IXGBE_DEV_ID_82599_T3_LOM:
2050                 /*
2051                  * Since the warning interrupt is for both ports
2052                  * we don't have to check if:
2053                  *  - This interrupt wasn't for our port.
2054                  *  - We may have missed the interrupt so always have to
2055                  *    check if we  got a LSC
2056                  */
2057                 if (!(eicr & IXGBE_EICR_GPI_SDP0) &&
2058                     !(eicr & IXGBE_EICR_LSC))
2059                         return;
2060
2061                 if (!(eicr & IXGBE_EICR_LSC) && hw->mac.ops.check_link) {
2062                         u32 autoneg;
2063                         bool link_up = false;
2064
2065                         hw->mac.ops.check_link(hw, &autoneg, &link_up, false);
2066
2067                         if (link_up)
2068                                 return;
2069                 }
2070
2071                 /* Check if this is not due to overtemp */
2072                 if (hw->phy.ops.check_overtemp(hw) != IXGBE_ERR_OVERTEMP)
2073                         return;
2074
2075                 break;
2076         default:
2077                 if (!(eicr & IXGBE_EICR_GPI_SDP0))
2078                         return;
2079                 break;
2080         }
2081         e_crit(drv,
2082                "Network adapter has been stopped because it has over heated. "
2083                "Restart the computer. If the problem persists, "
2084                "power off the system and replace the adapter\n");
2085
2086         adapter->interrupt_event = 0;
2087 }
2088
2089 static void ixgbe_check_fan_failure(struct ixgbe_adapter *adapter, u32 eicr)
2090 {
2091         struct ixgbe_hw *hw = &adapter->hw;
2092
2093         if ((adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) &&
2094             (eicr & IXGBE_EICR_GPI_SDP1)) {
2095                 e_crit(probe, "Fan has stopped, replace the adapter\n");
2096                 /* write to clear the interrupt */
2097                 IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_GPI_SDP1);
2098         }
2099 }
2100
2101 static void ixgbe_check_overtemp_event(struct ixgbe_adapter *adapter, u32 eicr)
2102 {
2103         if (!(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE))
2104                 return;
2105
2106         switch (adapter->hw.mac.type) {
2107         case ixgbe_mac_82599EB:
2108                 /*
2109                  * Need to check link state so complete overtemp check
2110                  * on service task
2111                  */
2112                 if (((eicr & IXGBE_EICR_GPI_SDP0) || (eicr & IXGBE_EICR_LSC)) &&
2113                     (!test_bit(__IXGBE_DOWN, &adapter->state))) {
2114                         adapter->interrupt_event = eicr;
2115                         adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_EVENT;
2116                         ixgbe_service_event_schedule(adapter);
2117                         return;
2118                 }
2119                 return;
2120         case ixgbe_mac_X540:
2121                 if (!(eicr & IXGBE_EICR_TS))
2122                         return;
2123                 break;
2124         default:
2125                 return;
2126         }
2127
2128         e_crit(drv,
2129                "Network adapter has been stopped because it has over heated. "
2130                "Restart the computer. If the problem persists, "
2131                "power off the system and replace the adapter\n");
2132 }
2133
2134 static void ixgbe_check_sfp_event(struct ixgbe_adapter *adapter, u32 eicr)
2135 {
2136         struct ixgbe_hw *hw = &adapter->hw;
2137
2138         if (eicr & IXGBE_EICR_GPI_SDP2) {
2139                 /* Clear the interrupt */
2140                 IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_GPI_SDP2);
2141                 if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2142                         adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
2143                         ixgbe_service_event_schedule(adapter);
2144                 }
2145         }
2146
2147         if (eicr & IXGBE_EICR_GPI_SDP1) {
2148                 /* Clear the interrupt */
2149                 IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_GPI_SDP1);
2150                 if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2151                         adapter->flags |= IXGBE_FLAG_NEED_LINK_CONFIG;
2152                         ixgbe_service_event_schedule(adapter);
2153                 }
2154         }
2155 }
2156
2157 static void ixgbe_check_lsc(struct ixgbe_adapter *adapter)
2158 {
2159         struct ixgbe_hw *hw = &adapter->hw;
2160
2161         adapter->lsc_int++;
2162         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
2163         adapter->link_check_timeout = jiffies;
2164         if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2165                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_EIMC_LSC);
2166                 IXGBE_WRITE_FLUSH(hw);
2167                 ixgbe_service_event_schedule(adapter);
2168         }
2169 }
2170
2171 static inline void ixgbe_irq_enable_queues(struct ixgbe_adapter *adapter,
2172                                            u64 qmask)
2173 {
2174         u32 mask;
2175         struct ixgbe_hw *hw = &adapter->hw;
2176
2177         switch (hw->mac.type) {
2178         case ixgbe_mac_82598EB:
2179                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
2180                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, mask);
2181                 break;
2182         case ixgbe_mac_82599EB:
2183         case ixgbe_mac_X540:
2184                 mask = (qmask & 0xFFFFFFFF);
2185                 if (mask)
2186                         IXGBE_WRITE_REG(hw, IXGBE_EIMS_EX(0), mask);
2187                 mask = (qmask >> 32);
2188                 if (mask)
2189                         IXGBE_WRITE_REG(hw, IXGBE_EIMS_EX(1), mask);
2190                 break;
2191         default:
2192                 break;
2193         }
2194         /* skip the flush */
2195 }
2196
2197 static inline void ixgbe_irq_disable_queues(struct ixgbe_adapter *adapter,
2198                                             u64 qmask)
2199 {
2200         u32 mask;
2201         struct ixgbe_hw *hw = &adapter->hw;
2202
2203         switch (hw->mac.type) {
2204         case ixgbe_mac_82598EB:
2205                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
2206                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, mask);
2207                 break;
2208         case ixgbe_mac_82599EB:
2209         case ixgbe_mac_X540:
2210                 mask = (qmask & 0xFFFFFFFF);
2211                 if (mask)
2212                         IXGBE_WRITE_REG(hw, IXGBE_EIMC_EX(0), mask);
2213                 mask = (qmask >> 32);
2214                 if (mask)
2215                         IXGBE_WRITE_REG(hw, IXGBE_EIMC_EX(1), mask);
2216                 break;
2217         default:
2218                 break;
2219         }
2220         /* skip the flush */
2221 }
2222
2223 /**
2224  * ixgbe_irq_enable - Enable default interrupt generation settings
2225  * @adapter: board private structure
2226  **/
2227 static inline void ixgbe_irq_enable(struct ixgbe_adapter *adapter, bool queues,
2228                                     bool flush)
2229 {
2230         u32 mask = (IXGBE_EIMS_ENABLE_MASK & ~IXGBE_EIMS_RTX_QUEUE);
2231
2232         /* don't reenable LSC while waiting for link */
2233         if (adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE)
2234                 mask &= ~IXGBE_EIMS_LSC;
2235
2236         if (adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE)
2237                 switch (adapter->hw.mac.type) {
2238                 case ixgbe_mac_82599EB:
2239                         mask |= IXGBE_EIMS_GPI_SDP0;
2240                         break;
2241                 case ixgbe_mac_X540:
2242                         mask |= IXGBE_EIMS_TS;
2243                         break;
2244                 default:
2245                         break;
2246                 }
2247         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE)
2248                 mask |= IXGBE_EIMS_GPI_SDP1;
2249         switch (adapter->hw.mac.type) {
2250         case ixgbe_mac_82599EB:
2251                 mask |= IXGBE_EIMS_GPI_SDP1;
2252                 mask |= IXGBE_EIMS_GPI_SDP2;
2253         case ixgbe_mac_X540:
2254                 mask |= IXGBE_EIMS_ECC;
2255                 mask |= IXGBE_EIMS_MAILBOX;
2256                 break;
2257         default:
2258                 break;
2259         }
2260         if ((adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) &&
2261             !(adapter->flags2 & IXGBE_FLAG2_FDIR_REQUIRES_REINIT))
2262                 mask |= IXGBE_EIMS_FLOW_DIR;
2263
2264         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMS, mask);
2265         if (queues)
2266                 ixgbe_irq_enable_queues(adapter, ~0);
2267         if (flush)
2268                 IXGBE_WRITE_FLUSH(&adapter->hw);
2269 }
2270
2271 static irqreturn_t ixgbe_msix_other(int irq, void *data)
2272 {
2273         struct ixgbe_adapter *adapter = data;
2274         struct ixgbe_hw *hw = &adapter->hw;
2275         u32 eicr;
2276
2277         /*
2278          * Workaround for Silicon errata.  Use clear-by-write instead
2279          * of clear-by-read.  Reading with EICS will return the
2280          * interrupt causes without clearing, which later be done
2281          * with the write to EICR.
2282          */
2283         eicr = IXGBE_READ_REG(hw, IXGBE_EICS);
2284         IXGBE_WRITE_REG(hw, IXGBE_EICR, eicr);
2285
2286         if (eicr & IXGBE_EICR_LSC)
2287                 ixgbe_check_lsc(adapter);
2288
2289         if (eicr & IXGBE_EICR_MAILBOX)
2290                 ixgbe_msg_task(adapter);
2291
2292         switch (hw->mac.type) {
2293         case ixgbe_mac_82599EB:
2294         case ixgbe_mac_X540:
2295                 if (eicr & IXGBE_EICR_ECC)
2296                         e_info(link, "Received unrecoverable ECC Err, please "
2297                                "reboot\n");
2298                 /* Handle Flow Director Full threshold interrupt */
2299                 if (eicr & IXGBE_EICR_FLOW_DIR) {
2300                         int reinit_count = 0;
2301                         int i;
2302                         for (i = 0; i < adapter->num_tx_queues; i++) {
2303                                 struct ixgbe_ring *ring = adapter->tx_ring[i];
2304                                 if (test_and_clear_bit(__IXGBE_TX_FDIR_INIT_DONE,
2305                                                        &ring->state))
2306                                         reinit_count++;
2307                         }
2308                         if (reinit_count) {
2309                                 /* no more flow director interrupts until after init */
2310                                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_EIMC_FLOW_DIR);
2311                                 adapter->flags2 |= IXGBE_FLAG2_FDIR_REQUIRES_REINIT;
2312                                 ixgbe_service_event_schedule(adapter);
2313                         }
2314                 }
2315                 ixgbe_check_sfp_event(adapter, eicr);
2316                 ixgbe_check_overtemp_event(adapter, eicr);
2317                 break;
2318         default:
2319                 break;
2320         }
2321
2322         ixgbe_check_fan_failure(adapter, eicr);
2323 #ifdef CONFIG_IXGBE_PTP
2324         ixgbe_ptp_check_pps_event(adapter, eicr);
2325 #endif
2326
2327         /* re-enable the original interrupt state, no lsc, no queues */
2328         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2329                 ixgbe_irq_enable(adapter, false, false);
2330
2331         return IRQ_HANDLED;
2332 }
2333
2334 static irqreturn_t ixgbe_msix_clean_rings(int irq, void *data)
2335 {
2336         struct ixgbe_q_vector *q_vector = data;
2337
2338         /* EIAM disabled interrupts (on this vector) for us */
2339
2340         if (q_vector->rx.ring || q_vector->tx.ring)
2341                 napi_schedule(&q_vector->napi);
2342
2343         return IRQ_HANDLED;
2344 }
2345
2346 /**
2347  * ixgbe_poll - NAPI Rx polling callback
2348  * @napi: structure for representing this polling device
2349  * @budget: how many packets driver is allowed to clean
2350  *
2351  * This function is used for legacy and MSI, NAPI mode
2352  **/
2353 int ixgbe_poll(struct napi_struct *napi, int budget)
2354 {
2355         struct ixgbe_q_vector *q_vector =
2356                                 container_of(napi, struct ixgbe_q_vector, napi);
2357         struct ixgbe_adapter *adapter = q_vector->adapter;
2358         struct ixgbe_ring *ring;
2359         int per_ring_budget;
2360         bool clean_complete = true;
2361
2362 #ifdef CONFIG_IXGBE_DCA
2363         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
2364                 ixgbe_update_dca(q_vector);
2365 #endif
2366
2367         ixgbe_for_each_ring(ring, q_vector->tx)
2368                 clean_complete &= !!ixgbe_clean_tx_irq(q_vector, ring);
2369
2370         /* attempt to distribute budget to each queue fairly, but don't allow
2371          * the budget to go below 1 because we'll exit polling */
2372         if (q_vector->rx.count > 1)
2373                 per_ring_budget = max(budget/q_vector->rx.count, 1);
2374         else
2375                 per_ring_budget = budget;
2376
2377         ixgbe_for_each_ring(ring, q_vector->rx)
2378                 clean_complete &= ixgbe_clean_rx_irq(q_vector, ring,
2379                                                      per_ring_budget);
2380
2381         /* If all work not completed, return budget and keep polling */
2382         if (!clean_complete)
2383                 return budget;
2384
2385         /* all work done, exit the polling mode */
2386         napi_complete(napi);
2387         if (adapter->rx_itr_setting & 1)
2388                 ixgbe_set_itr(q_vector);
2389         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2390                 ixgbe_irq_enable_queues(adapter, ((u64)1 << q_vector->v_idx));
2391
2392         return 0;
2393 }
2394
2395 /**
2396  * ixgbe_request_msix_irqs - Initialize MSI-X interrupts
2397  * @adapter: board private structure
2398  *
2399  * ixgbe_request_msix_irqs allocates MSI-X vectors and requests
2400  * interrupts from the kernel.
2401  **/
2402 static int ixgbe_request_msix_irqs(struct ixgbe_adapter *adapter)
2403 {
2404         struct net_device *netdev = adapter->netdev;
2405         int vector, err;
2406         int ri = 0, ti = 0;
2407
2408         for (vector = 0; vector < adapter->num_q_vectors; vector++) {
2409                 struct ixgbe_q_vector *q_vector = adapter->q_vector[vector];
2410                 struct msix_entry *entry = &adapter->msix_entries[vector];
2411
2412                 if (q_vector->tx.ring && q_vector->rx.ring) {
2413                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2414                                  "%s-%s-%d", netdev->name, "TxRx", ri++);
2415                         ti++;
2416                 } else if (q_vector->rx.ring) {
2417                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2418                                  "%s-%s-%d", netdev->name, "rx", ri++);
2419                 } else if (q_vector->tx.ring) {
2420                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2421                                  "%s-%s-%d", netdev->name, "tx", ti++);
2422                 } else {
2423                         /* skip this unused q_vector */
2424                         continue;
2425                 }
2426                 err = request_irq(entry->vector, &ixgbe_msix_clean_rings, 0,
2427                                   q_vector->name, q_vector);
2428                 if (err) {
2429                         e_err(probe, "request_irq failed for MSIX interrupt "
2430                               "Error: %d\n", err);
2431                         goto free_queue_irqs;
2432                 }
2433                 /* If Flow Director is enabled, set interrupt affinity */
2434                 if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
2435                         /* assign the mask for this irq */
2436                         irq_set_affinity_hint(entry->vector,
2437                                               &q_vector->affinity_mask);
2438                 }
2439         }
2440
2441         err = request_irq(adapter->msix_entries[vector].vector,
2442                           ixgbe_msix_other, 0, netdev->name, adapter);
2443         if (err) {
2444                 e_err(probe, "request_irq for msix_other failed: %d\n", err);
2445                 goto free_queue_irqs;
2446         }
2447
2448         return 0;
2449
2450 free_queue_irqs:
2451         while (vector) {
2452                 vector--;
2453                 irq_set_affinity_hint(adapter->msix_entries[vector].vector,
2454                                       NULL);
2455                 free_irq(adapter->msix_entries[vector].vector,
2456                          adapter->q_vector[vector]);
2457         }
2458         adapter->flags &= ~IXGBE_FLAG_MSIX_ENABLED;
2459         pci_disable_msix(adapter->pdev);
2460         kfree(adapter->msix_entries);
2461         adapter->msix_entries = NULL;
2462         return err;
2463 }
2464
2465 /**
2466  * ixgbe_intr - legacy mode Interrupt Handler
2467  * @irq: interrupt number
2468  * @data: pointer to a network interface device structure
2469  **/
2470 static irqreturn_t ixgbe_intr(int irq, void *data)
2471 {
2472         struct ixgbe_adapter *adapter = data;
2473         struct ixgbe_hw *hw = &adapter->hw;
2474         struct ixgbe_q_vector *q_vector = adapter->q_vector[0];
2475         u32 eicr;
2476
2477         /*
2478          * Workaround for silicon errata #26 on 82598.  Mask the interrupt
2479          * before the read of EICR.
2480          */
2481         IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_IRQ_CLEAR_MASK);
2482
2483         /* for NAPI, using EIAM to auto-mask tx/rx interrupt bits on read
2484          * therefore no explicit interrupt disable is necessary */
2485         eicr = IXGBE_READ_REG(hw, IXGBE_EICR);
2486         if (!eicr) {
2487                 /*
2488                  * shared interrupt alert!
2489                  * make sure interrupts are enabled because the read will
2490                  * have disabled interrupts due to EIAM
2491                  * finish the workaround of silicon errata on 82598.  Unmask
2492                  * the interrupt that we masked before the EICR read.
2493                  */
2494                 if (!test_bit(__IXGBE_DOWN, &adapter->state))
2495                         ixgbe_irq_enable(adapter, true, true);
2496                 return IRQ_NONE;        /* Not our interrupt */
2497         }
2498
2499         if (eicr & IXGBE_EICR_LSC)
2500                 ixgbe_check_lsc(adapter);
2501
2502         switch (hw->mac.type) {
2503         case ixgbe_mac_82599EB:
2504                 ixgbe_check_sfp_event(adapter, eicr);
2505                 /* Fall through */
2506         case ixgbe_mac_X540:
2507                 if (eicr & IXGBE_EICR_ECC)
2508                         e_info(link, "Received unrecoverable ECC err, please "
2509                                      "reboot\n");
2510                 ixgbe_check_overtemp_event(adapter, eicr);
2511                 break;
2512         default:
2513                 break;
2514         }
2515
2516         ixgbe_check_fan_failure(adapter, eicr);
2517 #ifdef CONFIG_IXGBE_PTP
2518         ixgbe_ptp_check_pps_event(adapter, eicr);
2519 #endif
2520
2521         /* would disable interrupts here but EIAM disabled it */
2522         napi_schedule(&q_vector->napi);
2523
2524         /*
2525          * re-enable link(maybe) and non-queue interrupts, no flush.
2526          * ixgbe_poll will re-enable the queue interrupts
2527          */
2528         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2529                 ixgbe_irq_enable(adapter, false, false);
2530
2531         return IRQ_HANDLED;
2532 }
2533
2534 /**
2535  * ixgbe_request_irq - initialize interrupts
2536  * @adapter: board private structure
2537  *
2538  * Attempts to configure interrupts using the best available
2539  * capabilities of the hardware and kernel.
2540  **/
2541 static int ixgbe_request_irq(struct ixgbe_adapter *adapter)
2542 {
2543         struct net_device *netdev = adapter->netdev;
2544         int err;
2545
2546         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED)
2547                 err = ixgbe_request_msix_irqs(adapter);
2548         else if (adapter->flags & IXGBE_FLAG_MSI_ENABLED)
2549                 err = request_irq(adapter->pdev->irq, ixgbe_intr, 0,
2550                                   netdev->name, adapter);
2551         else
2552                 err = request_irq(adapter->pdev->irq, ixgbe_intr, IRQF_SHARED,
2553                                   netdev->name, adapter);
2554
2555         if (err)
2556                 e_err(probe, "request_irq failed, Error %d\n", err);
2557
2558         return err;
2559 }
2560
2561 static void ixgbe_free_irq(struct ixgbe_adapter *adapter)
2562 {
2563         int vector;
2564
2565         if (!(adapter->flags & IXGBE_FLAG_MSIX_ENABLED)) {
2566                 free_irq(adapter->pdev->irq, adapter);
2567                 return;
2568         }
2569
2570         for (vector = 0; vector < adapter->num_q_vectors; vector++) {
2571                 struct ixgbe_q_vector *q_vector = adapter->q_vector[vector];
2572                 struct msix_entry *entry = &adapter->msix_entries[vector];
2573
2574                 /* free only the irqs that were actually requested */
2575                 if (!q_vector->rx.ring && !q_vector->tx.ring)
2576                         continue;
2577
2578                 /* clear the affinity_mask in the IRQ descriptor */
2579                 irq_set_affinity_hint(entry->vector, NULL);
2580
2581                 free_irq(entry->vector, q_vector);
2582         }
2583
2584         free_irq(adapter->msix_entries[vector++].vector, adapter);
2585 }
2586
2587 /**
2588  * ixgbe_irq_disable - Mask off interrupt generation on the NIC
2589  * @adapter: board private structure
2590  **/
2591 static inline void ixgbe_irq_disable(struct ixgbe_adapter *adapter)
2592 {
2593         switch (adapter->hw.mac.type) {
2594         case ixgbe_mac_82598EB:
2595                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC, ~0);
2596                 break;
2597         case ixgbe_mac_82599EB:
2598         case ixgbe_mac_X540:
2599                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC, 0xFFFF0000);
2600                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC_EX(0), ~0);
2601                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC_EX(1), ~0);
2602                 break;
2603         default:
2604                 break;
2605         }
2606         IXGBE_WRITE_FLUSH(&adapter->hw);
2607         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED) {
2608                 int vector;
2609
2610                 for (vector = 0; vector < adapter->num_q_vectors; vector++)
2611                         synchronize_irq(adapter->msix_entries[vector].vector);
2612
2613                 synchronize_irq(adapter->msix_entries[vector++].vector);
2614         } else {
2615                 synchronize_irq(adapter->pdev->irq);
2616         }
2617 }
2618
2619 /**
2620  * ixgbe_configure_msi_and_legacy - Initialize PIN (INTA...) and MSI interrupts
2621  *
2622  **/
2623 static void ixgbe_configure_msi_and_legacy(struct ixgbe_adapter *adapter)
2624 {
2625         struct ixgbe_q_vector *q_vector = adapter->q_vector[0];
2626
2627         /* rx/tx vector */
2628         if (adapter->rx_itr_setting == 1)
2629                 q_vector->itr = IXGBE_20K_ITR;
2630         else
2631                 q_vector->itr = adapter->rx_itr_setting;
2632
2633         ixgbe_write_eitr(q_vector);
2634
2635         ixgbe_set_ivar(adapter, 0, 0, 0);
2636         ixgbe_set_ivar(adapter, 1, 0, 0);
2637
2638         e_info(hw, "Legacy interrupt IVAR setup done\n");
2639 }
2640
2641 /**
2642  * ixgbe_configure_tx_ring - Configure 8259x Tx ring after Reset
2643  * @adapter: board private structure
2644  * @ring: structure containing ring specific data
2645  *
2646  * Configure the Tx descriptor ring after a reset.
2647  **/
2648 void ixgbe_configure_tx_ring(struct ixgbe_adapter *adapter,
2649                              struct ixgbe_ring *ring)
2650 {
2651         struct ixgbe_hw *hw = &adapter->hw;
2652         u64 tdba = ring->dma;
2653         int wait_loop = 10;
2654         u32 txdctl = IXGBE_TXDCTL_ENABLE;
2655         u8 reg_idx = ring->reg_idx;
2656
2657         /* disable queue to avoid issues while updating state */
2658         IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), 0);
2659         IXGBE_WRITE_FLUSH(hw);
2660
2661         IXGBE_WRITE_REG(hw, IXGBE_TDBAL(reg_idx),
2662                         (tdba & DMA_BIT_MASK(32)));
2663         IXGBE_WRITE_REG(hw, IXGBE_TDBAH(reg_idx), (tdba >> 32));
2664         IXGBE_WRITE_REG(hw, IXGBE_TDLEN(reg_idx),
2665                         ring->count * sizeof(union ixgbe_adv_tx_desc));
2666         IXGBE_WRITE_REG(hw, IXGBE_TDH(reg_idx), 0);
2667         IXGBE_WRITE_REG(hw, IXGBE_TDT(reg_idx), 0);
2668         ring->tail = hw->hw_addr + IXGBE_TDT(reg_idx);
2669
2670         /*
2671          * set WTHRESH to encourage burst writeback, it should not be set
2672          * higher than 1 when ITR is 0 as it could cause false TX hangs
2673          *
2674          * In order to avoid issues WTHRESH + PTHRESH should always be equal
2675          * to or less than the number of on chip descriptors, which is
2676          * currently 40.
2677          */
2678         if (!ring->q_vector || (ring->q_vector->itr < 8))
2679                 txdctl |= (1 << 16);    /* WTHRESH = 1 */
2680         else
2681                 txdctl |= (8 << 16);    /* WTHRESH = 8 */
2682
2683         /*
2684          * Setting PTHRESH to 32 both improves performance
2685          * and avoids a TX hang with DFP enabled
2686          */
2687         txdctl |= (1 << 8) |    /* HTHRESH = 1 */
2688                    32;          /* PTHRESH = 32 */
2689
2690         /* reinitialize flowdirector state */
2691         if ((adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) &&
2692             adapter->atr_sample_rate) {
2693                 ring->atr_sample_rate = adapter->atr_sample_rate;
2694                 ring->atr_count = 0;
2695                 set_bit(__IXGBE_TX_FDIR_INIT_DONE, &ring->state);
2696         } else {
2697                 ring->atr_sample_rate = 0;
2698         }
2699
2700         clear_bit(__IXGBE_HANG_CHECK_ARMED, &ring->state);
2701
2702         /* enable queue */
2703         IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), txdctl);
2704
2705         /* TXDCTL.EN will return 0 on 82598 if link is down, so skip it */
2706         if (hw->mac.type == ixgbe_mac_82598EB &&
2707             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
2708                 return;
2709
2710         /* poll to verify queue is enabled */
2711         do {
2712                 usleep_range(1000, 2000);
2713                 txdctl = IXGBE_READ_REG(hw, IXGBE_TXDCTL(reg_idx));
2714         } while (--wait_loop && !(txdctl & IXGBE_TXDCTL_ENABLE));
2715         if (!wait_loop)
2716                 e_err(drv, "Could not enable Tx Queue %d\n", reg_idx);
2717 }
2718
2719 static void ixgbe_setup_mtqc(struct ixgbe_adapter *adapter)
2720 {
2721         struct ixgbe_hw *hw = &adapter->hw;
2722         u32 rttdcs;
2723         u32 reg;
2724         u8 tcs = netdev_get_num_tc(adapter->netdev);
2725
2726         if (hw->mac.type == ixgbe_mac_82598EB)
2727                 return;
2728
2729         /* disable the arbiter while setting MTQC */
2730         rttdcs = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
2731         rttdcs |= IXGBE_RTTDCS_ARBDIS;
2732         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
2733
2734         /* set transmit pool layout */
2735         switch (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
2736         case (IXGBE_FLAG_SRIOV_ENABLED):
2737                 IXGBE_WRITE_REG(hw, IXGBE_MTQC,
2738                                 (IXGBE_MTQC_VT_ENA | IXGBE_MTQC_64VF));
2739                 break;
2740         default:
2741                 if (!tcs)
2742                         reg = IXGBE_MTQC_64Q_1PB;
2743                 else if (tcs <= 4)
2744                         reg = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_4TC_4TQ;
2745                 else
2746                         reg = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_8TC_8TQ;
2747
2748                 IXGBE_WRITE_REG(hw, IXGBE_MTQC, reg);
2749
2750                 /* Enable Security TX Buffer IFG for multiple pb */
2751                 if (tcs) {
2752                         reg = IXGBE_READ_REG(hw, IXGBE_SECTXMINIFG);
2753                         reg |= IXGBE_SECTX_DCB;
2754                         IXGBE_WRITE_REG(hw, IXGBE_SECTXMINIFG, reg);
2755                 }
2756                 break;
2757         }
2758
2759         /* re-enable the arbiter */
2760         rttdcs &= ~IXGBE_RTTDCS_ARBDIS;
2761         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
2762 }
2763
2764 /**
2765  * ixgbe_configure_tx - Configure 8259x Transmit Unit after Reset
2766  * @adapter: board private structure
2767  *
2768  * Configure the Tx unit of the MAC after a reset.
2769  **/
2770 static void ixgbe_configure_tx(struct ixgbe_adapter *adapter)
2771 {
2772         struct ixgbe_hw *hw = &adapter->hw;
2773         u32 dmatxctl;
2774         u32 i;
2775
2776         ixgbe_setup_mtqc(adapter);
2777
2778         if (hw->mac.type != ixgbe_mac_82598EB) {
2779                 /* DMATXCTL.EN must be before Tx queues are enabled */
2780                 dmatxctl = IXGBE_READ_REG(hw, IXGBE_DMATXCTL);
2781                 dmatxctl |= IXGBE_DMATXCTL_TE;
2782                 IXGBE_WRITE_REG(hw, IXGBE_DMATXCTL, dmatxctl);
2783         }
2784
2785         /* Setup the HW Tx Head and Tail descriptor pointers */
2786         for (i = 0; i < adapter->num_tx_queues; i++)
2787                 ixgbe_configure_tx_ring(adapter, adapter->tx_ring[i]);
2788 }
2789
2790 static void ixgbe_enable_rx_drop(struct ixgbe_adapter *adapter,
2791                                  struct ixgbe_ring *ring)
2792 {
2793         struct ixgbe_hw *hw = &adapter->hw;
2794         u8 reg_idx = ring->reg_idx;
2795         u32 srrctl = IXGBE_READ_REG(hw, IXGBE_SRRCTL(reg_idx));
2796
2797         srrctl |= IXGBE_SRRCTL_DROP_EN;
2798
2799         IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(reg_idx), srrctl);
2800 }
2801
2802 static void ixgbe_disable_rx_drop(struct ixgbe_adapter *adapter,
2803                                   struct ixgbe_ring *ring)
2804 {
2805         struct ixgbe_hw *hw = &adapter->hw;
2806         u8 reg_idx = ring->reg_idx;
2807         u32 srrctl = IXGBE_READ_REG(hw, IXGBE_SRRCTL(reg_idx));
2808
2809         srrctl &= ~IXGBE_SRRCTL_DROP_EN;
2810
2811         IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(reg_idx), srrctl);
2812 }
2813
2814 #ifdef CONFIG_IXGBE_DCB
2815 void ixgbe_set_rx_drop_en(struct ixgbe_adapter *adapter)
2816 #else
2817 static void ixgbe_set_rx_drop_en(struct ixgbe_adapter *adapter)
2818 #endif
2819 {
2820         int i;
2821         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
2822
2823         if (adapter->ixgbe_ieee_pfc)
2824                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
2825
2826         /*
2827          * We should set the drop enable bit if:
2828          *  SR-IOV is enabled
2829          *   or
2830          *  Number of Rx queues > 1 and flow control is disabled
2831          *
2832          *  This allows us to avoid head of line blocking for security
2833          *  and performance reasons.
2834          */
2835         if (adapter->num_vfs || (adapter->num_rx_queues > 1 &&
2836             !(adapter->hw.fc.current_mode & ixgbe_fc_tx_pause) && !pfc_en)) {
2837                 for (i = 0; i < adapter->num_rx_queues; i++)
2838                         ixgbe_enable_rx_drop(adapter, adapter->rx_ring[i]);
2839         } else {
2840                 for (i = 0; i < adapter->num_rx_queues; i++)
2841                         ixgbe_disable_rx_drop(adapter, adapter->rx_ring[i]);
2842         }
2843 }
2844
2845 #define IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT 2
2846
2847 static void ixgbe_configure_srrctl(struct ixgbe_adapter *adapter,
2848                                    struct ixgbe_ring *rx_ring)
2849 {
2850         u32 srrctl;
2851         u8 reg_idx = rx_ring->reg_idx;
2852
2853         switch (adapter->hw.mac.type) {
2854         case ixgbe_mac_82598EB: {
2855                 struct ixgbe_ring_feature *feature = adapter->ring_feature;
2856                 const int mask = feature[RING_F_RSS].mask;
2857                 reg_idx = reg_idx & mask;
2858         }
2859                 break;
2860         case ixgbe_mac_82599EB:
2861         case ixgbe_mac_X540:
2862         default:
2863                 break;
2864         }
2865
2866         srrctl = IXGBE_READ_REG(&adapter->hw, IXGBE_SRRCTL(reg_idx));
2867
2868         srrctl &= ~IXGBE_SRRCTL_BSIZEHDR_MASK;
2869         srrctl &= ~IXGBE_SRRCTL_BSIZEPKT_MASK;
2870         if (adapter->num_vfs)
2871                 srrctl |= IXGBE_SRRCTL_DROP_EN;
2872
2873         srrctl |= (IXGBE_RX_HDR_SIZE << IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT) &
2874                   IXGBE_SRRCTL_BSIZEHDR_MASK;
2875
2876 #if PAGE_SIZE > IXGBE_MAX_RXBUFFER
2877         srrctl |= IXGBE_MAX_RXBUFFER >> IXGBE_SRRCTL_BSIZEPKT_SHIFT;
2878 #else
2879         srrctl |= ixgbe_rx_bufsz(rx_ring) >> IXGBE_SRRCTL_BSIZEPKT_SHIFT;
2880 #endif
2881         srrctl |= IXGBE_SRRCTL_DESCTYPE_ADV_ONEBUF;
2882
2883         IXGBE_WRITE_REG(&adapter->hw, IXGBE_SRRCTL(reg_idx), srrctl);
2884 }
2885
2886 static void ixgbe_setup_mrqc(struct ixgbe_adapter *adapter)
2887 {
2888         struct ixgbe_hw *hw = &adapter->hw;
2889         static const u32 seed[10] = { 0xE291D73D, 0x1805EC6C, 0x2A94B30D,
2890                           0xA54F2BEC, 0xEA49AF7C, 0xE214AD3D, 0xB855AABE,
2891                           0x6A3E67EA, 0x14364D17, 0x3BED200D};
2892         u32 mrqc = 0, reta = 0;
2893         u32 rxcsum;
2894         int i, j;
2895         u8 tcs = netdev_get_num_tc(adapter->netdev);
2896         int maxq = adapter->ring_feature[RING_F_RSS].indices;
2897
2898         if (tcs)
2899                 maxq = min(maxq, adapter->num_tx_queues / tcs);
2900
2901         /* Fill out hash function seeds */
2902         for (i = 0; i < 10; i++)
2903                 IXGBE_WRITE_REG(hw, IXGBE_RSSRK(i), seed[i]);
2904
2905         /* Fill out redirection table */
2906         for (i = 0, j = 0; i < 128; i++, j++) {
2907                 if (j == maxq)
2908                         j = 0;
2909                 /* reta = 4-byte sliding window of
2910                  * 0x00..(indices-1)(indices-1)00..etc. */
2911                 reta = (reta << 8) | (j * 0x11);
2912                 if ((i & 3) == 3)
2913                         IXGBE_WRITE_REG(hw, IXGBE_RETA(i >> 2), reta);
2914         }
2915
2916         /* Disable indicating checksum in descriptor, enables RSS hash */
2917         rxcsum = IXGBE_READ_REG(hw, IXGBE_RXCSUM);
2918         rxcsum |= IXGBE_RXCSUM_PCSD;
2919         IXGBE_WRITE_REG(hw, IXGBE_RXCSUM, rxcsum);
2920
2921         if (adapter->hw.mac.type == ixgbe_mac_82598EB &&
2922             (adapter->flags & IXGBE_FLAG_RSS_ENABLED)) {
2923                 mrqc = IXGBE_MRQC_RSSEN;
2924         } else {
2925                 int mask = adapter->flags & (IXGBE_FLAG_RSS_ENABLED
2926                                              | IXGBE_FLAG_SRIOV_ENABLED);
2927
2928                 switch (mask) {
2929                 case (IXGBE_FLAG_RSS_ENABLED):
2930                         if (!tcs)
2931                                 mrqc = IXGBE_MRQC_RSSEN;
2932                         else if (tcs <= 4)
2933                                 mrqc = IXGBE_MRQC_RTRSS4TCEN;
2934                         else
2935                                 mrqc = IXGBE_MRQC_RTRSS8TCEN;
2936                         break;
2937                 case (IXGBE_FLAG_SRIOV_ENABLED):
2938                         mrqc = IXGBE_MRQC_VMDQEN;
2939                         break;
2940                 default:
2941                         break;
2942                 }
2943         }
2944
2945         /* Perform hash on these packet types */
2946         mrqc |= IXGBE_MRQC_RSS_FIELD_IPV4
2947               | IXGBE_MRQC_RSS_FIELD_IPV4_TCP
2948               | IXGBE_MRQC_RSS_FIELD_IPV6
2949               | IXGBE_MRQC_RSS_FIELD_IPV6_TCP;
2950
2951         if (adapter->flags2 & IXGBE_FLAG2_RSS_FIELD_IPV4_UDP)
2952                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV4_UDP;
2953         if (adapter->flags2 & IXGBE_FLAG2_RSS_FIELD_IPV6_UDP)
2954                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_UDP;
2955
2956         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
2957 }
2958
2959 /**
2960  * ixgbe_configure_rscctl - enable RSC for the indicated ring
2961  * @adapter:    address of board private structure
2962  * @index:      index of ring to set
2963  **/
2964 static void ixgbe_configure_rscctl(struct ixgbe_adapter *adapter,
2965                                    struct ixgbe_ring *ring)
2966 {
2967         struct ixgbe_hw *hw = &adapter->hw;
2968         u32 rscctrl;
2969         u8 reg_idx = ring->reg_idx;
2970
2971         if (!ring_is_rsc_enabled(ring))
2972                 return;
2973
2974         rscctrl = IXGBE_READ_REG(hw, IXGBE_RSCCTL(reg_idx));
2975         rscctrl |= IXGBE_RSCCTL_RSCEN;
2976         /*
2977          * we must limit the number of descriptors so that the
2978          * total size of max desc * buf_len is not greater
2979          * than 65536
2980          */
2981 #if (PAGE_SIZE <= 8192)
2982         rscctrl |= IXGBE_RSCCTL_MAXDESC_16;
2983 #elif (PAGE_SIZE <= 16384)
2984         rscctrl |= IXGBE_RSCCTL_MAXDESC_8;
2985 #else
2986         rscctrl |= IXGBE_RSCCTL_MAXDESC_4;
2987 #endif
2988         IXGBE_WRITE_REG(hw, IXGBE_RSCCTL(reg_idx), rscctrl);
2989 }
2990
2991 #define IXGBE_MAX_RX_DESC_POLL 10
2992 static void ixgbe_rx_desc_queue_enable(struct ixgbe_adapter *adapter,
2993                                        struct ixgbe_ring *ring)
2994 {
2995         struct ixgbe_hw *hw = &adapter->hw;
2996         int wait_loop = IXGBE_MAX_RX_DESC_POLL;
2997         u32 rxdctl;
2998         u8 reg_idx = ring->reg_idx;
2999
3000         /* RXDCTL.EN will return 0 on 82598 if link is down, so skip it */
3001         if (hw->mac.type == ixgbe_mac_82598EB &&
3002             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
3003                 return;
3004
3005         do {
3006                 usleep_range(1000, 2000);
3007                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3008         } while (--wait_loop && !(rxdctl & IXGBE_RXDCTL_ENABLE));
3009
3010         if (!wait_loop) {
3011                 e_err(drv, "RXDCTL.ENABLE on Rx queue %d not set within "
3012                       "the polling period\n", reg_idx);
3013         }
3014 }
3015
3016 void ixgbe_disable_rx_queue(struct ixgbe_adapter *adapter,
3017                             struct ixgbe_ring *ring)
3018 {
3019         struct ixgbe_hw *hw = &adapter->hw;
3020         int wait_loop = IXGBE_MAX_RX_DESC_POLL;
3021         u32 rxdctl;
3022         u8 reg_idx = ring->reg_idx;
3023
3024         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3025         rxdctl &= ~IXGBE_RXDCTL_ENABLE;
3026
3027         /* write value back with RXDCTL.ENABLE bit cleared */
3028         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(reg_idx), rxdctl);
3029
3030         if (hw->mac.type == ixgbe_mac_82598EB &&
3031             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
3032                 return;
3033
3034         /* the hardware may take up to 100us to really disable the rx queue */
3035         do {
3036                 udelay(10);
3037                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3038         } while (--wait_loop && (rxdctl & IXGBE_RXDCTL_ENABLE));
3039
3040         if (!wait_loop) {
3041                 e_err(drv, "RXDCTL.ENABLE on Rx queue %d not cleared within "
3042                       "the polling period\n", reg_idx);
3043         }
3044 }
3045
3046 void ixgbe_configure_rx_ring(struct ixgbe_adapter *adapter,
3047                              struct ixgbe_ring *ring)
3048 {
3049         struct ixgbe_hw *hw = &adapter->hw;
3050         u64 rdba = ring->dma;
3051         u32 rxdctl;
3052         u8 reg_idx = ring->reg_idx;
3053
3054         /* disable queue to avoid issues while updating state */
3055         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3056         ixgbe_disable_rx_queue(adapter, ring);
3057
3058         IXGBE_WRITE_REG(hw, IXGBE_RDBAL(reg_idx), (rdba & DMA_BIT_MASK(32)));
3059         IXGBE_WRITE_REG(hw, IXGBE_RDBAH(reg_idx), (rdba >> 32));
3060         IXGBE_WRITE_REG(hw, IXGBE_RDLEN(reg_idx),
3061                         ring->count * sizeof(union ixgbe_adv_rx_desc));
3062         IXGBE_WRITE_REG(hw, IXGBE_RDH(reg_idx), 0);
3063         IXGBE_WRITE_REG(hw, IXGBE_RDT(reg_idx), 0);
3064         ring->tail = hw->hw_addr + IXGBE_RDT(reg_idx);
3065
3066         ixgbe_configure_srrctl(adapter, ring);
3067         ixgbe_configure_rscctl(adapter, ring);
3068
3069         /* If operating in IOV mode set RLPML for X540 */
3070         if ((adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) &&
3071             hw->mac.type == ixgbe_mac_X540) {
3072                 rxdctl &= ~IXGBE_RXDCTL_RLPMLMASK;
3073                 rxdctl |= ((ring->netdev->mtu + ETH_HLEN +
3074                             ETH_FCS_LEN + VLAN_HLEN) | IXGBE_RXDCTL_RLPML_EN);
3075         }
3076
3077         if (hw->mac.type == ixgbe_mac_82598EB) {
3078                 /*
3079                  * enable cache line friendly hardware writes:
3080                  * PTHRESH=32 descriptors (half the internal cache),
3081                  * this also removes ugly rx_no_buffer_count increment
3082                  * HTHRESH=4 descriptors (to minimize latency on fetch)
3083                  * WTHRESH=8 burst writeback up to two cache lines
3084                  */
3085                 rxdctl &= ~0x3FFFFF;
3086                 rxdctl |=  0x080420;
3087         }
3088
3089         /* enable receive descriptor ring */
3090         rxdctl |= IXGBE_RXDCTL_ENABLE;
3091         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(reg_idx), rxdctl);
3092
3093         ixgbe_rx_desc_queue_enable(adapter, ring);
3094         ixgbe_alloc_rx_buffers(ring, ixgbe_desc_unused(ring));
3095 }
3096
3097 static void ixgbe_setup_psrtype(struct ixgbe_adapter *adapter)
3098 {
3099         struct ixgbe_hw *hw = &adapter->hw;
3100         int p;
3101
3102         /* PSRTYPE must be initialized in non 82598 adapters */
3103         u32 psrtype = IXGBE_PSRTYPE_TCPHDR |
3104                       IXGBE_PSRTYPE_UDPHDR |
3105                       IXGBE_PSRTYPE_IPV4HDR |
3106                       IXGBE_PSRTYPE_L2HDR |
3107                       IXGBE_PSRTYPE_IPV6HDR;
3108
3109         if (hw->mac.type == ixgbe_mac_82598EB)
3110                 return;
3111
3112         if (adapter->flags & IXGBE_FLAG_RSS_ENABLED)
3113                 psrtype |= (adapter->num_rx_queues_per_pool << 29);
3114
3115         for (p = 0; p < adapter->num_rx_pools; p++)
3116                 IXGBE_WRITE_REG(hw, IXGBE_PSRTYPE(adapter->num_vfs + p),
3117                                 psrtype);
3118 }
3119
3120 static void ixgbe_configure_virtualization(struct ixgbe_adapter *adapter)
3121 {
3122         struct ixgbe_hw *hw = &adapter->hw;
3123         u32 gcr_ext;
3124         u32 vt_reg_bits;
3125         u32 reg_offset, vf_shift;
3126         u32 vmdctl;
3127         int i;
3128
3129         if (!(adapter->flags & IXGBE_FLAG_SRIOV_ENABLED))
3130                 return;
3131
3132         vmdctl = IXGBE_READ_REG(hw, IXGBE_VT_CTL);
3133         vt_reg_bits = IXGBE_VMD_CTL_VMDQ_EN | IXGBE_VT_CTL_REPLEN;
3134         vt_reg_bits |= (adapter->num_vfs << IXGBE_VT_CTL_POOL_SHIFT);
3135         IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, vmdctl | vt_reg_bits);
3136
3137         vf_shift = adapter->num_vfs % 32;
3138         reg_offset = (adapter->num_vfs >= 32) ? 1 : 0;
3139
3140         /* Enable only the PF's pool for Tx/Rx */
3141         IXGBE_WRITE_REG(hw, IXGBE_VFRE(reg_offset), (1 << vf_shift));
3142         IXGBE_WRITE_REG(hw, IXGBE_VFRE(reg_offset ^ 1), 0);
3143         IXGBE_WRITE_REG(hw, IXGBE_VFTE(reg_offset), (1 << vf_shift));
3144         IXGBE_WRITE_REG(hw, IXGBE_VFTE(reg_offset ^ 1), 0);
3145         IXGBE_WRITE_REG(hw, IXGBE_PFDTXGSWC, IXGBE_PFDTXGSWC_VT_LBEN);
3146
3147         /* Map PF MAC address in RAR Entry 0 to first pool following VFs */
3148         hw->mac.ops.set_vmdq(hw, 0, adapter->num_vfs);
3149
3150         /*
3151          * Set up VF register offsets for selected VT Mode,
3152          * i.e. 32 or 64 VFs for SR-IOV
3153          */
3154         gcr_ext = IXGBE_READ_REG(hw, IXGBE_GCR_EXT);
3155         gcr_ext |= IXGBE_GCR_EXT_MSIX_EN;
3156         gcr_ext |= IXGBE_GCR_EXT_VT_MODE_64;
3157         IXGBE_WRITE_REG(hw, IXGBE_GCR_EXT, gcr_ext);
3158
3159         /* enable Tx loopback for VF/PF communication */
3160         IXGBE_WRITE_REG(hw, IXGBE_PFDTXGSWC, IXGBE_PFDTXGSWC_VT_LBEN);
3161         /* Enable MAC Anti-Spoofing */
3162         hw->mac.ops.set_mac_anti_spoofing(hw,
3163                                            (adapter->num_vfs != 0),
3164                                           adapter->num_vfs);
3165         /* For VFs that have spoof checking turned off */
3166         for (i = 0; i < adapter->num_vfs; i++) {
3167                 if (!adapter->vfinfo[i].spoofchk_enabled)
3168                         ixgbe_ndo_set_vf_spoofchk(adapter->netdev, i, false);
3169         }
3170 }
3171
3172 static void ixgbe_set_rx_buffer_len(struct ixgbe_adapter *adapter)
3173 {
3174         struct ixgbe_hw *hw = &adapter->hw;
3175         struct net_device *netdev = adapter->netdev;
3176         int max_frame = netdev->mtu + ETH_HLEN + ETH_FCS_LEN;
3177         struct ixgbe_ring *rx_ring;
3178         int i;
3179         u32 mhadd, hlreg0;
3180
3181 #ifdef IXGBE_FCOE
3182         /* adjust max frame to be able to do baby jumbo for FCoE */
3183         if ((adapter->flags & IXGBE_FLAG_FCOE_ENABLED) &&
3184             (max_frame < IXGBE_FCOE_JUMBO_FRAME_SIZE))
3185                 max_frame = IXGBE_FCOE_JUMBO_FRAME_SIZE;
3186
3187 #endif /* IXGBE_FCOE */
3188         mhadd = IXGBE_READ_REG(hw, IXGBE_MHADD);
3189         if (max_frame != (mhadd >> IXGBE_MHADD_MFS_SHIFT)) {
3190                 mhadd &= ~IXGBE_MHADD_MFS_MASK;
3191                 mhadd |= max_frame << IXGBE_MHADD_MFS_SHIFT;
3192
3193                 IXGBE_WRITE_REG(hw, IXGBE_MHADD, mhadd);
3194         }
3195
3196         /* MHADD will allow an extra 4 bytes past for vlan tagged frames */
3197         max_frame += VLAN_HLEN;
3198
3199         hlreg0 = IXGBE_READ_REG(hw, IXGBE_HLREG0);
3200         /* set jumbo enable since MHADD.MFS is keeping size locked at max_frame */
3201         hlreg0 |= IXGBE_HLREG0_JUMBOEN;
3202         IXGBE_WRITE_REG(hw, IXGBE_HLREG0, hlreg0);
3203
3204         /*
3205          * Setup the HW Rx Head and Tail Descriptor Pointers and
3206          * the Base and Length of the Rx Descriptor Ring
3207          */
3208         for (i = 0; i < adapter->num_rx_queues; i++) {
3209                 rx_ring = adapter->rx_ring[i];
3210                 if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
3211                         set_ring_rsc_enabled(rx_ring);
3212                 else
3213                         clear_ring_rsc_enabled(rx_ring);
3214         }
3215 }
3216
3217 static void ixgbe_setup_rdrxctl(struct ixgbe_adapter *adapter)
3218 {
3219         struct ixgbe_hw *hw = &adapter->hw;
3220         u32 rdrxctl = IXGBE_READ_REG(hw, IXGBE_RDRXCTL);
3221
3222         switch (hw->mac.type) {
3223         case ixgbe_mac_82598EB:
3224                 /*
3225                  * For VMDq support of different descriptor types or
3226                  * buffer sizes through the use of multiple SRRCTL
3227                  * registers, RDRXCTL.MVMEN must be set to 1
3228                  *
3229                  * also, the manual doesn't mention it clearly but DCA hints
3230                  * will only use queue 0's tags unless this bit is set.  Side
3231                  * effects of setting this bit are only that SRRCTL must be
3232                  * fully programmed [0..15]
3233                  */
3234                 rdrxctl |= IXGBE_RDRXCTL_MVMEN;
3235                 break;
3236         case ixgbe_mac_82599EB:
3237         case ixgbe_mac_X540:
3238                 /* Disable RSC for ACK packets */
3239                 IXGBE_WRITE_REG(hw, IXGBE_RSCDBU,
3240                    (IXGBE_RSCDBU_RSCACKDIS | IXGBE_READ_REG(hw, IXGBE_RSCDBU)));
3241                 rdrxctl &= ~IXGBE_RDRXCTL_RSCFRSTSIZE;
3242                 /* hardware requires some bits to be set by default */
3243                 rdrxctl |= (IXGBE_RDRXCTL_RSCACKC | IXGBE_RDRXCTL_FCOE_WRFIX);
3244                 rdrxctl |= IXGBE_RDRXCTL_CRCSTRIP;
3245                 break;
3246         default:
3247                 /* We should do nothing since we don't know this hardware */
3248                 return;
3249         }
3250
3251         IXGBE_WRITE_REG(hw, IXGBE_RDRXCTL, rdrxctl);
3252 }
3253
3254 /**
3255  * ixgbe_configure_rx - Configure 8259x Receive Unit after Reset
3256  * @adapter: board private structure
3257  *
3258  * Configure the Rx unit of the MAC after a reset.
3259  **/
3260 static void ixgbe_configure_rx(struct ixgbe_adapter *adapter)
3261 {
3262         struct ixgbe_hw *hw = &adapter->hw;
3263         int i;
3264         u32 rxctrl;
3265
3266         /* disable receives while setting up the descriptors */
3267         rxctrl = IXGBE_READ_REG(hw, IXGBE_RXCTRL);
3268         IXGBE_WRITE_REG(hw, IXGBE_RXCTRL, rxctrl & ~IXGBE_RXCTRL_RXEN);
3269
3270         ixgbe_setup_psrtype(adapter);
3271         ixgbe_setup_rdrxctl(adapter);
3272
3273         /* Program registers for the distribution of queues */
3274         ixgbe_setup_mrqc(adapter);
3275
3276         /* set_rx_buffer_len must be called before ring initialization */
3277         ixgbe_set_rx_buffer_len(adapter);
3278
3279         /*
3280          * Setup the HW Rx Head and Tail Descriptor Pointers and
3281          * the Base and Length of the Rx Descriptor Ring
3282          */
3283         for (i = 0; i < adapter->num_rx_queues; i++)
3284                 ixgbe_configure_rx_ring(adapter, adapter->rx_ring[i]);
3285
3286         /* disable drop enable for 82598 parts */
3287         if (hw->mac.type == ixgbe_mac_82598EB)
3288                 rxctrl |= IXGBE_RXCTRL_DMBYPS;
3289
3290         /* enable all receives */
3291         rxctrl |= IXGBE_RXCTRL_RXEN;
3292         hw->mac.ops.enable_rx_dma(hw, rxctrl);
3293 }
3294
3295 static int ixgbe_vlan_rx_add_vid(struct net_device *netdev, u16 vid)
3296 {
3297         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3298         struct ixgbe_hw *hw = &adapter->hw;
3299         int pool_ndx = adapter->num_vfs;
3300
3301         /* add VID to filter table */
3302         hw->mac.ops.set_vfta(&adapter->hw, vid, pool_ndx, true);
3303         set_bit(vid, adapter->active_vlans);
3304
3305         return 0;
3306 }
3307
3308 static int ixgbe_vlan_rx_kill_vid(struct net_device *netdev, u16 vid)
3309 {
3310         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3311         struct ixgbe_hw *hw = &adapter->hw;
3312         int pool_ndx = adapter->num_vfs;
3313
3314         /* remove VID from filter table */
3315         hw->mac.ops.set_vfta(&adapter->hw, vid, pool_ndx, false);
3316         clear_bit(vid, adapter->active_vlans);
3317
3318         return 0;
3319 }
3320
3321 /**
3322  * ixgbe_vlan_filter_disable - helper to disable hw vlan filtering
3323  * @adapter: driver data
3324  */
3325 static void ixgbe_vlan_filter_disable(struct ixgbe_adapter *adapter)
3326 {
3327         struct ixgbe_hw *hw = &adapter->hw;
3328         u32 vlnctrl;
3329
3330         vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3331         vlnctrl &= ~(IXGBE_VLNCTRL_VFE | IXGBE_VLNCTRL_CFIEN);
3332         IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
3333 }
3334
3335 /**
3336  * ixgbe_vlan_filter_enable - helper to enable hw vlan filtering
3337  * @adapter: driver data
3338  */
3339 static void ixgbe_vlan_filter_enable(struct ixgbe_adapter *adapter)
3340 {
3341         struct ixgbe_hw *hw = &adapter->hw;
3342         u32 vlnctrl;
3343
3344         vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3345         vlnctrl |= IXGBE_VLNCTRL_VFE;
3346         vlnctrl &= ~IXGBE_VLNCTRL_CFIEN;
3347         IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
3348 }
3349
3350 /**
3351  * ixgbe_vlan_strip_disable - helper to disable hw vlan stripping
3352  * @adapter: driver data
3353  */
3354 static void ixgbe_vlan_strip_disable(struct ixgbe_adapter *adapter)
3355 {
3356         struct ixgbe_hw *hw = &adapter->hw;
3357         u32 vlnctrl;
3358         int i, j;
3359
3360         switch (hw->mac.type) {
3361         case ixgbe_mac_82598EB:
3362                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3363                 vlnctrl &= ~IXGBE_VLNCTRL_VME;
3364                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
3365                 break;
3366         case ixgbe_mac_82599EB:
3367         case ixgbe_mac_X540:
3368                 for (i = 0; i < adapter->num_rx_queues; i++) {
3369                         j = adapter->rx_ring[i]->reg_idx;
3370                         vlnctrl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(j));
3371                         vlnctrl &= ~IXGBE_RXDCTL_VME;
3372                         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(j), vlnctrl);
3373                 }
3374                 break;
3375         default:
3376                 break;
3377         }
3378 }
3379
3380 /**
3381  * ixgbe_vlan_strip_enable - helper to enable hw vlan stripping
3382  * @adapter: driver data
3383  */
3384 static void ixgbe_vlan_strip_enable(struct ixgbe_adapter *adapter)
3385 {
3386         struct ixgbe_hw *hw = &adapter->hw;
3387         u32 vlnctrl;
3388         int i, j;
3389
3390         switch (hw->mac.type) {
3391         case ixgbe_mac_82598EB:
3392                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3393                 vlnctrl |= IXGBE_VLNCTRL_VME;
3394                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
3395                 break;
3396         case ixgbe_mac_82599EB:
3397         case ixgbe_mac_X540:
3398                 for (i = 0; i < adapter->num_rx_queues; i++) {
3399                         j = adapter->rx_ring[i]->reg_idx;
3400                         vlnctrl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(j));
3401                         vlnctrl |= IXGBE_RXDCTL_VME;
3402                         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(j), vlnctrl);
3403                 }
3404                 break;
3405         default:
3406                 break;
3407         }
3408 }
3409
3410 static void ixgbe_restore_vlan(struct ixgbe_adapter *adapter)
3411 {
3412         u16 vid;
3413
3414         ixgbe_vlan_rx_add_vid(adapter->netdev, 0);
3415
3416         for_each_set_bit(vid, adapter->active_vlans, VLAN_N_VID)
3417                 ixgbe_vlan_rx_add_vid(adapter->netdev, vid);
3418 }
3419
3420 /**
3421  * ixgbe_write_uc_addr_list - write unicast addresses to RAR table
3422  * @netdev: network interface device structure
3423  *
3424  * Writes unicast address list to the RAR table.
3425  * Returns: -ENOMEM on failure/insufficient address space
3426  *                0 on no addresses written
3427  *                X on writing X addresses to the RAR table
3428  **/
3429 static int ixgbe_write_uc_addr_list(struct net_device *netdev)
3430 {
3431         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3432         struct ixgbe_hw *hw = &adapter->hw;
3433         unsigned int vfn = adapter->num_vfs;
3434         unsigned int rar_entries = IXGBE_MAX_PF_MACVLANS;
3435         int count = 0;
3436
3437         /* return ENOMEM indicating insufficient memory for addresses */
3438         if (netdev_uc_count(netdev) > rar_entries)
3439                 return -ENOMEM;
3440
3441         if (!netdev_uc_empty(netdev) && rar_entries) {
3442                 struct netdev_hw_addr *ha;
3443                 /* return error if we do not support writing to RAR table */
3444                 if (!hw->mac.ops.set_rar)
3445                         return -ENOMEM;
3446
3447                 netdev_for_each_uc_addr(ha, netdev) {
3448                         if (!rar_entries)
3449                                 break;
3450                         hw->mac.ops.set_rar(hw, rar_entries--, ha->addr,
3451                                             vfn, IXGBE_RAH_AV);
3452                         count++;
3453                 }
3454         }
3455         /* write the addresses in reverse order to avoid write combining */
3456         for (; rar_entries > 0 ; rar_entries--)
3457                 hw->mac.ops.clear_rar(hw, rar_entries);
3458
3459         return count;
3460 }
3461
3462 /**
3463  * ixgbe_set_rx_mode - Unicast, Multicast and Promiscuous mode set
3464  * @netdev: network interface device structure
3465  *
3466  * The set_rx_method entry point is called whenever the unicast/multicast
3467  * address list or the network interface flags are updated.  This routine is
3468  * responsible for configuring the hardware for proper unicast, multicast and
3469  * promiscuous mode.
3470  **/
3471 void ixgbe_set_rx_mode(struct net_device *netdev)
3472 {
3473         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3474         struct ixgbe_hw *hw = &adapter->hw;
3475         u32 fctrl, vmolr = IXGBE_VMOLR_BAM | IXGBE_VMOLR_AUPE;
3476         int count;
3477
3478         /* Check for Promiscuous and All Multicast modes */
3479
3480         fctrl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
3481
3482         /* set all bits that we expect to always be set */
3483         fctrl &= ~IXGBE_FCTRL_SBP; /* disable store-bad-packets */
3484         fctrl |= IXGBE_FCTRL_BAM;
3485         fctrl |= IXGBE_FCTRL_DPF; /* discard pause frames when FC enabled */
3486         fctrl |= IXGBE_FCTRL_PMCF;
3487
3488         /* clear the bits we are changing the status of */
3489         fctrl &= ~(IXGBE_FCTRL_UPE | IXGBE_FCTRL_MPE);
3490
3491         if (netdev->flags & IFF_PROMISC) {
3492                 hw->addr_ctrl.user_set_promisc = true;
3493                 fctrl |= (IXGBE_FCTRL_UPE | IXGBE_FCTRL_MPE);
3494                 vmolr |= (IXGBE_VMOLR_ROPE | IXGBE_VMOLR_MPE);
3495                 /* don't hardware filter vlans in promisc mode */
3496                 ixgbe_vlan_filter_disable(adapter);
3497         } else {
3498                 if (netdev->flags & IFF_ALLMULTI) {
3499                         fctrl |= IXGBE_FCTRL_MPE;
3500                         vmolr |= IXGBE_VMOLR_MPE;
3501                 } else {
3502                         /*
3503                          * Write addresses to the MTA, if the attempt fails
3504                          * then we should just turn on promiscuous mode so
3505                          * that we can at least receive multicast traffic
3506                          */
3507                         hw->mac.ops.update_mc_addr_list(hw, netdev);
3508                         vmolr |= IXGBE_VMOLR_ROMPE;
3509                 }
3510                 ixgbe_vlan_filter_enable(adapter);
3511                 hw->addr_ctrl.user_set_promisc = false;
3512         }
3513
3514         /*
3515          * Write addresses to available RAR registers, if there is not
3516          * sufficient space to store all the addresses then enable
3517          * unicast promiscuous mode
3518          */
3519         count = ixgbe_write_uc_addr_list(netdev);
3520         if (count < 0) {
3521                 fctrl |= IXGBE_FCTRL_UPE;
3522                 vmolr |= IXGBE_VMOLR_ROPE;
3523         }
3524
3525         if (adapter->num_vfs) {
3526                 ixgbe_restore_vf_multicasts(adapter);
3527                 vmolr |= IXGBE_READ_REG(hw, IXGBE_VMOLR(adapter->num_vfs)) &
3528                          ~(IXGBE_VMOLR_MPE | IXGBE_VMOLR_ROMPE |
3529                            IXGBE_VMOLR_ROPE);
3530                 IXGBE_WRITE_REG(hw, IXGBE_VMOLR(adapter->num_vfs), vmolr);
3531         }
3532
3533         /* This is useful for sniffing bad packets. */
3534         if (adapter->netdev->features & NETIF_F_RXALL) {
3535                 /* UPE and MPE will be handled by normal PROMISC logic
3536                  * in e1000e_set_rx_mode */
3537                 fctrl |= (IXGBE_FCTRL_SBP | /* Receive bad packets */
3538                           IXGBE_FCTRL_BAM | /* RX All Bcast Pkts */
3539                           IXGBE_FCTRL_PMCF); /* RX All MAC Ctrl Pkts */
3540
3541                 fctrl &= ~(IXGBE_FCTRL_DPF);
3542                 /* NOTE:  VLAN filtering is disabled by setting PROMISC */
3543         }
3544
3545         IXGBE_WRITE_REG(hw, IXGBE_FCTRL, fctrl);
3546
3547         if (netdev->features & NETIF_F_HW_VLAN_RX)
3548                 ixgbe_vlan_strip_enable(adapter);
3549         else
3550                 ixgbe_vlan_strip_disable(adapter);
3551 }
3552
3553 static void ixgbe_napi_enable_all(struct ixgbe_adapter *adapter)
3554 {
3555         int q_idx;
3556
3557         for (q_idx = 0; q_idx < adapter->num_q_vectors; q_idx++)
3558                 napi_enable(&adapter->q_vector[q_idx]->napi);
3559 }
3560
3561 static void ixgbe_napi_disable_all(struct ixgbe_adapter *adapter)
3562 {
3563         int q_idx;
3564
3565         for (q_idx = 0; q_idx < adapter->num_q_vectors; q_idx++)
3566                 napi_disable(&adapter->q_vector[q_idx]->napi);
3567 }
3568
3569 #ifdef CONFIG_IXGBE_DCB
3570 /**
3571  * ixgbe_configure_dcb - Configure DCB hardware
3572  * @adapter: ixgbe adapter struct
3573  *
3574  * This is called by the driver on open to configure the DCB hardware.
3575  * This is also called by the gennetlink interface when reconfiguring
3576  * the DCB state.
3577  */
3578 static void ixgbe_configure_dcb(struct ixgbe_adapter *adapter)
3579 {
3580         struct ixgbe_hw *hw = &adapter->hw;
3581         int max_frame = adapter->netdev->mtu + ETH_HLEN + ETH_FCS_LEN;
3582
3583         if (!(adapter->flags & IXGBE_FLAG_DCB_ENABLED)) {
3584                 if (hw->mac.type == ixgbe_mac_82598EB)
3585                         netif_set_gso_max_size(adapter->netdev, 65536);
3586                 return;
3587         }
3588
3589         if (hw->mac.type == ixgbe_mac_82598EB)
3590                 netif_set_gso_max_size(adapter->netdev, 32768);
3591
3592         hw->mac.ops.set_vfta(&adapter->hw, 0, 0, true);
3593
3594 #ifdef IXGBE_FCOE
3595         if (adapter->netdev->features & NETIF_F_FCOE_MTU)
3596                 max_frame = max(max_frame, IXGBE_FCOE_JUMBO_FRAME_SIZE);
3597 #endif
3598
3599         /* reconfigure the hardware */
3600         if (adapter->dcbx_cap & DCB_CAP_DCBX_VER_CEE) {
3601                 ixgbe_dcb_calculate_tc_credits(hw, &adapter->dcb_cfg, max_frame,
3602                                                 DCB_TX_CONFIG);
3603                 ixgbe_dcb_calculate_tc_credits(hw, &adapter->dcb_cfg, max_frame,
3604                                                 DCB_RX_CONFIG);
3605                 ixgbe_dcb_hw_config(hw, &adapter->dcb_cfg);
3606         } else if (adapter->ixgbe_ieee_ets && adapter->ixgbe_ieee_pfc) {
3607                 ixgbe_dcb_hw_ets(&adapter->hw,
3608                                  adapter->ixgbe_ieee_ets,
3609                                  max_frame);
3610                 ixgbe_dcb_hw_pfc_config(&adapter->hw,
3611                                         adapter->ixgbe_ieee_pfc->pfc_en,
3612                                         adapter->ixgbe_ieee_ets->prio_tc);
3613         }
3614
3615         /* Enable RSS Hash per TC */
3616         if (hw->mac.type != ixgbe_mac_82598EB) {
3617                 int i;
3618                 u32 reg = 0;
3619
3620                 for (i = 0; i < MAX_TRAFFIC_CLASS; i++) {
3621                         u8 msb = 0;
3622                         u8 cnt = adapter->netdev->tc_to_txq[i].count;
3623
3624                         while (cnt >>= 1)
3625                                 msb++;
3626
3627                         reg |= msb << IXGBE_RQTC_SHIFT_TC(i);
3628                 }
3629                 IXGBE_WRITE_REG(hw, IXGBE_RQTC, reg);
3630         }
3631 }
3632 #endif
3633
3634 /* Additional bittime to account for IXGBE framing */
3635 #define IXGBE_ETH_FRAMING 20
3636
3637 /**
3638  * ixgbe_hpbthresh - calculate high water mark for flow control
3639  *
3640  * @adapter: board private structure to calculate for
3641  * @pb: packet buffer to calculate
3642  */
3643 static int ixgbe_hpbthresh(struct ixgbe_adapter *adapter, int pb)
3644 {
3645         struct ixgbe_hw *hw = &adapter->hw;
3646         struct net_device *dev = adapter->netdev;
3647         int link, tc, kb, marker;
3648         u32 dv_id, rx_pba;
3649
3650         /* Calculate max LAN frame size */
3651         tc = link = dev->mtu + ETH_HLEN + ETH_FCS_LEN + IXGBE_ETH_FRAMING;
3652
3653 #ifdef IXGBE_FCOE
3654         /* FCoE traffic class uses FCOE jumbo frames */
3655         if (dev->features & NETIF_F_FCOE_MTU) {
3656                 int fcoe_pb = 0;
3657
3658 #ifdef CONFIG_IXGBE_DCB
3659                 fcoe_pb = netdev_get_prio_tc_map(dev, adapter->fcoe.up);
3660
3661 #endif
3662                 if (fcoe_pb == pb && tc < IXGBE_FCOE_JUMBO_FRAME_SIZE)
3663                         tc = IXGBE_FCOE_JUMBO_FRAME_SIZE;
3664         }
3665 #endif
3666
3667         /* Calculate delay value for device */
3668         switch (hw->mac.type) {
3669         case ixgbe_mac_X540:
3670                 dv_id = IXGBE_DV_X540(link, tc);
3671                 break;
3672         default:
3673                 dv_id = IXGBE_DV(link, tc);
3674                 break;
3675         }
3676
3677         /* Loopback switch introduces additional latency */
3678         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
3679                 dv_id += IXGBE_B2BT(tc);
3680
3681         /* Delay value is calculated in bit times convert to KB */
3682         kb = IXGBE_BT2KB(dv_id);
3683         rx_pba = IXGBE_READ_REG(hw, IXGBE_RXPBSIZE(pb)) >> 10;
3684
3685         marker = rx_pba - kb;
3686
3687         /* It is possible that the packet buffer is not large enough
3688          * to provide required headroom. In this case throw an error
3689          * to user and a do the best we can.
3690          */
3691         if (marker < 0) {
3692                 e_warn(drv, "Packet Buffer(%i) can not provide enough"
3693                             "headroom to support flow control."
3694                             "Decrease MTU or number of traffic classes\n", pb);
3695                 marker = tc + 1;
3696         }
3697
3698         return marker;
3699 }
3700
3701 /**
3702  * ixgbe_lpbthresh - calculate low water mark for for flow control
3703  *
3704  * @adapter: board private structure to calculate for
3705  * @pb: packet buffer to calculate
3706  */
3707 static int ixgbe_lpbthresh(struct ixgbe_adapter *adapter)
3708 {
3709         struct ixgbe_hw *hw = &adapter->hw;
3710         struct net_device *dev = adapter->netdev;
3711         int tc;
3712         u32 dv_id;
3713
3714         /* Calculate max LAN frame size */
3715         tc = dev->mtu + ETH_HLEN + ETH_FCS_LEN;
3716
3717         /* Calculate delay value for device */
3718         switch (hw->mac.type) {
3719         case ixgbe_mac_X540:
3720                 dv_id = IXGBE_LOW_DV_X540(tc);
3721                 break;
3722         default:
3723                 dv_id = IXGBE_LOW_DV(tc);
3724                 break;
3725         }
3726
3727         /* Delay value is calculated in bit times convert to KB */
3728         return IXGBE_BT2KB(dv_id);
3729 }
3730
3731 /*
3732  * ixgbe_pbthresh_setup - calculate and setup high low water marks
3733  */
3734 static void ixgbe_pbthresh_setup(struct ixgbe_adapter *adapter)
3735 {
3736         struct ixgbe_hw *hw = &adapter->hw;
3737         int num_tc = netdev_get_num_tc(adapter->netdev);
3738         int i;
3739
3740         if (!num_tc)
3741                 num_tc = 1;
3742
3743         hw->fc.low_water = ixgbe_lpbthresh(adapter);
3744
3745         for (i = 0; i < num_tc; i++) {
3746                 hw->fc.high_water[i] = ixgbe_hpbthresh(adapter, i);
3747
3748                 /* Low water marks must not be larger than high water marks */
3749                 if (hw->fc.low_water > hw->fc.high_water[i])
3750                         hw->fc.low_water = 0;
3751         }
3752 }
3753
3754 static void ixgbe_configure_pb(struct ixgbe_adapter *adapter)
3755 {
3756         struct ixgbe_hw *hw = &adapter->hw;
3757         int hdrm;
3758         u8 tc = netdev_get_num_tc(adapter->netdev);
3759
3760         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE ||
3761             adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE)
3762                 hdrm = 32 << adapter->fdir_pballoc;
3763         else
3764                 hdrm = 0;
3765
3766         hw->mac.ops.set_rxpba(hw, tc, hdrm, PBA_STRATEGY_EQUAL);
3767         ixgbe_pbthresh_setup(adapter);
3768 }
3769
3770 static void ixgbe_fdir_filter_restore(struct ixgbe_adapter *adapter)
3771 {
3772         struct ixgbe_hw *hw = &adapter->hw;
3773         struct hlist_node *node, *node2;
3774         struct ixgbe_fdir_filter *filter;
3775
3776         spin_lock(&adapter->fdir_perfect_lock);
3777
3778         if (!hlist_empty(&adapter->fdir_filter_list))
3779                 ixgbe_fdir_set_input_mask_82599(hw, &adapter->fdir_mask);
3780
3781         hlist_for_each_entry_safe(filter, node, node2,
3782                                   &adapter->fdir_filter_list, fdir_node) {
3783                 ixgbe_fdir_write_perfect_filter_82599(hw,
3784                                 &filter->filter,
3785                                 filter->sw_idx,
3786                                 (filter->action == IXGBE_FDIR_DROP_QUEUE) ?
3787                                 IXGBE_FDIR_DROP_QUEUE :
3788                                 adapter->rx_ring[filter->action]->reg_idx);
3789         }
3790
3791         spin_unlock(&adapter->fdir_perfect_lock);
3792 }
3793
3794 static void ixgbe_configure(struct ixgbe_adapter *adapter)
3795 {
3796         struct ixgbe_hw *hw = &adapter->hw;
3797
3798         ixgbe_configure_pb(adapter);
3799 #ifdef CONFIG_IXGBE_DCB
3800         ixgbe_configure_dcb(adapter);
3801 #endif
3802
3803         ixgbe_set_rx_mode(adapter->netdev);
3804         ixgbe_restore_vlan(adapter);
3805
3806 #ifdef IXGBE_FCOE
3807         if (adapter->flags & IXGBE_FLAG_FCOE_ENABLED)
3808                 ixgbe_configure_fcoe(adapter);
3809
3810 #endif /* IXGBE_FCOE */
3811
3812         switch (hw->mac.type) {
3813         case ixgbe_mac_82599EB:
3814         case ixgbe_mac_X540:
3815                 hw->mac.ops.disable_rx_buff(hw);
3816                 break;
3817         default:
3818                 break;
3819         }
3820
3821         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
3822                 ixgbe_init_fdir_signature_82599(&adapter->hw,
3823                                                 adapter->fdir_pballoc);
3824         } else if (adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE) {
3825                 ixgbe_init_fdir_perfect_82599(&adapter->hw,
3826                                               adapter->fdir_pballoc);
3827                 ixgbe_fdir_filter_restore(adapter);
3828         }
3829
3830         switch (hw->mac.type) {
3831         case ixgbe_mac_82599EB:
3832         case ixgbe_mac_X540:
3833                 hw->mac.ops.enable_rx_buff(hw);
3834                 break;
3835         default:
3836                 break;
3837         }
3838
3839         ixgbe_configure_virtualization(adapter);
3840
3841         ixgbe_configure_tx(adapter);
3842         ixgbe_configure_rx(adapter);
3843 }
3844
3845 static inline bool ixgbe_is_sfp(struct ixgbe_hw *hw)
3846 {
3847         switch (hw->phy.type) {
3848         case ixgbe_phy_sfp_avago:
3849         case ixgbe_phy_sfp_ftl:
3850         case ixgbe_phy_sfp_intel:
3851         case ixgbe_phy_sfp_unknown:
3852         case ixgbe_phy_sfp_passive_tyco:
3853         case ixgbe_phy_sfp_passive_unknown:
3854         case ixgbe_phy_sfp_active_unknown:
3855         case ixgbe_phy_sfp_ftl_active:
3856                 return true;
3857         case ixgbe_phy_nl:
3858                 if (hw->mac.type == ixgbe_mac_82598EB)
3859                         return true;
3860         default:
3861                 return false;
3862         }
3863 }
3864
3865 /**
3866  * ixgbe_sfp_link_config - set up SFP+ link
3867  * @adapter: pointer to private adapter struct
3868  **/
3869 static void ixgbe_sfp_link_config(struct ixgbe_adapter *adapter)
3870 {
3871         /*
3872          * We are assuming the worst case scenario here, and that
3873          * is that an SFP was inserted/removed after the reset
3874          * but before SFP detection was enabled.  As such the best
3875          * solution is to just start searching as soon as we start
3876          */
3877         if (adapter->hw.mac.type == ixgbe_mac_82598EB)
3878                 adapter->flags2 |= IXGBE_FLAG2_SEARCH_FOR_SFP;
3879
3880         adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
3881 }
3882
3883 /**
3884  * ixgbe_non_sfp_link_config - set up non-SFP+ link
3885  * @hw: pointer to private hardware struct
3886  *
3887  * Returns 0 on success, negative on failure
3888  **/
3889 static int ixgbe_non_sfp_link_config(struct ixgbe_hw *hw)
3890 {
3891         u32 autoneg;
3892         bool negotiation, link_up = false;
3893         u32 ret = IXGBE_ERR_LINK_SETUP;
3894
3895         if (hw->mac.ops.check_link)
3896                 ret = hw->mac.ops.check_link(hw, &autoneg, &link_up, false);
3897
3898         if (ret)
3899                 goto link_cfg_out;
3900
3901         autoneg = hw->phy.autoneg_advertised;
3902         if ((!autoneg) && (hw->mac.ops.get_link_capabilities))
3903                 ret = hw->mac.ops.get_link_capabilities(hw, &autoneg,
3904                                                         &negotiation);
3905         if (ret)
3906                 goto link_cfg_out;
3907
3908         if (hw->mac.ops.setup_link)
3909                 ret = hw->mac.ops.setup_link(hw, autoneg, negotiation, link_up);
3910 link_cfg_out:
3911         return ret;
3912 }
3913
3914 static void ixgbe_setup_gpie(struct ixgbe_adapter *adapter)
3915 {
3916         struct ixgbe_hw *hw = &adapter->hw;
3917         u32 gpie = 0;
3918
3919         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED) {
3920                 gpie = IXGBE_GPIE_MSIX_MODE | IXGBE_GPIE_PBA_SUPPORT |
3921                        IXGBE_GPIE_OCD;
3922                 gpie |= IXGBE_GPIE_EIAME;
3923                 /*
3924                  * use EIAM to auto-mask when MSI-X interrupt is asserted
3925                  * this saves a register write for every interrupt
3926                  */
3927                 switch (hw->mac.type) {
3928                 case ixgbe_mac_82598EB:
3929                         IXGBE_WRITE_REG(hw, IXGBE_EIAM, IXGBE_EICS_RTX_QUEUE);
3930                         break;
3931                 case ixgbe_mac_82599EB:
3932                 case ixgbe_mac_X540:
3933                 default:
3934                         IXGBE_WRITE_REG(hw, IXGBE_EIAM_EX(0), 0xFFFFFFFF);
3935                         IXGBE_WRITE_REG(hw, IXGBE_EIAM_EX(1), 0xFFFFFFFF);
3936                         break;
3937                 }
3938         } else {
3939                 /* legacy interrupts, use EIAM to auto-mask when reading EICR,
3940                  * specifically only auto mask tx and rx interrupts */
3941                 IXGBE_WRITE_REG(hw, IXGBE_EIAM, IXGBE_EICS_RTX_QUEUE);
3942         }
3943
3944         /* XXX: to interrupt immediately for EICS writes, enable this */
3945         /* gpie |= IXGBE_GPIE_EIMEN; */
3946
3947         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
3948                 gpie &= ~IXGBE_GPIE_VTMODE_MASK;
3949                 gpie |= IXGBE_GPIE_VTMODE_64;
3950         }
3951
3952         /* Enable Thermal over heat sensor interrupt */
3953         if (adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE) {
3954                 switch (adapter->hw.mac.type) {
3955                 case ixgbe_mac_82599EB:
3956                         gpie |= IXGBE_SDP0_GPIEN;
3957                         break;
3958                 case ixgbe_mac_X540:
3959                         gpie |= IXGBE_EIMS_TS;
3960                         break;
3961                 default:
3962                         break;
3963                 }
3964         }
3965
3966         /* Enable fan failure interrupt */
3967         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE)
3968                 gpie |= IXGBE_SDP1_GPIEN;
3969
3970         if (hw->mac.type == ixgbe_mac_82599EB) {
3971                 gpie |= IXGBE_SDP1_GPIEN;
3972                 gpie |= IXGBE_SDP2_GPIEN;
3973         }
3974
3975         IXGBE_WRITE_REG(hw, IXGBE_GPIE, gpie);
3976 }
3977
3978 static void ixgbe_up_complete(struct ixgbe_adapter *adapter)
3979 {
3980         struct ixgbe_hw *hw = &adapter->hw;
3981         int err;
3982         u32 ctrl_ext;
3983
3984         ixgbe_get_hw_control(adapter);
3985         ixgbe_setup_gpie(adapter);
3986
3987         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED)
3988                 ixgbe_configure_msix(adapter);
3989         else
3990                 ixgbe_configure_msi_and_legacy(adapter);
3991
3992         /* enable the optics for both mult-speed fiber and 82599 SFP+ fiber */
3993         if (hw->mac.ops.enable_tx_laser &&
3994             ((hw->phy.multispeed_fiber) ||
3995              ((hw->mac.ops.get_media_type(hw) == ixgbe_media_type_fiber) &&
3996               (hw->mac.type == ixgbe_mac_82599EB))))
3997                 hw->mac.ops.enable_tx_laser(hw);
3998
3999         clear_bit(__IXGBE_DOWN, &adapter->state);
4000         ixgbe_napi_enable_all(adapter);
4001
4002         if (ixgbe_is_sfp(hw)) {
4003                 ixgbe_sfp_link_config(adapter);
4004         } else {
4005                 err = ixgbe_non_sfp_link_config(hw);
4006                 if (err)
4007                         e_err(probe, "link_config FAILED %d\n", err);
4008         }
4009
4010         /* clear any pending interrupts, may auto mask */
4011         IXGBE_READ_REG(hw, IXGBE_EICR);
4012         ixgbe_irq_enable(adapter, true, true);
4013
4014         /*
4015          * If this adapter has a fan, check to see if we had a failure
4016          * before we enabled the interrupt.
4017          */
4018         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) {
4019                 u32 esdp = IXGBE_READ_REG(hw, IXGBE_ESDP);
4020                 if (esdp & IXGBE_ESDP_SDP1)
4021                         e_crit(drv, "Fan has stopped, replace the adapter\n");
4022         }
4023
4024         /* enable transmits */
4025         netif_tx_start_all_queues(adapter->netdev);
4026
4027         /* bring the link up in the watchdog, this could race with our first
4028          * link up interrupt but shouldn't be a problem */
4029         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
4030         adapter->link_check_timeout = jiffies;
4031         mod_timer(&adapter->service_timer, jiffies);
4032
4033         /* Set PF Reset Done bit so PF/VF Mail Ops can work */
4034         ctrl_ext = IXGBE_READ_REG(hw, IXGBE_CTRL_EXT);
4035         ctrl_ext |= IXGBE_CTRL_EXT_PFRSTD;
4036         IXGBE_WRITE_REG(hw, IXGBE_CTRL_EXT, ctrl_ext);
4037 }
4038
4039 void ixgbe_reinit_locked(struct ixgbe_adapter *adapter)
4040 {
4041         WARN_ON(in_interrupt());
4042         /* put off any impending NetWatchDogTimeout */
4043         adapter->netdev->trans_start = jiffies;
4044
4045         while (test_and_set_bit(__IXGBE_RESETTING, &adapter->state))
4046                 usleep_range(1000, 2000);
4047         ixgbe_down(adapter);
4048         /*
4049          * If SR-IOV enabled then wait a bit before bringing the adapter
4050          * back up to give the VFs time to respond to the reset.  The
4051          * two second wait is based upon the watchdog timer cycle in
4052          * the VF driver.
4053          */
4054         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
4055                 msleep(2000);
4056         ixgbe_up(adapter);
4057         clear_bit(__IXGBE_RESETTING, &adapter->state);
4058 }
4059
4060 void ixgbe_up(struct ixgbe_adapter *adapter)
4061 {
4062         /* hardware has been reset, we need to reload some things */
4063         ixgbe_configure(adapter);
4064
4065         ixgbe_up_complete(adapter);
4066 }
4067
4068 void ixgbe_reset(struct ixgbe_adapter *adapter)
4069 {
4070         struct ixgbe_hw *hw = &adapter->hw;
4071         int err;
4072
4073         /* lock SFP init bit to prevent race conditions with the watchdog */
4074         while (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
4075                 usleep_range(1000, 2000);
4076
4077         /* clear all SFP and link config related flags while holding SFP_INIT */
4078         adapter->flags2 &= ~(IXGBE_FLAG2_SEARCH_FOR_SFP |
4079                              IXGBE_FLAG2_SFP_NEEDS_RESET);
4080         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_CONFIG;
4081
4082         err = hw->mac.ops.init_hw(hw);
4083         switch (err) {
4084         case 0:
4085         case IXGBE_ERR_SFP_NOT_PRESENT:
4086         case IXGBE_ERR_SFP_NOT_SUPPORTED:
4087                 break;
4088         case IXGBE_ERR_MASTER_REQUESTS_PENDING:
4089                 e_dev_err("master disable timed out\n");
4090                 break;
4091         case IXGBE_ERR_EEPROM_VERSION:
4092                 /* We are running on a pre-production device, log a warning */
4093                 e_dev_warn("This device is a pre-production adapter/LOM. "
4094                            "Please be aware there may be issues associated with "
4095                            "your hardware.  If you are experiencing problems "
4096                            "please contact your Intel or hardware "
4097                            "representative who provided you with this "
4098                            "hardware.\n");
4099                 break;
4100         default:
4101                 e_dev_err("Hardware Error: %d\n", err);
4102         }
4103
4104         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
4105
4106         /* reprogram the RAR[0] in case user changed it. */
4107         hw->mac.ops.set_rar(hw, 0, hw->mac.addr, adapter->num_vfs,
4108                             IXGBE_RAH_AV);
4109 }
4110
4111 /**
4112  * ixgbe_init_rx_page_offset - initialize page offset values for Rx buffers
4113  * @rx_ring: ring to setup
4114  *
4115  * On many IA platforms the L1 cache has a critical stride of 4K, this
4116  * results in each receive buffer starting in the same cache set.  To help
4117  * reduce the pressure on this cache set we can interleave the offsets so
4118  * that only every other buffer will be in the same cache set.
4119  **/
4120 static void ixgbe_init_rx_page_offset(struct ixgbe_ring *rx_ring)
4121 {
4122         struct ixgbe_rx_buffer *rx_buffer = rx_ring->rx_buffer_info;
4123         u16 i;
4124
4125         for (i = 0; i < rx_ring->count; i += 2) {
4126                 rx_buffer[0].page_offset = 0;
4127                 rx_buffer[1].page_offset = ixgbe_rx_bufsz(rx_ring);
4128                 rx_buffer = &rx_buffer[2];
4129         }
4130 }
4131
4132 /**
4133  * ixgbe_clean_rx_ring - Free Rx Buffers per Queue
4134  * @rx_ring: ring to free buffers from
4135  **/
4136 static void ixgbe_clean_rx_ring(struct ixgbe_ring *rx_ring)
4137 {
4138         struct device *dev = rx_ring->dev;
4139         unsigned long size;
4140         u16 i;
4141
4142         /* ring already cleared, nothing to do */
4143         if (!rx_ring->rx_buffer_info)
4144                 return;
4145
4146         /* Free all the Rx ring sk_buffs */
4147         for (i = 0; i < rx_ring->count; i++) {
4148                 struct ixgbe_rx_buffer *rx_buffer;
4149
4150                 rx_buffer = &rx_ring->rx_buffer_info[i];
4151                 if (rx_buffer->skb) {
4152                         struct sk_buff *skb = rx_buffer->skb;
4153                         if (IXGBE_CB(skb)->page_released) {
4154                                 dma_unmap_page(dev,
4155                                                IXGBE_CB(skb)->dma,
4156                                                ixgbe_rx_bufsz(rx_ring),
4157                                                DMA_FROM_DEVICE);
4158                                 IXGBE_CB(skb)->page_released = false;
4159                         }
4160                         dev_kfree_skb(skb);
4161                 }
4162                 rx_buffer->skb = NULL;
4163                 if (rx_buffer->dma)
4164                         dma_unmap_page(dev, rx_buffer->dma,
4165                                        ixgbe_rx_pg_size(rx_ring),
4166                                        DMA_FROM_DEVICE);
4167                 rx_buffer->dma = 0;
4168                 if (rx_buffer->page)
4169                         __free_pages(rx_buffer->page,
4170                                      ixgbe_rx_pg_order(rx_ring));
4171                 rx_buffer->page = NULL;
4172         }
4173
4174         size = sizeof(struct ixgbe_rx_buffer) * rx_ring->count;
4175         memset(rx_ring->rx_buffer_info, 0, size);
4176
4177         ixgbe_init_rx_page_offset(rx_ring);
4178
4179         /* Zero out the descriptor ring */
4180         memset(rx_ring->desc, 0, rx_ring->size);
4181
4182         rx_ring->next_to_alloc = 0;
4183         rx_ring->next_to_clean = 0;
4184         rx_ring->next_to_use = 0;
4185 }
4186
4187 /**
4188  * ixgbe_clean_tx_ring - Free Tx Buffers
4189  * @tx_ring: ring to be cleaned
4190  **/
4191 static void ixgbe_clean_tx_ring(struct ixgbe_ring *tx_ring)
4192 {
4193         struct ixgbe_tx_buffer *tx_buffer_info;
4194         unsigned long size;
4195         u16 i;
4196
4197         /* ring already cleared, nothing to do */
4198         if (!tx_ring->tx_buffer_info)
4199                 return;
4200
4201         /* Free all the Tx ring sk_buffs */
4202         for (i = 0; i < tx_ring->count; i++) {
4203                 tx_buffer_info = &tx_ring->tx_buffer_info[i];
4204                 ixgbe_unmap_and_free_tx_resource(tx_ring, tx_buffer_info);
4205         }
4206
4207         netdev_tx_reset_queue(txring_txq(tx_ring));
4208
4209         size = sizeof(struct ixgbe_tx_buffer) * tx_ring->count;
4210         memset(tx_ring->tx_buffer_info, 0, size);
4211
4212         /* Zero out the descriptor ring */
4213         memset(tx_ring->desc, 0, tx_ring->size);
4214
4215         tx_ring->next_to_use = 0;
4216         tx_ring->next_to_clean = 0;
4217 }
4218
4219 /**
4220  * ixgbe_clean_all_rx_rings - Free Rx Buffers for all queues
4221  * @adapter: board private structure
4222  **/
4223 static void ixgbe_clean_all_rx_rings(struct ixgbe_adapter *adapter)
4224 {
4225         int i;
4226
4227         for (i = 0; i < adapter->num_rx_queues; i++)
4228                 ixgbe_clean_rx_ring(adapter->rx_ring[i]);
4229 }
4230
4231 /**
4232  * ixgbe_clean_all_tx_rings - Free Tx Buffers for all queues
4233  * @adapter: board private structure
4234  **/
4235 static void ixgbe_clean_all_tx_rings(struct ixgbe_adapter *adapter)
4236 {
4237         int i;
4238
4239         for (i = 0; i < adapter->num_tx_queues; i++)
4240                 ixgbe_clean_tx_ring(adapter->tx_ring[i]);
4241 }
4242
4243 static void ixgbe_fdir_filter_exit(struct ixgbe_adapter *adapter)
4244 {
4245         struct hlist_node *node, *node2;
4246         struct ixgbe_fdir_filter *filter;
4247
4248         spin_lock(&adapter->fdir_perfect_lock);
4249
4250         hlist_for_each_entry_safe(filter, node, node2,
4251                                   &adapter->fdir_filter_list, fdir_node) {
4252                 hlist_del(&filter->fdir_node);
4253                 kfree(filter);
4254         }
4255         adapter->fdir_filter_count = 0;
4256
4257         spin_unlock(&adapter->fdir_perfect_lock);
4258 }
4259
4260 void ixgbe_down(struct ixgbe_adapter *adapter)
4261 {
4262         struct net_device *netdev = adapter->netdev;
4263         struct ixgbe_hw *hw = &adapter->hw;
4264         u32 rxctrl;
4265         int i;
4266
4267         /* signal that we are down to the interrupt handler */
4268         set_bit(__IXGBE_DOWN, &adapter->state);
4269
4270         /* disable receives */
4271         rxctrl = IXGBE_READ_REG(hw, IXGBE_RXCTRL);
4272         IXGBE_WRITE_REG(hw, IXGBE_RXCTRL, rxctrl & ~IXGBE_RXCTRL_RXEN);
4273
4274         /* disable all enabled rx queues */
4275         for (i = 0; i < adapter->num_rx_queues; i++)
4276                 /* this call also flushes the previous write */
4277                 ixgbe_disable_rx_queue(adapter, adapter->rx_ring[i]);
4278
4279         usleep_range(10000, 20000);
4280
4281         netif_tx_stop_all_queues(netdev);
4282
4283         /* call carrier off first to avoid false dev_watchdog timeouts */
4284         netif_carrier_off(netdev);
4285         netif_tx_disable(netdev);
4286
4287         ixgbe_irq_disable(adapter);
4288
4289         ixgbe_napi_disable_all(adapter);
4290
4291         adapter->flags2 &= ~(IXGBE_FLAG2_FDIR_REQUIRES_REINIT |
4292                              IXGBE_FLAG2_RESET_REQUESTED);
4293         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_UPDATE;
4294
4295         del_timer_sync(&adapter->service_timer);
4296
4297         if (adapter->num_vfs) {
4298                 /* Clear EITR Select mapping */
4299                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITRSEL, 0);
4300
4301                 /* Mark all the VFs as inactive */
4302                 for (i = 0 ; i < adapter->num_vfs; i++)
4303                         adapter->vfinfo[i].clear_to_send = false;
4304
4305                 /* ping all the active vfs to let them know we are going down */
4306                 ixgbe_ping_all_vfs(adapter);
4307
4308                 /* Disable all VFTE/VFRE TX/RX */
4309                 ixgbe_disable_tx_rx(adapter);
4310         }
4311
4312         /* disable transmits in the hardware now that interrupts are off */
4313         for (i = 0; i < adapter->num_tx_queues; i++) {
4314                 u8 reg_idx = adapter->tx_ring[i]->reg_idx;
4315                 IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), IXGBE_TXDCTL_SWFLSH);
4316         }
4317
4318         /* Disable the Tx DMA engine on 82599 and X540 */
4319         switch (hw->mac.type) {
4320         case ixgbe_mac_82599EB:
4321         case ixgbe_mac_X540:
4322                 IXGBE_WRITE_REG(hw, IXGBE_DMATXCTL,
4323                                 (IXGBE_READ_REG(hw, IXGBE_DMATXCTL) &
4324                                  ~IXGBE_DMATXCTL_TE));
4325                 break;
4326         default:
4327                 break;
4328         }
4329
4330         if (!pci_channel_offline(adapter->pdev))
4331                 ixgbe_reset(adapter);
4332
4333         /* power down the optics for multispeed fiber and 82599 SFP+ fiber */
4334         if (hw->mac.ops.disable_tx_laser &&
4335             ((hw->phy.multispeed_fiber) ||
4336              ((hw->mac.ops.get_media_type(hw) == ixgbe_media_type_fiber) &&
4337               (hw->mac.type == ixgbe_mac_82599EB))))
4338                 hw->mac.ops.disable_tx_laser(hw);
4339
4340         ixgbe_clean_all_tx_rings(adapter);
4341         ixgbe_clean_all_rx_rings(adapter);
4342
4343 #ifdef CONFIG_IXGBE_DCA
4344         /* since we reset the hardware DCA settings were cleared */
4345         ixgbe_setup_dca(adapter);
4346 #endif
4347 }
4348
4349 /**
4350  * ixgbe_tx_timeout - Respond to a Tx Hang
4351  * @netdev: network interface device structure
4352  **/
4353 static void ixgbe_tx_timeout(struct net_device *netdev)
4354 {
4355         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4356
4357         /* Do the reset outside of interrupt context */
4358         ixgbe_tx_timeout_reset(adapter);
4359 }
4360
4361 /**
4362  * ixgbe_sw_init - Initialize general software structures (struct ixgbe_adapter)
4363  * @adapter: board private structure to initialize
4364  *
4365  * ixgbe_sw_init initializes the Adapter private data structure.
4366  * Fields are initialized based on PCI device information and
4367  * OS network device settings (MTU size).
4368  **/
4369 static int __devinit ixgbe_sw_init(struct ixgbe_adapter *adapter)
4370 {
4371         struct ixgbe_hw *hw = &adapter->hw;
4372         struct pci_dev *pdev = adapter->pdev;
4373         unsigned int rss;
4374 #ifdef CONFIG_IXGBE_DCB
4375         int j;
4376         struct tc_configuration *tc;
4377 #endif
4378
4379         /* PCI config space info */
4380
4381         hw->vendor_id = pdev->vendor;
4382         hw->device_id = pdev->device;
4383         hw->revision_id = pdev->revision;
4384         hw->subsystem_vendor_id = pdev->subsystem_vendor;
4385         hw->subsystem_device_id = pdev->subsystem_device;
4386
4387         /* Set capability flags */
4388         rss = min_t(int, IXGBE_MAX_RSS_INDICES, num_online_cpus());
4389         adapter->ring_feature[RING_F_RSS].limit = rss;
4390         adapter->flags |= IXGBE_FLAG_RSS_ENABLED;
4391         switch (hw->mac.type) {
4392         case ixgbe_mac_82598EB:
4393                 if (hw->device_id == IXGBE_DEV_ID_82598AT)
4394                         adapter->flags |= IXGBE_FLAG_FAN_FAIL_CAPABLE;
4395                 adapter->max_q_vectors = MAX_Q_VECTORS_82598;
4396                 break;
4397         case ixgbe_mac_X540:
4398                 adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_CAPABLE;
4399         case ixgbe_mac_82599EB:
4400                 adapter->max_q_vectors = MAX_Q_VECTORS_82599;
4401                 adapter->flags2 |= IXGBE_FLAG2_RSC_CAPABLE;
4402                 adapter->flags2 |= IXGBE_FLAG2_RSC_ENABLED;
4403                 if (hw->device_id == IXGBE_DEV_ID_82599_T3_LOM)
4404                         adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_CAPABLE;
4405                 /* Flow Director hash filters enabled */
4406                 adapter->flags |= IXGBE_FLAG_FDIR_HASH_CAPABLE;
4407                 adapter->atr_sample_rate = 20;
4408                 adapter->ring_feature[RING_F_FDIR].limit =
4409                                                          IXGBE_MAX_FDIR_INDICES;
4410                 adapter->fdir_pballoc = IXGBE_FDIR_PBALLOC_64K;
4411 #ifdef IXGBE_FCOE
4412                 adapter->flags |= IXGBE_FLAG_FCOE_CAPABLE;
4413                 adapter->flags &= ~IXGBE_FLAG_FCOE_ENABLED;
4414 #ifdef CONFIG_IXGBE_DCB
4415                 /* Default traffic class to use for FCoE */
4416                 adapter->fcoe.up = IXGBE_FCOE_DEFTC;
4417 #endif
4418 #endif /* IXGBE_FCOE */
4419                 break;
4420         default:
4421                 break;
4422         }
4423
4424         /* n-tuple support exists, always init our spinlock */
4425         spin_lock_init(&adapter->fdir_perfect_lock);
4426
4427 #ifdef CONFIG_IXGBE_DCB
4428         switch (hw->mac.type) {
4429         case ixgbe_mac_X540:
4430                 adapter->dcb_cfg.num_tcs.pg_tcs = X540_TRAFFIC_CLASS;
4431                 adapter->dcb_cfg.num_tcs.pfc_tcs = X540_TRAFFIC_CLASS;
4432                 break;
4433         default:
4434                 adapter->dcb_cfg.num_tcs.pg_tcs = MAX_TRAFFIC_CLASS;
4435                 adapter->dcb_cfg.num_tcs.pfc_tcs = MAX_TRAFFIC_CLASS;
4436                 break;
4437         }
4438
4439         /* Configure DCB traffic classes */
4440         for (j = 0; j < MAX_TRAFFIC_CLASS; j++) {
4441                 tc = &adapter->dcb_cfg.tc_config[j];
4442                 tc->path[DCB_TX_CONFIG].bwg_id = 0;
4443                 tc->path[DCB_TX_CONFIG].bwg_percent = 12 + (j & 1);
4444                 tc->path[DCB_RX_CONFIG].bwg_id = 0;
4445                 tc->path[DCB_RX_CONFIG].bwg_percent = 12 + (j & 1);
4446                 tc->dcb_pfc = pfc_disabled;
4447         }
4448
4449         /* Initialize default user to priority mapping, UPx->TC0 */
4450         tc = &adapter->dcb_cfg.tc_config[0];
4451         tc->path[DCB_TX_CONFIG].up_to_tc_bitmap = 0xFF;
4452         tc->path[DCB_RX_CONFIG].up_to_tc_bitmap = 0xFF;
4453
4454         adapter->dcb_cfg.bw_percentage[DCB_TX_CONFIG][0] = 100;
4455         adapter->dcb_cfg.bw_percentage[DCB_RX_CONFIG][0] = 100;
4456         adapter->dcb_cfg.pfc_mode_enable = false;
4457         adapter->dcb_set_bitmap = 0x00;
4458         adapter->dcbx_cap = DCB_CAP_DCBX_HOST | DCB_CAP_DCBX_VER_CEE;
4459         memcpy(&adapter->temp_dcb_cfg, &adapter->dcb_cfg,
4460                sizeof(adapter->temp_dcb_cfg));
4461
4462 #endif
4463
4464         /* default flow control settings */
4465         hw->fc.requested_mode = ixgbe_fc_full;
4466         hw->fc.current_mode = ixgbe_fc_full;    /* init for ethtool output */
4467         ixgbe_pbthresh_setup(adapter);
4468         hw->fc.pause_time = IXGBE_DEFAULT_FCPAUSE;
4469         hw->fc.send_xon = true;
4470         hw->fc.disable_fc_autoneg = false;
4471
4472         /* enable itr by default in dynamic mode */
4473         adapter->rx_itr_setting = 1;
4474         adapter->tx_itr_setting = 1;
4475
4476         /* set default ring sizes */
4477         adapter->tx_ring_count = IXGBE_DEFAULT_TXD;
4478         adapter->rx_ring_count = IXGBE_DEFAULT_RXD;
4479
4480         /* set default work limits */
4481         adapter->tx_work_limit = IXGBE_DEFAULT_TX_WORK;
4482
4483         /* initialize eeprom parameters */
4484         if (ixgbe_init_eeprom_params_generic(hw)) {
4485                 e_dev_err("EEPROM initialization failed\n");
4486                 return -EIO;
4487         }
4488
4489         set_bit(__IXGBE_DOWN, &adapter->state);
4490
4491         return 0;
4492 }
4493
4494 /**
4495  * ixgbe_setup_tx_resources - allocate Tx resources (Descriptors)
4496  * @tx_ring:    tx descriptor ring (for a specific queue) to setup
4497  *
4498  * Return 0 on success, negative on failure
4499  **/
4500 int ixgbe_setup_tx_resources(struct ixgbe_ring *tx_ring)
4501 {
4502         struct device *dev = tx_ring->dev;
4503         int orig_node = dev_to_node(dev);
4504         int numa_node = -1;
4505         int size;
4506
4507         size = sizeof(struct ixgbe_tx_buffer) * tx_ring->count;
4508
4509         if (tx_ring->q_vector)
4510                 numa_node = tx_ring->q_vector->numa_node;
4511
4512         tx_ring->tx_buffer_info = vzalloc_node(size, numa_node);
4513         if (!tx_ring->tx_buffer_info)
4514                 tx_ring->tx_buffer_info = vzalloc(size);
4515         if (!tx_ring->tx_buffer_info)
4516                 goto err;
4517
4518         /* round up to nearest 4K */
4519         tx_ring->size = tx_ring->count * sizeof(union ixgbe_adv_tx_desc);
4520         tx_ring->size = ALIGN(tx_ring->size, 4096);
4521
4522         set_dev_node(dev, numa_node);
4523         tx_ring->desc = dma_alloc_coherent(dev,
4524                                            tx_ring->size,
4525                                            &tx_ring->dma,
4526                                            GFP_KERNEL);
4527         set_dev_node(dev, orig_node);
4528         if (!tx_ring->desc)
4529                 tx_ring->desc = dma_alloc_coherent(dev, tx_ring->size,
4530                                                    &tx_ring->dma, GFP_KERNEL);
4531         if (!tx_ring->desc)
4532                 goto err;
4533
4534         tx_ring->next_to_use = 0;
4535         tx_ring->next_to_clean = 0;
4536         return 0;
4537
4538 err:
4539         vfree(tx_ring->tx_buffer_info);
4540         tx_ring->tx_buffer_info = NULL;
4541         dev_err(dev, "Unable to allocate memory for the Tx descriptor ring\n");
4542         return -ENOMEM;
4543 }
4544
4545 /**
4546  * ixgbe_setup_all_tx_resources - allocate all queues Tx resources
4547  * @adapter: board private structure
4548  *
4549  * If this function returns with an error, then it's possible one or
4550  * more of the rings is populated (while the rest are not).  It is the
4551  * callers duty to clean those orphaned rings.
4552  *
4553  * Return 0 on success, negative on failure
4554  **/
4555 static int ixgbe_setup_all_tx_resources(struct ixgbe_adapter *adapter)
4556 {
4557         int i, err = 0;
4558
4559         for (i = 0; i < adapter->num_tx_queues; i++) {
4560                 err = ixgbe_setup_tx_resources(adapter->tx_ring[i]);
4561                 if (!err)
4562                         continue;
4563                 e_err(probe, "Allocation for Tx Queue %u failed\n", i);
4564                 break;
4565         }
4566
4567         return err;
4568 }
4569
4570 /**
4571  * ixgbe_setup_rx_resources - allocate Rx resources (Descriptors)
4572  * @rx_ring:    rx descriptor ring (for a specific queue) to setup
4573  *
4574  * Returns 0 on success, negative on failure
4575  **/
4576 int ixgbe_setup_rx_resources(struct ixgbe_ring *rx_ring)
4577 {
4578         struct device *dev = rx_ring->dev;
4579         int orig_node = dev_to_node(dev);
4580         int numa_node = -1;
4581         int size;
4582
4583         size = sizeof(struct ixgbe_rx_buffer) * rx_ring->count;
4584
4585         if (rx_ring->q_vector)
4586                 numa_node = rx_ring->q_vector->numa_node;
4587
4588         rx_ring->rx_buffer_info = vzalloc_node(size, numa_node);
4589         if (!rx_ring->rx_buffer_info)
4590                 rx_ring->rx_buffer_info = vzalloc(size);
4591         if (!rx_ring->rx_buffer_info)
4592                 goto err;
4593
4594         /* Round up to nearest 4K */
4595         rx_ring->size = rx_ring->count * sizeof(union ixgbe_adv_rx_desc);
4596         rx_ring->size = ALIGN(rx_ring->size, 4096);
4597
4598         set_dev_node(dev, numa_node);
4599         rx_ring->desc = dma_alloc_coherent(dev,
4600                                            rx_ring->size,
4601                                            &rx_ring->dma,
4602                                            GFP_KERNEL);
4603         set_dev_node(dev, orig_node);
4604         if (!rx_ring->desc)
4605                 rx_ring->desc = dma_alloc_coherent(dev, rx_ring->size,
4606                                                    &rx_ring->dma, GFP_KERNEL);
4607         if (!rx_ring->desc)
4608                 goto err;
4609
4610         rx_ring->next_to_clean = 0;
4611         rx_ring->next_to_use = 0;
4612
4613         ixgbe_init_rx_page_offset(rx_ring);
4614
4615         return 0;
4616 err:
4617         vfree(rx_ring->rx_buffer_info);
4618         rx_ring->rx_buffer_info = NULL;
4619         dev_err(dev, "Unable to allocate memory for the Rx descriptor ring\n");
4620         return -ENOMEM;
4621 }
4622
4623 /**
4624  * ixgbe_setup_all_rx_resources - allocate all queues Rx resources
4625  * @adapter: board private structure
4626  *
4627  * If this function returns with an error, then it's possible one or
4628  * more of the rings is populated (while the rest are not).  It is the
4629  * callers duty to clean those orphaned rings.
4630  *
4631  * Return 0 on success, negative on failure
4632  **/
4633 static int ixgbe_setup_all_rx_resources(struct ixgbe_adapter *adapter)
4634 {
4635         int i, err = 0;
4636
4637         for (i = 0; i < adapter->num_rx_queues; i++) {
4638                 err = ixgbe_setup_rx_resources(adapter->rx_ring[i]);
4639                 if (!err)
4640                         continue;
4641                 e_err(probe, "Allocation for Rx Queue %u failed\n", i);
4642                 break;
4643         }
4644
4645         return err;
4646 }
4647
4648 /**
4649  * ixgbe_free_tx_resources - Free Tx Resources per Queue
4650  * @tx_ring: Tx descriptor ring for a specific queue
4651  *
4652  * Free all transmit software resources
4653  **/
4654 void ixgbe_free_tx_resources(struct ixgbe_ring *tx_ring)
4655 {
4656         ixgbe_clean_tx_ring(tx_ring);
4657
4658         vfree(tx_ring->tx_buffer_info);
4659         tx_ring->tx_buffer_info = NULL;
4660
4661         /* if not set, then don't free */
4662         if (!tx_ring->desc)
4663                 return;
4664
4665         dma_free_coherent(tx_ring->dev, tx_ring->size,
4666                           tx_ring->desc, tx_ring->dma);
4667
4668         tx_ring->desc = NULL;
4669 }
4670
4671 /**
4672  * ixgbe_free_all_tx_resources - Free Tx Resources for All Queues
4673  * @adapter: board private structure
4674  *
4675  * Free all transmit software resources
4676  **/
4677 static void ixgbe_free_all_tx_resources(struct ixgbe_adapter *adapter)
4678 {
4679         int i;
4680
4681         for (i = 0; i < adapter->num_tx_queues; i++)
4682                 if (adapter->tx_ring[i]->desc)
4683                         ixgbe_free_tx_resources(adapter->tx_ring[i]);
4684 }
4685
4686 /**
4687  * ixgbe_free_rx_resources - Free Rx Resources
4688  * @rx_ring: ring to clean the resources from
4689  *
4690  * Free all receive software resources
4691  **/
4692 void ixgbe_free_rx_resources(struct ixgbe_ring *rx_ring)
4693 {
4694         ixgbe_clean_rx_ring(rx_ring);
4695
4696         vfree(rx_ring->rx_buffer_info);
4697         rx_ring->rx_buffer_info = NULL;
4698
4699         /* if not set, then don't free */
4700         if (!rx_ring->desc)
4701                 return;
4702
4703         dma_free_coherent(rx_ring->dev, rx_ring->size,
4704                           rx_ring->desc, rx_ring->dma);
4705
4706         rx_ring->desc = NULL;
4707 }
4708
4709 /**
4710  * ixgbe_free_all_rx_resources - Free Rx Resources for All Queues
4711  * @adapter: board private structure
4712  *
4713  * Free all receive software resources
4714  **/
4715 static void ixgbe_free_all_rx_resources(struct ixgbe_adapter *adapter)
4716 {
4717         int i;
4718
4719         for (i = 0; i < adapter->num_rx_queues; i++)
4720                 if (adapter->rx_ring[i]->desc)
4721                         ixgbe_free_rx_resources(adapter->rx_ring[i]);
4722 }
4723
4724 /**
4725  * ixgbe_change_mtu - Change the Maximum Transfer Unit
4726  * @netdev: network interface device structure
4727  * @new_mtu: new value for maximum frame size
4728  *
4729  * Returns 0 on success, negative on failure
4730  **/
4731 static int ixgbe_change_mtu(struct net_device *netdev, int new_mtu)
4732 {
4733         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4734         int max_frame = new_mtu + ETH_HLEN + ETH_FCS_LEN;
4735
4736         /* MTU < 68 is an error and causes problems on some kernels */
4737         if ((new_mtu < 68) || (max_frame > IXGBE_MAX_JUMBO_FRAME_SIZE))
4738                 return -EINVAL;
4739
4740         /*
4741          * For 82599EB we cannot allow PF to change MTU greater than 1500
4742          * in SR-IOV mode as it may cause buffer overruns in guest VFs that
4743          * don't allocate and chain buffers correctly.
4744          */
4745         if ((adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) &&
4746             (adapter->hw.mac.type == ixgbe_mac_82599EB) &&
4747             (max_frame > MAXIMUM_ETHERNET_VLAN_SIZE))
4748                         return -EINVAL;
4749
4750         e_info(probe, "changing MTU from %d to %d\n", netdev->mtu, new_mtu);
4751
4752         /* must set new MTU before calling down or up */
4753         netdev->mtu = new_mtu;
4754
4755         if (netif_running(netdev))
4756                 ixgbe_reinit_locked(adapter);
4757
4758         return 0;
4759 }
4760
4761 /**
4762  * ixgbe_open - Called when a network interface is made active
4763  * @netdev: network interface device structure
4764  *
4765  * Returns 0 on success, negative value on failure
4766  *
4767  * The open entry point is called when a network interface is made
4768  * active by the system (IFF_UP).  At this point all resources needed
4769  * for transmit and receive operations are allocated, the interrupt
4770  * handler is registered with the OS, the watchdog timer is started,
4771  * and the stack is notified that the interface is ready.
4772  **/
4773 static int ixgbe_open(struct net_device *netdev)
4774 {
4775         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4776         int err;
4777
4778         /* disallow open during test */
4779         if (test_bit(__IXGBE_TESTING, &adapter->state))
4780                 return -EBUSY;
4781
4782         netif_carrier_off(netdev);
4783
4784         /* allocate transmit descriptors */
4785         err = ixgbe_setup_all_tx_resources(adapter);
4786         if (err)
4787                 goto err_setup_tx;
4788
4789         /* allocate receive descriptors */
4790         err = ixgbe_setup_all_rx_resources(adapter);
4791         if (err)
4792                 goto err_setup_rx;
4793
4794         ixgbe_configure(adapter);
4795
4796         err = ixgbe_request_irq(adapter);
4797         if (err)
4798                 goto err_req_irq;
4799
4800         ixgbe_up_complete(adapter);
4801
4802         return 0;
4803
4804 err_req_irq:
4805 err_setup_rx:
4806         ixgbe_free_all_rx_resources(adapter);
4807 err_setup_tx:
4808         ixgbe_free_all_tx_resources(adapter);
4809         ixgbe_reset(adapter);
4810
4811         return err;
4812 }
4813
4814 /**
4815  * ixgbe_close - Disables a network interface
4816  * @netdev: network interface device structure
4817  *
4818  * Returns 0, this is not allowed to fail
4819  *
4820  * The close entry point is called when an interface is de-activated
4821  * by the OS.  The hardware is still under the drivers control, but
4822  * needs to be disabled.  A global MAC reset is issued to stop the
4823  * hardware, and all transmit and receive resources are freed.
4824  **/
4825 static int ixgbe_close(struct net_device *netdev)
4826 {
4827         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4828
4829         ixgbe_down(adapter);
4830         ixgbe_free_irq(adapter);
4831
4832         ixgbe_fdir_filter_exit(adapter);
4833
4834         ixgbe_free_all_tx_resources(adapter);
4835         ixgbe_free_all_rx_resources(adapter);
4836
4837         ixgbe_release_hw_control(adapter);
4838
4839         return 0;
4840 }
4841
4842 #ifdef CONFIG_PM
4843 static int ixgbe_resume(struct pci_dev *pdev)
4844 {
4845         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
4846         struct net_device *netdev = adapter->netdev;
4847         u32 err;
4848
4849         pci_set_power_state(pdev, PCI_D0);
4850         pci_restore_state(pdev);
4851         /*
4852          * pci_restore_state clears dev->state_saved so call
4853          * pci_save_state to restore it.
4854          */
4855         pci_save_state(pdev);
4856
4857         err = pci_enable_device_mem(pdev);
4858         if (err) {
4859                 e_dev_err("Cannot enable PCI device from suspend\n");
4860                 return err;
4861         }
4862         pci_set_master(pdev);
4863
4864         pci_wake_from_d3(pdev, false);
4865
4866         rtnl_lock();
4867         err = ixgbe_init_interrupt_scheme(adapter);
4868         rtnl_unlock();
4869         if (err) {
4870                 e_dev_err("Cannot initialize interrupts for device\n");
4871                 return err;
4872         }
4873
4874         ixgbe_reset(adapter);
4875
4876         IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
4877
4878         if (netif_running(netdev)) {
4879                 err = ixgbe_open(netdev);
4880                 if (err)
4881                         return err;
4882         }
4883
4884         netif_device_attach(netdev);
4885
4886         return 0;
4887 }
4888 #endif /* CONFIG_PM */
4889
4890 static int __ixgbe_shutdown(struct pci_dev *pdev, bool *enable_wake)
4891 {
4892         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
4893         struct net_device *netdev = adapter->netdev;
4894         struct ixgbe_hw *hw = &adapter->hw;
4895         u32 ctrl, fctrl;
4896         u32 wufc = adapter->wol;
4897 #ifdef CONFIG_PM
4898         int retval = 0;
4899 #endif
4900
4901         netif_device_detach(netdev);
4902
4903         if (netif_running(netdev)) {
4904                 rtnl_lock();
4905                 ixgbe_down(adapter);
4906                 ixgbe_free_irq(adapter);
4907                 ixgbe_free_all_tx_resources(adapter);
4908                 ixgbe_free_all_rx_resources(adapter);
4909                 rtnl_unlock();
4910         }
4911
4912         ixgbe_clear_interrupt_scheme(adapter);
4913
4914 #ifdef CONFIG_PM
4915         retval = pci_save_state(pdev);
4916         if (retval)
4917                 return retval;
4918
4919 #endif
4920         if (wufc) {
4921                 ixgbe_set_rx_mode(netdev);
4922
4923                 /*
4924                  * enable the optics for both mult-speed fiber and
4925                  * 82599 SFP+ fiber as we can WoL.
4926                  */
4927                 if (hw->mac.ops.enable_tx_laser &&
4928                     (hw->phy.multispeed_fiber ||
4929                     (hw->mac.ops.get_media_type(hw) == ixgbe_media_type_fiber &&
4930                      hw->mac.type == ixgbe_mac_82599EB)))
4931                         hw->mac.ops.enable_tx_laser(hw);
4932
4933                 /* turn on all-multi mode if wake on multicast is enabled */
4934                 if (wufc & IXGBE_WUFC_MC) {
4935                         fctrl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
4936                         fctrl |= IXGBE_FCTRL_MPE;
4937                         IXGBE_WRITE_REG(hw, IXGBE_FCTRL, fctrl);
4938                 }
4939
4940                 ctrl = IXGBE_READ_REG(hw, IXGBE_CTRL);
4941                 ctrl |= IXGBE_CTRL_GIO_DIS;
4942                 IXGBE_WRITE_REG(hw, IXGBE_CTRL, ctrl);
4943
4944                 IXGBE_WRITE_REG(hw, IXGBE_WUFC, wufc);
4945         } else {
4946                 IXGBE_WRITE_REG(hw, IXGBE_WUC, 0);
4947                 IXGBE_WRITE_REG(hw, IXGBE_WUFC, 0);
4948         }
4949
4950         switch (hw->mac.type) {
4951         case ixgbe_mac_82598EB:
4952                 pci_wake_from_d3(pdev, false);
4953                 break;
4954         case ixgbe_mac_82599EB:
4955         case ixgbe_mac_X540:
4956                 pci_wake_from_d3(pdev, !!wufc);
4957                 break;
4958         default:
4959                 break;
4960         }
4961
4962         *enable_wake = !!wufc;
4963
4964         ixgbe_release_hw_control(adapter);
4965
4966         pci_disable_device(pdev);
4967
4968         return 0;
4969 }
4970
4971 #ifdef CONFIG_PM
4972 static int ixgbe_suspend(struct pci_dev *pdev, pm_message_t state)
4973 {
4974         int retval;
4975         bool wake;
4976
4977         retval = __ixgbe_shutdown(pdev, &wake);
4978         if (retval)
4979                 return retval;
4980
4981         if (wake) {
4982                 pci_prepare_to_sleep(pdev);
4983         } else {
4984                 pci_wake_from_d3(pdev, false);
4985                 pci_set_power_state(pdev, PCI_D3hot);
4986         }
4987
4988         return 0;
4989 }
4990 #endif /* CONFIG_PM */
4991
4992 static void ixgbe_shutdown(struct pci_dev *pdev)
4993 {
4994         bool wake;
4995
4996         __ixgbe_shutdown(pdev, &wake);
4997
4998         if (system_state == SYSTEM_POWER_OFF) {
4999                 pci_wake_from_d3(pdev, wake);
5000                 pci_set_power_state(pdev, PCI_D3hot);
5001         }
5002 }
5003
5004 /**
5005  * ixgbe_update_stats - Update the board statistics counters.
5006  * @adapter: board private structure
5007  **/
5008 void ixgbe_update_stats(struct ixgbe_adapter *adapter)
5009 {
5010         struct net_device *netdev = adapter->netdev;
5011         struct ixgbe_hw *hw = &adapter->hw;
5012         struct ixgbe_hw_stats *hwstats = &adapter->stats;
5013         u64 total_mpc = 0;
5014         u32 i, missed_rx = 0, mpc, bprc, lxon, lxoff, xon_off_tot;
5015         u64 non_eop_descs = 0, restart_queue = 0, tx_busy = 0;
5016         u64 alloc_rx_page_failed = 0, alloc_rx_buff_failed = 0;
5017         u64 bytes = 0, packets = 0, hw_csum_rx_error = 0;
5018 #ifdef IXGBE_FCOE
5019         struct ixgbe_fcoe *fcoe = &adapter->fcoe;
5020         unsigned int cpu;
5021         u64 fcoe_noddp_counts_sum = 0, fcoe_noddp_ext_buff_counts_sum = 0;
5022 #endif /* IXGBE_FCOE */
5023
5024         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
5025             test_bit(__IXGBE_RESETTING, &adapter->state))
5026                 return;
5027
5028         if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED) {
5029                 u64 rsc_count = 0;
5030                 u64 rsc_flush = 0;
5031                 for (i = 0; i < adapter->num_rx_queues; i++) {
5032                         rsc_count += adapter->rx_ring[i]->rx_stats.rsc_count;
5033                         rsc_flush += adapter->rx_ring[i]->rx_stats.rsc_flush;
5034                 }
5035                 adapter->rsc_total_count = rsc_count;
5036                 adapter->rsc_total_flush = rsc_flush;
5037         }
5038
5039         for (i = 0; i < adapter->num_rx_queues; i++) {
5040                 struct ixgbe_ring *rx_ring = adapter->rx_ring[i];
5041                 non_eop_descs += rx_ring->rx_stats.non_eop_descs;
5042                 alloc_rx_page_failed += rx_ring->rx_stats.alloc_rx_page_failed;
5043                 alloc_rx_buff_failed += rx_ring->rx_stats.alloc_rx_buff_failed;
5044                 hw_csum_rx_error += rx_ring->rx_stats.csum_err;
5045                 bytes += rx_ring->stats.bytes;
5046                 packets += rx_ring->stats.packets;
5047         }
5048         adapter->non_eop_descs = non_eop_descs;
5049         adapter->alloc_rx_page_failed = alloc_rx_page_failed;
5050         adapter->alloc_rx_buff_failed = alloc_rx_buff_failed;
5051         adapter->hw_csum_rx_error = hw_csum_rx_error;
5052         netdev->stats.rx_bytes = bytes;
5053         netdev->stats.rx_packets = packets;
5054
5055         bytes = 0;
5056         packets = 0;
5057         /* gather some stats to the adapter struct that are per queue */
5058         for (i = 0; i < adapter->num_tx_queues; i++) {
5059                 struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
5060                 restart_queue += tx_ring->tx_stats.restart_queue;
5061                 tx_busy += tx_ring->tx_stats.tx_busy;
5062                 bytes += tx_ring->stats.bytes;
5063                 packets += tx_ring->stats.packets;
5064         }
5065         adapter->restart_queue = restart_queue;
5066         adapter->tx_busy = tx_busy;
5067         netdev->stats.tx_bytes = bytes;
5068         netdev->stats.tx_packets = packets;
5069
5070         hwstats->crcerrs += IXGBE_READ_REG(hw, IXGBE_CRCERRS);
5071
5072         /* 8 register reads */
5073         for (i = 0; i < 8; i++) {
5074                 /* for packet buffers not used, the register should read 0 */
5075                 mpc = IXGBE_READ_REG(hw, IXGBE_MPC(i));
5076                 missed_rx += mpc;
5077                 hwstats->mpc[i] += mpc;
5078                 total_mpc += hwstats->mpc[i];
5079                 hwstats->pxontxc[i] += IXGBE_READ_REG(hw, IXGBE_PXONTXC(i));
5080                 hwstats->pxofftxc[i] += IXGBE_READ_REG(hw, IXGBE_PXOFFTXC(i));
5081                 switch (hw->mac.type) {
5082                 case ixgbe_mac_82598EB:
5083                         hwstats->rnbc[i] += IXGBE_READ_REG(hw, IXGBE_RNBC(i));
5084                         hwstats->qbtc[i] += IXGBE_READ_REG(hw, IXGBE_QBTC(i));
5085                         hwstats->qbrc[i] += IXGBE_READ_REG(hw, IXGBE_QBRC(i));
5086                         hwstats->pxonrxc[i] +=
5087                                 IXGBE_READ_REG(hw, IXGBE_PXONRXC(i));
5088                         break;
5089                 case ixgbe_mac_82599EB:
5090                 case ixgbe_mac_X540:
5091                         hwstats->pxonrxc[i] +=
5092                                 IXGBE_READ_REG(hw, IXGBE_PXONRXCNT(i));
5093                         break;
5094                 default:
5095                         break;
5096                 }
5097         }
5098
5099         /*16 register reads */
5100         for (i = 0; i < 16; i++) {
5101                 hwstats->qptc[i] += IXGBE_READ_REG(hw, IXGBE_QPTC(i));
5102                 hwstats->qprc[i] += IXGBE_READ_REG(hw, IXGBE_QPRC(i));
5103                 if ((hw->mac.type == ixgbe_mac_82599EB) ||
5104                     (hw->mac.type == ixgbe_mac_X540)) {
5105                         hwstats->qbtc[i] += IXGBE_READ_REG(hw, IXGBE_QBTC_L(i));
5106                         IXGBE_READ_REG(hw, IXGBE_QBTC_H(i)); /* to clear */
5107                         hwstats->qbrc[i] += IXGBE_READ_REG(hw, IXGBE_QBRC_L(i));
5108                         IXGBE_READ_REG(hw, IXGBE_QBRC_H(i)); /* to clear */
5109                 }
5110         }
5111
5112         hwstats->gprc += IXGBE_READ_REG(hw, IXGBE_GPRC);
5113         /* work around hardware counting issue */
5114         hwstats->gprc -= missed_rx;
5115
5116         ixgbe_update_xoff_received(adapter);
5117
5118         /* 82598 hardware only has a 32 bit counter in the high register */
5119         switch (hw->mac.type) {
5120         case ixgbe_mac_82598EB:
5121                 hwstats->lxonrxc += IXGBE_READ_REG(hw, IXGBE_LXONRXC);
5122                 hwstats->gorc += IXGBE_READ_REG(hw, IXGBE_GORCH);
5123                 hwstats->gotc += IXGBE_READ_REG(hw, IXGBE_GOTCH);
5124                 hwstats->tor += IXGBE_READ_REG(hw, IXGBE_TORH);
5125                 break;
5126         case ixgbe_mac_X540:
5127                 /* OS2BMC stats are X540 only*/
5128                 hwstats->o2bgptc += IXGBE_READ_REG(hw, IXGBE_O2BGPTC);
5129                 hwstats->o2bspc += IXGBE_READ_REG(hw, IXGBE_O2BSPC);
5130                 hwstats->b2ospc += IXGBE_READ_REG(hw, IXGBE_B2OSPC);
5131                 hwstats->b2ogprc += IXGBE_READ_REG(hw, IXGBE_B2OGPRC);
5132         case ixgbe_mac_82599EB:
5133                 for (i = 0; i < 16; i++)
5134                         adapter->hw_rx_no_dma_resources +=
5135                                              IXGBE_READ_REG(hw, IXGBE_QPRDC(i));
5136                 hwstats->gorc += IXGBE_READ_REG(hw, IXGBE_GORCL);
5137                 IXGBE_READ_REG(hw, IXGBE_GORCH); /* to clear */
5138                 hwstats->gotc += IXGBE_READ_REG(hw, IXGBE_GOTCL);
5139                 IXGBE_READ_REG(hw, IXGBE_GOTCH); /* to clear */
5140                 hwstats->tor += IXGBE_READ_REG(hw, IXGBE_TORL);
5141                 IXGBE_READ_REG(hw, IXGBE_TORH); /* to clear */
5142                 hwstats->lxonrxc += IXGBE_READ_REG(hw, IXGBE_LXONRXCNT);
5143                 hwstats->fdirmatch += IXGBE_READ_REG(hw, IXGBE_FDIRMATCH);
5144                 hwstats->fdirmiss += IXGBE_READ_REG(hw, IXGBE_FDIRMISS);
5145 #ifdef IXGBE_FCOE
5146                 hwstats->fccrc += IXGBE_READ_REG(hw, IXGBE_FCCRC);
5147                 hwstats->fcoerpdc += IXGBE_READ_REG(hw, IXGBE_FCOERPDC);
5148                 hwstats->fcoeprc += IXGBE_READ_REG(hw, IXGBE_FCOEPRC);
5149                 hwstats->fcoeptc += IXGBE_READ_REG(hw, IXGBE_FCOEPTC);
5150                 hwstats->fcoedwrc += IXGBE_READ_REG(hw, IXGBE_FCOEDWRC);
5151                 hwstats->fcoedwtc += IXGBE_READ_REG(hw, IXGBE_FCOEDWTC);
5152                 /* Add up per cpu counters for total ddp aloc fail */
5153                 if (fcoe->pcpu_noddp && fcoe->pcpu_noddp_ext_buff) {
5154                         for_each_possible_cpu(cpu) {
5155                                 fcoe_noddp_counts_sum +=
5156                                         *per_cpu_ptr(fcoe->pcpu_noddp, cpu);
5157                                 fcoe_noddp_ext_buff_counts_sum +=
5158                                         *per_cpu_ptr(fcoe->
5159                                                 pcpu_noddp_ext_buff, cpu);
5160                         }
5161                 }
5162                 hwstats->fcoe_noddp = fcoe_noddp_counts_sum;
5163                 hwstats->fcoe_noddp_ext_buff = fcoe_noddp_ext_buff_counts_sum;
5164 #endif /* IXGBE_FCOE */
5165                 break;
5166         default:
5167                 break;
5168         }
5169         bprc = IXGBE_READ_REG(hw, IXGBE_BPRC);
5170         hwstats->bprc += bprc;
5171         hwstats->mprc += IXGBE_READ_REG(hw, IXGBE_MPRC);
5172         if (hw->mac.type == ixgbe_mac_82598EB)
5173                 hwstats->mprc -= bprc;
5174         hwstats->roc += IXGBE_READ_REG(hw, IXGBE_ROC);
5175         hwstats->prc64 += IXGBE_READ_REG(hw, IXGBE_PRC64);
5176         hwstats->prc127 += IXGBE_READ_REG(hw, IXGBE_PRC127);
5177         hwstats->prc255 += IXGBE_READ_REG(hw, IXGBE_PRC255);
5178         hwstats->prc511 += IXGBE_READ_REG(hw, IXGBE_PRC511);
5179         hwstats->prc1023 += IXGBE_READ_REG(hw, IXGBE_PRC1023);
5180         hwstats->prc1522 += IXGBE_READ_REG(hw, IXGBE_PRC1522);
5181         hwstats->rlec += IXGBE_READ_REG(hw, IXGBE_RLEC);
5182         lxon = IXGBE_READ_REG(hw, IXGBE_LXONTXC);
5183         hwstats->lxontxc += lxon;
5184         lxoff = IXGBE_READ_REG(hw, IXGBE_LXOFFTXC);
5185         hwstats->lxofftxc += lxoff;
5186         hwstats->gptc += IXGBE_READ_REG(hw, IXGBE_GPTC);
5187         hwstats->mptc += IXGBE_READ_REG(hw, IXGBE_MPTC);
5188         /*
5189          * 82598 errata - tx of flow control packets is included in tx counters
5190          */
5191         xon_off_tot = lxon + lxoff;
5192         hwstats->gptc -= xon_off_tot;
5193         hwstats->mptc -= xon_off_tot;
5194         hwstats->gotc -= (xon_off_tot * (ETH_ZLEN + ETH_FCS_LEN));
5195         hwstats->ruc += IXGBE_READ_REG(hw, IXGBE_RUC);
5196         hwstats->rfc += IXGBE_READ_REG(hw, IXGBE_RFC);
5197         hwstats->rjc += IXGBE_READ_REG(hw, IXGBE_RJC);
5198         hwstats->tpr += IXGBE_READ_REG(hw, IXGBE_TPR);
5199         hwstats->ptc64 += IXGBE_READ_REG(hw, IXGBE_PTC64);
5200         hwstats->ptc64 -= xon_off_tot;
5201         hwstats->ptc127 += IXGBE_READ_REG(hw, IXGBE_PTC127);
5202         hwstats->ptc255 += IXGBE_READ_REG(hw, IXGBE_PTC255);
5203         hwstats->ptc511 += IXGBE_READ_REG(hw, IXGBE_PTC511);
5204         hwstats->ptc1023 += IXGBE_READ_REG(hw, IXGBE_PTC1023);
5205         hwstats->ptc1522 += IXGBE_READ_REG(hw, IXGBE_PTC1522);
5206         hwstats->bptc += IXGBE_READ_REG(hw, IXGBE_BPTC);
5207
5208         /* Fill out the OS statistics structure */
5209         netdev->stats.multicast = hwstats->mprc;
5210
5211         /* Rx Errors */
5212         netdev->stats.rx_errors = hwstats->crcerrs + hwstats->rlec;
5213         netdev->stats.rx_dropped = 0;
5214         netdev->stats.rx_length_errors = hwstats->rlec;
5215         netdev->stats.rx_crc_errors = hwstats->crcerrs;
5216         netdev->stats.rx_missed_errors = total_mpc;
5217 }
5218
5219 /**
5220  * ixgbe_fdir_reinit_subtask - worker thread to reinit FDIR filter table
5221  * @adapter: pointer to the device adapter structure
5222  **/
5223 static void ixgbe_fdir_reinit_subtask(struct ixgbe_adapter *adapter)
5224 {
5225         struct ixgbe_hw *hw = &adapter->hw;
5226         int i;
5227
5228         if (!(adapter->flags2 & IXGBE_FLAG2_FDIR_REQUIRES_REINIT))
5229                 return;
5230
5231         adapter->flags2 &= ~IXGBE_FLAG2_FDIR_REQUIRES_REINIT;
5232
5233         /* if interface is down do nothing */
5234         if (test_bit(__IXGBE_DOWN, &adapter->state))
5235                 return;
5236
5237         /* do nothing if we are not using signature filters */
5238         if (!(adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE))
5239                 return;
5240
5241         adapter->fdir_overflow++;
5242
5243         if (ixgbe_reinit_fdir_tables_82599(hw) == 0) {
5244                 for (i = 0; i < adapter->num_tx_queues; i++)
5245                         set_bit(__IXGBE_TX_FDIR_INIT_DONE,
5246                                 &(adapter->tx_ring[i]->state));
5247                 /* re-enable flow director interrupts */
5248                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, IXGBE_EIMS_FLOW_DIR);
5249         } else {
5250                 e_err(probe, "failed to finish FDIR re-initialization, "
5251                       "ignored adding FDIR ATR filters\n");
5252         }
5253 }
5254
5255 /**
5256  * ixgbe_check_hang_subtask - check for hung queues and dropped interrupts
5257  * @adapter: pointer to the device adapter structure
5258  *
5259  * This function serves two purposes.  First it strobes the interrupt lines
5260  * in order to make certain interrupts are occurring.  Secondly it sets the
5261  * bits needed to check for TX hangs.  As a result we should immediately
5262  * determine if a hang has occurred.
5263  */
5264 static void ixgbe_check_hang_subtask(struct ixgbe_adapter *adapter)
5265 {
5266         struct ixgbe_hw *hw = &adapter->hw;
5267         u64 eics = 0;
5268         int i;
5269
5270         /* If we're down or resetting, just bail */
5271         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
5272             test_bit(__IXGBE_RESETTING, &adapter->state))
5273                 return;
5274
5275         /* Force detection of hung controller */
5276         if (netif_carrier_ok(adapter->netdev)) {
5277                 for (i = 0; i < adapter->num_tx_queues; i++)
5278                         set_check_for_tx_hang(adapter->tx_ring[i]);
5279         }
5280
5281         if (!(adapter->flags & IXGBE_FLAG_MSIX_ENABLED)) {
5282                 /*
5283                  * for legacy and MSI interrupts don't set any bits
5284                  * that are enabled for EIAM, because this operation
5285                  * would set *both* EIMS and EICS for any bit in EIAM
5286                  */
5287                 IXGBE_WRITE_REG(hw, IXGBE_EICS,
5288                         (IXGBE_EICS_TCP_TIMER | IXGBE_EICS_OTHER));
5289         } else {
5290                 /* get one bit for every active tx/rx interrupt vector */
5291                 for (i = 0; i < adapter->num_q_vectors; i++) {
5292                         struct ixgbe_q_vector *qv = adapter->q_vector[i];
5293                         if (qv->rx.ring || qv->tx.ring)
5294                                 eics |= ((u64)1 << i);
5295                 }
5296         }
5297
5298         /* Cause software interrupt to ensure rings are cleaned */
5299         ixgbe_irq_rearm_queues(adapter, eics);
5300
5301 }
5302
5303 /**
5304  * ixgbe_watchdog_update_link - update the link status
5305  * @adapter: pointer to the device adapter structure
5306  * @link_speed: pointer to a u32 to store the link_speed
5307  **/
5308 static void ixgbe_watchdog_update_link(struct ixgbe_adapter *adapter)
5309 {
5310         struct ixgbe_hw *hw = &adapter->hw;
5311         u32 link_speed = adapter->link_speed;
5312         bool link_up = adapter->link_up;
5313         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
5314
5315         if (!(adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE))
5316                 return;
5317
5318         if (hw->mac.ops.check_link) {
5319                 hw->mac.ops.check_link(hw, &link_speed, &link_up, false);
5320         } else {
5321                 /* always assume link is up, if no check link function */
5322                 link_speed = IXGBE_LINK_SPEED_10GB_FULL;
5323                 link_up = true;
5324         }
5325
5326         if (adapter->ixgbe_ieee_pfc)
5327                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
5328
5329         if (link_up && !((adapter->flags & IXGBE_FLAG_DCB_ENABLED) && pfc_en)) {
5330                 hw->mac.ops.fc_enable(hw);
5331                 ixgbe_set_rx_drop_en(adapter);
5332         }
5333
5334         if (link_up ||
5335             time_after(jiffies, (adapter->link_check_timeout +
5336                                  IXGBE_TRY_LINK_TIMEOUT))) {
5337                 adapter->flags &= ~IXGBE_FLAG_NEED_LINK_UPDATE;
5338                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, IXGBE_EIMC_LSC);
5339                 IXGBE_WRITE_FLUSH(hw);
5340         }
5341
5342         adapter->link_up = link_up;
5343         adapter->link_speed = link_speed;
5344 }
5345
5346 /**
5347  * ixgbe_watchdog_link_is_up - update netif_carrier status and
5348  *                             print link up message
5349  * @adapter: pointer to the device adapter structure
5350  **/
5351 static void ixgbe_watchdog_link_is_up(struct ixgbe_adapter *adapter)
5352 {
5353         struct net_device *netdev = adapter->netdev;
5354         struct ixgbe_hw *hw = &adapter->hw;
5355         u32 link_speed = adapter->link_speed;
5356         bool flow_rx, flow_tx;
5357
5358         /* only continue if link was previously down */
5359         if (netif_carrier_ok(netdev))
5360                 return;
5361
5362         adapter->flags2 &= ~IXGBE_FLAG2_SEARCH_FOR_SFP;
5363
5364         switch (hw->mac.type) {
5365         case ixgbe_mac_82598EB: {
5366                 u32 frctl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
5367                 u32 rmcs = IXGBE_READ_REG(hw, IXGBE_RMCS);
5368                 flow_rx = !!(frctl & IXGBE_FCTRL_RFCE);
5369                 flow_tx = !!(rmcs & IXGBE_RMCS_TFCE_802_3X);
5370         }
5371                 break;
5372         case ixgbe_mac_X540:
5373         case ixgbe_mac_82599EB: {
5374                 u32 mflcn = IXGBE_READ_REG(hw, IXGBE_MFLCN);
5375                 u32 fccfg = IXGBE_READ_REG(hw, IXGBE_FCCFG);
5376                 flow_rx = !!(mflcn & IXGBE_MFLCN_RFCE);
5377                 flow_tx = !!(fccfg & IXGBE_FCCFG_TFCE_802_3X);
5378         }
5379                 break;
5380         default:
5381                 flow_tx = false;
5382                 flow_rx = false;
5383                 break;
5384         }
5385
5386 #ifdef CONFIG_IXGBE_PTP
5387         ixgbe_ptp_start_cyclecounter(adapter);
5388 #endif
5389
5390         e_info(drv, "NIC Link is Up %s, Flow Control: %s\n",
5391                (link_speed == IXGBE_LINK_SPEED_10GB_FULL ?
5392                "10 Gbps" :
5393                (link_speed == IXGBE_LINK_SPEED_1GB_FULL ?
5394                "1 Gbps" :
5395                (link_speed == IXGBE_LINK_SPEED_100_FULL ?
5396                "100 Mbps" :
5397                "unknown speed"))),
5398                ((flow_rx && flow_tx) ? "RX/TX" :
5399                (flow_rx ? "RX" :
5400                (flow_tx ? "TX" : "None"))));
5401
5402         netif_carrier_on(netdev);
5403         ixgbe_check_vf_rate_limit(adapter);
5404 }
5405
5406 /**
5407  * ixgbe_watchdog_link_is_down - update netif_carrier status and
5408  *                               print link down message
5409  * @adapter: pointer to the adapter structure
5410  **/
5411 static void ixgbe_watchdog_link_is_down(struct ixgbe_adapter *adapter)
5412 {
5413         struct net_device *netdev = adapter->netdev;
5414         struct ixgbe_hw *hw = &adapter->hw;
5415
5416         adapter->link_up = false;
5417         adapter->link_speed = 0;
5418
5419         /* only continue if link was up previously */
5420         if (!netif_carrier_ok(netdev))
5421                 return;
5422
5423         /* poll for SFP+ cable when link is down */
5424         if (ixgbe_is_sfp(hw) && hw->mac.type == ixgbe_mac_82598EB)
5425                 adapter->flags2 |= IXGBE_FLAG2_SEARCH_FOR_SFP;
5426
5427 #ifdef CONFIG_IXGBE_PTP
5428         ixgbe_ptp_start_cyclecounter(adapter);
5429 #endif
5430
5431         e_info(drv, "NIC Link is Down\n");
5432         netif_carrier_off(netdev);
5433 }
5434
5435 /**
5436  * ixgbe_watchdog_flush_tx - flush queues on link down
5437  * @adapter: pointer to the device adapter structure
5438  **/
5439 static void ixgbe_watchdog_flush_tx(struct ixgbe_adapter *adapter)
5440 {
5441         int i;
5442         int some_tx_pending = 0;
5443
5444         if (!netif_carrier_ok(adapter->netdev)) {
5445                 for (i = 0; i < adapter->num_tx_queues; i++) {
5446                         struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
5447                         if (tx_ring->next_to_use != tx_ring->next_to_clean) {
5448                                 some_tx_pending = 1;
5449                                 break;
5450                         }
5451                 }
5452
5453                 if (some_tx_pending) {
5454                         /* We've lost link, so the controller stops DMA,
5455                          * but we've got queued Tx work that's never going
5456                          * to get done, so reset controller to flush Tx.
5457                          * (Do the reset outside of interrupt context).
5458                          */
5459                         adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
5460                 }
5461         }
5462 }
5463
5464 static void ixgbe_spoof_check(struct ixgbe_adapter *adapter)
5465 {
5466         u32 ssvpc;
5467
5468         /* Do not perform spoof check for 82598 */
5469         if (adapter->hw.mac.type == ixgbe_mac_82598EB)
5470                 return;
5471
5472         ssvpc = IXGBE_READ_REG(&adapter->hw, IXGBE_SSVPC);
5473
5474         /*
5475          * ssvpc register is cleared on read, if zero then no
5476          * spoofed packets in the last interval.
5477          */
5478         if (!ssvpc)
5479                 return;
5480
5481         e_warn(drv, "%d Spoofed packets detected\n", ssvpc);
5482 }
5483
5484 /**
5485  * ixgbe_watchdog_subtask - check and bring link up
5486  * @adapter: pointer to the device adapter structure
5487  **/
5488 static void ixgbe_watchdog_subtask(struct ixgbe_adapter *adapter)
5489 {
5490         /* if interface is down do nothing */
5491         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
5492             test_bit(__IXGBE_RESETTING, &adapter->state))
5493                 return;
5494
5495         ixgbe_watchdog_update_link(adapter);
5496
5497         if (adapter->link_up)
5498                 ixgbe_watchdog_link_is_up(adapter);
5499         else
5500                 ixgbe_watchdog_link_is_down(adapter);
5501
5502         ixgbe_spoof_check(adapter);
5503         ixgbe_update_stats(adapter);
5504
5505         ixgbe_watchdog_flush_tx(adapter);
5506 }
5507
5508 /**
5509  * ixgbe_sfp_detection_subtask - poll for SFP+ cable
5510  * @adapter: the ixgbe adapter structure
5511  **/
5512 static void ixgbe_sfp_detection_subtask(struct ixgbe_adapter *adapter)
5513 {
5514         struct ixgbe_hw *hw = &adapter->hw;
5515         s32 err;
5516
5517         /* not searching for SFP so there is nothing to do here */
5518         if (!(adapter->flags2 & IXGBE_FLAG2_SEARCH_FOR_SFP) &&
5519             !(adapter->flags2 & IXGBE_FLAG2_SFP_NEEDS_RESET))
5520                 return;
5521
5522         /* someone else is in init, wait until next service event */
5523         if (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
5524                 return;
5525
5526         err = hw->phy.ops.identify_sfp(hw);
5527         if (err == IXGBE_ERR_SFP_NOT_SUPPORTED)
5528                 goto sfp_out;
5529
5530         if (err == IXGBE_ERR_SFP_NOT_PRESENT) {
5531                 /* If no cable is present, then we need to reset
5532                  * the next time we find a good cable. */
5533                 adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
5534         }
5535
5536         /* exit on error */
5537         if (err)
5538                 goto sfp_out;
5539
5540         /* exit if reset not needed */
5541         if (!(adapter->flags2 & IXGBE_FLAG2_SFP_NEEDS_RESET))
5542                 goto sfp_out;
5543
5544         adapter->flags2 &= ~IXGBE_FLAG2_SFP_NEEDS_RESET;
5545
5546         /*
5547          * A module may be identified correctly, but the EEPROM may not have
5548          * support for that module.  setup_sfp() will fail in that case, so
5549          * we should not allow that module to load.
5550          */
5551         if (hw->mac.type == ixgbe_mac_82598EB)
5552                 err = hw->phy.ops.reset(hw);
5553         else
5554                 err = hw->mac.ops.setup_sfp(hw);
5555
5556         if (err == IXGBE_ERR_SFP_NOT_SUPPORTED)
5557                 goto sfp_out;
5558
5559         adapter->flags |= IXGBE_FLAG_NEED_LINK_CONFIG;
5560         e_info(probe, "detected SFP+: %d\n", hw->phy.sfp_type);
5561
5562 sfp_out:
5563         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
5564
5565         if ((err == IXGBE_ERR_SFP_NOT_SUPPORTED) &&
5566             (adapter->netdev->reg_state == NETREG_REGISTERED)) {
5567                 e_dev_err("failed to initialize because an unsupported "
5568                           "SFP+ module type was detected.\n");
5569                 e_dev_err("Reload the driver after installing a "
5570                           "supported module.\n");
5571                 unregister_netdev(adapter->netdev);
5572         }
5573 }
5574
5575 /**
5576  * ixgbe_sfp_link_config_subtask - set up link SFP after module install
5577  * @adapter: the ixgbe adapter structure
5578  **/
5579 static void ixgbe_sfp_link_config_subtask(struct ixgbe_adapter *adapter)
5580 {
5581         struct ixgbe_hw *hw = &adapter->hw;
5582         u32 autoneg;
5583         bool negotiation;
5584
5585         if (!(adapter->flags & IXGBE_FLAG_NEED_LINK_CONFIG))
5586                 return;
5587
5588         /* someone else is in init, wait until next service event */
5589         if (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
5590                 return;
5591
5592         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_CONFIG;
5593
5594         autoneg = hw->phy.autoneg_advertised;
5595         if ((!autoneg) && (hw->mac.ops.get_link_capabilities))
5596                 hw->mac.ops.get_link_capabilities(hw, &autoneg, &negotiation);
5597         if (hw->mac.ops.setup_link)
5598                 hw->mac.ops.setup_link(hw, autoneg, negotiation, true);
5599
5600         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
5601         adapter->link_check_timeout = jiffies;
5602         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
5603 }
5604
5605 #ifdef CONFIG_PCI_IOV
5606 static void ixgbe_check_for_bad_vf(struct ixgbe_adapter *adapter)
5607 {
5608         int vf;
5609         struct ixgbe_hw *hw = &adapter->hw;
5610         struct net_device *netdev = adapter->netdev;
5611         u32 gpc;
5612         u32 ciaa, ciad;
5613
5614         gpc = IXGBE_READ_REG(hw, IXGBE_TXDGPC);
5615         if (gpc) /* If incrementing then no need for the check below */
5616                 return;
5617         /*
5618          * Check to see if a bad DMA write target from an errant or
5619          * malicious VF has caused a PCIe error.  If so then we can
5620          * issue a VFLR to the offending VF(s) and then resume without
5621          * requesting a full slot reset.
5622          */
5623
5624         for (vf = 0; vf < adapter->num_vfs; vf++) {
5625                 ciaa = (vf << 16) | 0x80000000;
5626                 /* 32 bit read so align, we really want status at offset 6 */
5627                 ciaa |= PCI_COMMAND;
5628                 IXGBE_WRITE_REG(hw, IXGBE_CIAA_82599, ciaa);
5629                 ciad = IXGBE_READ_REG(hw, IXGBE_CIAD_82599);
5630                 ciaa &= 0x7FFFFFFF;
5631                 /* disable debug mode asap after reading data */
5632                 IXGBE_WRITE_REG(hw, IXGBE_CIAA_82599, ciaa);
5633                 /* Get the upper 16 bits which will be the PCI status reg */
5634                 ciad >>= 16;
5635                 if (ciad & PCI_STATUS_REC_MASTER_ABORT) {
5636                         netdev_err(netdev, "VF %d Hung DMA\n", vf);
5637                         /* Issue VFLR */
5638                         ciaa = (vf << 16) | 0x80000000;
5639                         ciaa |= 0xA8;
5640                         IXGBE_WRITE_REG(hw, IXGBE_CIAA_82599, ciaa);
5641                         ciad = 0x00008000;  /* VFLR */
5642                         IXGBE_WRITE_REG(hw, IXGBE_CIAD_82599, ciad);
5643                         ciaa &= 0x7FFFFFFF;
5644                         IXGBE_WRITE_REG(hw, IXGBE_CIAA_82599, ciaa);
5645                 }
5646         }
5647 }
5648
5649 #endif
5650 /**
5651  * ixgbe_service_timer - Timer Call-back
5652  * @data: pointer to adapter cast into an unsigned long
5653  **/
5654 static void ixgbe_service_timer(unsigned long data)
5655 {
5656         struct ixgbe_adapter *adapter = (struct ixgbe_adapter *)data;
5657         unsigned long next_event_offset;
5658         bool ready = true;
5659
5660         /* poll faster when waiting for link */
5661         if (adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE)
5662                 next_event_offset = HZ / 10;
5663         else
5664                 next_event_offset = HZ * 2;
5665
5666 #ifdef CONFIG_PCI_IOV
5667         /*
5668          * don't bother with SR-IOV VF DMA hang check if there are
5669          * no VFs or the link is down
5670          */
5671         if (!adapter->num_vfs ||
5672             (adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE))
5673                 goto normal_timer_service;
5674
5675         /* If we have VFs allocated then we must check for DMA hangs */
5676         ixgbe_check_for_bad_vf(adapter);
5677         next_event_offset = HZ / 50;
5678         adapter->timer_event_accumulator++;
5679
5680         if (adapter->timer_event_accumulator >= 100)
5681                 adapter->timer_event_accumulator = 0;
5682         else
5683                 ready = false;
5684
5685 normal_timer_service:
5686 #endif
5687         /* Reset the timer */
5688         mod_timer(&adapter->service_timer, next_event_offset + jiffies);
5689
5690         if (ready)
5691                 ixgbe_service_event_schedule(adapter);
5692 }
5693
5694 static void ixgbe_reset_subtask(struct ixgbe_adapter *adapter)
5695 {
5696         if (!(adapter->flags2 & IXGBE_FLAG2_RESET_REQUESTED))
5697                 return;
5698
5699         adapter->flags2 &= ~IXGBE_FLAG2_RESET_REQUESTED;
5700
5701         /* If we're already down or resetting, just bail */
5702         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
5703             test_bit(__IXGBE_RESETTING, &adapter->state))
5704                 return;
5705
5706         ixgbe_dump(adapter);
5707         netdev_err(adapter->netdev, "Reset adapter\n");
5708         adapter->tx_timeout_count++;
5709
5710         ixgbe_reinit_locked(adapter);
5711 }
5712
5713 /**
5714  * ixgbe_service_task - manages and runs subtasks
5715  * @work: pointer to work_struct containing our data
5716  **/
5717 static void ixgbe_service_task(struct work_struct *work)
5718 {
5719         struct ixgbe_adapter *adapter = container_of(work,
5720                                                      struct ixgbe_adapter,
5721                                                      service_task);
5722
5723         ixgbe_reset_subtask(adapter);
5724         ixgbe_sfp_detection_subtask(adapter);
5725         ixgbe_sfp_link_config_subtask(adapter);
5726         ixgbe_check_overtemp_subtask(adapter);
5727         ixgbe_watchdog_subtask(adapter);
5728         ixgbe_fdir_reinit_subtask(adapter);
5729         ixgbe_check_hang_subtask(adapter);
5730 #ifdef CONFIG_IXGBE_PTP
5731         ixgbe_ptp_overflow_check(adapter);
5732 #endif
5733
5734         ixgbe_service_event_complete(adapter);
5735 }
5736
5737 static int ixgbe_tso(struct ixgbe_ring *tx_ring,
5738                      struct ixgbe_tx_buffer *first,
5739                      u8 *hdr_len)
5740 {
5741         struct sk_buff *skb = first->skb;
5742         u32 vlan_macip_lens, type_tucmd;
5743         u32 mss_l4len_idx, l4len;
5744
5745         if (!skb_is_gso(skb))
5746                 return 0;
5747
5748         if (skb_header_cloned(skb)) {
5749                 int err = pskb_expand_head(skb, 0, 0, GFP_ATOMIC);
5750                 if (err)
5751                         return err;
5752         }
5753
5754         /* ADV DTYP TUCMD MKRLOC/ISCSIHEDLEN */
5755         type_tucmd = IXGBE_ADVTXD_TUCMD_L4T_TCP;
5756
5757         if (first->protocol == __constant_htons(ETH_P_IP)) {
5758                 struct iphdr *iph = ip_hdr(skb);
5759                 iph->tot_len = 0;
5760                 iph->check = 0;
5761                 tcp_hdr(skb)->check = ~csum_tcpudp_magic(iph->saddr,
5762                                                          iph->daddr, 0,
5763                                                          IPPROTO_TCP,
5764                                                          0);
5765                 type_tucmd |= IXGBE_ADVTXD_TUCMD_IPV4;
5766                 first->tx_flags |= IXGBE_TX_FLAGS_TSO |
5767                                    IXGBE_TX_FLAGS_CSUM |
5768                                    IXGBE_TX_FLAGS_IPV4;
5769         } else if (skb_is_gso_v6(skb)) {
5770                 ipv6_hdr(skb)->payload_len = 0;
5771                 tcp_hdr(skb)->check =
5772                     ~csum_ipv6_magic(&ipv6_hdr(skb)->saddr,
5773                                      &ipv6_hdr(skb)->daddr,
5774                                      0, IPPROTO_TCP, 0);
5775                 first->tx_flags |= IXGBE_TX_FLAGS_TSO |
5776                                    IXGBE_TX_FLAGS_CSUM;
5777         }
5778
5779         /* compute header lengths */
5780         l4len = tcp_hdrlen(skb);
5781         *hdr_len = skb_transport_offset(skb) + l4len;
5782
5783         /* update gso size and bytecount with header size */
5784         first->gso_segs = skb_shinfo(skb)->gso_segs;
5785         first->bytecount += (first->gso_segs - 1) * *hdr_len;
5786
5787         /* mss_l4len_id: use 1 as index for TSO */
5788         mss_l4len_idx = l4len << IXGBE_ADVTXD_L4LEN_SHIFT;
5789         mss_l4len_idx |= skb_shinfo(skb)->gso_size << IXGBE_ADVTXD_MSS_SHIFT;
5790         mss_l4len_idx |= 1 << IXGBE_ADVTXD_IDX_SHIFT;
5791
5792         /* vlan_macip_lens: HEADLEN, MACLEN, VLAN tag */
5793         vlan_macip_lens = skb_network_header_len(skb);
5794         vlan_macip_lens |= skb_network_offset(skb) << IXGBE_ADVTXD_MACLEN_SHIFT;
5795         vlan_macip_lens |= first->tx_flags & IXGBE_TX_FLAGS_VLAN_MASK;
5796
5797         ixgbe_tx_ctxtdesc(tx_ring, vlan_macip_lens, 0, type_tucmd,
5798                           mss_l4len_idx);
5799
5800         return 1;
5801 }
5802
5803 static void ixgbe_tx_csum(struct ixgbe_ring *tx_ring,
5804                           struct ixgbe_tx_buffer *first)
5805 {
5806         struct sk_buff *skb = first->skb;
5807         u32 vlan_macip_lens = 0;
5808         u32 mss_l4len_idx = 0;
5809         u32 type_tucmd = 0;
5810
5811         if (skb->ip_summed != CHECKSUM_PARTIAL) {
5812                 if (!(first->tx_flags & IXGBE_TX_FLAGS_HW_VLAN) &&
5813                     !(first->tx_flags & IXGBE_TX_FLAGS_TXSW))
5814                         return;
5815         } else {
5816                 u8 l4_hdr = 0;
5817                 switch (first->protocol) {
5818                 case __constant_htons(ETH_P_IP):
5819                         vlan_macip_lens |= skb_network_header_len(skb);
5820                         type_tucmd |= IXGBE_ADVTXD_TUCMD_IPV4;
5821                         l4_hdr = ip_hdr(skb)->protocol;
5822                         break;
5823                 case __constant_htons(ETH_P_IPV6):
5824                         vlan_macip_lens |= skb_network_header_len(skb);
5825                         l4_hdr = ipv6_hdr(skb)->nexthdr;
5826                         break;
5827                 default:
5828                         if (unlikely(net_ratelimit())) {
5829                                 dev_warn(tx_ring->dev,
5830                                  "partial checksum but proto=%x!\n",
5831                                  first->protocol);
5832                         }
5833                         break;
5834                 }
5835
5836                 switch (l4_hdr) {
5837                 case IPPROTO_TCP:
5838                         type_tucmd |= IXGBE_ADVTXD_TUCMD_L4T_TCP;
5839                         mss_l4len_idx = tcp_hdrlen(skb) <<
5840                                         IXGBE_ADVTXD_L4LEN_SHIFT;
5841                         break;
5842                 case IPPROTO_SCTP:
5843                         type_tucmd |= IXGBE_ADVTXD_TUCMD_L4T_SCTP;
5844                         mss_l4len_idx = sizeof(struct sctphdr) <<
5845                                         IXGBE_ADVTXD_L4LEN_SHIFT;
5846                         break;
5847                 case IPPROTO_UDP:
5848                         mss_l4len_idx = sizeof(struct udphdr) <<
5849                                         IXGBE_ADVTXD_L4LEN_SHIFT;
5850                         break;
5851                 default:
5852                         if (unlikely(net_ratelimit())) {
5853                                 dev_warn(tx_ring->dev,
5854                                  "partial checksum but l4 proto=%x!\n",
5855                                  l4_hdr);
5856                         }
5857                         break;
5858                 }
5859
5860                 /* update TX checksum flag */
5861                 first->tx_flags |= IXGBE_TX_FLAGS_CSUM;
5862         }
5863
5864         /* vlan_macip_lens: MACLEN, VLAN tag */
5865         vlan_macip_lens |= skb_network_offset(skb) << IXGBE_ADVTXD_MACLEN_SHIFT;
5866         vlan_macip_lens |= first->tx_flags & IXGBE_TX_FLAGS_VLAN_MASK;
5867
5868         ixgbe_tx_ctxtdesc(tx_ring, vlan_macip_lens, 0,
5869                           type_tucmd, mss_l4len_idx);
5870 }
5871
5872 static __le32 ixgbe_tx_cmd_type(u32 tx_flags)
5873 {
5874         /* set type for advanced descriptor with frame checksum insertion */
5875         __le32 cmd_type = cpu_to_le32(IXGBE_ADVTXD_DTYP_DATA |
5876                                       IXGBE_ADVTXD_DCMD_IFCS |
5877                                       IXGBE_ADVTXD_DCMD_DEXT);
5878
5879         /* set HW vlan bit if vlan is present */
5880         if (tx_flags & IXGBE_TX_FLAGS_HW_VLAN)
5881                 cmd_type |= cpu_to_le32(IXGBE_ADVTXD_DCMD_VLE);
5882
5883 #ifdef CONFIG_IXGBE_PTP
5884         if (tx_flags & IXGBE_TX_FLAGS_TSTAMP)
5885                 cmd_type |= cpu_to_le32(IXGBE_ADVTXD_MAC_TSTAMP);
5886 #endif
5887
5888         /* set segmentation enable bits for TSO/FSO */
5889 #ifdef IXGBE_FCOE
5890         if (tx_flags & (IXGBE_TX_FLAGS_TSO | IXGBE_TX_FLAGS_FSO))
5891 #else
5892         if (tx_flags & IXGBE_TX_FLAGS_TSO)
5893 #endif
5894                 cmd_type |= cpu_to_le32(IXGBE_ADVTXD_DCMD_TSE);
5895
5896         return cmd_type;
5897 }
5898
5899 static void ixgbe_tx_olinfo_status(union ixgbe_adv_tx_desc *tx_desc,
5900                                    u32 tx_flags, unsigned int paylen)
5901 {
5902         __le32 olinfo_status = cpu_to_le32(paylen << IXGBE_ADVTXD_PAYLEN_SHIFT);
5903
5904         /* enable L4 checksum for TSO and TX checksum offload */
5905         if (tx_flags & IXGBE_TX_FLAGS_CSUM)
5906                 olinfo_status |= cpu_to_le32(IXGBE_ADVTXD_POPTS_TXSM);
5907
5908         /* enble IPv4 checksum for TSO */
5909         if (tx_flags & IXGBE_TX_FLAGS_IPV4)
5910                 olinfo_status |= cpu_to_le32(IXGBE_ADVTXD_POPTS_IXSM);
5911
5912         /* use index 1 context for TSO/FSO/FCOE */
5913 #ifdef IXGBE_FCOE
5914         if (tx_flags & (IXGBE_TX_FLAGS_TSO | IXGBE_TX_FLAGS_FCOE))
5915 #else
5916         if (tx_flags & IXGBE_TX_FLAGS_TSO)
5917 #endif
5918                 olinfo_status |= cpu_to_le32(1 << IXGBE_ADVTXD_IDX_SHIFT);
5919
5920         /*
5921          * Check Context must be set if Tx switch is enabled, which it
5922          * always is for case where virtual functions are running
5923          */
5924 #ifdef IXGBE_FCOE
5925         if (tx_flags & (IXGBE_TX_FLAGS_TXSW | IXGBE_TX_FLAGS_FCOE))
5926 #else
5927         if (tx_flags & IXGBE_TX_FLAGS_TXSW)
5928 #endif
5929                 olinfo_status |= cpu_to_le32(IXGBE_ADVTXD_CC);
5930
5931         tx_desc->read.olinfo_status = olinfo_status;
5932 }
5933
5934 #define IXGBE_TXD_CMD (IXGBE_TXD_CMD_EOP | \
5935                        IXGBE_TXD_CMD_RS)
5936
5937 static void ixgbe_tx_map(struct ixgbe_ring *tx_ring,
5938                          struct ixgbe_tx_buffer *first,
5939                          const u8 hdr_len)
5940 {
5941         dma_addr_t dma;
5942         struct sk_buff *skb = first->skb;
5943         struct ixgbe_tx_buffer *tx_buffer;
5944         union ixgbe_adv_tx_desc *tx_desc;
5945         struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[0];
5946         unsigned int data_len = skb->data_len;
5947         unsigned int size = skb_headlen(skb);
5948         unsigned int paylen = skb->len - hdr_len;
5949         u32 tx_flags = first->tx_flags;
5950         __le32 cmd_type;
5951         u16 i = tx_ring->next_to_use;
5952
5953         tx_desc = IXGBE_TX_DESC(tx_ring, i);
5954
5955         ixgbe_tx_olinfo_status(tx_desc, tx_flags, paylen);
5956         cmd_type = ixgbe_tx_cmd_type(tx_flags);
5957
5958 #ifdef IXGBE_FCOE
5959         if (tx_flags & IXGBE_TX_FLAGS_FCOE) {
5960                 if (data_len < sizeof(struct fcoe_crc_eof)) {
5961                         size -= sizeof(struct fcoe_crc_eof) - data_len;
5962                         data_len = 0;
5963                 } else {
5964                         data_len -= sizeof(struct fcoe_crc_eof);
5965                 }
5966         }
5967
5968 #endif
5969         dma = dma_map_single(tx_ring->dev, skb->data, size, DMA_TO_DEVICE);
5970         if (dma_mapping_error(tx_ring->dev, dma))
5971                 goto dma_error;
5972
5973         /* record length, and DMA address */
5974         dma_unmap_len_set(first, len, size);
5975         dma_unmap_addr_set(first, dma, dma);
5976
5977         tx_desc->read.buffer_addr = cpu_to_le64(dma);
5978
5979         for (;;) {
5980                 while (unlikely(size > IXGBE_MAX_DATA_PER_TXD)) {
5981                         tx_desc->read.cmd_type_len =
5982                                 cmd_type | cpu_to_le32(IXGBE_MAX_DATA_PER_TXD);
5983
5984                         i++;
5985                         tx_desc++;
5986                         if (i == tx_ring->count) {
5987                                 tx_desc = IXGBE_TX_DESC(tx_ring, 0);
5988                                 i = 0;
5989                         }
5990
5991                         dma += IXGBE_MAX_DATA_PER_TXD;
5992                         size -= IXGBE_MAX_DATA_PER_TXD;
5993
5994                         tx_desc->read.buffer_addr = cpu_to_le64(dma);
5995                         tx_desc->read.olinfo_status = 0;
5996                 }
5997
5998                 if (likely(!data_len))
5999                         break;
6000
6001                 if (unlikely(skb->no_fcs))
6002                         cmd_type &= ~(cpu_to_le32(IXGBE_ADVTXD_DCMD_IFCS));
6003                 tx_desc->read.cmd_type_len = cmd_type | cpu_to_le32(size);
6004
6005                 i++;
6006                 tx_desc++;
6007                 if (i == tx_ring->count) {
6008                         tx_desc = IXGBE_TX_DESC(tx_ring, 0);
6009                         i = 0;
6010                 }
6011
6012 #ifdef IXGBE_FCOE
6013                 size = min_t(unsigned int, data_len, skb_frag_size(frag));
6014 #else
6015                 size = skb_frag_size(frag);
6016 #endif
6017                 data_len -= size;
6018
6019                 dma = skb_frag_dma_map(tx_ring->dev, frag, 0, size,
6020                                        DMA_TO_DEVICE);
6021                 if (dma_mapping_error(tx_ring->dev, dma))
6022                         goto dma_error;
6023
6024                 tx_buffer = &tx_ring->tx_buffer_info[i];
6025                 dma_unmap_len_set(tx_buffer, len, size);
6026                 dma_unmap_addr_set(tx_buffer, dma, dma);
6027
6028                 tx_desc->read.buffer_addr = cpu_to_le64(dma);
6029                 tx_desc->read.olinfo_status = 0;
6030
6031                 frag++;
6032         }
6033
6034         /* write last descriptor with RS and EOP bits */
6035         cmd_type |= cpu_to_le32(size) | cpu_to_le32(IXGBE_TXD_CMD);
6036         tx_desc->read.cmd_type_len = cmd_type;
6037
6038         netdev_tx_sent_queue(txring_txq(tx_ring), first->bytecount);
6039
6040         /* set the timestamp */
6041         first->time_stamp = jiffies;
6042
6043         /*
6044          * Force memory writes to complete before letting h/w know there
6045          * are new descriptors to fetch.  (Only applicable for weak-ordered
6046          * memory model archs, such as IA-64).
6047          *
6048          * We also need this memory barrier to make certain all of the
6049          * status bits have been updated before next_to_watch is written.
6050          */
6051         wmb();
6052
6053         /* set next_to_watch value indicating a packet is present */
6054         first->next_to_watch = tx_desc;
6055
6056         i++;
6057         if (i == tx_ring->count)
6058                 i = 0;
6059
6060         tx_ring->next_to_use = i;
6061
6062         /* notify HW of packet */
6063         writel(i, tx_ring->tail);
6064
6065         return;
6066 dma_error:
6067         dev_err(tx_ring->dev, "TX DMA map failed\n");
6068
6069         /* clear dma mappings for failed tx_buffer_info map */
6070         for (;;) {
6071                 tx_buffer = &tx_ring->tx_buffer_info[i];
6072                 ixgbe_unmap_and_free_tx_resource(tx_ring, tx_buffer);
6073                 if (tx_buffer == first)
6074                         break;
6075                 if (i == 0)
6076                         i = tx_ring->count;
6077                 i--;
6078         }
6079
6080         tx_ring->next_to_use = i;
6081 }
6082
6083 static void ixgbe_atr(struct ixgbe_ring *ring,
6084                       struct ixgbe_tx_buffer *first)
6085 {
6086         struct ixgbe_q_vector *q_vector = ring->q_vector;
6087         union ixgbe_atr_hash_dword input = { .dword = 0 };
6088         union ixgbe_atr_hash_dword common = { .dword = 0 };
6089         union {
6090                 unsigned char *network;
6091                 struct iphdr *ipv4;
6092                 struct ipv6hdr *ipv6;
6093         } hdr;
6094         struct tcphdr *th;
6095         __be16 vlan_id;
6096
6097         /* if ring doesn't have a interrupt vector, cannot perform ATR */
6098         if (!q_vector)
6099                 return;
6100
6101         /* do nothing if sampling is disabled */
6102         if (!ring->atr_sample_rate)
6103                 return;
6104
6105         ring->atr_count++;
6106
6107         /* snag network header to get L4 type and address */
6108         hdr.network = skb_network_header(first->skb);
6109
6110         /* Currently only IPv4/IPv6 with TCP is supported */
6111         if ((first->protocol != __constant_htons(ETH_P_IPV6) ||
6112              hdr.ipv6->nexthdr != IPPROTO_TCP) &&
6113             (first->protocol != __constant_htons(ETH_P_IP) ||
6114              hdr.ipv4->protocol != IPPROTO_TCP))
6115                 return;
6116
6117         th = tcp_hdr(first->skb);
6118
6119         /* skip this packet since it is invalid or the socket is closing */
6120         if (!th || th->fin)
6121                 return;
6122
6123         /* sample on all syn packets or once every atr sample count */
6124         if (!th->syn && (ring->atr_count < ring->atr_sample_rate))
6125                 return;
6126
6127         /* reset sample count */
6128         ring->atr_count = 0;
6129
6130         vlan_id = htons(first->tx_flags >> IXGBE_TX_FLAGS_VLAN_SHIFT);
6131
6132         /*
6133          * src and dst are inverted, think how the receiver sees them
6134          *
6135          * The input is broken into two sections, a non-compressed section
6136          * containing vm_pool, vlan_id, and flow_type.  The rest of the data
6137          * is XORed together and stored in the compressed dword.
6138          */
6139         input.formatted.vlan_id = vlan_id;
6140
6141         /*
6142          * since src port and flex bytes occupy the same word XOR them together
6143          * and write the value to source port portion of compressed dword
6144          */
6145         if (first->tx_flags & (IXGBE_TX_FLAGS_SW_VLAN | IXGBE_TX_FLAGS_HW_VLAN))
6146                 common.port.src ^= th->dest ^ __constant_htons(ETH_P_8021Q);
6147         else
6148                 common.port.src ^= th->dest ^ first->protocol;
6149         common.port.dst ^= th->source;
6150
6151         if (first->protocol == __constant_htons(ETH_P_IP)) {
6152                 input.formatted.flow_type = IXGBE_ATR_FLOW_TYPE_TCPV4;
6153                 common.ip ^= hdr.ipv4->saddr ^ hdr.ipv4->daddr;
6154         } else {
6155                 input.formatted.flow_type = IXGBE_ATR_FLOW_TYPE_TCPV6;
6156                 common.ip ^= hdr.ipv6->saddr.s6_addr32[0] ^
6157                              hdr.ipv6->saddr.s6_addr32[1] ^
6158                              hdr.ipv6->saddr.s6_addr32[2] ^
6159                              hdr.ipv6->saddr.s6_addr32[3] ^
6160                              hdr.ipv6->daddr.s6_addr32[0] ^
6161                              hdr.ipv6->daddr.s6_addr32[1] ^
6162                              hdr.ipv6->daddr.s6_addr32[2] ^
6163                              hdr.ipv6->daddr.s6_addr32[3];
6164         }
6165
6166         /* This assumes the Rx queue and Tx queue are bound to the same CPU */
6167         ixgbe_fdir_add_signature_filter_82599(&q_vector->adapter->hw,
6168                                               input, common, ring->queue_index);
6169 }
6170
6171 static int __ixgbe_maybe_stop_tx(struct ixgbe_ring *tx_ring, u16 size)
6172 {
6173         netif_stop_subqueue(tx_ring->netdev, tx_ring->queue_index);
6174         /* Herbert's original patch had:
6175          *  smp_mb__after_netif_stop_queue();
6176          * but since that doesn't exist yet, just open code it. */
6177         smp_mb();
6178
6179         /* We need to check again in a case another CPU has just
6180          * made room available. */
6181         if (likely(ixgbe_desc_unused(tx_ring) < size))
6182                 return -EBUSY;
6183
6184         /* A reprieve! - use start_queue because it doesn't call schedule */
6185         netif_start_subqueue(tx_ring->netdev, tx_ring->queue_index);
6186         ++tx_ring->tx_stats.restart_queue;
6187         return 0;
6188 }
6189
6190 static inline int ixgbe_maybe_stop_tx(struct ixgbe_ring *tx_ring, u16 size)
6191 {
6192         if (likely(ixgbe_desc_unused(tx_ring) >= size))
6193                 return 0;
6194         return __ixgbe_maybe_stop_tx(tx_ring, size);
6195 }
6196
6197 static u16 ixgbe_select_queue(struct net_device *dev, struct sk_buff *skb)
6198 {
6199         struct ixgbe_adapter *adapter = netdev_priv(dev);
6200         int txq = skb_rx_queue_recorded(skb) ? skb_get_rx_queue(skb) :
6201                                                smp_processor_id();
6202 #ifdef IXGBE_FCOE
6203         __be16 protocol = vlan_get_protocol(skb);
6204
6205         if (((protocol == htons(ETH_P_FCOE)) ||
6206             (protocol == htons(ETH_P_FIP))) &&
6207             (adapter->flags & IXGBE_FLAG_FCOE_ENABLED)) {
6208                 struct ixgbe_ring_feature *f;
6209
6210                 f = &adapter->ring_feature[RING_F_FCOE];
6211
6212                 while (txq >= f->indices)
6213                         txq -= f->indices;
6214                 txq += adapter->ring_feature[RING_F_FCOE].offset;
6215
6216                 return txq;
6217         }
6218 #endif
6219
6220         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
6221                 while (unlikely(txq >= dev->real_num_tx_queues))
6222                         txq -= dev->real_num_tx_queues;
6223                 return txq;
6224         }
6225
6226         return skb_tx_hash(dev, skb);
6227 }
6228
6229 netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *skb,
6230                           struct ixgbe_adapter *adapter,
6231                           struct ixgbe_ring *tx_ring)
6232 {
6233         struct ixgbe_tx_buffer *first;
6234         int tso;
6235         u32 tx_flags = 0;
6236 #if PAGE_SIZE > IXGBE_MAX_DATA_PER_TXD
6237         unsigned short f;
6238 #endif
6239         u16 count = TXD_USE_COUNT(skb_headlen(skb));
6240         __be16 protocol = skb->protocol;
6241         u8 hdr_len = 0;
6242
6243         /*
6244          * need: 1 descriptor per page * PAGE_SIZE/IXGBE_MAX_DATA_PER_TXD,
6245          *       + 1 desc for skb_headlen/IXGBE_MAX_DATA_PER_TXD,
6246          *       + 2 desc gap to keep tail from touching head,
6247          *       + 1 desc for context descriptor,
6248          * otherwise try next time
6249          */
6250 #if PAGE_SIZE > IXGBE_MAX_DATA_PER_TXD
6251         for (f = 0; f < skb_shinfo(skb)->nr_frags; f++)
6252                 count += TXD_USE_COUNT(skb_shinfo(skb)->frags[f].size);
6253 #else
6254         count += skb_shinfo(skb)->nr_frags;
6255 #endif
6256         if (ixgbe_maybe_stop_tx(tx_ring, count + 3)) {
6257                 tx_ring->tx_stats.tx_busy++;
6258                 return NETDEV_TX_BUSY;
6259         }
6260
6261         /* record the location of the first descriptor for this packet */
6262         first = &tx_ring->tx_buffer_info[tx_ring->next_to_use];
6263         first->skb = skb;
6264         first->bytecount = skb->len;
6265         first->gso_segs = 1;
6266
6267         /* if we have a HW VLAN tag being added default to the HW one */
6268         if (vlan_tx_tag_present(skb)) {
6269                 tx_flags |= vlan_tx_tag_get(skb) << IXGBE_TX_FLAGS_VLAN_SHIFT;
6270                 tx_flags |= IXGBE_TX_FLAGS_HW_VLAN;
6271         /* else if it is a SW VLAN check the next protocol and store the tag */
6272         } else if (protocol == __constant_htons(ETH_P_8021Q)) {
6273                 struct vlan_hdr *vhdr, _vhdr;
6274                 vhdr = skb_header_pointer(skb, ETH_HLEN, sizeof(_vhdr), &_vhdr);
6275                 if (!vhdr)
6276                         goto out_drop;
6277
6278                 protocol = vhdr->h_vlan_encapsulated_proto;
6279                 tx_flags |= ntohs(vhdr->h_vlan_TCI) <<
6280                                   IXGBE_TX_FLAGS_VLAN_SHIFT;
6281                 tx_flags |= IXGBE_TX_FLAGS_SW_VLAN;
6282         }
6283
6284         skb_tx_timestamp(skb);
6285
6286 #ifdef CONFIG_IXGBE_PTP
6287         if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_HW_TSTAMP)) {
6288                 skb_shinfo(skb)->tx_flags |= SKBTX_IN_PROGRESS;
6289                 tx_flags |= IXGBE_TX_FLAGS_TSTAMP;
6290         }
6291 #endif
6292
6293 #ifdef CONFIG_PCI_IOV
6294         /*
6295          * Use the l2switch_enable flag - would be false if the DMA
6296          * Tx switch had been disabled.
6297          */
6298         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
6299                 tx_flags |= IXGBE_TX_FLAGS_TXSW;
6300
6301 #endif
6302         /* DCB maps skb priorities 0-7 onto 3 bit PCP of VLAN tag. */
6303         if ((adapter->flags & IXGBE_FLAG_DCB_ENABLED) &&
6304             ((tx_flags & (IXGBE_TX_FLAGS_HW_VLAN | IXGBE_TX_FLAGS_SW_VLAN)) ||
6305              (skb->priority != TC_PRIO_CONTROL))) {
6306                 tx_flags &= ~IXGBE_TX_FLAGS_VLAN_PRIO_MASK;
6307                 tx_flags |= (skb->priority & 0x7) <<
6308                                         IXGBE_TX_FLAGS_VLAN_PRIO_SHIFT;
6309                 if (tx_flags & IXGBE_TX_FLAGS_SW_VLAN) {
6310                         struct vlan_ethhdr *vhdr;
6311                         if (skb_header_cloned(skb) &&
6312                             pskb_expand_head(skb, 0, 0, GFP_ATOMIC))
6313                                 goto out_drop;
6314                         vhdr = (struct vlan_ethhdr *)skb->data;
6315                         vhdr->h_vlan_TCI = htons(tx_flags >>
6316                                                  IXGBE_TX_FLAGS_VLAN_SHIFT);
6317                 } else {
6318                         tx_flags |= IXGBE_TX_FLAGS_HW_VLAN;
6319                 }
6320         }
6321
6322         /* record initial flags and protocol */
6323         first->tx_flags = tx_flags;
6324         first->protocol = protocol;
6325
6326 #ifdef IXGBE_FCOE
6327         /* setup tx offload for FCoE */
6328         if ((protocol == __constant_htons(ETH_P_FCOE)) &&
6329             (adapter->flags & IXGBE_FLAG_FCOE_ENABLED)) {
6330                 tso = ixgbe_fso(tx_ring, first, &hdr_len);
6331                 if (tso < 0)
6332                         goto out_drop;
6333
6334                 goto xmit_fcoe;
6335         }
6336
6337 #endif /* IXGBE_FCOE */
6338         tso = ixgbe_tso(tx_ring, first, &hdr_len);
6339         if (tso < 0)
6340                 goto out_drop;
6341         else if (!tso)
6342                 ixgbe_tx_csum(tx_ring, first);
6343
6344         /* add the ATR filter if ATR is on */
6345         if (test_bit(__IXGBE_TX_FDIR_INIT_DONE, &tx_ring->state))
6346                 ixgbe_atr(tx_ring, first);
6347
6348 #ifdef IXGBE_FCOE
6349 xmit_fcoe:
6350 #endif /* IXGBE_FCOE */
6351         ixgbe_tx_map(tx_ring, first, hdr_len);
6352
6353         ixgbe_maybe_stop_tx(tx_ring, DESC_NEEDED);
6354
6355         return NETDEV_TX_OK;
6356
6357 out_drop:
6358         dev_kfree_skb_any(first->skb);
6359         first->skb = NULL;
6360
6361         return NETDEV_TX_OK;
6362 }
6363
6364 static netdev_tx_t ixgbe_xmit_frame(struct sk_buff *skb,
6365                                     struct net_device *netdev)
6366 {
6367         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6368         struct ixgbe_ring *tx_ring;
6369
6370         /*
6371          * The minimum packet size for olinfo paylen is 17 so pad the skb
6372          * in order to meet this minimum size requirement.
6373          */
6374         if (unlikely(skb->len < 17)) {
6375                 if (skb_pad(skb, 17 - skb->len))
6376                         return NETDEV_TX_OK;
6377                 skb->len = 17;
6378         }
6379
6380         tx_ring = adapter->tx_ring[skb->queue_mapping];
6381         return ixgbe_xmit_frame_ring(skb, adapter, tx_ring);
6382 }
6383
6384 /**
6385  * ixgbe_set_mac - Change the Ethernet Address of the NIC
6386  * @netdev: network interface device structure
6387  * @p: pointer to an address structure
6388  *
6389  * Returns 0 on success, negative on failure
6390  **/
6391 static int ixgbe_set_mac(struct net_device *netdev, void *p)
6392 {
6393         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6394         struct ixgbe_hw *hw = &adapter->hw;
6395         struct sockaddr *addr = p;
6396
6397         if (!is_valid_ether_addr(addr->sa_data))
6398                 return -EADDRNOTAVAIL;
6399
6400         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
6401         memcpy(hw->mac.addr, addr->sa_data, netdev->addr_len);
6402
6403         hw->mac.ops.set_rar(hw, 0, hw->mac.addr, adapter->num_vfs,
6404                             IXGBE_RAH_AV);
6405
6406         return 0;
6407 }
6408
6409 static int
6410 ixgbe_mdio_read(struct net_device *netdev, int prtad, int devad, u16 addr)
6411 {
6412         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6413         struct ixgbe_hw *hw = &adapter->hw;
6414         u16 value;
6415         int rc;
6416
6417         if (prtad != hw->phy.mdio.prtad)
6418                 return -EINVAL;
6419         rc = hw->phy.ops.read_reg(hw, addr, devad, &value);
6420         if (!rc)
6421                 rc = value;
6422         return rc;
6423 }
6424
6425 static int ixgbe_mdio_write(struct net_device *netdev, int prtad, int devad,
6426                             u16 addr, u16 value)
6427 {
6428         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6429         struct ixgbe_hw *hw = &adapter->hw;
6430
6431         if (prtad != hw->phy.mdio.prtad)
6432                 return -EINVAL;
6433         return hw->phy.ops.write_reg(hw, addr, devad, value);
6434 }
6435
6436 static int ixgbe_ioctl(struct net_device *netdev, struct ifreq *req, int cmd)
6437 {
6438         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6439
6440         switch (cmd) {
6441 #ifdef CONFIG_IXGBE_PTP
6442         case SIOCSHWTSTAMP:
6443                 return ixgbe_ptp_hwtstamp_ioctl(adapter, req, cmd);
6444 #endif
6445         default:
6446                 return mdio_mii_ioctl(&adapter->hw.phy.mdio, if_mii(req), cmd);
6447         }
6448 }
6449
6450 /**
6451  * ixgbe_add_sanmac_netdev - Add the SAN MAC address to the corresponding
6452  * netdev->dev_addrs
6453  * @netdev: network interface device structure
6454  *
6455  * Returns non-zero on failure
6456  **/
6457 static int ixgbe_add_sanmac_netdev(struct net_device *dev)
6458 {
6459         int err = 0;
6460         struct ixgbe_adapter *adapter = netdev_priv(dev);
6461         struct ixgbe_mac_info *mac = &adapter->hw.mac;
6462
6463         if (is_valid_ether_addr(mac->san_addr)) {
6464                 rtnl_lock();
6465                 err = dev_addr_add(dev, mac->san_addr, NETDEV_HW_ADDR_T_SAN);
6466                 rtnl_unlock();
6467         }
6468         return err;
6469 }
6470
6471 /**
6472  * ixgbe_del_sanmac_netdev - Removes the SAN MAC address to the corresponding
6473  * netdev->dev_addrs
6474  * @netdev: network interface device structure
6475  *
6476  * Returns non-zero on failure
6477  **/
6478 static int ixgbe_del_sanmac_netdev(struct net_device *dev)
6479 {
6480         int err = 0;
6481         struct ixgbe_adapter *adapter = netdev_priv(dev);
6482         struct ixgbe_mac_info *mac = &adapter->hw.mac;
6483
6484         if (is_valid_ether_addr(mac->san_addr)) {
6485                 rtnl_lock();
6486                 err = dev_addr_del(dev, mac->san_addr, NETDEV_HW_ADDR_T_SAN);
6487                 rtnl_unlock();
6488         }
6489         return err;
6490 }
6491
6492 #ifdef CONFIG_NET_POLL_CONTROLLER
6493 /*
6494  * Polling 'interrupt' - used by things like netconsole to send skbs
6495  * without having to re-enable interrupts. It's not called while
6496  * the interrupt routine is executing.
6497  */
6498 static void ixgbe_netpoll(struct net_device *netdev)
6499 {
6500         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6501         int i;
6502
6503         /* if interface is down do nothing */
6504         if (test_bit(__IXGBE_DOWN, &adapter->state))
6505                 return;
6506
6507         adapter->flags |= IXGBE_FLAG_IN_NETPOLL;
6508         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED) {
6509                 for (i = 0; i < adapter->num_q_vectors; i++)
6510                         ixgbe_msix_clean_rings(0, adapter->q_vector[i]);
6511         } else {
6512                 ixgbe_intr(adapter->pdev->irq, netdev);
6513         }
6514         adapter->flags &= ~IXGBE_FLAG_IN_NETPOLL;
6515 }
6516
6517 #endif
6518 static struct rtnl_link_stats64 *ixgbe_get_stats64(struct net_device *netdev,
6519                                                    struct rtnl_link_stats64 *stats)
6520 {
6521         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6522         int i;
6523
6524         rcu_read_lock();
6525         for (i = 0; i < adapter->num_rx_queues; i++) {
6526                 struct ixgbe_ring *ring = ACCESS_ONCE(adapter->rx_ring[i]);
6527                 u64 bytes, packets;
6528                 unsigned int start;
6529
6530                 if (ring) {
6531                         do {
6532                                 start = u64_stats_fetch_begin_bh(&ring->syncp);
6533                                 packets = ring->stats.packets;
6534                                 bytes   = ring->stats.bytes;
6535                         } while (u64_stats_fetch_retry_bh(&ring->syncp, start));
6536                         stats->rx_packets += packets;
6537                         stats->rx_bytes   += bytes;
6538                 }
6539         }
6540
6541         for (i = 0; i < adapter->num_tx_queues; i++) {
6542                 struct ixgbe_ring *ring = ACCESS_ONCE(adapter->tx_ring[i]);
6543                 u64 bytes, packets;
6544                 unsigned int start;
6545
6546                 if (ring) {
6547                         do {
6548                                 start = u64_stats_fetch_begin_bh(&ring->syncp);
6549                                 packets = ring->stats.packets;
6550                                 bytes   = ring->stats.bytes;
6551                         } while (u64_stats_fetch_retry_bh(&ring->syncp, start));
6552                         stats->tx_packets += packets;
6553                         stats->tx_bytes   += bytes;
6554                 }
6555         }
6556         rcu_read_unlock();
6557         /* following stats updated by ixgbe_watchdog_task() */
6558         stats->multicast        = netdev->stats.multicast;
6559         stats->rx_errors        = netdev->stats.rx_errors;
6560         stats->rx_length_errors = netdev->stats.rx_length_errors;
6561         stats->rx_crc_errors    = netdev->stats.rx_crc_errors;
6562         stats->rx_missed_errors = netdev->stats.rx_missed_errors;
6563         return stats;
6564 }
6565
6566 #ifdef CONFIG_IXGBE_DCB
6567 /**
6568  * ixgbe_validate_rtr - verify 802.1Qp to Rx packet buffer mapping is valid.
6569  * @adapter: pointer to ixgbe_adapter
6570  * @tc: number of traffic classes currently enabled
6571  *
6572  * Configure a valid 802.1Qp to Rx packet buffer mapping ie confirm
6573  * 802.1Q priority maps to a packet buffer that exists.
6574  */
6575 static void ixgbe_validate_rtr(struct ixgbe_adapter *adapter, u8 tc)
6576 {
6577         struct ixgbe_hw *hw = &adapter->hw;
6578         u32 reg, rsave;
6579         int i;
6580
6581         /* 82598 have a static priority to TC mapping that can not
6582          * be changed so no validation is needed.
6583          */
6584         if (hw->mac.type == ixgbe_mac_82598EB)
6585                 return;
6586
6587         reg = IXGBE_READ_REG(hw, IXGBE_RTRUP2TC);
6588         rsave = reg;
6589
6590         for (i = 0; i < MAX_TRAFFIC_CLASS; i++) {
6591                 u8 up2tc = reg >> (i * IXGBE_RTRUP2TC_UP_SHIFT);
6592
6593                 /* If up2tc is out of bounds default to zero */
6594                 if (up2tc > tc)
6595                         reg &= ~(0x7 << IXGBE_RTRUP2TC_UP_SHIFT);
6596         }
6597
6598         if (reg != rsave)
6599                 IXGBE_WRITE_REG(hw, IXGBE_RTRUP2TC, reg);
6600
6601         return;
6602 }
6603
6604 /**
6605  * ixgbe_setup_tc - configure net_device for multiple traffic classes
6606  *
6607  * @netdev: net device to configure
6608  * @tc: number of traffic classes to enable
6609  */
6610 int ixgbe_setup_tc(struct net_device *dev, u8 tc)
6611 {
6612         struct ixgbe_adapter *adapter = netdev_priv(dev);
6613         struct ixgbe_hw *hw = &adapter->hw;
6614
6615         /* Multiple traffic classes requires multiple queues */
6616         if (!(adapter->flags & IXGBE_FLAG_MSIX_ENABLED)) {
6617                 e_err(drv, "Enable failed, needs MSI-X\n");
6618                 return -EINVAL;
6619         }
6620
6621         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
6622                 e_err(drv, "Enable failed, SR-IOV enabled\n");
6623                 return -EINVAL;
6624         }
6625
6626         /* Hardware supports up to 8 traffic classes */
6627         if (tc > adapter->dcb_cfg.num_tcs.pg_tcs ||
6628             (hw->mac.type == ixgbe_mac_82598EB &&
6629              tc < MAX_TRAFFIC_CLASS))
6630                 return -EINVAL;
6631
6632         /* Hardware has to reinitialize queues and interrupts to
6633          * match packet buffer alignment. Unfortunately, the
6634          * hardware is not flexible enough to do this dynamically.
6635          */
6636         if (netif_running(dev))
6637                 ixgbe_close(dev);
6638         ixgbe_clear_interrupt_scheme(adapter);
6639
6640         if (tc) {
6641                 netdev_set_num_tc(dev, tc);
6642                 adapter->flags |= IXGBE_FLAG_DCB_ENABLED;
6643                 adapter->flags &= ~IXGBE_FLAG_FDIR_HASH_CAPABLE;
6644
6645                 if (adapter->hw.mac.type == ixgbe_mac_82598EB) {
6646                         adapter->last_lfc_mode = adapter->hw.fc.requested_mode;
6647                         adapter->hw.fc.requested_mode = ixgbe_fc_none;
6648                 }
6649         } else {
6650                 netdev_reset_tc(dev);
6651                 if (adapter->hw.mac.type == ixgbe_mac_82598EB)
6652                         adapter->hw.fc.requested_mode = adapter->last_lfc_mode;
6653
6654                 adapter->flags &= ~IXGBE_FLAG_DCB_ENABLED;
6655                 adapter->flags |= IXGBE_FLAG_FDIR_HASH_CAPABLE;
6656
6657                 adapter->temp_dcb_cfg.pfc_mode_enable = false;
6658                 adapter->dcb_cfg.pfc_mode_enable = false;
6659         }
6660
6661         ixgbe_init_interrupt_scheme(adapter);
6662         ixgbe_validate_rtr(adapter, tc);
6663         if (netif_running(dev))
6664                 ixgbe_open(dev);
6665
6666         return 0;
6667 }
6668
6669 #endif /* CONFIG_IXGBE_DCB */
6670 void ixgbe_do_reset(struct net_device *netdev)
6671 {
6672         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6673
6674         if (netif_running(netdev))
6675                 ixgbe_reinit_locked(adapter);
6676         else
6677                 ixgbe_reset(adapter);
6678 }
6679
6680 static netdev_features_t ixgbe_fix_features(struct net_device *netdev,
6681                                             netdev_features_t features)
6682 {
6683         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6684
6685         /* return error if RXHASH is being enabled when RSS is not supported */
6686         if (!(adapter->flags & IXGBE_FLAG_RSS_ENABLED))
6687                 features &= ~NETIF_F_RXHASH;
6688
6689         /* If Rx checksum is disabled, then RSC/LRO should also be disabled */
6690         if (!(features & NETIF_F_RXCSUM))
6691                 features &= ~NETIF_F_LRO;
6692
6693         /* Turn off LRO if not RSC capable */
6694         if (!(adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE))
6695                 features &= ~NETIF_F_LRO;
6696
6697         return features;
6698 }
6699
6700 static int ixgbe_set_features(struct net_device *netdev,
6701                               netdev_features_t features)
6702 {
6703         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6704         netdev_features_t changed = netdev->features ^ features;
6705         bool need_reset = false;
6706
6707         /* Make sure RSC matches LRO, reset if change */
6708         if (!(features & NETIF_F_LRO)) {
6709                 if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
6710                         need_reset = true;
6711                 adapter->flags2 &= ~IXGBE_FLAG2_RSC_ENABLED;
6712         } else if ((adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE) &&
6713                    !(adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)) {
6714                 if (adapter->rx_itr_setting == 1 ||
6715                     adapter->rx_itr_setting > IXGBE_MIN_RSC_ITR) {
6716                         adapter->flags2 |= IXGBE_FLAG2_RSC_ENABLED;
6717                         need_reset = true;
6718                 } else if ((changed ^ features) & NETIF_F_LRO) {
6719                         e_info(probe, "rx-usecs set too low, "
6720                                "disabling RSC\n");
6721                 }
6722         }
6723
6724         /*
6725          * Check if Flow Director n-tuple support was enabled or disabled.  If
6726          * the state changed, we need to reset.
6727          */
6728         if (!(features & NETIF_F_NTUPLE)) {
6729                 if (adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE) {
6730                         /* turn off Flow Director, set ATR and reset */
6731                         if ((adapter->flags & IXGBE_FLAG_RSS_ENABLED) &&
6732                             !(adapter->flags & IXGBE_FLAG_DCB_ENABLED))
6733                                 adapter->flags |= IXGBE_FLAG_FDIR_HASH_CAPABLE;
6734                         need_reset = true;
6735                 }
6736                 adapter->flags &= ~IXGBE_FLAG_FDIR_PERFECT_CAPABLE;
6737         } else if (!(adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE)) {
6738                 /* turn off ATR, enable perfect filters and reset */
6739                 adapter->flags &= ~IXGBE_FLAG_FDIR_HASH_CAPABLE;
6740                 adapter->flags |= IXGBE_FLAG_FDIR_PERFECT_CAPABLE;
6741                 need_reset = true;
6742         }
6743
6744         if (features & NETIF_F_HW_VLAN_RX)
6745                 ixgbe_vlan_strip_enable(adapter);
6746         else
6747                 ixgbe_vlan_strip_disable(adapter);
6748
6749         if (changed & NETIF_F_RXALL)
6750                 need_reset = true;
6751
6752         netdev->features = features;
6753         if (need_reset)
6754                 ixgbe_do_reset(netdev);
6755
6756         return 0;
6757 }
6758
6759 static int ixgbe_ndo_fdb_add(struct ndmsg *ndm,
6760                              struct net_device *dev,
6761                              unsigned char *addr,
6762                              u16 flags)
6763 {
6764         struct ixgbe_adapter *adapter = netdev_priv(dev);
6765         int err = -EOPNOTSUPP;
6766
6767         if (ndm->ndm_state & NUD_PERMANENT) {
6768                 pr_info("%s: FDB only supports static addresses\n",
6769                         ixgbe_driver_name);
6770                 return -EINVAL;
6771         }
6772
6773         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
6774                 if (is_unicast_ether_addr(addr))
6775                         err = dev_uc_add_excl(dev, addr);
6776                 else if (is_multicast_ether_addr(addr))
6777                         err = dev_mc_add_excl(dev, addr);
6778                 else
6779                         err = -EINVAL;
6780         }
6781
6782         /* Only return duplicate errors if NLM_F_EXCL is set */
6783         if (err == -EEXIST && !(flags & NLM_F_EXCL))
6784                 err = 0;
6785
6786         return err;
6787 }
6788
6789 static int ixgbe_ndo_fdb_del(struct ndmsg *ndm,
6790                              struct net_device *dev,
6791                              unsigned char *addr)
6792 {
6793         struct ixgbe_adapter *adapter = netdev_priv(dev);
6794         int err = -EOPNOTSUPP;
6795
6796         if (ndm->ndm_state & NUD_PERMANENT) {
6797                 pr_info("%s: FDB only supports static addresses\n",
6798                         ixgbe_driver_name);
6799                 return -EINVAL;
6800         }
6801
6802         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
6803                 if (is_unicast_ether_addr(addr))
6804                         err = dev_uc_del(dev, addr);
6805                 else if (is_multicast_ether_addr(addr))
6806                         err = dev_mc_del(dev, addr);
6807                 else
6808                         err = -EINVAL;
6809         }
6810
6811         return err;
6812 }
6813
6814 static int ixgbe_ndo_fdb_dump(struct sk_buff *skb,
6815                               struct netlink_callback *cb,
6816                               struct net_device *dev,
6817                               int idx)
6818 {
6819         struct ixgbe_adapter *adapter = netdev_priv(dev);
6820
6821         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
6822                 idx = ndo_dflt_fdb_dump(skb, cb, dev, idx);
6823
6824         return idx;
6825 }
6826
6827 static const struct net_device_ops ixgbe_netdev_ops = {
6828         .ndo_open               = ixgbe_open,
6829         .ndo_stop               = ixgbe_close,
6830         .ndo_start_xmit         = ixgbe_xmit_frame,
6831         .ndo_select_queue       = ixgbe_select_queue,
6832         .ndo_set_rx_mode        = ixgbe_set_rx_mode,
6833         .ndo_validate_addr      = eth_validate_addr,
6834         .ndo_set_mac_address    = ixgbe_set_mac,
6835         .ndo_change_mtu         = ixgbe_change_mtu,
6836         .ndo_tx_timeout         = ixgbe_tx_timeout,
6837         .ndo_vlan_rx_add_vid    = ixgbe_vlan_rx_add_vid,
6838         .ndo_vlan_rx_kill_vid   = ixgbe_vlan_rx_kill_vid,
6839         .ndo_do_ioctl           = ixgbe_ioctl,
6840         .ndo_set_vf_mac         = ixgbe_ndo_set_vf_mac,
6841         .ndo_set_vf_vlan        = ixgbe_ndo_set_vf_vlan,
6842         .ndo_set_vf_tx_rate     = ixgbe_ndo_set_vf_bw,
6843         .ndo_set_vf_spoofchk    = ixgbe_ndo_set_vf_spoofchk,
6844         .ndo_get_vf_config      = ixgbe_ndo_get_vf_config,
6845         .ndo_get_stats64        = ixgbe_get_stats64,
6846 #ifdef CONFIG_IXGBE_DCB
6847         .ndo_setup_tc           = ixgbe_setup_tc,
6848 #endif
6849 #ifdef CONFIG_NET_POLL_CONTROLLER
6850         .ndo_poll_controller    = ixgbe_netpoll,
6851 #endif
6852 #ifdef IXGBE_FCOE
6853         .ndo_fcoe_ddp_setup = ixgbe_fcoe_ddp_get,
6854         .ndo_fcoe_ddp_target = ixgbe_fcoe_ddp_target,
6855         .ndo_fcoe_ddp_done = ixgbe_fcoe_ddp_put,
6856         .ndo_fcoe_enable = ixgbe_fcoe_enable,
6857         .ndo_fcoe_disable = ixgbe_fcoe_disable,
6858         .ndo_fcoe_get_wwn = ixgbe_fcoe_get_wwn,
6859         .ndo_fcoe_get_hbainfo = ixgbe_fcoe_get_hbainfo,
6860 #endif /* IXGBE_FCOE */
6861         .ndo_set_features = ixgbe_set_features,
6862         .ndo_fix_features = ixgbe_fix_features,
6863         .ndo_fdb_add            = ixgbe_ndo_fdb_add,
6864         .ndo_fdb_del            = ixgbe_ndo_fdb_del,
6865         .ndo_fdb_dump           = ixgbe_ndo_fdb_dump,
6866 };
6867
6868 static void __devinit ixgbe_probe_vf(struct ixgbe_adapter *adapter,
6869                                      const struct ixgbe_info *ii)
6870 {
6871 #ifdef CONFIG_PCI_IOV
6872         struct ixgbe_hw *hw = &adapter->hw;
6873
6874         if (hw->mac.type == ixgbe_mac_82598EB)
6875                 return;
6876
6877         /* The 82599 supports up to 64 VFs per physical function
6878          * but this implementation limits allocation to 63 so that
6879          * basic networking resources are still available to the
6880          * physical function.  If the user requests greater thn
6881          * 63 VFs then it is an error - reset to default of zero.
6882          */
6883         adapter->num_vfs = (max_vfs > 63) ? 0 : max_vfs;
6884         ixgbe_enable_sriov(adapter, ii);
6885 #endif /* CONFIG_PCI_IOV */
6886 }
6887
6888 /**
6889  * ixgbe_wol_supported - Check whether device supports WoL
6890  * @hw: hw specific details
6891  * @device_id: the device ID
6892  * @subdev_id: the subsystem device ID
6893  *
6894  * This function is used by probe and ethtool to determine
6895  * which devices have WoL support
6896  *
6897  **/
6898 int ixgbe_wol_supported(struct ixgbe_adapter *adapter, u16 device_id,
6899                         u16 subdevice_id)
6900 {
6901         struct ixgbe_hw *hw = &adapter->hw;
6902         u16 wol_cap = adapter->eeprom_cap & IXGBE_DEVICE_CAPS_WOL_MASK;
6903         int is_wol_supported = 0;
6904
6905         switch (device_id) {
6906         case IXGBE_DEV_ID_82599_SFP:
6907                 /* Only these subdevices could supports WOL */
6908                 switch (subdevice_id) {
6909                 case IXGBE_SUBDEV_ID_82599_560FLR:
6910                         /* only support first port */
6911                         if (hw->bus.func != 0)
6912                                 break;
6913                 case IXGBE_SUBDEV_ID_82599_SFP:
6914                         is_wol_supported = 1;
6915                         break;
6916                 }
6917                 break;
6918         case IXGBE_DEV_ID_82599_COMBO_BACKPLANE:
6919                 /* All except this subdevice support WOL */
6920                 if (subdevice_id != IXGBE_SUBDEV_ID_82599_KX4_KR_MEZZ)
6921                         is_wol_supported = 1;
6922                 break;
6923         case IXGBE_DEV_ID_82599_KX4:
6924                 is_wol_supported = 1;
6925                 break;
6926         case IXGBE_DEV_ID_X540T:
6927                 /* check eeprom to see if enabled wol */
6928                 if ((wol_cap == IXGBE_DEVICE_CAPS_WOL_PORT0_1) ||
6929                     ((wol_cap == IXGBE_DEVICE_CAPS_WOL_PORT0) &&
6930                      (hw->bus.func == 0))) {
6931                         is_wol_supported = 1;
6932                 }
6933                 break;
6934         }
6935
6936         return is_wol_supported;
6937 }
6938
6939 /**
6940  * ixgbe_probe - Device Initialization Routine
6941  * @pdev: PCI device information struct
6942  * @ent: entry in ixgbe_pci_tbl
6943  *
6944  * Returns 0 on success, negative on failure
6945  *
6946  * ixgbe_probe initializes an adapter identified by a pci_dev structure.
6947  * The OS initialization, configuring of the adapter private structure,
6948  * and a hardware reset occur.
6949  **/
6950 static int __devinit ixgbe_probe(struct pci_dev *pdev,
6951                                  const struct pci_device_id *ent)
6952 {
6953         struct net_device *netdev;
6954         struct ixgbe_adapter *adapter = NULL;
6955         struct ixgbe_hw *hw;
6956         const struct ixgbe_info *ii = ixgbe_info_tbl[ent->driver_data];
6957         static int cards_found;
6958         int i, err, pci_using_dac;
6959         u8 part_str[IXGBE_PBANUM_LENGTH];
6960         unsigned int indices = num_possible_cpus();
6961 #ifdef IXGBE_FCOE
6962         u16 device_caps;
6963 #endif
6964         u32 eec;
6965
6966         /* Catch broken hardware that put the wrong VF device ID in
6967          * the PCIe SR-IOV capability.
6968          */
6969         if (pdev->is_virtfn) {
6970                 WARN(1, KERN_ERR "%s (%hx:%hx) should not be a VF!\n",
6971                      pci_name(pdev), pdev->vendor, pdev->device);
6972                 return -EINVAL;
6973         }
6974
6975         err = pci_enable_device_mem(pdev);
6976         if (err)
6977                 return err;
6978
6979         if (!dma_set_mask(&pdev->dev, DMA_BIT_MASK(64)) &&
6980             !dma_set_coherent_mask(&pdev->dev, DMA_BIT_MASK(64))) {
6981                 pci_using_dac = 1;
6982         } else {
6983                 err = dma_set_mask(&pdev->dev, DMA_BIT_MASK(32));
6984                 if (err) {
6985                         err = dma_set_coherent_mask(&pdev->dev,
6986                                                     DMA_BIT_MASK(32));
6987                         if (err) {
6988                                 dev_err(&pdev->dev,
6989                                         "No usable DMA configuration, aborting\n");
6990                                 goto err_dma;
6991                         }
6992                 }
6993                 pci_using_dac = 0;
6994         }
6995
6996         err = pci_request_selected_regions(pdev, pci_select_bars(pdev,
6997                                            IORESOURCE_MEM), ixgbe_driver_name);
6998         if (err) {
6999                 dev_err(&pdev->dev,
7000                         "pci_request_selected_regions failed 0x%x\n", err);
7001                 goto err_pci_reg;
7002         }
7003
7004         pci_enable_pcie_error_reporting(pdev);
7005
7006         pci_set_master(pdev);
7007         pci_save_state(pdev);
7008
7009 #ifdef CONFIG_IXGBE_DCB
7010         indices *= MAX_TRAFFIC_CLASS;
7011 #endif
7012
7013         if (ii->mac == ixgbe_mac_82598EB)
7014                 indices = min_t(unsigned int, indices, IXGBE_MAX_RSS_INDICES);
7015         else
7016                 indices = min_t(unsigned int, indices, IXGBE_MAX_FDIR_INDICES);
7017
7018 #ifdef IXGBE_FCOE
7019         indices += min_t(unsigned int, num_possible_cpus(),
7020                          IXGBE_MAX_FCOE_INDICES);
7021 #endif
7022         netdev = alloc_etherdev_mq(sizeof(struct ixgbe_adapter), indices);
7023         if (!netdev) {
7024                 err = -ENOMEM;
7025                 goto err_alloc_etherdev;
7026         }
7027
7028         SET_NETDEV_DEV(netdev, &pdev->dev);
7029
7030         adapter = netdev_priv(netdev);
7031         pci_set_drvdata(pdev, adapter);
7032
7033         adapter->netdev = netdev;
7034         adapter->pdev = pdev;
7035         hw = &adapter->hw;
7036         hw->back = adapter;
7037         adapter->msg_enable = netif_msg_init(debug, DEFAULT_MSG_ENABLE);
7038
7039         hw->hw_addr = ioremap(pci_resource_start(pdev, 0),
7040                               pci_resource_len(pdev, 0));
7041         if (!hw->hw_addr) {
7042                 err = -EIO;
7043                 goto err_ioremap;
7044         }
7045
7046         for (i = 1; i <= 5; i++) {
7047                 if (pci_resource_len(pdev, i) == 0)
7048                         continue;
7049         }
7050
7051         netdev->netdev_ops = &ixgbe_netdev_ops;
7052         ixgbe_set_ethtool_ops(netdev);
7053         netdev->watchdog_timeo = 5 * HZ;
7054         strncpy(netdev->name, pci_name(pdev), sizeof(netdev->name) - 1);
7055
7056         adapter->bd_number = cards_found;
7057
7058         /* Setup hw api */
7059         memcpy(&hw->mac.ops, ii->mac_ops, sizeof(hw->mac.ops));
7060         hw->mac.type  = ii->mac;
7061
7062         /* EEPROM */
7063         memcpy(&hw->eeprom.ops, ii->eeprom_ops, sizeof(hw->eeprom.ops));
7064         eec = IXGBE_READ_REG(hw, IXGBE_EEC);
7065         /* If EEPROM is valid (bit 8 = 1), use default otherwise use bit bang */
7066         if (!(eec & (1 << 8)))
7067                 hw->eeprom.ops.read = &ixgbe_read_eeprom_bit_bang_generic;
7068
7069         /* PHY */
7070         memcpy(&hw->phy.ops, ii->phy_ops, sizeof(hw->phy.ops));
7071         hw->phy.sfp_type = ixgbe_sfp_type_unknown;
7072         /* ixgbe_identify_phy_generic will set prtad and mmds properly */
7073         hw->phy.mdio.prtad = MDIO_PRTAD_NONE;
7074         hw->phy.mdio.mmds = 0;
7075         hw->phy.mdio.mode_support = MDIO_SUPPORTS_C45 | MDIO_EMULATE_C22;
7076         hw->phy.mdio.dev = netdev;
7077         hw->phy.mdio.mdio_read = ixgbe_mdio_read;
7078         hw->phy.mdio.mdio_write = ixgbe_mdio_write;
7079
7080         ii->get_invariants(hw);
7081
7082         /* setup the private structure */
7083         err = ixgbe_sw_init(adapter);
7084         if (err)
7085                 goto err_sw_init;
7086
7087         /* Make it possible the adapter to be woken up via WOL */
7088         switch (adapter->hw.mac.type) {
7089         case ixgbe_mac_82599EB:
7090         case ixgbe_mac_X540:
7091                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
7092                 break;
7093         default:
7094                 break;
7095         }
7096
7097         /*
7098          * If there is a fan on this device and it has failed log the
7099          * failure.
7100          */
7101         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) {
7102                 u32 esdp = IXGBE_READ_REG(hw, IXGBE_ESDP);
7103                 if (esdp & IXGBE_ESDP_SDP1)
7104                         e_crit(probe, "Fan has stopped, replace the adapter\n");
7105         }
7106
7107         if (allow_unsupported_sfp)
7108                 hw->allow_unsupported_sfp = allow_unsupported_sfp;
7109
7110         /* reset_hw fills in the perm_addr as well */
7111         hw->phy.reset_if_overtemp = true;
7112         err = hw->mac.ops.reset_hw(hw);
7113         hw->phy.reset_if_overtemp = false;
7114         if (err == IXGBE_ERR_SFP_NOT_PRESENT &&
7115             hw->mac.type == ixgbe_mac_82598EB) {
7116                 err = 0;
7117         } else if (err == IXGBE_ERR_SFP_NOT_SUPPORTED) {
7118                 e_dev_err("failed to load because an unsupported SFP+ "
7119                           "module type was detected.\n");
7120                 e_dev_err("Reload the driver after installing a supported "
7121                           "module.\n");
7122                 goto err_sw_init;
7123         } else if (err) {
7124                 e_dev_err("HW Init failed: %d\n", err);
7125                 goto err_sw_init;
7126         }
7127
7128         ixgbe_probe_vf(adapter, ii);
7129
7130         netdev->features = NETIF_F_SG |
7131                            NETIF_F_IP_CSUM |
7132                            NETIF_F_IPV6_CSUM |
7133                            NETIF_F_HW_VLAN_TX |
7134                            NETIF_F_HW_VLAN_RX |
7135                            NETIF_F_HW_VLAN_FILTER |
7136                            NETIF_F_TSO |
7137                            NETIF_F_TSO6 |
7138                            NETIF_F_RXHASH |
7139                            NETIF_F_RXCSUM;
7140
7141         netdev->hw_features = netdev->features;
7142
7143         switch (adapter->hw.mac.type) {
7144         case ixgbe_mac_82599EB:
7145         case ixgbe_mac_X540:
7146                 netdev->features |= NETIF_F_SCTP_CSUM;
7147                 netdev->hw_features |= NETIF_F_SCTP_CSUM |
7148                                        NETIF_F_NTUPLE;
7149                 break;
7150         default:
7151                 break;
7152         }
7153
7154         netdev->hw_features |= NETIF_F_RXALL;
7155
7156         netdev->vlan_features |= NETIF_F_TSO;
7157         netdev->vlan_features |= NETIF_F_TSO6;
7158         netdev->vlan_features |= NETIF_F_IP_CSUM;
7159         netdev->vlan_features |= NETIF_F_IPV6_CSUM;
7160         netdev->vlan_features |= NETIF_F_SG;
7161
7162         netdev->priv_flags |= IFF_UNICAST_FLT;
7163         netdev->priv_flags |= IFF_SUPP_NOFCS;
7164
7165         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
7166                 adapter->flags &= ~(IXGBE_FLAG_RSS_ENABLED |
7167                                     IXGBE_FLAG_DCB_ENABLED);
7168
7169 #ifdef CONFIG_IXGBE_DCB
7170         netdev->dcbnl_ops = &dcbnl_ops;
7171 #endif
7172
7173 #ifdef IXGBE_FCOE
7174         if (adapter->flags & IXGBE_FLAG_FCOE_CAPABLE) {
7175                 if (hw->mac.ops.get_device_caps) {
7176                         hw->mac.ops.get_device_caps(hw, &device_caps);
7177                         if (device_caps & IXGBE_DEVICE_CAPS_FCOE_OFFLOADS)
7178                                 adapter->flags &= ~IXGBE_FLAG_FCOE_CAPABLE;
7179                 }
7180         }
7181         if (adapter->flags & IXGBE_FLAG_FCOE_CAPABLE) {
7182                 netdev->vlan_features |= NETIF_F_FCOE_CRC;
7183                 netdev->vlan_features |= NETIF_F_FSO;
7184                 netdev->vlan_features |= NETIF_F_FCOE_MTU;
7185         }
7186 #endif /* IXGBE_FCOE */
7187         if (pci_using_dac) {
7188                 netdev->features |= NETIF_F_HIGHDMA;
7189                 netdev->vlan_features |= NETIF_F_HIGHDMA;
7190         }
7191
7192         if (adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE)
7193                 netdev->hw_features |= NETIF_F_LRO;
7194         if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
7195                 netdev->features |= NETIF_F_LRO;
7196
7197         /* make sure the EEPROM is good */
7198         if (hw->eeprom.ops.validate_checksum(hw, NULL) < 0) {
7199                 e_dev_err("The EEPROM Checksum Is Not Valid\n");
7200                 err = -EIO;
7201                 goto err_sw_init;
7202         }
7203
7204         memcpy(netdev->dev_addr, hw->mac.perm_addr, netdev->addr_len);
7205         memcpy(netdev->perm_addr, hw->mac.perm_addr, netdev->addr_len);
7206
7207         if (ixgbe_validate_mac_addr(netdev->perm_addr)) {
7208                 e_dev_err("invalid MAC address\n");
7209                 err = -EIO;
7210                 goto err_sw_init;
7211         }
7212
7213         setup_timer(&adapter->service_timer, &ixgbe_service_timer,
7214                     (unsigned long) adapter);
7215
7216         INIT_WORK(&adapter->service_task, ixgbe_service_task);
7217         clear_bit(__IXGBE_SERVICE_SCHED, &adapter->state);
7218
7219         err = ixgbe_init_interrupt_scheme(adapter);
7220         if (err)
7221                 goto err_sw_init;
7222
7223         if (!(adapter->flags & IXGBE_FLAG_RSS_ENABLED)) {
7224                 netdev->hw_features &= ~NETIF_F_RXHASH;
7225                 netdev->features &= ~NETIF_F_RXHASH;
7226         }
7227
7228         /* WOL not supported for all devices */
7229         adapter->wol = 0;
7230         hw->eeprom.ops.read(hw, 0x2c, &adapter->eeprom_cap);
7231         if (ixgbe_wol_supported(adapter, pdev->device, pdev->subsystem_device))
7232                 adapter->wol = IXGBE_WUFC_MAG;
7233
7234         device_set_wakeup_enable(&adapter->pdev->dev, adapter->wol);
7235
7236 #ifdef CONFIG_IXGBE_PTP
7237         ixgbe_ptp_init(adapter);
7238 #endif /* CONFIG_IXGBE_PTP*/
7239
7240         /* save off EEPROM version number */
7241         hw->eeprom.ops.read(hw, 0x2e, &adapter->eeprom_verh);
7242         hw->eeprom.ops.read(hw, 0x2d, &adapter->eeprom_verl);
7243
7244         /* pick up the PCI bus settings for reporting later */
7245         hw->mac.ops.get_bus_info(hw);
7246
7247         /* print bus type/speed/width info */
7248         e_dev_info("(PCI Express:%s:%s) %pM\n",
7249                    (hw->bus.speed == ixgbe_bus_speed_5000 ? "5.0GT/s" :
7250                     hw->bus.speed == ixgbe_bus_speed_2500 ? "2.5GT/s" :
7251                     "Unknown"),
7252                    (hw->bus.width == ixgbe_bus_width_pcie_x8 ? "Width x8" :
7253                     hw->bus.width == ixgbe_bus_width_pcie_x4 ? "Width x4" :
7254                     hw->bus.width == ixgbe_bus_width_pcie_x1 ? "Width x1" :
7255                     "Unknown"),
7256                    netdev->dev_addr);
7257
7258         err = ixgbe_read_pba_string_generic(hw, part_str, IXGBE_PBANUM_LENGTH);
7259         if (err)
7260                 strncpy(part_str, "Unknown", IXGBE_PBANUM_LENGTH);
7261         if (ixgbe_is_sfp(hw) && hw->phy.sfp_type != ixgbe_sfp_type_not_present)
7262                 e_dev_info("MAC: %d, PHY: %d, SFP+: %d, PBA No: %s\n",
7263                            hw->mac.type, hw->phy.type, hw->phy.sfp_type,
7264                            part_str);
7265         else
7266                 e_dev_info("MAC: %d, PHY: %d, PBA No: %s\n",
7267                            hw->mac.type, hw->phy.type, part_str);
7268
7269         if (hw->bus.width <= ixgbe_bus_width_pcie_x4) {
7270                 e_dev_warn("PCI-Express bandwidth available for this card is "
7271                            "not sufficient for optimal performance.\n");
7272                 e_dev_warn("For optimal performance a x8 PCI-Express slot "
7273                            "is required.\n");
7274         }
7275
7276         /* reset the hardware with the new settings */
7277         err = hw->mac.ops.start_hw(hw);
7278         if (err == IXGBE_ERR_EEPROM_VERSION) {
7279                 /* We are running on a pre-production device, log a warning */
7280                 e_dev_warn("This device is a pre-production adapter/LOM. "
7281                            "Please be aware there may be issues associated "
7282                            "with your hardware.  If you are experiencing "
7283                            "problems please contact your Intel or hardware "
7284                            "representative who provided you with this "
7285                            "hardware.\n");
7286         }
7287         strcpy(netdev->name, "eth%d");
7288         err = register_netdev(netdev);
7289         if (err)
7290                 goto err_register;
7291
7292         /* power down the optics for multispeed fiber and 82599 SFP+ fiber */
7293         if (hw->mac.ops.disable_tx_laser &&
7294             ((hw->phy.multispeed_fiber) ||
7295              ((hw->mac.ops.get_media_type(hw) == ixgbe_media_type_fiber) &&
7296               (hw->mac.type == ixgbe_mac_82599EB))))
7297                 hw->mac.ops.disable_tx_laser(hw);
7298
7299         /* carrier off reporting is important to ethtool even BEFORE open */
7300         netif_carrier_off(netdev);
7301
7302 #ifdef CONFIG_IXGBE_DCA
7303         if (dca_add_requester(&pdev->dev) == 0) {
7304                 adapter->flags |= IXGBE_FLAG_DCA_ENABLED;
7305                 ixgbe_setup_dca(adapter);
7306         }
7307 #endif
7308         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
7309                 e_info(probe, "IOV is enabled with %d VFs\n", adapter->num_vfs);
7310                 for (i = 0; i < adapter->num_vfs; i++)
7311                         ixgbe_vf_configuration(pdev, (i | 0x10000000));
7312         }
7313
7314         /* firmware requires driver version to be 0xFFFFFFFF
7315          * since os does not support feature
7316          */
7317         if (hw->mac.ops.set_fw_drv_ver)
7318                 hw->mac.ops.set_fw_drv_ver(hw, 0xFF, 0xFF, 0xFF,
7319                                            0xFF);
7320
7321         /* add san mac addr to netdev */
7322         ixgbe_add_sanmac_netdev(netdev);
7323
7324         e_dev_info("%s\n", ixgbe_default_device_descr);
7325         cards_found++;
7326
7327 #ifdef CONFIG_IXGBE_HWMON
7328         if (ixgbe_sysfs_init(adapter))
7329                 e_err(probe, "failed to allocate sysfs resources\n");
7330 #endif /* CONFIG_IXGBE_HWMON */
7331
7332         return 0;
7333
7334 err_register:
7335         ixgbe_release_hw_control(adapter);
7336         ixgbe_clear_interrupt_scheme(adapter);
7337 err_sw_init:
7338         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
7339                 ixgbe_disable_sriov(adapter);
7340         adapter->flags2 &= ~IXGBE_FLAG2_SEARCH_FOR_SFP;
7341         iounmap(hw->hw_addr);
7342 err_ioremap:
7343         free_netdev(netdev);
7344 err_alloc_etherdev:
7345         pci_release_selected_regions(pdev,
7346                                      pci_select_bars(pdev, IORESOURCE_MEM));
7347 err_pci_reg:
7348 err_dma:
7349         pci_disable_device(pdev);
7350         return err;
7351 }
7352
7353 /**
7354  * ixgbe_remove - Device Removal Routine
7355  * @pdev: PCI device information struct
7356  *
7357  * ixgbe_remove is called by the PCI subsystem to alert the driver
7358  * that it should release a PCI device.  The could be caused by a
7359  * Hot-Plug event, or because the driver is going to be removed from
7360  * memory.
7361  **/
7362 static void __devexit ixgbe_remove(struct pci_dev *pdev)
7363 {
7364         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
7365         struct net_device *netdev = adapter->netdev;
7366
7367         set_bit(__IXGBE_DOWN, &adapter->state);
7368         cancel_work_sync(&adapter->service_task);
7369
7370 #ifdef CONFIG_IXGBE_PTP
7371         ixgbe_ptp_stop(adapter);
7372 #endif
7373
7374 #ifdef CONFIG_IXGBE_DCA
7375         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED) {
7376                 adapter->flags &= ~IXGBE_FLAG_DCA_ENABLED;
7377                 dca_remove_requester(&pdev->dev);
7378                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL, 1);
7379         }
7380
7381 #endif
7382 #ifdef CONFIG_IXGBE_HWMON
7383         ixgbe_sysfs_exit(adapter);
7384 #endif /* CONFIG_IXGBE_HWMON */
7385
7386 #ifdef IXGBE_FCOE
7387         if (adapter->flags & IXGBE_FLAG_FCOE_ENABLED)
7388                 ixgbe_cleanup_fcoe(adapter);
7389
7390 #endif /* IXGBE_FCOE */
7391
7392         /* remove the added san mac */
7393         ixgbe_del_sanmac_netdev(netdev);
7394
7395         if (netdev->reg_state == NETREG_REGISTERED)
7396                 unregister_netdev(netdev);
7397
7398         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
7399                 if (!(ixgbe_check_vf_assignment(adapter)))
7400                         ixgbe_disable_sriov(adapter);
7401                 else
7402                         e_dev_warn("Unloading driver while VFs are assigned "
7403                                    "- VFs will not be deallocated\n");
7404         }
7405
7406         ixgbe_clear_interrupt_scheme(adapter);
7407
7408         ixgbe_release_hw_control(adapter);
7409
7410 #ifdef CONFIG_DCB
7411         kfree(adapter->ixgbe_ieee_pfc);
7412         kfree(adapter->ixgbe_ieee_ets);
7413
7414 #endif
7415         iounmap(adapter->hw.hw_addr);
7416         pci_release_selected_regions(pdev, pci_select_bars(pdev,
7417                                      IORESOURCE_MEM));
7418
7419         e_dev_info("complete\n");
7420
7421         free_netdev(netdev);
7422
7423         pci_disable_pcie_error_reporting(pdev);
7424
7425         pci_disable_device(pdev);
7426 }
7427
7428 /**
7429  * ixgbe_io_error_detected - called when PCI error is detected
7430  * @pdev: Pointer to PCI device
7431  * @state: The current pci connection state
7432  *
7433  * This function is called after a PCI bus error affecting
7434  * this device has been detected.
7435  */
7436 static pci_ers_result_t ixgbe_io_error_detected(struct pci_dev *pdev,
7437                                                 pci_channel_state_t state)
7438 {
7439         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
7440         struct net_device *netdev = adapter->netdev;
7441
7442 #ifdef CONFIG_PCI_IOV
7443         struct pci_dev *bdev, *vfdev;
7444         u32 dw0, dw1, dw2, dw3;
7445         int vf, pos;
7446         u16 req_id, pf_func;
7447
7448         if (adapter->hw.mac.type == ixgbe_mac_82598EB ||
7449             adapter->num_vfs == 0)
7450                 goto skip_bad_vf_detection;
7451
7452         bdev = pdev->bus->self;
7453         while (bdev && (bdev->pcie_type != PCI_EXP_TYPE_ROOT_PORT))
7454                 bdev = bdev->bus->self;
7455
7456         if (!bdev)
7457                 goto skip_bad_vf_detection;
7458
7459         pos = pci_find_ext_capability(bdev, PCI_EXT_CAP_ID_ERR);
7460         if (!pos)
7461                 goto skip_bad_vf_detection;
7462
7463         pci_read_config_dword(bdev, pos + PCI_ERR_HEADER_LOG, &dw0);
7464         pci_read_config_dword(bdev, pos + PCI_ERR_HEADER_LOG + 4, &dw1);
7465         pci_read_config_dword(bdev, pos + PCI_ERR_HEADER_LOG + 8, &dw2);
7466         pci_read_config_dword(bdev, pos + PCI_ERR_HEADER_LOG + 12, &dw3);
7467
7468         req_id = dw1 >> 16;
7469         /* On the 82599 if bit 7 of the requestor ID is set then it's a VF */
7470         if (!(req_id & 0x0080))
7471                 goto skip_bad_vf_detection;
7472
7473         pf_func = req_id & 0x01;
7474         if ((pf_func & 1) == (pdev->devfn & 1)) {
7475                 unsigned int device_id;
7476
7477                 vf = (req_id & 0x7F) >> 1;
7478                 e_dev_err("VF %d has caused a PCIe error\n", vf);
7479                 e_dev_err("TLP: dw0: %8.8x\tdw1: %8.8x\tdw2: "
7480                                 "%8.8x\tdw3: %8.8x\n",
7481                 dw0, dw1, dw2, dw3);
7482                 switch (adapter->hw.mac.type) {
7483                 case ixgbe_mac_82599EB:
7484                         device_id = IXGBE_82599_VF_DEVICE_ID;
7485                         break;
7486                 case ixgbe_mac_X540:
7487                         device_id = IXGBE_X540_VF_DEVICE_ID;
7488                         break;
7489                 default:
7490                         device_id = 0;
7491                         break;
7492                 }
7493
7494                 /* Find the pci device of the offending VF */
7495                 vfdev = pci_get_device(IXGBE_INTEL_VENDOR_ID, device_id, NULL);
7496                 while (vfdev) {
7497                         if (vfdev->devfn == (req_id & 0xFF))
7498                                 break;
7499                         vfdev = pci_get_device(IXGBE_INTEL_VENDOR_ID,
7500                                                device_id, vfdev);
7501                 }
7502                 /*
7503                  * There's a slim chance the VF could have been hot plugged,
7504                  * so if it is no longer present we don't need to issue the
7505                  * VFLR.  Just clean up the AER in that case.
7506                  */
7507                 if (vfdev) {
7508                         e_dev_err("Issuing VFLR to VF %d\n", vf);
7509                         pci_write_config_dword(vfdev, 0xA8, 0x00008000);
7510                 }
7511
7512                 pci_cleanup_aer_uncorrect_error_status(pdev);
7513         }
7514
7515         /*
7516          * Even though the error may have occurred on the other port
7517          * we still need to increment the vf error reference count for
7518          * both ports because the I/O resume function will be called
7519          * for both of them.
7520          */
7521         adapter->vferr_refcount++;
7522
7523         return PCI_ERS_RESULT_RECOVERED;
7524
7525 skip_bad_vf_detection:
7526 #endif /* CONFIG_PCI_IOV */
7527         netif_device_detach(netdev);
7528
7529         if (state == pci_channel_io_perm_failure)
7530                 return PCI_ERS_RESULT_DISCONNECT;
7531
7532         if (netif_running(netdev))
7533                 ixgbe_down(adapter);
7534         pci_disable_device(pdev);
7535
7536         /* Request a slot reset. */
7537         return PCI_ERS_RESULT_NEED_RESET;
7538 }
7539
7540 /**
7541  * ixgbe_io_slot_reset - called after the pci bus has been reset.
7542  * @pdev: Pointer to PCI device
7543  *
7544  * Restart the card from scratch, as if from a cold-boot.
7545  */
7546 static pci_ers_result_t ixgbe_io_slot_reset(struct pci_dev *pdev)
7547 {
7548         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
7549         pci_ers_result_t result;
7550         int err;
7551
7552         if (pci_enable_device_mem(pdev)) {
7553                 e_err(probe, "Cannot re-enable PCI device after reset.\n");
7554                 result = PCI_ERS_RESULT_DISCONNECT;
7555         } else {
7556                 pci_set_master(pdev);
7557                 pci_restore_state(pdev);
7558                 pci_save_state(pdev);
7559
7560                 pci_wake_from_d3(pdev, false);
7561
7562                 ixgbe_reset(adapter);
7563                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
7564                 result = PCI_ERS_RESULT_RECOVERED;
7565         }
7566
7567         err = pci_cleanup_aer_uncorrect_error_status(pdev);
7568         if (err) {
7569                 e_dev_err("pci_cleanup_aer_uncorrect_error_status "
7570                           "failed 0x%0x\n", err);
7571                 /* non-fatal, continue */
7572         }
7573
7574         return result;
7575 }
7576
7577 /**
7578  * ixgbe_io_resume - called when traffic can start flowing again.
7579  * @pdev: Pointer to PCI device
7580  *
7581  * This callback is called when the error recovery driver tells us that
7582  * its OK to resume normal operation.
7583  */
7584 static void ixgbe_io_resume(struct pci_dev *pdev)
7585 {
7586         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
7587         struct net_device *netdev = adapter->netdev;
7588
7589 #ifdef CONFIG_PCI_IOV
7590         if (adapter->vferr_refcount) {
7591                 e_info(drv, "Resuming after VF err\n");
7592                 adapter->vferr_refcount--;
7593                 return;
7594         }
7595
7596 #endif
7597         if (netif_running(netdev))
7598                 ixgbe_up(adapter);
7599
7600         netif_device_attach(netdev);
7601 }
7602
7603 static struct pci_error_handlers ixgbe_err_handler = {
7604         .error_detected = ixgbe_io_error_detected,
7605         .slot_reset = ixgbe_io_slot_reset,
7606         .resume = ixgbe_io_resume,
7607 };
7608
7609 static struct pci_driver ixgbe_driver = {
7610         .name     = ixgbe_driver_name,
7611         .id_table = ixgbe_pci_tbl,
7612         .probe    = ixgbe_probe,
7613         .remove   = __devexit_p(ixgbe_remove),
7614 #ifdef CONFIG_PM
7615         .suspend  = ixgbe_suspend,
7616         .resume   = ixgbe_resume,
7617 #endif
7618         .shutdown = ixgbe_shutdown,
7619         .err_handler = &ixgbe_err_handler
7620 };
7621
7622 /**
7623  * ixgbe_init_module - Driver Registration Routine
7624  *
7625  * ixgbe_init_module is the first routine called when the driver is
7626  * loaded. All it does is register with the PCI subsystem.
7627  **/
7628 static int __init ixgbe_init_module(void)
7629 {
7630         int ret;
7631         pr_info("%s - version %s\n", ixgbe_driver_string, ixgbe_driver_version);
7632         pr_info("%s\n", ixgbe_copyright);
7633
7634 #ifdef CONFIG_IXGBE_DCA
7635         dca_register_notify(&dca_notifier);
7636 #endif
7637
7638         ret = pci_register_driver(&ixgbe_driver);
7639         return ret;
7640 }
7641
7642 module_init(ixgbe_init_module);
7643
7644 /**
7645  * ixgbe_exit_module - Driver Exit Cleanup Routine
7646  *
7647  * ixgbe_exit_module is called just before the driver is removed
7648  * from memory.
7649  **/
7650 static void __exit ixgbe_exit_module(void)
7651 {
7652 #ifdef CONFIG_IXGBE_DCA
7653         dca_unregister_notify(&dca_notifier);
7654 #endif
7655         pci_unregister_driver(&ixgbe_driver);
7656         rcu_barrier(); /* Wait for completion of call_rcu()'s */
7657 }
7658
7659 #ifdef CONFIG_IXGBE_DCA
7660 static int ixgbe_notify_dca(struct notifier_block *nb, unsigned long event,
7661                             void *p)
7662 {
7663         int ret_val;
7664
7665         ret_val = driver_for_each_device(&ixgbe_driver.driver, NULL, &event,
7666                                          __ixgbe_notify_dca);
7667
7668         return ret_val ? NOTIFY_BAD : NOTIFY_DONE;
7669 }
7670
7671 #endif /* CONFIG_IXGBE_DCA */
7672
7673 module_exit(ixgbe_exit_module);
7674
7675 /* ixgbe_main.c */