mlx4_core: Set RAE and init mtt_sz field in FRMR MPT entries
[cascardo/linux.git] / drivers / net / mlx4 / mr.c
1 /*
2  * Copyright (c) 2004 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005, 2006, 2007, 2008 Mellanox Technologies. All rights reserved.
4  * Copyright (c) 2006, 2007 Cisco Systems, Inc.  All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #include <linux/init.h>
36 #include <linux/errno.h>
37
38 #include <linux/mlx4/cmd.h>
39
40 #include "mlx4.h"
41 #include "icm.h"
42
43 /*
44  * Must be packed because mtt_seg is 64 bits but only aligned to 32 bits.
45  */
46 struct mlx4_mpt_entry {
47         __be32 flags;
48         __be32 qpn;
49         __be32 key;
50         __be32 pd_flags;
51         __be64 start;
52         __be64 length;
53         __be32 lkey;
54         __be32 win_cnt;
55         u8      reserved1[3];
56         u8      mtt_rep;
57         __be64 mtt_seg;
58         __be32 mtt_sz;
59         __be32 entity_size;
60         __be32 first_byte_offset;
61 } __attribute__((packed));
62
63 #define MLX4_MPT_FLAG_SW_OWNS       (0xfUL << 28)
64 #define MLX4_MPT_FLAG_FREE          (0x3UL << 28)
65 #define MLX4_MPT_FLAG_MIO           (1 << 17)
66 #define MLX4_MPT_FLAG_BIND_ENABLE   (1 << 15)
67 #define MLX4_MPT_FLAG_PHYSICAL      (1 <<  9)
68 #define MLX4_MPT_FLAG_REGION        (1 <<  8)
69
70 #define MLX4_MPT_PD_FLAG_FAST_REG   (1 << 27)
71 #define MLX4_MPT_PD_FLAG_RAE        (1 << 28)
72 #define MLX4_MPT_PD_FLAG_EN_INV     (3 << 24)
73
74 #define MLX4_MTT_FLAG_PRESENT           1
75
76 #define MLX4_MPT_STATUS_SW              0xF0
77 #define MLX4_MPT_STATUS_HW              0x00
78
79 static u32 mlx4_buddy_alloc(struct mlx4_buddy *buddy, int order)
80 {
81         int o;
82         int m;
83         u32 seg;
84
85         spin_lock(&buddy->lock);
86
87         for (o = order; o <= buddy->max_order; ++o)
88                 if (buddy->num_free[o]) {
89                         m = 1 << (buddy->max_order - o);
90                         seg = find_first_bit(buddy->bits[o], m);
91                         if (seg < m)
92                                 goto found;
93                 }
94
95         spin_unlock(&buddy->lock);
96         return -1;
97
98  found:
99         clear_bit(seg, buddy->bits[o]);
100         --buddy->num_free[o];
101
102         while (o > order) {
103                 --o;
104                 seg <<= 1;
105                 set_bit(seg ^ 1, buddy->bits[o]);
106                 ++buddy->num_free[o];
107         }
108
109         spin_unlock(&buddy->lock);
110
111         seg <<= order;
112
113         return seg;
114 }
115
116 static void mlx4_buddy_free(struct mlx4_buddy *buddy, u32 seg, int order)
117 {
118         seg >>= order;
119
120         spin_lock(&buddy->lock);
121
122         while (test_bit(seg ^ 1, buddy->bits[order])) {
123                 clear_bit(seg ^ 1, buddy->bits[order]);
124                 --buddy->num_free[order];
125                 seg >>= 1;
126                 ++order;
127         }
128
129         set_bit(seg, buddy->bits[order]);
130         ++buddy->num_free[order];
131
132         spin_unlock(&buddy->lock);
133 }
134
135 static int mlx4_buddy_init(struct mlx4_buddy *buddy, int max_order)
136 {
137         int i, s;
138
139         buddy->max_order = max_order;
140         spin_lock_init(&buddy->lock);
141
142         buddy->bits = kzalloc((buddy->max_order + 1) * sizeof (long *),
143                               GFP_KERNEL);
144         buddy->num_free = kzalloc((buddy->max_order + 1) * sizeof (int *),
145                                   GFP_KERNEL);
146         if (!buddy->bits || !buddy->num_free)
147                 goto err_out;
148
149         for (i = 0; i <= buddy->max_order; ++i) {
150                 s = BITS_TO_LONGS(1 << (buddy->max_order - i));
151                 buddy->bits[i] = kmalloc(s * sizeof (long), GFP_KERNEL);
152                 if (!buddy->bits[i])
153                         goto err_out_free;
154                 bitmap_zero(buddy->bits[i], 1 << (buddy->max_order - i));
155         }
156
157         set_bit(0, buddy->bits[buddy->max_order]);
158         buddy->num_free[buddy->max_order] = 1;
159
160         return 0;
161
162 err_out_free:
163         for (i = 0; i <= buddy->max_order; ++i)
164                 kfree(buddy->bits[i]);
165
166 err_out:
167         kfree(buddy->bits);
168         kfree(buddy->num_free);
169
170         return -ENOMEM;
171 }
172
173 static void mlx4_buddy_cleanup(struct mlx4_buddy *buddy)
174 {
175         int i;
176
177         for (i = 0; i <= buddy->max_order; ++i)
178                 kfree(buddy->bits[i]);
179
180         kfree(buddy->bits);
181         kfree(buddy->num_free);
182 }
183
184 static u32 mlx4_alloc_mtt_range(struct mlx4_dev *dev, int order)
185 {
186         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
187         u32 seg;
188
189         seg = mlx4_buddy_alloc(&mr_table->mtt_buddy, order);
190         if (seg == -1)
191                 return -1;
192
193         if (mlx4_table_get_range(dev, &mr_table->mtt_table, seg,
194                                  seg + (1 << order) - 1)) {
195                 mlx4_buddy_free(&mr_table->mtt_buddy, seg, order);
196                 return -1;
197         }
198
199         return seg;
200 }
201
202 int mlx4_mtt_init(struct mlx4_dev *dev, int npages, int page_shift,
203                   struct mlx4_mtt *mtt)
204 {
205         int i;
206
207         if (!npages) {
208                 mtt->order      = -1;
209                 mtt->page_shift = MLX4_ICM_PAGE_SHIFT;
210                 return 0;
211         } else
212                 mtt->page_shift = page_shift;
213
214         for (mtt->order = 0, i = MLX4_MTT_ENTRY_PER_SEG; i < npages; i <<= 1)
215                 ++mtt->order;
216
217         mtt->first_seg = mlx4_alloc_mtt_range(dev, mtt->order);
218         if (mtt->first_seg == -1)
219                 return -ENOMEM;
220
221         return 0;
222 }
223 EXPORT_SYMBOL_GPL(mlx4_mtt_init);
224
225 void mlx4_mtt_cleanup(struct mlx4_dev *dev, struct mlx4_mtt *mtt)
226 {
227         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
228
229         if (mtt->order < 0)
230                 return;
231
232         mlx4_buddy_free(&mr_table->mtt_buddy, mtt->first_seg, mtt->order);
233         mlx4_table_put_range(dev, &mr_table->mtt_table, mtt->first_seg,
234                              mtt->first_seg + (1 << mtt->order) - 1);
235 }
236 EXPORT_SYMBOL_GPL(mlx4_mtt_cleanup);
237
238 u64 mlx4_mtt_addr(struct mlx4_dev *dev, struct mlx4_mtt *mtt)
239 {
240         return (u64) mtt->first_seg * dev->caps.mtt_entry_sz;
241 }
242 EXPORT_SYMBOL_GPL(mlx4_mtt_addr);
243
244 static u32 hw_index_to_key(u32 ind)
245 {
246         return (ind >> 24) | (ind << 8);
247 }
248
249 static u32 key_to_hw_index(u32 key)
250 {
251         return (key << 24) | (key >> 8);
252 }
253
254 static int mlx4_SW2HW_MPT(struct mlx4_dev *dev, struct mlx4_cmd_mailbox *mailbox,
255                           int mpt_index)
256 {
257         return mlx4_cmd(dev, mailbox->dma, mpt_index, 0, MLX4_CMD_SW2HW_MPT,
258                         MLX4_CMD_TIME_CLASS_B);
259 }
260
261 static int mlx4_HW2SW_MPT(struct mlx4_dev *dev, struct mlx4_cmd_mailbox *mailbox,
262                           int mpt_index)
263 {
264         return mlx4_cmd_box(dev, 0, mailbox ? mailbox->dma : 0, mpt_index,
265                             !mailbox, MLX4_CMD_HW2SW_MPT, MLX4_CMD_TIME_CLASS_B);
266 }
267
268 int mlx4_mr_alloc(struct mlx4_dev *dev, u32 pd, u64 iova, u64 size, u32 access,
269                   int npages, int page_shift, struct mlx4_mr *mr)
270 {
271         struct mlx4_priv *priv = mlx4_priv(dev);
272         u32 index;
273         int err;
274
275         index = mlx4_bitmap_alloc(&priv->mr_table.mpt_bitmap);
276         if (index == -1)
277                 return -ENOMEM;
278
279         mr->iova       = iova;
280         mr->size       = size;
281         mr->pd         = pd;
282         mr->access     = access;
283         mr->enabled    = 0;
284         mr->key        = hw_index_to_key(index);
285
286         err = mlx4_mtt_init(dev, npages, page_shift, &mr->mtt);
287         if (err)
288                 mlx4_bitmap_free(&priv->mr_table.mpt_bitmap, index);
289
290         return err;
291 }
292 EXPORT_SYMBOL_GPL(mlx4_mr_alloc);
293
294 void mlx4_mr_free(struct mlx4_dev *dev, struct mlx4_mr *mr)
295 {
296         struct mlx4_priv *priv = mlx4_priv(dev);
297         int err;
298
299         if (mr->enabled) {
300                 err = mlx4_HW2SW_MPT(dev, NULL,
301                                      key_to_hw_index(mr->key) &
302                                      (dev->caps.num_mpts - 1));
303                 if (err)
304                         mlx4_warn(dev, "HW2SW_MPT failed (%d)\n", err);
305         }
306
307         mlx4_mtt_cleanup(dev, &mr->mtt);
308         mlx4_bitmap_free(&priv->mr_table.mpt_bitmap, key_to_hw_index(mr->key));
309 }
310 EXPORT_SYMBOL_GPL(mlx4_mr_free);
311
312 int mlx4_mr_enable(struct mlx4_dev *dev, struct mlx4_mr *mr)
313 {
314         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
315         struct mlx4_cmd_mailbox *mailbox;
316         struct mlx4_mpt_entry *mpt_entry;
317         int err;
318
319         err = mlx4_table_get(dev, &mr_table->dmpt_table, key_to_hw_index(mr->key));
320         if (err)
321                 return err;
322
323         mailbox = mlx4_alloc_cmd_mailbox(dev);
324         if (IS_ERR(mailbox)) {
325                 err = PTR_ERR(mailbox);
326                 goto err_table;
327         }
328         mpt_entry = mailbox->buf;
329
330         memset(mpt_entry, 0, sizeof *mpt_entry);
331
332         mpt_entry->flags = cpu_to_be32(MLX4_MPT_FLAG_MIO         |
333                                        MLX4_MPT_FLAG_REGION      |
334                                        mr->access);
335
336         mpt_entry->key         = cpu_to_be32(key_to_hw_index(mr->key));
337         mpt_entry->pd_flags    = cpu_to_be32(mr->pd | MLX4_MPT_PD_FLAG_EN_INV);
338         mpt_entry->start       = cpu_to_be64(mr->iova);
339         mpt_entry->length      = cpu_to_be64(mr->size);
340         mpt_entry->entity_size = cpu_to_be32(mr->mtt.page_shift);
341
342         if (mr->mtt.order < 0) {
343                 mpt_entry->flags |= cpu_to_be32(MLX4_MPT_FLAG_PHYSICAL);
344                 mpt_entry->mtt_seg = 0;
345         } else {
346                 mpt_entry->mtt_seg = cpu_to_be64(mlx4_mtt_addr(dev, &mr->mtt));
347         }
348
349         if (mr->mtt.order >= 0 && mr->mtt.page_shift == 0) {
350                 /* fast register MR in free state */
351                 mpt_entry->flags    |= cpu_to_be32(MLX4_MPT_FLAG_FREE);
352                 mpt_entry->pd_flags |= cpu_to_be32(MLX4_MPT_PD_FLAG_FAST_REG |
353                                                    MLX4_MPT_PD_FLAG_RAE);
354                 mpt_entry->mtt_sz    = cpu_to_be32((1 << mr->mtt.order) *
355                                                    MLX4_MTT_ENTRY_PER_SEG);
356         } else {
357                 mpt_entry->flags    |= cpu_to_be32(MLX4_MPT_FLAG_SW_OWNS);
358         }
359
360         err = mlx4_SW2HW_MPT(dev, mailbox,
361                              key_to_hw_index(mr->key) & (dev->caps.num_mpts - 1));
362         if (err) {
363                 mlx4_warn(dev, "SW2HW_MPT failed (%d)\n", err);
364                 goto err_cmd;
365         }
366
367         mr->enabled = 1;
368
369         mlx4_free_cmd_mailbox(dev, mailbox);
370
371         return 0;
372
373 err_cmd:
374         mlx4_free_cmd_mailbox(dev, mailbox);
375
376 err_table:
377         mlx4_table_put(dev, &mr_table->dmpt_table, key_to_hw_index(mr->key));
378         return err;
379 }
380 EXPORT_SYMBOL_GPL(mlx4_mr_enable);
381
382 static int mlx4_write_mtt_chunk(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
383                                 int start_index, int npages, u64 *page_list)
384 {
385         struct mlx4_priv *priv = mlx4_priv(dev);
386         __be64 *mtts;
387         dma_addr_t dma_handle;
388         int i;
389         int s = start_index * sizeof (u64);
390
391         /* All MTTs must fit in the same page */
392         if (start_index / (PAGE_SIZE / sizeof (u64)) !=
393             (start_index + npages - 1) / (PAGE_SIZE / sizeof (u64)))
394                 return -EINVAL;
395
396         if (start_index & (MLX4_MTT_ENTRY_PER_SEG - 1))
397                 return -EINVAL;
398
399         mtts = mlx4_table_find(&priv->mr_table.mtt_table, mtt->first_seg +
400                                 s / dev->caps.mtt_entry_sz, &dma_handle);
401         if (!mtts)
402                 return -ENOMEM;
403
404         for (i = 0; i < npages; ++i)
405                 mtts[i] = cpu_to_be64(page_list[i] | MLX4_MTT_FLAG_PRESENT);
406
407         dma_sync_single(&dev->pdev->dev, dma_handle, npages * sizeof (u64), DMA_TO_DEVICE);
408
409         return 0;
410 }
411
412 int mlx4_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
413                    int start_index, int npages, u64 *page_list)
414 {
415         int chunk;
416         int err;
417
418         if (mtt->order < 0)
419                 return -EINVAL;
420
421         while (npages > 0) {
422                 chunk = min_t(int, PAGE_SIZE / sizeof(u64), npages);
423                 err = mlx4_write_mtt_chunk(dev, mtt, start_index, chunk, page_list);
424                 if (err)
425                         return err;
426
427                 npages      -= chunk;
428                 start_index += chunk;
429                 page_list   += chunk;
430         }
431
432         return 0;
433 }
434 EXPORT_SYMBOL_GPL(mlx4_write_mtt);
435
436 int mlx4_buf_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
437                        struct mlx4_buf *buf)
438 {
439         u64 *page_list;
440         int err;
441         int i;
442
443         page_list = kmalloc(buf->npages * sizeof *page_list, GFP_KERNEL);
444         if (!page_list)
445                 return -ENOMEM;
446
447         for (i = 0; i < buf->npages; ++i)
448                 if (buf->nbufs == 1)
449                         page_list[i] = buf->direct.map + (i << buf->page_shift);
450                 else
451                         page_list[i] = buf->page_list[i].map;
452
453         err = mlx4_write_mtt(dev, mtt, 0, buf->npages, page_list);
454
455         kfree(page_list);
456         return err;
457 }
458 EXPORT_SYMBOL_GPL(mlx4_buf_write_mtt);
459
460 int mlx4_init_mr_table(struct mlx4_dev *dev)
461 {
462         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
463         int err;
464
465         err = mlx4_bitmap_init(&mr_table->mpt_bitmap, dev->caps.num_mpts,
466                                ~0, dev->caps.reserved_mrws);
467         if (err)
468                 return err;
469
470         err = mlx4_buddy_init(&mr_table->mtt_buddy,
471                               ilog2(dev->caps.num_mtt_segs));
472         if (err)
473                 goto err_buddy;
474
475         if (dev->caps.reserved_mtts) {
476                 if (mlx4_alloc_mtt_range(dev, fls(dev->caps.reserved_mtts - 1)) == -1) {
477                         mlx4_warn(dev, "MTT table of order %d is too small.\n",
478                                   mr_table->mtt_buddy.max_order);
479                         err = -ENOMEM;
480                         goto err_reserve_mtts;
481                 }
482         }
483
484         return 0;
485
486 err_reserve_mtts:
487         mlx4_buddy_cleanup(&mr_table->mtt_buddy);
488
489 err_buddy:
490         mlx4_bitmap_cleanup(&mr_table->mpt_bitmap);
491
492         return err;
493 }
494
495 void mlx4_cleanup_mr_table(struct mlx4_dev *dev)
496 {
497         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
498
499         mlx4_buddy_cleanup(&mr_table->mtt_buddy);
500         mlx4_bitmap_cleanup(&mr_table->mpt_bitmap);
501 }
502
503 static inline int mlx4_check_fmr(struct mlx4_fmr *fmr, u64 *page_list,
504                                   int npages, u64 iova)
505 {
506         int i, page_mask;
507
508         if (npages > fmr->max_pages)
509                 return -EINVAL;
510
511         page_mask = (1 << fmr->page_shift) - 1;
512
513         /* We are getting page lists, so va must be page aligned. */
514         if (iova & page_mask)
515                 return -EINVAL;
516
517         /* Trust the user not to pass misaligned data in page_list */
518         if (0)
519                 for (i = 0; i < npages; ++i) {
520                         if (page_list[i] & ~page_mask)
521                                 return -EINVAL;
522                 }
523
524         if (fmr->maps >= fmr->max_maps)
525                 return -EINVAL;
526
527         return 0;
528 }
529
530 int mlx4_map_phys_fmr(struct mlx4_dev *dev, struct mlx4_fmr *fmr, u64 *page_list,
531                       int npages, u64 iova, u32 *lkey, u32 *rkey)
532 {
533         u32 key;
534         int i, err;
535
536         err = mlx4_check_fmr(fmr, page_list, npages, iova);
537         if (err)
538                 return err;
539
540         ++fmr->maps;
541
542         key = key_to_hw_index(fmr->mr.key);
543         key += dev->caps.num_mpts;
544         *lkey = *rkey = fmr->mr.key = hw_index_to_key(key);
545
546         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_SW;
547
548         /* Make sure MPT status is visible before writing MTT entries */
549         wmb();
550
551         for (i = 0; i < npages; ++i)
552                 fmr->mtts[i] = cpu_to_be64(page_list[i] | MLX4_MTT_FLAG_PRESENT);
553
554         dma_sync_single(&dev->pdev->dev, fmr->dma_handle,
555                         npages * sizeof(u64), DMA_TO_DEVICE);
556
557         fmr->mpt->key    = cpu_to_be32(key);
558         fmr->mpt->lkey   = cpu_to_be32(key);
559         fmr->mpt->length = cpu_to_be64(npages * (1ull << fmr->page_shift));
560         fmr->mpt->start  = cpu_to_be64(iova);
561
562         /* Make MTT entries are visible before setting MPT status */
563         wmb();
564
565         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_HW;
566
567         /* Make sure MPT status is visible before consumer can use FMR */
568         wmb();
569
570         return 0;
571 }
572 EXPORT_SYMBOL_GPL(mlx4_map_phys_fmr);
573
574 int mlx4_fmr_alloc(struct mlx4_dev *dev, u32 pd, u32 access, int max_pages,
575                    int max_maps, u8 page_shift, struct mlx4_fmr *fmr)
576 {
577         struct mlx4_priv *priv = mlx4_priv(dev);
578         u64 mtt_seg;
579         int err = -ENOMEM;
580
581         if (page_shift < (ffs(dev->caps.page_size_cap) - 1) || page_shift >= 32)
582                 return -EINVAL;
583
584         /* All MTTs must fit in the same page */
585         if (max_pages * sizeof *fmr->mtts > PAGE_SIZE)
586                 return -EINVAL;
587
588         fmr->page_shift = page_shift;
589         fmr->max_pages  = max_pages;
590         fmr->max_maps   = max_maps;
591         fmr->maps = 0;
592
593         err = mlx4_mr_alloc(dev, pd, 0, 0, access, max_pages,
594                             page_shift, &fmr->mr);
595         if (err)
596                 return err;
597
598         mtt_seg = fmr->mr.mtt.first_seg * dev->caps.mtt_entry_sz;
599
600         fmr->mtts = mlx4_table_find(&priv->mr_table.mtt_table,
601                                     fmr->mr.mtt.first_seg,
602                                     &fmr->dma_handle);
603         if (!fmr->mtts) {
604                 err = -ENOMEM;
605                 goto err_free;
606         }
607
608         return 0;
609
610 err_free:
611         mlx4_mr_free(dev, &fmr->mr);
612         return err;
613 }
614 EXPORT_SYMBOL_GPL(mlx4_fmr_alloc);
615
616 int mlx4_fmr_enable(struct mlx4_dev *dev, struct mlx4_fmr *fmr)
617 {
618         struct mlx4_priv *priv = mlx4_priv(dev);
619         int err;
620
621         err = mlx4_mr_enable(dev, &fmr->mr);
622         if (err)
623                 return err;
624
625         fmr->mpt = mlx4_table_find(&priv->mr_table.dmpt_table,
626                                     key_to_hw_index(fmr->mr.key), NULL);
627         if (!fmr->mpt)
628                 return -ENOMEM;
629
630         return 0;
631 }
632 EXPORT_SYMBOL_GPL(mlx4_fmr_enable);
633
634 void mlx4_fmr_unmap(struct mlx4_dev *dev, struct mlx4_fmr *fmr,
635                     u32 *lkey, u32 *rkey)
636 {
637         if (!fmr->maps)
638                 return;
639
640         fmr->maps = 0;
641
642         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_SW;
643 }
644 EXPORT_SYMBOL_GPL(mlx4_fmr_unmap);
645
646 int mlx4_fmr_free(struct mlx4_dev *dev, struct mlx4_fmr *fmr)
647 {
648         if (fmr->maps)
649                 return -EBUSY;
650
651         fmr->mr.enabled = 0;
652         mlx4_mr_free(dev, &fmr->mr);
653
654         return 0;
655 }
656 EXPORT_SYMBOL_GPL(mlx4_fmr_free);
657
658 int mlx4_SYNC_TPT(struct mlx4_dev *dev)
659 {
660         return mlx4_cmd(dev, 0, 0, 0, MLX4_CMD_SYNC_TPT, 1000);
661 }
662 EXPORT_SYMBOL_GPL(mlx4_SYNC_TPT);