94b9fd2d583e9f950f046d1376dfc7f8e8f259bd
[cascardo/linux.git] / drivers / usb / dwc3 / core.h
1 /**
2  * core.h - DesignWare USB3 DRD Core Header
3  *
4  * Copyright (C) 2010-2011 Texas Instruments Incorporated - http://www.ti.com
5  *
6  * Authors: Felipe Balbi <balbi@ti.com>,
7  *          Sebastian Andrzej Siewior <bigeasy@linutronix.de>
8  *
9  * This program is free software: you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License version 2  of
11  * the License as published by the Free Software Foundation.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  */
18
19 #ifndef __DRIVERS_USB_DWC3_CORE_H
20 #define __DRIVERS_USB_DWC3_CORE_H
21
22 #include <linux/device.h>
23 #include <linux/spinlock.h>
24 #include <linux/ioport.h>
25 #include <linux/list.h>
26 #include <linux/dma-mapping.h>
27 #include <linux/mm.h>
28 #include <linux/debugfs.h>
29
30 #include <linux/usb/ch9.h>
31 #include <linux/usb/gadget.h>
32 #include <linux/usb/otg.h>
33 #include <linux/ulpi/interface.h>
34
35 #include <linux/phy/phy.h>
36
37 #define DWC3_MSG_MAX    500
38
39 /* Global constants */
40 #define DWC3_ZLP_BUF_SIZE       1024    /* size of a superspeed bulk */
41 #define DWC3_EP0_BOUNCE_SIZE    512
42 #define DWC3_ENDPOINTS_NUM      32
43 #define DWC3_XHCI_RESOURCES_NUM 2
44
45 #define DWC3_SCRATCHBUF_SIZE    4096    /* each buffer is assumed to be 4KiB */
46 #define DWC3_EVENT_SIZE         4       /* bytes */
47 #define DWC3_EVENT_MAX_NUM      64      /* 2 events/endpoint */
48 #define DWC3_EVENT_BUFFERS_SIZE (DWC3_EVENT_SIZE * DWC3_EVENT_MAX_NUM)
49 #define DWC3_EVENT_TYPE_MASK    0xfe
50
51 #define DWC3_EVENT_TYPE_DEV     0
52 #define DWC3_EVENT_TYPE_CARKIT  3
53 #define DWC3_EVENT_TYPE_I2C     4
54
55 #define DWC3_DEVICE_EVENT_DISCONNECT            0
56 #define DWC3_DEVICE_EVENT_RESET                 1
57 #define DWC3_DEVICE_EVENT_CONNECT_DONE          2
58 #define DWC3_DEVICE_EVENT_LINK_STATUS_CHANGE    3
59 #define DWC3_DEVICE_EVENT_WAKEUP                4
60 #define DWC3_DEVICE_EVENT_HIBER_REQ             5
61 #define DWC3_DEVICE_EVENT_EOPF                  6
62 #define DWC3_DEVICE_EVENT_SOF                   7
63 #define DWC3_DEVICE_EVENT_ERRATIC_ERROR         9
64 #define DWC3_DEVICE_EVENT_CMD_CMPL              10
65 #define DWC3_DEVICE_EVENT_OVERFLOW              11
66
67 #define DWC3_GEVNTCOUNT_MASK    0xfffc
68 #define DWC3_GSNPSID_MASK       0xffff0000
69 #define DWC3_GSNPSREV_MASK      0xffff
70
71 /* DWC3 registers memory space boundries */
72 #define DWC3_XHCI_REGS_START            0x0
73 #define DWC3_XHCI_REGS_END              0x7fff
74 #define DWC3_GLOBALS_REGS_START         0xc100
75 #define DWC3_GLOBALS_REGS_END           0xc6ff
76 #define DWC3_DEVICE_REGS_START          0xc700
77 #define DWC3_DEVICE_REGS_END            0xcbff
78 #define DWC3_OTG_REGS_START             0xcc00
79 #define DWC3_OTG_REGS_END               0xccff
80
81 /* Global Registers */
82 #define DWC3_GSBUSCFG0          0xc100
83 #define DWC3_GSBUSCFG1          0xc104
84 #define DWC3_GTXTHRCFG          0xc108
85 #define DWC3_GRXTHRCFG          0xc10c
86 #define DWC3_GCTL               0xc110
87 #define DWC3_GEVTEN             0xc114
88 #define DWC3_GSTS               0xc118
89 #define DWC3_GSNPSID            0xc120
90 #define DWC3_GGPIO              0xc124
91 #define DWC3_GUID               0xc128
92 #define DWC3_GUCTL              0xc12c
93 #define DWC3_GBUSERRADDR0       0xc130
94 #define DWC3_GBUSERRADDR1       0xc134
95 #define DWC3_GPRTBIMAP0         0xc138
96 #define DWC3_GPRTBIMAP1         0xc13c
97 #define DWC3_GHWPARAMS0         0xc140
98 #define DWC3_GHWPARAMS1         0xc144
99 #define DWC3_GHWPARAMS2         0xc148
100 #define DWC3_GHWPARAMS3         0xc14c
101 #define DWC3_GHWPARAMS4         0xc150
102 #define DWC3_GHWPARAMS5         0xc154
103 #define DWC3_GHWPARAMS6         0xc158
104 #define DWC3_GHWPARAMS7         0xc15c
105 #define DWC3_GDBGFIFOSPACE      0xc160
106 #define DWC3_GDBGLTSSM          0xc164
107 #define DWC3_GPRTBIMAP_HS0      0xc180
108 #define DWC3_GPRTBIMAP_HS1      0xc184
109 #define DWC3_GPRTBIMAP_FS0      0xc188
110 #define DWC3_GPRTBIMAP_FS1      0xc18c
111
112 #define DWC3_VER_NUMBER         0xc1a0
113 #define DWC3_VER_TYPE           0xc1a4
114
115 #define DWC3_GUSB2PHYCFG(n)     (0xc200 + (n * 0x04))
116 #define DWC3_GUSB2I2CCTL(n)     (0xc240 + (n * 0x04))
117
118 #define DWC3_GUSB2PHYACC(n)     (0xc280 + (n * 0x04))
119
120 #define DWC3_GUSB3PIPECTL(n)    (0xc2c0 + (n * 0x04))
121
122 #define DWC3_GTXFIFOSIZ(n)      (0xc300 + (n * 0x04))
123 #define DWC3_GRXFIFOSIZ(n)      (0xc380 + (n * 0x04))
124
125 #define DWC3_GEVNTADRLO(n)      (0xc400 + (n * 0x10))
126 #define DWC3_GEVNTADRHI(n)      (0xc404 + (n * 0x10))
127 #define DWC3_GEVNTSIZ(n)        (0xc408 + (n * 0x10))
128 #define DWC3_GEVNTCOUNT(n)      (0xc40c + (n * 0x10))
129
130 #define DWC3_GHWPARAMS8         0xc600
131 #define DWC3_GFLADJ             0xc630
132
133 /* Device Registers */
134 #define DWC3_DCFG               0xc700
135 #define DWC3_DCTL               0xc704
136 #define DWC3_DEVTEN             0xc708
137 #define DWC3_DSTS               0xc70c
138 #define DWC3_DGCMDPAR           0xc710
139 #define DWC3_DGCMD              0xc714
140 #define DWC3_DALEPENA           0xc720
141
142 #define DWC3_DEP_BASE(n)        (0xc800 + (n * 0x10))
143 #define DWC3_DEPCMDPAR2         0x00
144 #define DWC3_DEPCMDPAR1         0x04
145 #define DWC3_DEPCMDPAR0         0x08
146 #define DWC3_DEPCMD             0x0c
147
148 /* OTG Registers */
149 #define DWC3_OCFG               0xcc00
150 #define DWC3_OCTL               0xcc04
151 #define DWC3_OEVT               0xcc08
152 #define DWC3_OEVTEN             0xcc0C
153 #define DWC3_OSTS               0xcc10
154
155 /* Bit fields */
156
157 /* Global Debug Queue/FIFO Space Available Register */
158 #define DWC3_GDBGFIFOSPACE_NUM(n)       ((n) & 0x1f)
159 #define DWC3_GDBGFIFOSPACE_TYPE(n)      (((n) << 5) & 0x1e0)
160 #define DWC3_GDBGFIFOSPACE_SPACE_AVAILABLE(n) (((n) >> 16) & 0xffff)
161
162 #define DWC3_TXFIFOQ            1
163 #define DWC3_RXFIFOQ            3
164 #define DWC3_TXREQQ             5
165 #define DWC3_RXREQQ             7
166 #define DWC3_RXINFOQ            9
167 #define DWC3_DESCFETCHQ         13
168 #define DWC3_EVENTQ             15
169
170 /* Global RX Threshold Configuration Register */
171 #define DWC3_GRXTHRCFG_MAXRXBURSTSIZE(n) (((n) & 0x1f) << 19)
172 #define DWC3_GRXTHRCFG_RXPKTCNT(n) (((n) & 0xf) << 24)
173 #define DWC3_GRXTHRCFG_PKTCNTSEL (1 << 29)
174
175 /* Global Configuration Register */
176 #define DWC3_GCTL_PWRDNSCALE(n) ((n) << 19)
177 #define DWC3_GCTL_U2RSTECN      (1 << 16)
178 #define DWC3_GCTL_RAMCLKSEL(x)  (((x) & DWC3_GCTL_CLK_MASK) << 6)
179 #define DWC3_GCTL_CLK_BUS       (0)
180 #define DWC3_GCTL_CLK_PIPE      (1)
181 #define DWC3_GCTL_CLK_PIPEHALF  (2)
182 #define DWC3_GCTL_CLK_MASK      (3)
183
184 #define DWC3_GCTL_PRTCAP(n)     (((n) & (3 << 12)) >> 12)
185 #define DWC3_GCTL_PRTCAPDIR(n)  ((n) << 12)
186 #define DWC3_GCTL_PRTCAP_HOST   1
187 #define DWC3_GCTL_PRTCAP_DEVICE 2
188 #define DWC3_GCTL_PRTCAP_OTG    3
189
190 #define DWC3_GCTL_CORESOFTRESET         (1 << 11)
191 #define DWC3_GCTL_SOFITPSYNC            (1 << 10)
192 #define DWC3_GCTL_SCALEDOWN(n)          ((n) << 4)
193 #define DWC3_GCTL_SCALEDOWN_MASK        DWC3_GCTL_SCALEDOWN(3)
194 #define DWC3_GCTL_DISSCRAMBLE           (1 << 3)
195 #define DWC3_GCTL_U2EXIT_LFPS           (1 << 2)
196 #define DWC3_GCTL_GBLHIBERNATIONEN      (1 << 1)
197 #define DWC3_GCTL_DSBLCLKGTNG           (1 << 0)
198
199 /* Global USB2 PHY Configuration Register */
200 #define DWC3_GUSB2PHYCFG_PHYSOFTRST     (1 << 31)
201 #define DWC3_GUSB2PHYCFG_SUSPHY         (1 << 6)
202 #define DWC3_GUSB2PHYCFG_ULPI_UTMI      (1 << 4)
203 #define DWC3_GUSB2PHYCFG_ENBLSLPM       (1 << 8)
204
205 /* Global USB2 PHY Vendor Control Register */
206 #define DWC3_GUSB2PHYACC_NEWREGREQ      (1 << 25)
207 #define DWC3_GUSB2PHYACC_BUSY           (1 << 23)
208 #define DWC3_GUSB2PHYACC_WRITE          (1 << 22)
209 #define DWC3_GUSB2PHYACC_ADDR(n)        (n << 16)
210 #define DWC3_GUSB2PHYACC_EXTEND_ADDR(n) (n << 8)
211 #define DWC3_GUSB2PHYACC_DATA(n)        (n & 0xff)
212
213 /* Global USB3 PIPE Control Register */
214 #define DWC3_GUSB3PIPECTL_PHYSOFTRST    (1 << 31)
215 #define DWC3_GUSB3PIPECTL_U2SSINP3OK    (1 << 29)
216 #define DWC3_GUSB3PIPECTL_DISRXDETINP3  (1 << 28)
217 #define DWC3_GUSB3PIPECTL_REQP1P2P3     (1 << 24)
218 #define DWC3_GUSB3PIPECTL_DEP1P2P3(n)   ((n) << 19)
219 #define DWC3_GUSB3PIPECTL_DEP1P2P3_MASK DWC3_GUSB3PIPECTL_DEP1P2P3(7)
220 #define DWC3_GUSB3PIPECTL_DEP1P2P3_EN   DWC3_GUSB3PIPECTL_DEP1P2P3(1)
221 #define DWC3_GUSB3PIPECTL_DEPOCHANGE    (1 << 18)
222 #define DWC3_GUSB3PIPECTL_SUSPHY        (1 << 17)
223 #define DWC3_GUSB3PIPECTL_LFPSFILT      (1 << 9)
224 #define DWC3_GUSB3PIPECTL_RX_DETOPOLL   (1 << 8)
225 #define DWC3_GUSB3PIPECTL_TX_DEEPH_MASK DWC3_GUSB3PIPECTL_TX_DEEPH(3)
226 #define DWC3_GUSB3PIPECTL_TX_DEEPH(n)   ((n) << 1)
227
228 /* Global TX Fifo Size Register */
229 #define DWC3_GTXFIFOSIZ_TXFDEF(n)       ((n) & 0xffff)
230 #define DWC3_GTXFIFOSIZ_TXFSTADDR(n)    ((n) & 0xffff0000)
231
232 /* Global Event Size Registers */
233 #define DWC3_GEVNTSIZ_INTMASK           (1 << 31)
234 #define DWC3_GEVNTSIZ_SIZE(n)           ((n) & 0xffff)
235
236 /* Global HWPARAMS0 Register */
237 #define DWC3_GHWPARAMS0_USB3_MODE(n)    ((n) & 0x3)
238 #define DWC3_GHWPARAMS0_MBUS_TYPE(n)    (((n) >> 3) & 0x7)
239 #define DWC3_GHWPARAMS0_SBUS_TYPE(n)    (((n) >> 6) & 0x3)
240 #define DWC3_GHWPARAMS0_MDWIDTH(n)      (((n) >> 8) & 0xff)
241 #define DWC3_GHWPARAMS0_SDWIDTH(n)      (((n) >> 16) & 0xff)
242 #define DWC3_GHWPARAMS0_AWIDTH(n)       (((n) >> 24) & 0xff)
243
244 /* Global HWPARAMS1 Register */
245 #define DWC3_GHWPARAMS1_EN_PWROPT(n)    (((n) & (3 << 24)) >> 24)
246 #define DWC3_GHWPARAMS1_EN_PWROPT_NO    0
247 #define DWC3_GHWPARAMS1_EN_PWROPT_CLK   1
248 #define DWC3_GHWPARAMS1_EN_PWROPT_HIB   2
249 #define DWC3_GHWPARAMS1_PWROPT(n)       ((n) << 24)
250 #define DWC3_GHWPARAMS1_PWROPT_MASK     DWC3_GHWPARAMS1_PWROPT(3)
251
252 /* Global HWPARAMS3 Register */
253 #define DWC3_GHWPARAMS3_SSPHY_IFC(n)            ((n) & 3)
254 #define DWC3_GHWPARAMS3_SSPHY_IFC_DIS           0
255 #define DWC3_GHWPARAMS3_SSPHY_IFC_GEN1          1
256 #define DWC3_GHWPARAMS3_SSPHY_IFC_GEN2          2 /* DWC_usb31 only */
257 #define DWC3_GHWPARAMS3_HSPHY_IFC(n)            (((n) & (3 << 2)) >> 2)
258 #define DWC3_GHWPARAMS3_HSPHY_IFC_DIS           0
259 #define DWC3_GHWPARAMS3_HSPHY_IFC_UTMI          1
260 #define DWC3_GHWPARAMS3_HSPHY_IFC_ULPI          2
261 #define DWC3_GHWPARAMS3_HSPHY_IFC_UTMI_ULPI     3
262 #define DWC3_GHWPARAMS3_FSPHY_IFC(n)            (((n) & (3 << 4)) >> 4)
263 #define DWC3_GHWPARAMS3_FSPHY_IFC_DIS           0
264 #define DWC3_GHWPARAMS3_FSPHY_IFC_ENA           1
265
266 /* Global HWPARAMS4 Register */
267 #define DWC3_GHWPARAMS4_HIBER_SCRATCHBUFS(n)    (((n) & (0x0f << 13)) >> 13)
268 #define DWC3_MAX_HIBER_SCRATCHBUFS              15
269
270 /* Global HWPARAMS6 Register */
271 #define DWC3_GHWPARAMS6_EN_FPGA                 (1 << 7)
272
273 /* Global HWPARAMS7 Register */
274 #define DWC3_GHWPARAMS7_RAM1_DEPTH(n)   ((n) & 0xffff)
275 #define DWC3_GHWPARAMS7_RAM2_DEPTH(n)   (((n) >> 16) & 0xffff)
276
277 /* Global Frame Length Adjustment Register */
278 #define DWC3_GFLADJ_30MHZ_SDBND_SEL             (1 << 7)
279 #define DWC3_GFLADJ_30MHZ_MASK                  0x3f
280
281 /* Device Configuration Register */
282 #define DWC3_DCFG_DEVADDR(addr) ((addr) << 3)
283 #define DWC3_DCFG_DEVADDR_MASK  DWC3_DCFG_DEVADDR(0x7f)
284
285 #define DWC3_DCFG_SPEED_MASK    (7 << 0)
286 #define DWC3_DCFG_SUPERSPEED_PLUS (5 << 0)  /* DWC_usb31 only */
287 #define DWC3_DCFG_SUPERSPEED    (4 << 0)
288 #define DWC3_DCFG_HIGHSPEED     (0 << 0)
289 #define DWC3_DCFG_FULLSPEED2    (1 << 0)
290 #define DWC3_DCFG_LOWSPEED      (2 << 0)
291 #define DWC3_DCFG_FULLSPEED1    (3 << 0)
292
293 #define DWC3_DCFG_NUMP_SHIFT    17
294 #define DWC3_DCFG_NUMP(n)       (((n) >> DWC3_DCFG_NUMP_SHIFT) & 0x1f)
295 #define DWC3_DCFG_NUMP_MASK     (0x1f << DWC3_DCFG_NUMP_SHIFT)
296 #define DWC3_DCFG_LPM_CAP       (1 << 22)
297
298 /* Device Control Register */
299 #define DWC3_DCTL_RUN_STOP      (1 << 31)
300 #define DWC3_DCTL_CSFTRST       (1 << 30)
301 #define DWC3_DCTL_LSFTRST       (1 << 29)
302
303 #define DWC3_DCTL_HIRD_THRES_MASK       (0x1f << 24)
304 #define DWC3_DCTL_HIRD_THRES(n) ((n) << 24)
305
306 #define DWC3_DCTL_APPL1RES      (1 << 23)
307
308 /* These apply for core versions 1.87a and earlier */
309 #define DWC3_DCTL_TRGTULST_MASK         (0x0f << 17)
310 #define DWC3_DCTL_TRGTULST(n)           ((n) << 17)
311 #define DWC3_DCTL_TRGTULST_U2           (DWC3_DCTL_TRGTULST(2))
312 #define DWC3_DCTL_TRGTULST_U3           (DWC3_DCTL_TRGTULST(3))
313 #define DWC3_DCTL_TRGTULST_SS_DIS       (DWC3_DCTL_TRGTULST(4))
314 #define DWC3_DCTL_TRGTULST_RX_DET       (DWC3_DCTL_TRGTULST(5))
315 #define DWC3_DCTL_TRGTULST_SS_INACT     (DWC3_DCTL_TRGTULST(6))
316
317 /* These apply for core versions 1.94a and later */
318 #define DWC3_DCTL_LPM_ERRATA_MASK       DWC3_DCTL_LPM_ERRATA(0xf)
319 #define DWC3_DCTL_LPM_ERRATA(n)         ((n) << 20)
320
321 #define DWC3_DCTL_KEEP_CONNECT          (1 << 19)
322 #define DWC3_DCTL_L1_HIBER_EN           (1 << 18)
323 #define DWC3_DCTL_CRS                   (1 << 17)
324 #define DWC3_DCTL_CSS                   (1 << 16)
325
326 #define DWC3_DCTL_INITU2ENA             (1 << 12)
327 #define DWC3_DCTL_ACCEPTU2ENA           (1 << 11)
328 #define DWC3_DCTL_INITU1ENA             (1 << 10)
329 #define DWC3_DCTL_ACCEPTU1ENA           (1 << 9)
330 #define DWC3_DCTL_TSTCTRL_MASK          (0xf << 1)
331
332 #define DWC3_DCTL_ULSTCHNGREQ_MASK      (0x0f << 5)
333 #define DWC3_DCTL_ULSTCHNGREQ(n) (((n) << 5) & DWC3_DCTL_ULSTCHNGREQ_MASK)
334
335 #define DWC3_DCTL_ULSTCHNG_NO_ACTION    (DWC3_DCTL_ULSTCHNGREQ(0))
336 #define DWC3_DCTL_ULSTCHNG_SS_DISABLED  (DWC3_DCTL_ULSTCHNGREQ(4))
337 #define DWC3_DCTL_ULSTCHNG_RX_DETECT    (DWC3_DCTL_ULSTCHNGREQ(5))
338 #define DWC3_DCTL_ULSTCHNG_SS_INACTIVE  (DWC3_DCTL_ULSTCHNGREQ(6))
339 #define DWC3_DCTL_ULSTCHNG_RECOVERY     (DWC3_DCTL_ULSTCHNGREQ(8))
340 #define DWC3_DCTL_ULSTCHNG_COMPLIANCE   (DWC3_DCTL_ULSTCHNGREQ(10))
341 #define DWC3_DCTL_ULSTCHNG_LOOPBACK     (DWC3_DCTL_ULSTCHNGREQ(11))
342
343 /* Device Event Enable Register */
344 #define DWC3_DEVTEN_VNDRDEVTSTRCVEDEN   (1 << 12)
345 #define DWC3_DEVTEN_EVNTOVERFLOWEN      (1 << 11)
346 #define DWC3_DEVTEN_CMDCMPLTEN          (1 << 10)
347 #define DWC3_DEVTEN_ERRTICERREN         (1 << 9)
348 #define DWC3_DEVTEN_SOFEN               (1 << 7)
349 #define DWC3_DEVTEN_EOPFEN              (1 << 6)
350 #define DWC3_DEVTEN_HIBERNATIONREQEVTEN (1 << 5)
351 #define DWC3_DEVTEN_WKUPEVTEN           (1 << 4)
352 #define DWC3_DEVTEN_ULSTCNGEN           (1 << 3)
353 #define DWC3_DEVTEN_CONNECTDONEEN       (1 << 2)
354 #define DWC3_DEVTEN_USBRSTEN            (1 << 1)
355 #define DWC3_DEVTEN_DISCONNEVTEN        (1 << 0)
356
357 /* Device Status Register */
358 #define DWC3_DSTS_DCNRD                 (1 << 29)
359
360 /* This applies for core versions 1.87a and earlier */
361 #define DWC3_DSTS_PWRUPREQ              (1 << 24)
362
363 /* These apply for core versions 1.94a and later */
364 #define DWC3_DSTS_RSS                   (1 << 25)
365 #define DWC3_DSTS_SSS                   (1 << 24)
366
367 #define DWC3_DSTS_COREIDLE              (1 << 23)
368 #define DWC3_DSTS_DEVCTRLHLT            (1 << 22)
369
370 #define DWC3_DSTS_USBLNKST_MASK         (0x0f << 18)
371 #define DWC3_DSTS_USBLNKST(n)           (((n) & DWC3_DSTS_USBLNKST_MASK) >> 18)
372
373 #define DWC3_DSTS_RXFIFOEMPTY           (1 << 17)
374
375 #define DWC3_DSTS_SOFFN_MASK            (0x3fff << 3)
376 #define DWC3_DSTS_SOFFN(n)              (((n) & DWC3_DSTS_SOFFN_MASK) >> 3)
377
378 #define DWC3_DSTS_CONNECTSPD            (7 << 0)
379
380 #define DWC3_DSTS_SUPERSPEED_PLUS       (5 << 0) /* DWC_usb31 only */
381 #define DWC3_DSTS_SUPERSPEED            (4 << 0)
382 #define DWC3_DSTS_HIGHSPEED             (0 << 0)
383 #define DWC3_DSTS_FULLSPEED2            (1 << 0)
384 #define DWC3_DSTS_LOWSPEED              (2 << 0)
385 #define DWC3_DSTS_FULLSPEED1            (3 << 0)
386
387 /* Device Generic Command Register */
388 #define DWC3_DGCMD_SET_LMP              0x01
389 #define DWC3_DGCMD_SET_PERIODIC_PAR     0x02
390 #define DWC3_DGCMD_XMIT_FUNCTION        0x03
391
392 /* These apply for core versions 1.94a and later */
393 #define DWC3_DGCMD_SET_SCRATCHPAD_ADDR_LO       0x04
394 #define DWC3_DGCMD_SET_SCRATCHPAD_ADDR_HI       0x05
395
396 #define DWC3_DGCMD_SELECTED_FIFO_FLUSH  0x09
397 #define DWC3_DGCMD_ALL_FIFO_FLUSH       0x0a
398 #define DWC3_DGCMD_SET_ENDPOINT_NRDY    0x0c
399 #define DWC3_DGCMD_RUN_SOC_BUS_LOOPBACK 0x10
400
401 #define DWC3_DGCMD_STATUS(n)            (((n) >> 12) & 0x0F)
402 #define DWC3_DGCMD_CMDACT               (1 << 10)
403 #define DWC3_DGCMD_CMDIOC               (1 << 8)
404
405 /* Device Generic Command Parameter Register */
406 #define DWC3_DGCMDPAR_FORCE_LINKPM_ACCEPT       (1 << 0)
407 #define DWC3_DGCMDPAR_FIFO_NUM(n)               ((n) << 0)
408 #define DWC3_DGCMDPAR_RX_FIFO                   (0 << 5)
409 #define DWC3_DGCMDPAR_TX_FIFO                   (1 << 5)
410 #define DWC3_DGCMDPAR_LOOPBACK_DIS              (0 << 0)
411 #define DWC3_DGCMDPAR_LOOPBACK_ENA              (1 << 0)
412
413 /* Device Endpoint Command Register */
414 #define DWC3_DEPCMD_PARAM_SHIFT         16
415 #define DWC3_DEPCMD_PARAM(x)            ((x) << DWC3_DEPCMD_PARAM_SHIFT)
416 #define DWC3_DEPCMD_GET_RSC_IDX(x)      (((x) >> DWC3_DEPCMD_PARAM_SHIFT) & 0x7f)
417 #define DWC3_DEPCMD_STATUS(x)           (((x) >> 12) & 0x0F)
418 #define DWC3_DEPCMD_HIPRI_FORCERM       (1 << 11)
419 #define DWC3_DEPCMD_CLEARPENDIN         (1 << 11)
420 #define DWC3_DEPCMD_CMDACT              (1 << 10)
421 #define DWC3_DEPCMD_CMDIOC              (1 << 8)
422
423 #define DWC3_DEPCMD_DEPSTARTCFG         (0x09 << 0)
424 #define DWC3_DEPCMD_ENDTRANSFER         (0x08 << 0)
425 #define DWC3_DEPCMD_UPDATETRANSFER      (0x07 << 0)
426 #define DWC3_DEPCMD_STARTTRANSFER       (0x06 << 0)
427 #define DWC3_DEPCMD_CLEARSTALL          (0x05 << 0)
428 #define DWC3_DEPCMD_SETSTALL            (0x04 << 0)
429 /* This applies for core versions 1.90a and earlier */
430 #define DWC3_DEPCMD_GETSEQNUMBER        (0x03 << 0)
431 /* This applies for core versions 1.94a and later */
432 #define DWC3_DEPCMD_GETEPSTATE          (0x03 << 0)
433 #define DWC3_DEPCMD_SETTRANSFRESOURCE   (0x02 << 0)
434 #define DWC3_DEPCMD_SETEPCONFIG         (0x01 << 0)
435
436 /* The EP number goes 0..31 so ep0 is always out and ep1 is always in */
437 #define DWC3_DALEPENA_EP(n)             (1 << n)
438
439 #define DWC3_DEPCMD_TYPE_CONTROL        0
440 #define DWC3_DEPCMD_TYPE_ISOC           1
441 #define DWC3_DEPCMD_TYPE_BULK           2
442 #define DWC3_DEPCMD_TYPE_INTR           3
443
444 /* Structures */
445
446 struct dwc3_trb;
447
448 /**
449  * struct dwc3_event_buffer - Software event buffer representation
450  * @buf: _THE_ buffer
451  * @length: size of this buffer
452  * @lpos: event offset
453  * @count: cache of last read event count register
454  * @flags: flags related to this event buffer
455  * @dma: dma_addr_t
456  * @dwc: pointer to DWC controller
457  */
458 struct dwc3_event_buffer {
459         void                    *buf;
460         unsigned                length;
461         unsigned int            lpos;
462         unsigned int            count;
463         unsigned int            flags;
464
465 #define DWC3_EVENT_PENDING      BIT(0)
466
467         dma_addr_t              dma;
468
469         struct dwc3             *dwc;
470 };
471
472 #define DWC3_EP_FLAG_STALLED    (1 << 0)
473 #define DWC3_EP_FLAG_WEDGED     (1 << 1)
474
475 #define DWC3_EP_DIRECTION_TX    true
476 #define DWC3_EP_DIRECTION_RX    false
477
478 #define DWC3_TRB_NUM            256
479
480 /**
481  * struct dwc3_ep - device side endpoint representation
482  * @endpoint: usb endpoint
483  * @pending_list: list of pending requests for this endpoint
484  * @started_list: list of started requests on this endpoint
485  * @regs: pointer to first endpoint register
486  * @trb_pool: array of transaction buffers
487  * @trb_pool_dma: dma address of @trb_pool
488  * @trb_enqueue: enqueue 'pointer' into TRB array
489  * @trb_dequeue: dequeue 'pointer' into TRB array
490  * @desc: usb_endpoint_descriptor pointer
491  * @dwc: pointer to DWC controller
492  * @saved_state: ep state saved during hibernation
493  * @flags: endpoint flags (wedged, stalled, ...)
494  * @number: endpoint number (1 - 15)
495  * @type: set to bmAttributes & USB_ENDPOINT_XFERTYPE_MASK
496  * @resource_index: Resource transfer index
497  * @interval: the interval on which the ISOC transfer is started
498  * @name: a human readable name e.g. ep1out-bulk
499  * @direction: true for TX, false for RX
500  * @stream_capable: true when streams are enabled
501  */
502 struct dwc3_ep {
503         struct usb_ep           endpoint;
504         struct list_head        pending_list;
505         struct list_head        started_list;
506
507         void __iomem            *regs;
508
509         struct dwc3_trb         *trb_pool;
510         dma_addr_t              trb_pool_dma;
511         const struct usb_ss_ep_comp_descriptor *comp_desc;
512         struct dwc3             *dwc;
513
514         u32                     saved_state;
515         unsigned                flags;
516 #define DWC3_EP_ENABLED         (1 << 0)
517 #define DWC3_EP_STALL           (1 << 1)
518 #define DWC3_EP_WEDGE           (1 << 2)
519 #define DWC3_EP_BUSY            (1 << 4)
520 #define DWC3_EP_PENDING_REQUEST (1 << 5)
521 #define DWC3_EP_MISSED_ISOC     (1 << 6)
522
523         /* This last one is specific to EP0 */
524 #define DWC3_EP0_DIR_IN         (1 << 31)
525
526         /*
527          * IMPORTANT: we *know* we have 256 TRBs in our @trb_pool, so we will
528          * use a u8 type here. If anybody decides to increase number of TRBs to
529          * anything larger than 256 - I can't see why people would want to do
530          * this though - then this type needs to be changed.
531          *
532          * By using u8 types we ensure that our % operator when incrementing
533          * enqueue and dequeue get optimized away by the compiler.
534          */
535         u8                      trb_enqueue;
536         u8                      trb_dequeue;
537
538         u8                      number;
539         u8                      type;
540         u8                      resource_index;
541         u32                     interval;
542
543         char                    name[20];
544
545         unsigned                direction:1;
546         unsigned                stream_capable:1;
547 };
548
549 enum dwc3_phy {
550         DWC3_PHY_UNKNOWN = 0,
551         DWC3_PHY_USB3,
552         DWC3_PHY_USB2,
553 };
554
555 enum dwc3_ep0_next {
556         DWC3_EP0_UNKNOWN = 0,
557         DWC3_EP0_COMPLETE,
558         DWC3_EP0_NRDY_DATA,
559         DWC3_EP0_NRDY_STATUS,
560 };
561
562 enum dwc3_ep0_state {
563         EP0_UNCONNECTED         = 0,
564         EP0_SETUP_PHASE,
565         EP0_DATA_PHASE,
566         EP0_STATUS_PHASE,
567 };
568
569 enum dwc3_link_state {
570         /* In SuperSpeed */
571         DWC3_LINK_STATE_U0              = 0x00, /* in HS, means ON */
572         DWC3_LINK_STATE_U1              = 0x01,
573         DWC3_LINK_STATE_U2              = 0x02, /* in HS, means SLEEP */
574         DWC3_LINK_STATE_U3              = 0x03, /* in HS, means SUSPEND */
575         DWC3_LINK_STATE_SS_DIS          = 0x04,
576         DWC3_LINK_STATE_RX_DET          = 0x05, /* in HS, means Early Suspend */
577         DWC3_LINK_STATE_SS_INACT        = 0x06,
578         DWC3_LINK_STATE_POLL            = 0x07,
579         DWC3_LINK_STATE_RECOV           = 0x08,
580         DWC3_LINK_STATE_HRESET          = 0x09,
581         DWC3_LINK_STATE_CMPLY           = 0x0a,
582         DWC3_LINK_STATE_LPBK            = 0x0b,
583         DWC3_LINK_STATE_RESET           = 0x0e,
584         DWC3_LINK_STATE_RESUME          = 0x0f,
585         DWC3_LINK_STATE_MASK            = 0x0f,
586 };
587
588 /* TRB Length, PCM and Status */
589 #define DWC3_TRB_SIZE_MASK      (0x00ffffff)
590 #define DWC3_TRB_SIZE_LENGTH(n) ((n) & DWC3_TRB_SIZE_MASK)
591 #define DWC3_TRB_SIZE_PCM1(n)   (((n) & 0x03) << 24)
592 #define DWC3_TRB_SIZE_TRBSTS(n) (((n) & (0x0f << 28)) >> 28)
593
594 #define DWC3_TRBSTS_OK                  0
595 #define DWC3_TRBSTS_MISSED_ISOC         1
596 #define DWC3_TRBSTS_SETUP_PENDING       2
597 #define DWC3_TRB_STS_XFER_IN_PROG       4
598
599 /* TRB Control */
600 #define DWC3_TRB_CTRL_HWO               (1 << 0)
601 #define DWC3_TRB_CTRL_LST               (1 << 1)
602 #define DWC3_TRB_CTRL_CHN               (1 << 2)
603 #define DWC3_TRB_CTRL_CSP               (1 << 3)
604 #define DWC3_TRB_CTRL_TRBCTL(n)         (((n) & 0x3f) << 4)
605 #define DWC3_TRB_CTRL_ISP_IMI           (1 << 10)
606 #define DWC3_TRB_CTRL_IOC               (1 << 11)
607 #define DWC3_TRB_CTRL_SID_SOFN(n)       (((n) & 0xffff) << 14)
608
609 #define DWC3_TRBCTL_TYPE(n)             ((n) & (0x3f << 4))
610 #define DWC3_TRBCTL_NORMAL              DWC3_TRB_CTRL_TRBCTL(1)
611 #define DWC3_TRBCTL_CONTROL_SETUP       DWC3_TRB_CTRL_TRBCTL(2)
612 #define DWC3_TRBCTL_CONTROL_STATUS2     DWC3_TRB_CTRL_TRBCTL(3)
613 #define DWC3_TRBCTL_CONTROL_STATUS3     DWC3_TRB_CTRL_TRBCTL(4)
614 #define DWC3_TRBCTL_CONTROL_DATA        DWC3_TRB_CTRL_TRBCTL(5)
615 #define DWC3_TRBCTL_ISOCHRONOUS_FIRST   DWC3_TRB_CTRL_TRBCTL(6)
616 #define DWC3_TRBCTL_ISOCHRONOUS         DWC3_TRB_CTRL_TRBCTL(7)
617 #define DWC3_TRBCTL_LINK_TRB            DWC3_TRB_CTRL_TRBCTL(8)
618
619 /**
620  * struct dwc3_trb - transfer request block (hw format)
621  * @bpl: DW0-3
622  * @bph: DW4-7
623  * @size: DW8-B
624  * @trl: DWC-F
625  */
626 struct dwc3_trb {
627         u32             bpl;
628         u32             bph;
629         u32             size;
630         u32             ctrl;
631 } __packed;
632
633 /**
634  * dwc3_hwparams - copy of HWPARAMS registers
635  * @hwparams0 - GHWPARAMS0
636  * @hwparams1 - GHWPARAMS1
637  * @hwparams2 - GHWPARAMS2
638  * @hwparams3 - GHWPARAMS3
639  * @hwparams4 - GHWPARAMS4
640  * @hwparams5 - GHWPARAMS5
641  * @hwparams6 - GHWPARAMS6
642  * @hwparams7 - GHWPARAMS7
643  * @hwparams8 - GHWPARAMS8
644  */
645 struct dwc3_hwparams {
646         u32     hwparams0;
647         u32     hwparams1;
648         u32     hwparams2;
649         u32     hwparams3;
650         u32     hwparams4;
651         u32     hwparams5;
652         u32     hwparams6;
653         u32     hwparams7;
654         u32     hwparams8;
655 };
656
657 /* HWPARAMS0 */
658 #define DWC3_MODE(n)            ((n) & 0x7)
659
660 #define DWC3_MDWIDTH(n)         (((n) & 0xff00) >> 8)
661
662 /* HWPARAMS1 */
663 #define DWC3_NUM_INT(n)         (((n) & (0x3f << 15)) >> 15)
664
665 /* HWPARAMS3 */
666 #define DWC3_NUM_IN_EPS_MASK    (0x1f << 18)
667 #define DWC3_NUM_EPS_MASK       (0x3f << 12)
668 #define DWC3_NUM_EPS(p)         (((p)->hwparams3 &              \
669                         (DWC3_NUM_EPS_MASK)) >> 12)
670 #define DWC3_NUM_IN_EPS(p)      (((p)->hwparams3 &              \
671                         (DWC3_NUM_IN_EPS_MASK)) >> 18)
672
673 /* HWPARAMS7 */
674 #define DWC3_RAM1_DEPTH(n)      ((n) & 0xffff)
675
676 /**
677  * struct dwc3_request - representation of a transfer request
678  * @request: struct usb_request to be transferred
679  * @list: a list_head used for request queueing
680  * @dep: struct dwc3_ep owning this request
681  * @first_trb_index: index to first trb used by this request
682  * @epnum: endpoint number to which this request refers
683  * @trb: pointer to struct dwc3_trb
684  * @trb_dma: DMA address of @trb
685  * @direction: IN or OUT direction flag
686  * @mapped: true when request has been dma-mapped
687  * @queued: true when request has been queued to HW
688  */
689 struct dwc3_request {
690         struct usb_request      request;
691         struct list_head        list;
692         struct dwc3_ep          *dep;
693
694         u8                      first_trb_index;
695         u8                      epnum;
696         struct dwc3_trb         *trb;
697         dma_addr_t              trb_dma;
698
699         unsigned                direction:1;
700         unsigned                mapped:1;
701         unsigned                started:1;
702 };
703
704 /*
705  * struct dwc3_scratchpad_array - hibernation scratchpad array
706  * (format defined by hw)
707  */
708 struct dwc3_scratchpad_array {
709         __le64  dma_adr[DWC3_MAX_HIBER_SCRATCHBUFS];
710 };
711
712 /**
713  * struct dwc3 - representation of our controller
714  * @ctrl_req: usb control request which is used for ep0
715  * @ep0_trb: trb which is used for the ctrl_req
716  * @ep0_bounce: bounce buffer for ep0
717  * @zlp_buf: used when request->zero is set
718  * @setup_buf: used while precessing STD USB requests
719  * @ctrl_req_addr: dma address of ctrl_req
720  * @ep0_trb: dma address of ep0_trb
721  * @ep0_usb_req: dummy req used while handling STD USB requests
722  * @ep0_bounce_addr: dma address of ep0_bounce
723  * @scratch_addr: dma address of scratchbuf
724  * @lock: for synchronizing
725  * @dev: pointer to our struct device
726  * @xhci: pointer to our xHCI child
727  * @event_buffer_list: a list of event buffers
728  * @gadget: device side representation of the peripheral controller
729  * @gadget_driver: pointer to the gadget driver
730  * @regs: base address for our registers
731  * @regs_size: address space size
732  * @fladj: frame length adjustment
733  * @irq_gadget: peripheral controller's IRQ number
734  * @nr_scratch: number of scratch buffers
735  * @u1u2: only used on revisions <1.83a for workaround
736  * @maximum_speed: maximum speed requested (mainly for testing purposes)
737  * @revision: revision register contents
738  * @dr_mode: requested mode of operation
739  * @usb2_phy: pointer to USB2 PHY
740  * @usb3_phy: pointer to USB3 PHY
741  * @usb2_generic_phy: pointer to USB2 PHY
742  * @usb3_generic_phy: pointer to USB3 PHY
743  * @ulpi: pointer to ulpi interface
744  * @dcfg: saved contents of DCFG register
745  * @gctl: saved contents of GCTL register
746  * @isoch_delay: wValue from Set Isochronous Delay request;
747  * @u2sel: parameter from Set SEL request.
748  * @u2pel: parameter from Set SEL request.
749  * @u1sel: parameter from Set SEL request.
750  * @u1pel: parameter from Set SEL request.
751  * @num_out_eps: number of out endpoints
752  * @num_in_eps: number of in endpoints
753  * @ep0_next_event: hold the next expected event
754  * @ep0state: state of endpoint zero
755  * @link_state: link state
756  * @speed: device speed (super, high, full, low)
757  * @mem: points to start of memory which is used for this struct.
758  * @hwparams: copy of hwparams registers
759  * @root: debugfs root folder pointer
760  * @regset: debugfs pointer to regdump file
761  * @test_mode: true when we're entering a USB test mode
762  * @test_mode_nr: test feature selector
763  * @lpm_nyet_threshold: LPM NYET response threshold
764  * @hird_threshold: HIRD threshold
765  * @hsphy_interface: "utmi" or "ulpi"
766  * @connected: true when we're connected to a host, false otherwise
767  * @delayed_status: true when gadget driver asks for delayed status
768  * @ep0_bounced: true when we used bounce buffer
769  * @ep0_expect_in: true when we expect a DATA IN transfer
770  * @has_hibernation: true when dwc3 was configured with Hibernation
771  * @has_lpm_erratum: true when core was configured with LPM Erratum. Note that
772  *                      there's now way for software to detect this in runtime.
773  * @is_utmi_l1_suspend: the core asserts output signal
774  *      0       - utmi_sleep_n
775  *      1       - utmi_l1_suspend_n
776  * @is_fpga: true when we are using the FPGA board
777  * @pending_events: true when we have pending IRQs to be handled
778  * @pullups_connected: true when Run/Stop bit is set
779  * @setup_packet_pending: true when there's a Setup Packet in FIFO. Workaround
780  * @start_config_issued: true when StartConfig command has been issued
781  * @three_stage_setup: set if we perform a three phase setup
782  * @usb3_lpm_capable: set if hadrware supports Link Power Management
783  * @disable_scramble_quirk: set if we enable the disable scramble quirk
784  * @u2exit_lfps_quirk: set if we enable u2exit lfps quirk
785  * @u2ss_inp3_quirk: set if we enable P3 OK for U2/SS Inactive quirk
786  * @req_p1p2p3_quirk: set if we enable request p1p2p3 quirk
787  * @del_p1p2p3_quirk: set if we enable delay p1p2p3 quirk
788  * @del_phy_power_chg_quirk: set if we enable delay phy power change quirk
789  * @lfps_filter_quirk: set if we enable LFPS filter quirk
790  * @rx_detect_poll_quirk: set if we enable rx_detect to polling lfps quirk
791  * @dis_u3_susphy_quirk: set if we disable usb3 suspend phy
792  * @dis_u2_susphy_quirk: set if we disable usb2 suspend phy
793  * @dis_enblslpm_quirk: set if we clear enblslpm in GUSB2PHYCFG,
794  *                      disabling the suspend signal to the PHY.
795  * @tx_de_emphasis_quirk: set if we enable Tx de-emphasis quirk
796  * @tx_de_emphasis: Tx de-emphasis value
797  *      0       - -6dB de-emphasis
798  *      1       - -3.5dB de-emphasis
799  *      2       - No de-emphasis
800  *      3       - Reserved
801  */
802 struct dwc3 {
803         struct usb_ctrlrequest  *ctrl_req;
804         struct dwc3_trb         *ep0_trb;
805         void                    *ep0_bounce;
806         void                    *zlp_buf;
807         void                    *scratchbuf;
808         u8                      *setup_buf;
809         dma_addr_t              ctrl_req_addr;
810         dma_addr_t              ep0_trb_addr;
811         dma_addr_t              ep0_bounce_addr;
812         dma_addr_t              scratch_addr;
813         struct dwc3_request     ep0_usb_req;
814
815         /* device lock */
816         spinlock_t              lock;
817
818         struct device           *dev;
819
820         struct platform_device  *xhci;
821         struct resource         xhci_resources[DWC3_XHCI_RESOURCES_NUM];
822
823         struct dwc3_event_buffer *ev_buf;
824         struct dwc3_ep          *eps[DWC3_ENDPOINTS_NUM];
825
826         struct usb_gadget       gadget;
827         struct usb_gadget_driver *gadget_driver;
828
829         struct usb_phy          *usb2_phy;
830         struct usb_phy          *usb3_phy;
831
832         struct phy              *usb2_generic_phy;
833         struct phy              *usb3_generic_phy;
834
835         struct ulpi             *ulpi;
836
837         void __iomem            *regs;
838         size_t                  regs_size;
839
840         enum usb_dr_mode        dr_mode;
841
842         u32                     fladj;
843         u32                     irq_gadget;
844         u32                     nr_scratch;
845         u32                     u1u2;
846         u32                     maximum_speed;
847
848         /*
849          * All 3.1 IP version constants are greater than the 3.0 IP
850          * version constants. This works for most version checks in
851          * dwc3. However, in the future, this may not apply as
852          * features may be developed on newer versions of the 3.0 IP
853          * that are not in the 3.1 IP.
854          */
855         u32                     revision;
856
857 #define DWC3_REVISION_173A      0x5533173a
858 #define DWC3_REVISION_175A      0x5533175a
859 #define DWC3_REVISION_180A      0x5533180a
860 #define DWC3_REVISION_183A      0x5533183a
861 #define DWC3_REVISION_185A      0x5533185a
862 #define DWC3_REVISION_187A      0x5533187a
863 #define DWC3_REVISION_188A      0x5533188a
864 #define DWC3_REVISION_190A      0x5533190a
865 #define DWC3_REVISION_194A      0x5533194a
866 #define DWC3_REVISION_200A      0x5533200a
867 #define DWC3_REVISION_202A      0x5533202a
868 #define DWC3_REVISION_210A      0x5533210a
869 #define DWC3_REVISION_220A      0x5533220a
870 #define DWC3_REVISION_230A      0x5533230a
871 #define DWC3_REVISION_240A      0x5533240a
872 #define DWC3_REVISION_250A      0x5533250a
873 #define DWC3_REVISION_260A      0x5533260a
874 #define DWC3_REVISION_270A      0x5533270a
875 #define DWC3_REVISION_280A      0x5533280a
876
877 /*
878  * NOTICE: we're using bit 31 as a "is usb 3.1" flag. This is really
879  * just so dwc31 revisions are always larger than dwc3.
880  */
881 #define DWC3_REVISION_IS_DWC31          0x80000000
882 #define DWC3_USB31_REVISION_110A        (0x3131302a | DWC3_REVISION_IS_USB31)
883
884         enum dwc3_ep0_next      ep0_next_event;
885         enum dwc3_ep0_state     ep0state;
886         enum dwc3_link_state    link_state;
887
888         u16                     isoch_delay;
889         u16                     u2sel;
890         u16                     u2pel;
891         u8                      u1sel;
892         u8                      u1pel;
893
894         u8                      speed;
895
896         u8                      num_out_eps;
897         u8                      num_in_eps;
898
899         void                    *mem;
900
901         struct dwc3_hwparams    hwparams;
902         struct dentry           *root;
903         struct debugfs_regset32 *regset;
904
905         u8                      test_mode;
906         u8                      test_mode_nr;
907         u8                      lpm_nyet_threshold;
908         u8                      hird_threshold;
909
910         const char              *hsphy_interface;
911
912         unsigned                connected:1;
913         unsigned                delayed_status:1;
914         unsigned                ep0_bounced:1;
915         unsigned                ep0_expect_in:1;
916         unsigned                has_hibernation:1;
917         unsigned                has_lpm_erratum:1;
918         unsigned                is_utmi_l1_suspend:1;
919         unsigned                is_fpga:1;
920         unsigned                pending_events:1;
921         unsigned                pullups_connected:1;
922         unsigned                setup_packet_pending:1;
923         unsigned                three_stage_setup:1;
924         unsigned                usb3_lpm_capable:1;
925
926         unsigned                disable_scramble_quirk:1;
927         unsigned                u2exit_lfps_quirk:1;
928         unsigned                u2ss_inp3_quirk:1;
929         unsigned                req_p1p2p3_quirk:1;
930         unsigned                del_p1p2p3_quirk:1;
931         unsigned                del_phy_power_chg_quirk:1;
932         unsigned                lfps_filter_quirk:1;
933         unsigned                rx_detect_poll_quirk:1;
934         unsigned                dis_u3_susphy_quirk:1;
935         unsigned                dis_u2_susphy_quirk:1;
936         unsigned                dis_enblslpm_quirk:1;
937         unsigned                dis_rxdet_inp3_quirk:1;
938
939         unsigned                tx_de_emphasis_quirk:1;
940         unsigned                tx_de_emphasis:2;
941 };
942
943 /* -------------------------------------------------------------------------- */
944
945 /* -------------------------------------------------------------------------- */
946
947 struct dwc3_event_type {
948         u32     is_devspec:1;
949         u32     type:7;
950         u32     reserved8_31:24;
951 } __packed;
952
953 #define DWC3_DEPEVT_XFERCOMPLETE        0x01
954 #define DWC3_DEPEVT_XFERINPROGRESS      0x02
955 #define DWC3_DEPEVT_XFERNOTREADY        0x03
956 #define DWC3_DEPEVT_RXTXFIFOEVT         0x04
957 #define DWC3_DEPEVT_STREAMEVT           0x06
958 #define DWC3_DEPEVT_EPCMDCMPLT          0x07
959
960 /**
961  * struct dwc3_event_depvt - Device Endpoint Events
962  * @one_bit: indicates this is an endpoint event (not used)
963  * @endpoint_number: number of the endpoint
964  * @endpoint_event: The event we have:
965  *      0x00    - Reserved
966  *      0x01    - XferComplete
967  *      0x02    - XferInProgress
968  *      0x03    - XferNotReady
969  *      0x04    - RxTxFifoEvt (IN->Underrun, OUT->Overrun)
970  *      0x05    - Reserved
971  *      0x06    - StreamEvt
972  *      0x07    - EPCmdCmplt
973  * @reserved11_10: Reserved, don't use.
974  * @status: Indicates the status of the event. Refer to databook for
975  *      more information.
976  * @parameters: Parameters of the current event. Refer to databook for
977  *      more information.
978  */
979 struct dwc3_event_depevt {
980         u32     one_bit:1;
981         u32     endpoint_number:5;
982         u32     endpoint_event:4;
983         u32     reserved11_10:2;
984         u32     status:4;
985
986 /* Within XferNotReady */
987 #define DEPEVT_STATUS_TRANSFER_ACTIVE   (1 << 3)
988
989 /* Within XferComplete */
990 #define DEPEVT_STATUS_BUSERR    (1 << 0)
991 #define DEPEVT_STATUS_SHORT     (1 << 1)
992 #define DEPEVT_STATUS_IOC       (1 << 2)
993 #define DEPEVT_STATUS_LST       (1 << 3)
994
995 /* Stream event only */
996 #define DEPEVT_STREAMEVT_FOUND          1
997 #define DEPEVT_STREAMEVT_NOTFOUND       2
998
999 /* Control-only Status */
1000 #define DEPEVT_STATUS_CONTROL_DATA      1
1001 #define DEPEVT_STATUS_CONTROL_STATUS    2
1002
1003 /* In response to Start Transfer */
1004 #define DEPEVT_TRANSFER_NO_RESOURCE     1
1005 #define DEPEVT_TRANSFER_BUS_EXPIRY      2
1006
1007         u32     parameters:16;
1008 } __packed;
1009
1010 /**
1011  * struct dwc3_event_devt - Device Events
1012  * @one_bit: indicates this is a non-endpoint event (not used)
1013  * @device_event: indicates it's a device event. Should read as 0x00
1014  * @type: indicates the type of device event.
1015  *      0       - DisconnEvt
1016  *      1       - USBRst
1017  *      2       - ConnectDone
1018  *      3       - ULStChng
1019  *      4       - WkUpEvt
1020  *      5       - Reserved
1021  *      6       - EOPF
1022  *      7       - SOF
1023  *      8       - Reserved
1024  *      9       - ErrticErr
1025  *      10      - CmdCmplt
1026  *      11      - EvntOverflow
1027  *      12      - VndrDevTstRcved
1028  * @reserved15_12: Reserved, not used
1029  * @event_info: Information about this event
1030  * @reserved31_25: Reserved, not used
1031  */
1032 struct dwc3_event_devt {
1033         u32     one_bit:1;
1034         u32     device_event:7;
1035         u32     type:4;
1036         u32     reserved15_12:4;
1037         u32     event_info:9;
1038         u32     reserved31_25:7;
1039 } __packed;
1040
1041 /**
1042  * struct dwc3_event_gevt - Other Core Events
1043  * @one_bit: indicates this is a non-endpoint event (not used)
1044  * @device_event: indicates it's (0x03) Carkit or (0x04) I2C event.
1045  * @phy_port_number: self-explanatory
1046  * @reserved31_12: Reserved, not used.
1047  */
1048 struct dwc3_event_gevt {
1049         u32     one_bit:1;
1050         u32     device_event:7;
1051         u32     phy_port_number:4;
1052         u32     reserved31_12:20;
1053 } __packed;
1054
1055 /**
1056  * union dwc3_event - representation of Event Buffer contents
1057  * @raw: raw 32-bit event
1058  * @type: the type of the event
1059  * @depevt: Device Endpoint Event
1060  * @devt: Device Event
1061  * @gevt: Global Event
1062  */
1063 union dwc3_event {
1064         u32                             raw;
1065         struct dwc3_event_type          type;
1066         struct dwc3_event_depevt        depevt;
1067         struct dwc3_event_devt          devt;
1068         struct dwc3_event_gevt          gevt;
1069 };
1070
1071 /**
1072  * struct dwc3_gadget_ep_cmd_params - representation of endpoint command
1073  * parameters
1074  * @param2: third parameter
1075  * @param1: second parameter
1076  * @param0: first parameter
1077  */
1078 struct dwc3_gadget_ep_cmd_params {
1079         u32     param2;
1080         u32     param1;
1081         u32     param0;
1082 };
1083
1084 /*
1085  * DWC3 Features to be used as Driver Data
1086  */
1087
1088 #define DWC3_HAS_PERIPHERAL             BIT(0)
1089 #define DWC3_HAS_XHCI                   BIT(1)
1090 #define DWC3_HAS_OTG                    BIT(3)
1091
1092 /* prototypes */
1093 void dwc3_set_mode(struct dwc3 *dwc, u32 mode);
1094 u32 dwc3_core_fifo_space(struct dwc3_ep *dep, u8 type);
1095
1096 /* check whether we are on the DWC_usb31 core */
1097 static inline bool dwc3_is_usb31(struct dwc3 *dwc)
1098 {
1099         return !!(dwc->revision & DWC3_REVISION_IS_DWC31);
1100 }
1101
1102 #if IS_ENABLED(CONFIG_USB_DWC3_HOST) || IS_ENABLED(CONFIG_USB_DWC3_DUAL_ROLE)
1103 int dwc3_host_init(struct dwc3 *dwc);
1104 void dwc3_host_exit(struct dwc3 *dwc);
1105 #else
1106 static inline int dwc3_host_init(struct dwc3 *dwc)
1107 { return 0; }
1108 static inline void dwc3_host_exit(struct dwc3 *dwc)
1109 { }
1110 #endif
1111
1112 #if IS_ENABLED(CONFIG_USB_DWC3_GADGET) || IS_ENABLED(CONFIG_USB_DWC3_DUAL_ROLE)
1113 int dwc3_gadget_init(struct dwc3 *dwc);
1114 void dwc3_gadget_exit(struct dwc3 *dwc);
1115 int dwc3_gadget_set_test_mode(struct dwc3 *dwc, int mode);
1116 int dwc3_gadget_get_link_state(struct dwc3 *dwc);
1117 int dwc3_gadget_set_link_state(struct dwc3 *dwc, enum dwc3_link_state state);
1118 int dwc3_send_gadget_ep_cmd(struct dwc3_ep *dep, unsigned cmd,
1119                 struct dwc3_gadget_ep_cmd_params *params);
1120 int dwc3_send_gadget_generic_command(struct dwc3 *dwc, unsigned cmd, u32 param);
1121 #else
1122 static inline int dwc3_gadget_init(struct dwc3 *dwc)
1123 { return 0; }
1124 static inline void dwc3_gadget_exit(struct dwc3 *dwc)
1125 { }
1126 static inline int dwc3_gadget_set_test_mode(struct dwc3 *dwc, int mode)
1127 { return 0; }
1128 static inline int dwc3_gadget_get_link_state(struct dwc3 *dwc)
1129 { return 0; }
1130 static inline int dwc3_gadget_set_link_state(struct dwc3 *dwc,
1131                 enum dwc3_link_state state)
1132 { return 0; }
1133
1134 static inline int dwc3_send_gadget_ep_cmd(struct dwc3_ep *dep, unsigned cmd,
1135                 struct dwc3_gadget_ep_cmd_params *params)
1136 { return 0; }
1137 static inline int dwc3_send_gadget_generic_command(struct dwc3 *dwc,
1138                 int cmd, u32 param)
1139 { return 0; }
1140 #endif
1141
1142 /* power management interface */
1143 #if !IS_ENABLED(CONFIG_USB_DWC3_HOST)
1144 int dwc3_gadget_suspend(struct dwc3 *dwc);
1145 int dwc3_gadget_resume(struct dwc3 *dwc);
1146 void dwc3_gadget_process_pending_events(struct dwc3 *dwc);
1147 #else
1148 static inline int dwc3_gadget_suspend(struct dwc3 *dwc)
1149 {
1150         return 0;
1151 }
1152
1153 static inline int dwc3_gadget_resume(struct dwc3 *dwc)
1154 {
1155         return 0;
1156 }
1157
1158 static inline void dwc3_gadget_process_pending_events(struct dwc3 *dwc)
1159 {
1160 }
1161 #endif /* !IS_ENABLED(CONFIG_USB_DWC3_HOST) */
1162
1163 #if IS_ENABLED(CONFIG_USB_DWC3_ULPI)
1164 int dwc3_ulpi_init(struct dwc3 *dwc);
1165 void dwc3_ulpi_exit(struct dwc3 *dwc);
1166 #else
1167 static inline int dwc3_ulpi_init(struct dwc3 *dwc)
1168 { return 0; }
1169 static inline void dwc3_ulpi_exit(struct dwc3 *dwc)
1170 { }
1171 #endif
1172
1173 #endif /* __DRIVERS_USB_DWC3_CORE_H */