clk: fixed-rate: add clk_hw_unregister_fixed_rate()
[cascardo/linux.git] / include / linux / clk-provider.h
1 /*
2  *  linux/include/linux/clk-provider.h
3  *
4  *  Copyright (c) 2010-2011 Jeremy Kerr <jeremy.kerr@canonical.com>
5  *  Copyright (C) 2011-2012 Linaro Ltd <mturquette@linaro.org>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11 #ifndef __LINUX_CLK_PROVIDER_H
12 #define __LINUX_CLK_PROVIDER_H
13
14 #include <linux/io.h>
15 #include <linux/of.h>
16
17 #ifdef CONFIG_COMMON_CLK
18
19 /*
20  * flags used across common struct clk.  these flags should only affect the
21  * top-level framework.  custom flags for dealing with hardware specifics
22  * belong in struct clk_foo
23  */
24 #define CLK_SET_RATE_GATE       BIT(0) /* must be gated across rate change */
25 #define CLK_SET_PARENT_GATE     BIT(1) /* must be gated across re-parent */
26 #define CLK_SET_RATE_PARENT     BIT(2) /* propagate rate change up one level */
27 #define CLK_IGNORE_UNUSED       BIT(3) /* do not gate even if unused */
28 #define CLK_IS_ROOT             BIT(4) /* Deprecated: Don't use */
29 #define CLK_IS_BASIC            BIT(5) /* Basic clk, can't do a to_clk_foo() */
30 #define CLK_GET_RATE_NOCACHE    BIT(6) /* do not use the cached clk rate */
31 #define CLK_SET_RATE_NO_REPARENT BIT(7) /* don't re-parent on rate change */
32 #define CLK_GET_ACCURACY_NOCACHE BIT(8) /* do not use the cached clk accuracy */
33 #define CLK_RECALC_NEW_RATES    BIT(9) /* recalc rates after notifications */
34 #define CLK_SET_RATE_UNGATE     BIT(10) /* clock needs to run to set rate */
35 #define CLK_IS_CRITICAL         BIT(11) /* do not gate, ever */
36
37 struct clk;
38 struct clk_hw;
39 struct clk_core;
40 struct dentry;
41
42 /**
43  * struct clk_rate_request - Structure encoding the clk constraints that
44  * a clock user might require.
45  *
46  * @rate:               Requested clock rate. This field will be adjusted by
47  *                      clock drivers according to hardware capabilities.
48  * @min_rate:           Minimum rate imposed by clk users.
49  * @max_rate:           Maximum rate imposed by clk users.
50  * @best_parent_rate:   The best parent rate a parent can provide to fulfill the
51  *                      requested constraints.
52  * @best_parent_hw:     The most appropriate parent clock that fulfills the
53  *                      requested constraints.
54  *
55  */
56 struct clk_rate_request {
57         unsigned long rate;
58         unsigned long min_rate;
59         unsigned long max_rate;
60         unsigned long best_parent_rate;
61         struct clk_hw *best_parent_hw;
62 };
63
64 /**
65  * struct clk_ops -  Callback operations for hardware clocks; these are to
66  * be provided by the clock implementation, and will be called by drivers
67  * through the clk_* api.
68  *
69  * @prepare:    Prepare the clock for enabling. This must not return until
70  *              the clock is fully prepared, and it's safe to call clk_enable.
71  *              This callback is intended to allow clock implementations to
72  *              do any initialisation that may sleep. Called with
73  *              prepare_lock held.
74  *
75  * @unprepare:  Release the clock from its prepared state. This will typically
76  *              undo any work done in the @prepare callback. Called with
77  *              prepare_lock held.
78  *
79  * @is_prepared: Queries the hardware to determine if the clock is prepared.
80  *              This function is allowed to sleep. Optional, if this op is not
81  *              set then the prepare count will be used.
82  *
83  * @unprepare_unused: Unprepare the clock atomically.  Only called from
84  *              clk_disable_unused for prepare clocks with special needs.
85  *              Called with prepare mutex held. This function may sleep.
86  *
87  * @enable:     Enable the clock atomically. This must not return until the
88  *              clock is generating a valid clock signal, usable by consumer
89  *              devices. Called with enable_lock held. This function must not
90  *              sleep.
91  *
92  * @disable:    Disable the clock atomically. Called with enable_lock held.
93  *              This function must not sleep.
94  *
95  * @is_enabled: Queries the hardware to determine if the clock is enabled.
96  *              This function must not sleep. Optional, if this op is not
97  *              set then the enable count will be used.
98  *
99  * @disable_unused: Disable the clock atomically.  Only called from
100  *              clk_disable_unused for gate clocks with special needs.
101  *              Called with enable_lock held.  This function must not
102  *              sleep.
103  *
104  * @recalc_rate Recalculate the rate of this clock, by querying hardware. The
105  *              parent rate is an input parameter.  It is up to the caller to
106  *              ensure that the prepare_mutex is held across this call.
107  *              Returns the calculated rate.  Optional, but recommended - if
108  *              this op is not set then clock rate will be initialized to 0.
109  *
110  * @round_rate: Given a target rate as input, returns the closest rate actually
111  *              supported by the clock. The parent rate is an input/output
112  *              parameter.
113  *
114  * @determine_rate: Given a target rate as input, returns the closest rate
115  *              actually supported by the clock, and optionally the parent clock
116  *              that should be used to provide the clock rate.
117  *
118  * @set_parent: Change the input source of this clock; for clocks with multiple
119  *              possible parents specify a new parent by passing in the index
120  *              as a u8 corresponding to the parent in either the .parent_names
121  *              or .parents arrays.  This function in affect translates an
122  *              array index into the value programmed into the hardware.
123  *              Returns 0 on success, -EERROR otherwise.
124  *
125  * @get_parent: Queries the hardware to determine the parent of a clock.  The
126  *              return value is a u8 which specifies the index corresponding to
127  *              the parent clock.  This index can be applied to either the
128  *              .parent_names or .parents arrays.  In short, this function
129  *              translates the parent value read from hardware into an array
130  *              index.  Currently only called when the clock is initialized by
131  *              __clk_init.  This callback is mandatory for clocks with
132  *              multiple parents.  It is optional (and unnecessary) for clocks
133  *              with 0 or 1 parents.
134  *
135  * @set_rate:   Change the rate of this clock. The requested rate is specified
136  *              by the second argument, which should typically be the return
137  *              of .round_rate call.  The third argument gives the parent rate
138  *              which is likely helpful for most .set_rate implementation.
139  *              Returns 0 on success, -EERROR otherwise.
140  *
141  * @set_rate_and_parent: Change the rate and the parent of this clock. The
142  *              requested rate is specified by the second argument, which
143  *              should typically be the return of .round_rate call.  The
144  *              third argument gives the parent rate which is likely helpful
145  *              for most .set_rate_and_parent implementation. The fourth
146  *              argument gives the parent index. This callback is optional (and
147  *              unnecessary) for clocks with 0 or 1 parents as well as
148  *              for clocks that can tolerate switching the rate and the parent
149  *              separately via calls to .set_parent and .set_rate.
150  *              Returns 0 on success, -EERROR otherwise.
151  *
152  * @recalc_accuracy: Recalculate the accuracy of this clock. The clock accuracy
153  *              is expressed in ppb (parts per billion). The parent accuracy is
154  *              an input parameter.
155  *              Returns the calculated accuracy.  Optional - if this op is not
156  *              set then clock accuracy will be initialized to parent accuracy
157  *              or 0 (perfect clock) if clock has no parent.
158  *
159  * @get_phase:  Queries the hardware to get the current phase of a clock.
160  *              Returned values are 0-359 degrees on success, negative
161  *              error codes on failure.
162  *
163  * @set_phase:  Shift the phase this clock signal in degrees specified
164  *              by the second argument. Valid values for degrees are
165  *              0-359. Return 0 on success, otherwise -EERROR.
166  *
167  * @init:       Perform platform-specific initialization magic.
168  *              This is not not used by any of the basic clock types.
169  *              Please consider other ways of solving initialization problems
170  *              before using this callback, as its use is discouraged.
171  *
172  * @debug_init: Set up type-specific debugfs entries for this clock.  This
173  *              is called once, after the debugfs directory entry for this
174  *              clock has been created.  The dentry pointer representing that
175  *              directory is provided as an argument.  Called with
176  *              prepare_lock held.  Returns 0 on success, -EERROR otherwise.
177  *
178  *
179  * The clk_enable/clk_disable and clk_prepare/clk_unprepare pairs allow
180  * implementations to split any work between atomic (enable) and sleepable
181  * (prepare) contexts.  If enabling a clock requires code that might sleep,
182  * this must be done in clk_prepare.  Clock enable code that will never be
183  * called in a sleepable context may be implemented in clk_enable.
184  *
185  * Typically, drivers will call clk_prepare when a clock may be needed later
186  * (eg. when a device is opened), and clk_enable when the clock is actually
187  * required (eg. from an interrupt). Note that clk_prepare MUST have been
188  * called before clk_enable.
189  */
190 struct clk_ops {
191         int             (*prepare)(struct clk_hw *hw);
192         void            (*unprepare)(struct clk_hw *hw);
193         int             (*is_prepared)(struct clk_hw *hw);
194         void            (*unprepare_unused)(struct clk_hw *hw);
195         int             (*enable)(struct clk_hw *hw);
196         void            (*disable)(struct clk_hw *hw);
197         int             (*is_enabled)(struct clk_hw *hw);
198         void            (*disable_unused)(struct clk_hw *hw);
199         unsigned long   (*recalc_rate)(struct clk_hw *hw,
200                                         unsigned long parent_rate);
201         long            (*round_rate)(struct clk_hw *hw, unsigned long rate,
202                                         unsigned long *parent_rate);
203         int             (*determine_rate)(struct clk_hw *hw,
204                                           struct clk_rate_request *req);
205         int             (*set_parent)(struct clk_hw *hw, u8 index);
206         u8              (*get_parent)(struct clk_hw *hw);
207         int             (*set_rate)(struct clk_hw *hw, unsigned long rate,
208                                     unsigned long parent_rate);
209         int             (*set_rate_and_parent)(struct clk_hw *hw,
210                                     unsigned long rate,
211                                     unsigned long parent_rate, u8 index);
212         unsigned long   (*recalc_accuracy)(struct clk_hw *hw,
213                                            unsigned long parent_accuracy);
214         int             (*get_phase)(struct clk_hw *hw);
215         int             (*set_phase)(struct clk_hw *hw, int degrees);
216         void            (*init)(struct clk_hw *hw);
217         int             (*debug_init)(struct clk_hw *hw, struct dentry *dentry);
218 };
219
220 /**
221  * struct clk_init_data - holds init data that's common to all clocks and is
222  * shared between the clock provider and the common clock framework.
223  *
224  * @name: clock name
225  * @ops: operations this clock supports
226  * @parent_names: array of string names for all possible parents
227  * @num_parents: number of possible parents
228  * @flags: framework-level hints and quirks
229  */
230 struct clk_init_data {
231         const char              *name;
232         const struct clk_ops    *ops;
233         const char              * const *parent_names;
234         u8                      num_parents;
235         unsigned long           flags;
236 };
237
238 /**
239  * struct clk_hw - handle for traversing from a struct clk to its corresponding
240  * hardware-specific structure.  struct clk_hw should be declared within struct
241  * clk_foo and then referenced by the struct clk instance that uses struct
242  * clk_foo's clk_ops
243  *
244  * @core: pointer to the struct clk_core instance that points back to this
245  * struct clk_hw instance
246  *
247  * @clk: pointer to the per-user struct clk instance that can be used to call
248  * into the clk API
249  *
250  * @init: pointer to struct clk_init_data that contains the init data shared
251  * with the common clock framework.
252  */
253 struct clk_hw {
254         struct clk_core *core;
255         struct clk *clk;
256         const struct clk_init_data *init;
257 };
258
259 /*
260  * DOC: Basic clock implementations common to many platforms
261  *
262  * Each basic clock hardware type is comprised of a structure describing the
263  * clock hardware, implementations of the relevant callbacks in struct clk_ops,
264  * unique flags for that hardware type, a registration function and an
265  * alternative macro for static initialization
266  */
267
268 /**
269  * struct clk_fixed_rate - fixed-rate clock
270  * @hw:         handle between common and hardware-specific interfaces
271  * @fixed_rate: constant frequency of clock
272  */
273 struct clk_fixed_rate {
274         struct          clk_hw hw;
275         unsigned long   fixed_rate;
276         unsigned long   fixed_accuracy;
277         u8              flags;
278 };
279
280 #define to_clk_fixed_rate(_hw) container_of(_hw, struct clk_fixed_rate, hw)
281
282 extern const struct clk_ops clk_fixed_rate_ops;
283 struct clk *clk_register_fixed_rate(struct device *dev, const char *name,
284                 const char *parent_name, unsigned long flags,
285                 unsigned long fixed_rate);
286 struct clk_hw *clk_hw_register_fixed_rate(struct device *dev, const char *name,
287                 const char *parent_name, unsigned long flags,
288                 unsigned long fixed_rate);
289 struct clk *clk_register_fixed_rate_with_accuracy(struct device *dev,
290                 const char *name, const char *parent_name, unsigned long flags,
291                 unsigned long fixed_rate, unsigned long fixed_accuracy);
292 void clk_unregister_fixed_rate(struct clk *clk);
293 struct clk_hw *clk_hw_register_fixed_rate_with_accuracy(struct device *dev,
294                 const char *name, const char *parent_name, unsigned long flags,
295                 unsigned long fixed_rate, unsigned long fixed_accuracy);
296 void clk_hw_unregister_fixed_rate(struct clk_hw *hw);
297
298 void of_fixed_clk_setup(struct device_node *np);
299
300 /**
301  * struct clk_gate - gating clock
302  *
303  * @hw:         handle between common and hardware-specific interfaces
304  * @reg:        register controlling gate
305  * @bit_idx:    single bit controlling gate
306  * @flags:      hardware-specific flags
307  * @lock:       register lock
308  *
309  * Clock which can gate its output.  Implements .enable & .disable
310  *
311  * Flags:
312  * CLK_GATE_SET_TO_DISABLE - by default this clock sets the bit at bit_idx to
313  *      enable the clock.  Setting this flag does the opposite: setting the bit
314  *      disable the clock and clearing it enables the clock
315  * CLK_GATE_HIWORD_MASK - The gate settings are only in lower 16-bit
316  *      of this register, and mask of gate bits are in higher 16-bit of this
317  *      register.  While setting the gate bits, higher 16-bit should also be
318  *      updated to indicate changing gate bits.
319  */
320 struct clk_gate {
321         struct clk_hw hw;
322         void __iomem    *reg;
323         u8              bit_idx;
324         u8              flags;
325         spinlock_t      *lock;
326 };
327
328 #define to_clk_gate(_hw) container_of(_hw, struct clk_gate, hw)
329
330 #define CLK_GATE_SET_TO_DISABLE         BIT(0)
331 #define CLK_GATE_HIWORD_MASK            BIT(1)
332
333 extern const struct clk_ops clk_gate_ops;
334 struct clk *clk_register_gate(struct device *dev, const char *name,
335                 const char *parent_name, unsigned long flags,
336                 void __iomem *reg, u8 bit_idx,
337                 u8 clk_gate_flags, spinlock_t *lock);
338 struct clk_hw *clk_hw_register_gate(struct device *dev, const char *name,
339                 const char *parent_name, unsigned long flags,
340                 void __iomem *reg, u8 bit_idx,
341                 u8 clk_gate_flags, spinlock_t *lock);
342 void clk_unregister_gate(struct clk *clk);
343 void clk_hw_unregister_gate(struct clk_hw *hw);
344
345 struct clk_div_table {
346         unsigned int    val;
347         unsigned int    div;
348 };
349
350 /**
351  * struct clk_divider - adjustable divider clock
352  *
353  * @hw:         handle between common and hardware-specific interfaces
354  * @reg:        register containing the divider
355  * @shift:      shift to the divider bit field
356  * @width:      width of the divider bit field
357  * @table:      array of value/divider pairs, last entry should have div = 0
358  * @lock:       register lock
359  *
360  * Clock with an adjustable divider affecting its output frequency.  Implements
361  * .recalc_rate, .set_rate and .round_rate
362  *
363  * Flags:
364  * CLK_DIVIDER_ONE_BASED - by default the divisor is the value read from the
365  *      register plus one.  If CLK_DIVIDER_ONE_BASED is set then the divider is
366  *      the raw value read from the register, with the value of zero considered
367  *      invalid, unless CLK_DIVIDER_ALLOW_ZERO is set.
368  * CLK_DIVIDER_POWER_OF_TWO - clock divisor is 2 raised to the value read from
369  *      the hardware register
370  * CLK_DIVIDER_ALLOW_ZERO - Allow zero divisors.  For dividers which have
371  *      CLK_DIVIDER_ONE_BASED set, it is possible to end up with a zero divisor.
372  *      Some hardware implementations gracefully handle this case and allow a
373  *      zero divisor by not modifying their input clock
374  *      (divide by one / bypass).
375  * CLK_DIVIDER_HIWORD_MASK - The divider settings are only in lower 16-bit
376  *      of this register, and mask of divider bits are in higher 16-bit of this
377  *      register.  While setting the divider bits, higher 16-bit should also be
378  *      updated to indicate changing divider bits.
379  * CLK_DIVIDER_ROUND_CLOSEST - Makes the best calculated divider to be rounded
380  *      to the closest integer instead of the up one.
381  * CLK_DIVIDER_READ_ONLY - The divider settings are preconfigured and should
382  *      not be changed by the clock framework.
383  * CLK_DIVIDER_MAX_AT_ZERO - For dividers which are like CLK_DIVIDER_ONE_BASED
384  *      except when the value read from the register is zero, the divisor is
385  *      2^width of the field.
386  */
387 struct clk_divider {
388         struct clk_hw   hw;
389         void __iomem    *reg;
390         u8              shift;
391         u8              width;
392         u8              flags;
393         const struct clk_div_table      *table;
394         spinlock_t      *lock;
395 };
396
397 #define to_clk_divider(_hw) container_of(_hw, struct clk_divider, hw)
398
399 #define CLK_DIVIDER_ONE_BASED           BIT(0)
400 #define CLK_DIVIDER_POWER_OF_TWO        BIT(1)
401 #define CLK_DIVIDER_ALLOW_ZERO          BIT(2)
402 #define CLK_DIVIDER_HIWORD_MASK         BIT(3)
403 #define CLK_DIVIDER_ROUND_CLOSEST       BIT(4)
404 #define CLK_DIVIDER_READ_ONLY           BIT(5)
405 #define CLK_DIVIDER_MAX_AT_ZERO         BIT(6)
406
407 extern const struct clk_ops clk_divider_ops;
408 extern const struct clk_ops clk_divider_ro_ops;
409
410 unsigned long divider_recalc_rate(struct clk_hw *hw, unsigned long parent_rate,
411                 unsigned int val, const struct clk_div_table *table,
412                 unsigned long flags);
413 long divider_round_rate(struct clk_hw *hw, unsigned long rate,
414                 unsigned long *prate, const struct clk_div_table *table,
415                 u8 width, unsigned long flags);
416 int divider_get_val(unsigned long rate, unsigned long parent_rate,
417                 const struct clk_div_table *table, u8 width,
418                 unsigned long flags);
419
420 struct clk *clk_register_divider(struct device *dev, const char *name,
421                 const char *parent_name, unsigned long flags,
422                 void __iomem *reg, u8 shift, u8 width,
423                 u8 clk_divider_flags, spinlock_t *lock);
424 struct clk_hw *clk_hw_register_divider(struct device *dev, const char *name,
425                 const char *parent_name, unsigned long flags,
426                 void __iomem *reg, u8 shift, u8 width,
427                 u8 clk_divider_flags, spinlock_t *lock);
428 struct clk *clk_register_divider_table(struct device *dev, const char *name,
429                 const char *parent_name, unsigned long flags,
430                 void __iomem *reg, u8 shift, u8 width,
431                 u8 clk_divider_flags, const struct clk_div_table *table,
432                 spinlock_t *lock);
433 struct clk_hw *clk_hw_register_divider_table(struct device *dev,
434                 const char *name, const char *parent_name, unsigned long flags,
435                 void __iomem *reg, u8 shift, u8 width,
436                 u8 clk_divider_flags, const struct clk_div_table *table,
437                 spinlock_t *lock);
438 void clk_unregister_divider(struct clk *clk);
439 void clk_hw_unregister_divider(struct clk_hw *hw);
440
441 /**
442  * struct clk_mux - multiplexer clock
443  *
444  * @hw:         handle between common and hardware-specific interfaces
445  * @reg:        register controlling multiplexer
446  * @shift:      shift to multiplexer bit field
447  * @width:      width of mutliplexer bit field
448  * @flags:      hardware-specific flags
449  * @lock:       register lock
450  *
451  * Clock with multiple selectable parents.  Implements .get_parent, .set_parent
452  * and .recalc_rate
453  *
454  * Flags:
455  * CLK_MUX_INDEX_ONE - register index starts at 1, not 0
456  * CLK_MUX_INDEX_BIT - register index is a single bit (power of two)
457  * CLK_MUX_HIWORD_MASK - The mux settings are only in lower 16-bit of this
458  *      register, and mask of mux bits are in higher 16-bit of this register.
459  *      While setting the mux bits, higher 16-bit should also be updated to
460  *      indicate changing mux bits.
461  * CLK_MUX_ROUND_CLOSEST - Use the parent rate that is closest to the desired
462  *      frequency.
463  */
464 struct clk_mux {
465         struct clk_hw   hw;
466         void __iomem    *reg;
467         u32             *table;
468         u32             mask;
469         u8              shift;
470         u8              flags;
471         spinlock_t      *lock;
472 };
473
474 #define to_clk_mux(_hw) container_of(_hw, struct clk_mux, hw)
475
476 #define CLK_MUX_INDEX_ONE               BIT(0)
477 #define CLK_MUX_INDEX_BIT               BIT(1)
478 #define CLK_MUX_HIWORD_MASK             BIT(2)
479 #define CLK_MUX_READ_ONLY               BIT(3) /* mux can't be changed */
480 #define CLK_MUX_ROUND_CLOSEST           BIT(4)
481
482 extern const struct clk_ops clk_mux_ops;
483 extern const struct clk_ops clk_mux_ro_ops;
484
485 struct clk *clk_register_mux(struct device *dev, const char *name,
486                 const char * const *parent_names, u8 num_parents,
487                 unsigned long flags,
488                 void __iomem *reg, u8 shift, u8 width,
489                 u8 clk_mux_flags, spinlock_t *lock);
490 struct clk_hw *clk_hw_register_mux(struct device *dev, const char *name,
491                 const char * const *parent_names, u8 num_parents,
492                 unsigned long flags,
493                 void __iomem *reg, u8 shift, u8 width,
494                 u8 clk_mux_flags, spinlock_t *lock);
495
496 struct clk *clk_register_mux_table(struct device *dev, const char *name,
497                 const char * const *parent_names, u8 num_parents,
498                 unsigned long flags,
499                 void __iomem *reg, u8 shift, u32 mask,
500                 u8 clk_mux_flags, u32 *table, spinlock_t *lock);
501 struct clk_hw *clk_hw_register_mux_table(struct device *dev, const char *name,
502                 const char * const *parent_names, u8 num_parents,
503                 unsigned long flags,
504                 void __iomem *reg, u8 shift, u32 mask,
505                 u8 clk_mux_flags, u32 *table, spinlock_t *lock);
506
507 void clk_unregister_mux(struct clk *clk);
508 void clk_hw_unregister_mux(struct clk_hw *hw);
509
510 void of_fixed_factor_clk_setup(struct device_node *node);
511
512 /**
513  * struct clk_fixed_factor - fixed multiplier and divider clock
514  *
515  * @hw:         handle between common and hardware-specific interfaces
516  * @mult:       multiplier
517  * @div:        divider
518  *
519  * Clock with a fixed multiplier and divider. The output frequency is the
520  * parent clock rate divided by div and multiplied by mult.
521  * Implements .recalc_rate, .set_rate and .round_rate
522  */
523
524 struct clk_fixed_factor {
525         struct clk_hw   hw;
526         unsigned int    mult;
527         unsigned int    div;
528 };
529
530 #define to_clk_fixed_factor(_hw) container_of(_hw, struct clk_fixed_factor, hw)
531
532 extern const struct clk_ops clk_fixed_factor_ops;
533 struct clk *clk_register_fixed_factor(struct device *dev, const char *name,
534                 const char *parent_name, unsigned long flags,
535                 unsigned int mult, unsigned int div);
536 void clk_unregister_fixed_factor(struct clk *clk);
537 struct clk_hw *clk_hw_register_fixed_factor(struct device *dev,
538                 const char *name, const char *parent_name, unsigned long flags,
539                 unsigned int mult, unsigned int div);
540 void clk_hw_unregister_fixed_factor(struct clk_hw *hw);
541
542 /**
543  * struct clk_fractional_divider - adjustable fractional divider clock
544  *
545  * @hw:         handle between common and hardware-specific interfaces
546  * @reg:        register containing the divider
547  * @mshift:     shift to the numerator bit field
548  * @mwidth:     width of the numerator bit field
549  * @nshift:     shift to the denominator bit field
550  * @nwidth:     width of the denominator bit field
551  * @lock:       register lock
552  *
553  * Clock with adjustable fractional divider affecting its output frequency.
554  */
555 struct clk_fractional_divider {
556         struct clk_hw   hw;
557         void __iomem    *reg;
558         u8              mshift;
559         u8              mwidth;
560         u32             mmask;
561         u8              nshift;
562         u8              nwidth;
563         u32             nmask;
564         u8              flags;
565         spinlock_t      *lock;
566 };
567
568 #define to_clk_fd(_hw) container_of(_hw, struct clk_fractional_divider, hw)
569
570 extern const struct clk_ops clk_fractional_divider_ops;
571 struct clk *clk_register_fractional_divider(struct device *dev,
572                 const char *name, const char *parent_name, unsigned long flags,
573                 void __iomem *reg, u8 mshift, u8 mwidth, u8 nshift, u8 nwidth,
574                 u8 clk_divider_flags, spinlock_t *lock);
575 struct clk_hw *clk_hw_register_fractional_divider(struct device *dev,
576                 const char *name, const char *parent_name, unsigned long flags,
577                 void __iomem *reg, u8 mshift, u8 mwidth, u8 nshift, u8 nwidth,
578                 u8 clk_divider_flags, spinlock_t *lock);
579 void clk_hw_unregister_fractional_divider(struct clk_hw *hw);
580
581 /**
582  * struct clk_multiplier - adjustable multiplier clock
583  *
584  * @hw:         handle between common and hardware-specific interfaces
585  * @reg:        register containing the multiplier
586  * @shift:      shift to the multiplier bit field
587  * @width:      width of the multiplier bit field
588  * @lock:       register lock
589  *
590  * Clock with an adjustable multiplier affecting its output frequency.
591  * Implements .recalc_rate, .set_rate and .round_rate
592  *
593  * Flags:
594  * CLK_MULTIPLIER_ZERO_BYPASS - By default, the multiplier is the value read
595  *      from the register, with 0 being a valid value effectively
596  *      zeroing the output clock rate. If CLK_MULTIPLIER_ZERO_BYPASS is
597  *      set, then a null multiplier will be considered as a bypass,
598  *      leaving the parent rate unmodified.
599  * CLK_MULTIPLIER_ROUND_CLOSEST - Makes the best calculated divider to be
600  *      rounded to the closest integer instead of the down one.
601  */
602 struct clk_multiplier {
603         struct clk_hw   hw;
604         void __iomem    *reg;
605         u8              shift;
606         u8              width;
607         u8              flags;
608         spinlock_t      *lock;
609 };
610
611 #define to_clk_multiplier(_hw) container_of(_hw, struct clk_multiplier, hw)
612
613 #define CLK_MULTIPLIER_ZERO_BYPASS              BIT(0)
614 #define CLK_MULTIPLIER_ROUND_CLOSEST    BIT(1)
615
616 extern const struct clk_ops clk_multiplier_ops;
617
618 /***
619  * struct clk_composite - aggregate clock of mux, divider and gate clocks
620  *
621  * @hw:         handle between common and hardware-specific interfaces
622  * @mux_hw:     handle between composite and hardware-specific mux clock
623  * @rate_hw:    handle between composite and hardware-specific rate clock
624  * @gate_hw:    handle between composite and hardware-specific gate clock
625  * @mux_ops:    clock ops for mux
626  * @rate_ops:   clock ops for rate
627  * @gate_ops:   clock ops for gate
628  */
629 struct clk_composite {
630         struct clk_hw   hw;
631         struct clk_ops  ops;
632
633         struct clk_hw   *mux_hw;
634         struct clk_hw   *rate_hw;
635         struct clk_hw   *gate_hw;
636
637         const struct clk_ops    *mux_ops;
638         const struct clk_ops    *rate_ops;
639         const struct clk_ops    *gate_ops;
640 };
641
642 #define to_clk_composite(_hw) container_of(_hw, struct clk_composite, hw)
643
644 struct clk *clk_register_composite(struct device *dev, const char *name,
645                 const char * const *parent_names, int num_parents,
646                 struct clk_hw *mux_hw, const struct clk_ops *mux_ops,
647                 struct clk_hw *rate_hw, const struct clk_ops *rate_ops,
648                 struct clk_hw *gate_hw, const struct clk_ops *gate_ops,
649                 unsigned long flags);
650 void clk_unregister_composite(struct clk *clk);
651 struct clk_hw *clk_hw_register_composite(struct device *dev, const char *name,
652                 const char * const *parent_names, int num_parents,
653                 struct clk_hw *mux_hw, const struct clk_ops *mux_ops,
654                 struct clk_hw *rate_hw, const struct clk_ops *rate_ops,
655                 struct clk_hw *gate_hw, const struct clk_ops *gate_ops,
656                 unsigned long flags);
657 void clk_hw_unregister_composite(struct clk_hw *hw);
658
659 /***
660  * struct clk_gpio_gate - gpio gated clock
661  *
662  * @hw:         handle between common and hardware-specific interfaces
663  * @gpiod:      gpio descriptor
664  *
665  * Clock with a gpio control for enabling and disabling the parent clock.
666  * Implements .enable, .disable and .is_enabled
667  */
668
669 struct clk_gpio {
670         struct clk_hw   hw;
671         struct gpio_desc *gpiod;
672 };
673
674 #define to_clk_gpio(_hw) container_of(_hw, struct clk_gpio, hw)
675
676 extern const struct clk_ops clk_gpio_gate_ops;
677 struct clk *clk_register_gpio_gate(struct device *dev, const char *name,
678                 const char *parent_name, unsigned gpio, bool active_low,
679                 unsigned long flags);
680 struct clk_hw *clk_hw_register_gpio_gate(struct device *dev, const char *name,
681                 const char *parent_name, unsigned gpio, bool active_low,
682                 unsigned long flags);
683 void clk_hw_unregister_gpio_gate(struct clk_hw *hw);
684
685 /**
686  * struct clk_gpio_mux - gpio controlled clock multiplexer
687  *
688  * @hw:         see struct clk_gpio
689  * @gpiod:      gpio descriptor to select the parent of this clock multiplexer
690  *
691  * Clock with a gpio control for selecting the parent clock.
692  * Implements .get_parent, .set_parent and .determine_rate
693  */
694
695 extern const struct clk_ops clk_gpio_mux_ops;
696 struct clk *clk_register_gpio_mux(struct device *dev, const char *name,
697                 const char * const *parent_names, u8 num_parents, unsigned gpio,
698                 bool active_low, unsigned long flags);
699 struct clk_hw *clk_hw_register_gpio_mux(struct device *dev, const char *name,
700                 const char * const *parent_names, u8 num_parents, unsigned gpio,
701                 bool active_low, unsigned long flags);
702 void clk_hw_unregister_gpio_mux(struct clk_hw *hw);
703
704 /**
705  * clk_register - allocate a new clock, register it and return an opaque cookie
706  * @dev: device that is registering this clock
707  * @hw: link to hardware-specific clock data
708  *
709  * clk_register is the primary interface for populating the clock tree with new
710  * clock nodes.  It returns a pointer to the newly allocated struct clk which
711  * cannot be dereferenced by driver code but may be used in conjuction with the
712  * rest of the clock API.  In the event of an error clk_register will return an
713  * error code; drivers must test for an error code after calling clk_register.
714  */
715 struct clk *clk_register(struct device *dev, struct clk_hw *hw);
716 struct clk *devm_clk_register(struct device *dev, struct clk_hw *hw);
717
718 int __must_check clk_hw_register(struct device *dev, struct clk_hw *hw);
719 int __must_check devm_clk_hw_register(struct device *dev, struct clk_hw *hw);
720
721 void clk_unregister(struct clk *clk);
722 void devm_clk_unregister(struct device *dev, struct clk *clk);
723
724 void clk_hw_unregister(struct clk_hw *hw);
725 void devm_clk_hw_unregister(struct device *dev, struct clk_hw *hw);
726
727 /* helper functions */
728 const char *__clk_get_name(const struct clk *clk);
729 const char *clk_hw_get_name(const struct clk_hw *hw);
730 struct clk_hw *__clk_get_hw(struct clk *clk);
731 unsigned int clk_hw_get_num_parents(const struct clk_hw *hw);
732 struct clk_hw *clk_hw_get_parent(const struct clk_hw *hw);
733 struct clk_hw *clk_hw_get_parent_by_index(const struct clk_hw *hw,
734                                           unsigned int index);
735 unsigned int __clk_get_enable_count(struct clk *clk);
736 unsigned long clk_hw_get_rate(const struct clk_hw *hw);
737 unsigned long __clk_get_flags(struct clk *clk);
738 unsigned long clk_hw_get_flags(const struct clk_hw *hw);
739 bool clk_hw_is_prepared(const struct clk_hw *hw);
740 bool clk_hw_is_enabled(const struct clk_hw *hw);
741 bool __clk_is_enabled(struct clk *clk);
742 struct clk *__clk_lookup(const char *name);
743 int __clk_mux_determine_rate(struct clk_hw *hw,
744                              struct clk_rate_request *req);
745 int __clk_determine_rate(struct clk_hw *core, struct clk_rate_request *req);
746 int __clk_mux_determine_rate_closest(struct clk_hw *hw,
747                                      struct clk_rate_request *req);
748 void clk_hw_reparent(struct clk_hw *hw, struct clk_hw *new_parent);
749 void clk_hw_set_rate_range(struct clk_hw *hw, unsigned long min_rate,
750                            unsigned long max_rate);
751
752 static inline void __clk_hw_set_clk(struct clk_hw *dst, struct clk_hw *src)
753 {
754         dst->clk = src->clk;
755         dst->core = src->core;
756 }
757
758 /*
759  * FIXME clock api without lock protection
760  */
761 unsigned long clk_hw_round_rate(struct clk_hw *hw, unsigned long rate);
762
763 struct of_device_id;
764
765 typedef void (*of_clk_init_cb_t)(struct device_node *);
766
767 struct clk_onecell_data {
768         struct clk **clks;
769         unsigned int clk_num;
770 };
771
772 struct clk_hw_onecell_data {
773         size_t num;
774         struct clk_hw *hws[];
775 };
776
777 extern struct of_device_id __clk_of_table;
778
779 #define CLK_OF_DECLARE(name, compat, fn) OF_DECLARE_1(clk, name, compat, fn)
780
781 #ifdef CONFIG_OF
782 int of_clk_add_provider(struct device_node *np,
783                         struct clk *(*clk_src_get)(struct of_phandle_args *args,
784                                                    void *data),
785                         void *data);
786 int of_clk_add_hw_provider(struct device_node *np,
787                            struct clk_hw *(*get)(struct of_phandle_args *clkspec,
788                                                  void *data),
789                            void *data);
790 void of_clk_del_provider(struct device_node *np);
791 struct clk *of_clk_src_simple_get(struct of_phandle_args *clkspec,
792                                   void *data);
793 struct clk_hw *of_clk_hw_simple_get(struct of_phandle_args *clkspec,
794                                     void *data);
795 struct clk *of_clk_src_onecell_get(struct of_phandle_args *clkspec, void *data);
796 struct clk_hw *of_clk_hw_onecell_get(struct of_phandle_args *clkspec,
797                                      void *data);
798 unsigned int of_clk_get_parent_count(struct device_node *np);
799 int of_clk_parent_fill(struct device_node *np, const char **parents,
800                        unsigned int size);
801 const char *of_clk_get_parent_name(struct device_node *np, int index);
802 int of_clk_detect_critical(struct device_node *np, int index,
803                             unsigned long *flags);
804 void of_clk_init(const struct of_device_id *matches);
805
806 #else /* !CONFIG_OF */
807
808 static inline int of_clk_add_provider(struct device_node *np,
809                         struct clk *(*clk_src_get)(struct of_phandle_args *args,
810                                                    void *data),
811                         void *data)
812 {
813         return 0;
814 }
815 static inline int of_clk_add_hw_provider(struct device_node *np,
816                         struct clk_hw *(*get)(struct of_phandle_args *clkspec,
817                                               void *data),
818                         void *data)
819 {
820         return 0;
821 }
822 static inline void of_clk_del_provider(struct device_node *np) {}
823 static inline struct clk *of_clk_src_simple_get(
824         struct of_phandle_args *clkspec, void *data)
825 {
826         return ERR_PTR(-ENOENT);
827 }
828 static inline struct clk_hw *
829 of_clk_hw_simple_get(struct of_phandle_args *clkspec, void *data)
830 {
831         return ERR_PTR(-ENOENT);
832 }
833 static inline struct clk *of_clk_src_onecell_get(
834         struct of_phandle_args *clkspec, void *data)
835 {
836         return ERR_PTR(-ENOENT);
837 }
838 static inline struct clk_hw *
839 of_clk_hw_onecell_get(struct of_phandle_args *clkspec, void *data)
840 {
841         return ERR_PTR(-ENOENT);
842 }
843 static inline int of_clk_get_parent_count(struct device_node *np)
844 {
845         return 0;
846 }
847 static inline int of_clk_parent_fill(struct device_node *np,
848                                      const char **parents, unsigned int size)
849 {
850         return 0;
851 }
852 static inline const char *of_clk_get_parent_name(struct device_node *np,
853                                                  int index)
854 {
855         return NULL;
856 }
857 static inline int of_clk_detect_critical(struct device_node *np, int index,
858                                           unsigned long *flags)
859 {
860         return 0;
861 }
862 static inline void of_clk_init(const struct of_device_id *matches) {}
863 #endif /* CONFIG_OF */
864
865 /*
866  * wrap access to peripherals in accessor routines
867  * for improved portability across platforms
868  */
869
870 #if IS_ENABLED(CONFIG_PPC)
871
872 static inline u32 clk_readl(u32 __iomem *reg)
873 {
874         return ioread32be(reg);
875 }
876
877 static inline void clk_writel(u32 val, u32 __iomem *reg)
878 {
879         iowrite32be(val, reg);
880 }
881
882 #else   /* platform dependent I/O accessors */
883
884 static inline u32 clk_readl(u32 __iomem *reg)
885 {
886         return readl(reg);
887 }
888
889 static inline void clk_writel(u32 val, u32 __iomem *reg)
890 {
891         writel(val, reg);
892 }
893
894 #endif  /* platform dependent I/O accessors */
895
896 #ifdef CONFIG_DEBUG_FS
897 struct dentry *clk_debugfs_add_file(struct clk_hw *hw, char *name, umode_t mode,
898                                 void *data, const struct file_operations *fops);
899 #endif
900
901 #endif /* CONFIG_COMMON_CLK */
902 #endif /* CLK_PROVIDER_H */