clk: Add __clk_mux_determine_rate_closest
[cascardo/linux.git] / include / linux / clk-provider.h
1 /*
2  *  linux/include/linux/clk-provider.h
3  *
4  *  Copyright (c) 2010-2011 Jeremy Kerr <jeremy.kerr@canonical.com>
5  *  Copyright (C) 2011-2012 Linaro Ltd <mturquette@linaro.org>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11 #ifndef __LINUX_CLK_PROVIDER_H
12 #define __LINUX_CLK_PROVIDER_H
13
14 #include <linux/clk.h>
15 #include <linux/io.h>
16 #include <linux/of.h>
17
18 #ifdef CONFIG_COMMON_CLK
19
20 /*
21  * flags used across common struct clk.  these flags should only affect the
22  * top-level framework.  custom flags for dealing with hardware specifics
23  * belong in struct clk_foo
24  */
25 #define CLK_SET_RATE_GATE       BIT(0) /* must be gated across rate change */
26 #define CLK_SET_PARENT_GATE     BIT(1) /* must be gated across re-parent */
27 #define CLK_SET_RATE_PARENT     BIT(2) /* propagate rate change up one level */
28 #define CLK_IGNORE_UNUSED       BIT(3) /* do not gate even if unused */
29 #define CLK_IS_ROOT             BIT(4) /* root clk, has no parent */
30 #define CLK_IS_BASIC            BIT(5) /* Basic clk, can't do a to_clk_foo() */
31 #define CLK_GET_RATE_NOCACHE    BIT(6) /* do not use the cached clk rate */
32 #define CLK_SET_RATE_NO_REPARENT BIT(7) /* don't re-parent on rate change */
33 #define CLK_GET_ACCURACY_NOCACHE BIT(8) /* do not use the cached clk accuracy */
34
35 struct clk_hw;
36 struct dentry;
37
38 /**
39  * struct clk_ops -  Callback operations for hardware clocks; these are to
40  * be provided by the clock implementation, and will be called by drivers
41  * through the clk_* api.
42  *
43  * @prepare:    Prepare the clock for enabling. This must not return until
44  *              the clock is fully prepared, and it's safe to call clk_enable.
45  *              This callback is intended to allow clock implementations to
46  *              do any initialisation that may sleep. Called with
47  *              prepare_lock held.
48  *
49  * @unprepare:  Release the clock from its prepared state. This will typically
50  *              undo any work done in the @prepare callback. Called with
51  *              prepare_lock held.
52  *
53  * @is_prepared: Queries the hardware to determine if the clock is prepared.
54  *              This function is allowed to sleep. Optional, if this op is not
55  *              set then the prepare count will be used.
56  *
57  * @unprepare_unused: Unprepare the clock atomically.  Only called from
58  *              clk_disable_unused for prepare clocks with special needs.
59  *              Called with prepare mutex held. This function may sleep.
60  *
61  * @enable:     Enable the clock atomically. This must not return until the
62  *              clock is generating a valid clock signal, usable by consumer
63  *              devices. Called with enable_lock held. This function must not
64  *              sleep.
65  *
66  * @disable:    Disable the clock atomically. Called with enable_lock held.
67  *              This function must not sleep.
68  *
69  * @is_enabled: Queries the hardware to determine if the clock is enabled.
70  *              This function must not sleep. Optional, if this op is not
71  *              set then the enable count will be used.
72  *
73  * @disable_unused: Disable the clock atomically.  Only called from
74  *              clk_disable_unused for gate clocks with special needs.
75  *              Called with enable_lock held.  This function must not
76  *              sleep.
77  *
78  * @recalc_rate Recalculate the rate of this clock, by querying hardware. The
79  *              parent rate is an input parameter.  It is up to the caller to
80  *              ensure that the prepare_mutex is held across this call.
81  *              Returns the calculated rate.  Optional, but recommended - if
82  *              this op is not set then clock rate will be initialized to 0.
83  *
84  * @round_rate: Given a target rate as input, returns the closest rate actually
85  *              supported by the clock. The parent rate is an input/output
86  *              parameter.
87  *
88  * @determine_rate: Given a target rate as input, returns the closest rate
89  *              actually supported by the clock, and optionally the parent clock
90  *              that should be used to provide the clock rate.
91  *
92  * @set_parent: Change the input source of this clock; for clocks with multiple
93  *              possible parents specify a new parent by passing in the index
94  *              as a u8 corresponding to the parent in either the .parent_names
95  *              or .parents arrays.  This function in affect translates an
96  *              array index into the value programmed into the hardware.
97  *              Returns 0 on success, -EERROR otherwise.
98  *
99  * @get_parent: Queries the hardware to determine the parent of a clock.  The
100  *              return value is a u8 which specifies the index corresponding to
101  *              the parent clock.  This index can be applied to either the
102  *              .parent_names or .parents arrays.  In short, this function
103  *              translates the parent value read from hardware into an array
104  *              index.  Currently only called when the clock is initialized by
105  *              __clk_init.  This callback is mandatory for clocks with
106  *              multiple parents.  It is optional (and unnecessary) for clocks
107  *              with 0 or 1 parents.
108  *
109  * @set_rate:   Change the rate of this clock. The requested rate is specified
110  *              by the second argument, which should typically be the return
111  *              of .round_rate call.  The third argument gives the parent rate
112  *              which is likely helpful for most .set_rate implementation.
113  *              Returns 0 on success, -EERROR otherwise.
114  *
115  * @set_rate_and_parent: Change the rate and the parent of this clock. The
116  *              requested rate is specified by the second argument, which
117  *              should typically be the return of .round_rate call.  The
118  *              third argument gives the parent rate which is likely helpful
119  *              for most .set_rate_and_parent implementation. The fourth
120  *              argument gives the parent index. This callback is optional (and
121  *              unnecessary) for clocks with 0 or 1 parents as well as
122  *              for clocks that can tolerate switching the rate and the parent
123  *              separately via calls to .set_parent and .set_rate.
124  *              Returns 0 on success, -EERROR otherwise.
125  *
126  * @recalc_accuracy: Recalculate the accuracy of this clock. The clock accuracy
127  *              is expressed in ppb (parts per billion). The parent accuracy is
128  *              an input parameter.
129  *              Returns the calculated accuracy.  Optional - if this op is not
130  *              set then clock accuracy will be initialized to parent accuracy
131  *              or 0 (perfect clock) if clock has no parent.
132  *
133  * @get_phase:  Queries the hardware to get the current phase of a clock.
134  *              Returned values are 0-359 degrees on success, negative
135  *              error codes on failure.
136  *
137  * @set_phase:  Shift the phase this clock signal in degrees specified
138  *              by the second argument. Valid values for degrees are
139  *              0-359. Return 0 on success, otherwise -EERROR.
140  *
141  * @init:       Perform platform-specific initialization magic.
142  *              This is not not used by any of the basic clock types.
143  *              Please consider other ways of solving initialization problems
144  *              before using this callback, as its use is discouraged.
145  *
146  * @debug_init: Set up type-specific debugfs entries for this clock.  This
147  *              is called once, after the debugfs directory entry for this
148  *              clock has been created.  The dentry pointer representing that
149  *              directory is provided as an argument.  Called with
150  *              prepare_lock held.  Returns 0 on success, -EERROR otherwise.
151  *
152  *
153  * The clk_enable/clk_disable and clk_prepare/clk_unprepare pairs allow
154  * implementations to split any work between atomic (enable) and sleepable
155  * (prepare) contexts.  If enabling a clock requires code that might sleep,
156  * this must be done in clk_prepare.  Clock enable code that will never be
157  * called in a sleepable context may be implemented in clk_enable.
158  *
159  * Typically, drivers will call clk_prepare when a clock may be needed later
160  * (eg. when a device is opened), and clk_enable when the clock is actually
161  * required (eg. from an interrupt). Note that clk_prepare MUST have been
162  * called before clk_enable.
163  */
164 struct clk_ops {
165         int             (*prepare)(struct clk_hw *hw);
166         void            (*unprepare)(struct clk_hw *hw);
167         int             (*is_prepared)(struct clk_hw *hw);
168         void            (*unprepare_unused)(struct clk_hw *hw);
169         int             (*enable)(struct clk_hw *hw);
170         void            (*disable)(struct clk_hw *hw);
171         int             (*is_enabled)(struct clk_hw *hw);
172         void            (*disable_unused)(struct clk_hw *hw);
173         unsigned long   (*recalc_rate)(struct clk_hw *hw,
174                                         unsigned long parent_rate);
175         long            (*round_rate)(struct clk_hw *hw, unsigned long rate,
176                                         unsigned long *parent_rate);
177         long            (*determine_rate)(struct clk_hw *hw, unsigned long rate,
178                                         unsigned long *best_parent_rate,
179                                         struct clk_hw **best_parent_hw);
180         int             (*set_parent)(struct clk_hw *hw, u8 index);
181         u8              (*get_parent)(struct clk_hw *hw);
182         int             (*set_rate)(struct clk_hw *hw, unsigned long rate,
183                                     unsigned long parent_rate);
184         int             (*set_rate_and_parent)(struct clk_hw *hw,
185                                     unsigned long rate,
186                                     unsigned long parent_rate, u8 index);
187         unsigned long   (*recalc_accuracy)(struct clk_hw *hw,
188                                            unsigned long parent_accuracy);
189         int             (*get_phase)(struct clk_hw *hw);
190         int             (*set_phase)(struct clk_hw *hw, int degrees);
191         void            (*init)(struct clk_hw *hw);
192         int             (*debug_init)(struct clk_hw *hw, struct dentry *dentry);
193 };
194
195 /**
196  * struct clk_init_data - holds init data that's common to all clocks and is
197  * shared between the clock provider and the common clock framework.
198  *
199  * @name: clock name
200  * @ops: operations this clock supports
201  * @parent_names: array of string names for all possible parents
202  * @num_parents: number of possible parents
203  * @flags: framework-level hints and quirks
204  */
205 struct clk_init_data {
206         const char              *name;
207         const struct clk_ops    *ops;
208         const char              **parent_names;
209         u8                      num_parents;
210         unsigned long           flags;
211 };
212
213 /**
214  * struct clk_hw - handle for traversing from a struct clk to its corresponding
215  * hardware-specific structure.  struct clk_hw should be declared within struct
216  * clk_foo and then referenced by the struct clk instance that uses struct
217  * clk_foo's clk_ops
218  *
219  * @clk: pointer to the struct clk instance that points back to this struct
220  * clk_hw instance
221  *
222  * @init: pointer to struct clk_init_data that contains the init data shared
223  * with the common clock framework.
224  */
225 struct clk_hw {
226         struct clk *clk;
227         const struct clk_init_data *init;
228 };
229
230 /*
231  * DOC: Basic clock implementations common to many platforms
232  *
233  * Each basic clock hardware type is comprised of a structure describing the
234  * clock hardware, implementations of the relevant callbacks in struct clk_ops,
235  * unique flags for that hardware type, a registration function and an
236  * alternative macro for static initialization
237  */
238
239 /**
240  * struct clk_fixed_rate - fixed-rate clock
241  * @hw:         handle between common and hardware-specific interfaces
242  * @fixed_rate: constant frequency of clock
243  */
244 struct clk_fixed_rate {
245         struct          clk_hw hw;
246         unsigned long   fixed_rate;
247         unsigned long   fixed_accuracy;
248         u8              flags;
249 };
250
251 extern const struct clk_ops clk_fixed_rate_ops;
252 struct clk *clk_register_fixed_rate(struct device *dev, const char *name,
253                 const char *parent_name, unsigned long flags,
254                 unsigned long fixed_rate);
255 struct clk *clk_register_fixed_rate_with_accuracy(struct device *dev,
256                 const char *name, const char *parent_name, unsigned long flags,
257                 unsigned long fixed_rate, unsigned long fixed_accuracy);
258
259 void of_fixed_clk_setup(struct device_node *np);
260
261 /**
262  * struct clk_gate - gating clock
263  *
264  * @hw:         handle between common and hardware-specific interfaces
265  * @reg:        register controlling gate
266  * @bit_idx:    single bit controlling gate
267  * @flags:      hardware-specific flags
268  * @lock:       register lock
269  *
270  * Clock which can gate its output.  Implements .enable & .disable
271  *
272  * Flags:
273  * CLK_GATE_SET_TO_DISABLE - by default this clock sets the bit at bit_idx to
274  *      enable the clock.  Setting this flag does the opposite: setting the bit
275  *      disable the clock and clearing it enables the clock
276  * CLK_GATE_HIWORD_MASK - The gate settings are only in lower 16-bit
277  *      of this register, and mask of gate bits are in higher 16-bit of this
278  *      register.  While setting the gate bits, higher 16-bit should also be
279  *      updated to indicate changing gate bits.
280  */
281 struct clk_gate {
282         struct clk_hw hw;
283         void __iomem    *reg;
284         u8              bit_idx;
285         u8              flags;
286         spinlock_t      *lock;
287 };
288
289 #define CLK_GATE_SET_TO_DISABLE         BIT(0)
290 #define CLK_GATE_HIWORD_MASK            BIT(1)
291
292 extern const struct clk_ops clk_gate_ops;
293 struct clk *clk_register_gate(struct device *dev, const char *name,
294                 const char *parent_name, unsigned long flags,
295                 void __iomem *reg, u8 bit_idx,
296                 u8 clk_gate_flags, spinlock_t *lock);
297 void clk_unregister_gate(struct clk *clk);
298
299 struct clk_div_table {
300         unsigned int    val;
301         unsigned int    div;
302 };
303
304 /**
305  * struct clk_divider - adjustable divider clock
306  *
307  * @hw:         handle between common and hardware-specific interfaces
308  * @reg:        register containing the divider
309  * @shift:      shift to the divider bit field
310  * @width:      width of the divider bit field
311  * @table:      array of value/divider pairs, last entry should have div = 0
312  * @lock:       register lock
313  *
314  * Clock with an adjustable divider affecting its output frequency.  Implements
315  * .recalc_rate, .set_rate and .round_rate
316  *
317  * Flags:
318  * CLK_DIVIDER_ONE_BASED - by default the divisor is the value read from the
319  *      register plus one.  If CLK_DIVIDER_ONE_BASED is set then the divider is
320  *      the raw value read from the register, with the value of zero considered
321  *      invalid, unless CLK_DIVIDER_ALLOW_ZERO is set.
322  * CLK_DIVIDER_POWER_OF_TWO - clock divisor is 2 raised to the value read from
323  *      the hardware register
324  * CLK_DIVIDER_ALLOW_ZERO - Allow zero divisors.  For dividers which have
325  *      CLK_DIVIDER_ONE_BASED set, it is possible to end up with a zero divisor.
326  *      Some hardware implementations gracefully handle this case and allow a
327  *      zero divisor by not modifying their input clock
328  *      (divide by one / bypass).
329  * CLK_DIVIDER_HIWORD_MASK - The divider settings are only in lower 16-bit
330  *      of this register, and mask of divider bits are in higher 16-bit of this
331  *      register.  While setting the divider bits, higher 16-bit should also be
332  *      updated to indicate changing divider bits.
333  * CLK_DIVIDER_ROUND_CLOSEST - Makes the best calculated divider to be rounded
334  *      to the closest integer instead of the up one.
335  * CLK_DIVIDER_READ_ONLY - The divider settings are preconfigured and should
336  *      not be changed by the clock framework.
337  */
338 struct clk_divider {
339         struct clk_hw   hw;
340         void __iomem    *reg;
341         u8              shift;
342         u8              width;
343         u8              flags;
344         const struct clk_div_table      *table;
345         spinlock_t      *lock;
346 };
347
348 #define CLK_DIVIDER_ONE_BASED           BIT(0)
349 #define CLK_DIVIDER_POWER_OF_TWO        BIT(1)
350 #define CLK_DIVIDER_ALLOW_ZERO          BIT(2)
351 #define CLK_DIVIDER_HIWORD_MASK         BIT(3)
352 #define CLK_DIVIDER_ROUND_CLOSEST       BIT(4)
353 #define CLK_DIVIDER_READ_ONLY           BIT(5)
354
355 extern const struct clk_ops clk_divider_ops;
356 struct clk *clk_register_divider(struct device *dev, const char *name,
357                 const char *parent_name, unsigned long flags,
358                 void __iomem *reg, u8 shift, u8 width,
359                 u8 clk_divider_flags, spinlock_t *lock);
360 struct clk *clk_register_divider_table(struct device *dev, const char *name,
361                 const char *parent_name, unsigned long flags,
362                 void __iomem *reg, u8 shift, u8 width,
363                 u8 clk_divider_flags, const struct clk_div_table *table,
364                 spinlock_t *lock);
365 void clk_unregister_divider(struct clk *clk);
366
367 /**
368  * struct clk_mux - multiplexer clock
369  *
370  * @hw:         handle between common and hardware-specific interfaces
371  * @reg:        register controlling multiplexer
372  * @shift:      shift to multiplexer bit field
373  * @width:      width of mutliplexer bit field
374  * @flags:      hardware-specific flags
375  * @lock:       register lock
376  *
377  * Clock with multiple selectable parents.  Implements .get_parent, .set_parent
378  * and .recalc_rate
379  *
380  * Flags:
381  * CLK_MUX_INDEX_ONE - register index starts at 1, not 0
382  * CLK_MUX_INDEX_BIT - register index is a single bit (power of two)
383  * CLK_MUX_HIWORD_MASK - The mux settings are only in lower 16-bit of this
384  *      register, and mask of mux bits are in higher 16-bit of this register.
385  *      While setting the mux bits, higher 16-bit should also be updated to
386  *      indicate changing mux bits.
387  * CLK_MUX_ROUND_CLOSEST - Use the parent rate that is closest to the desired
388  *      frequency.
389  */
390 struct clk_mux {
391         struct clk_hw   hw;
392         void __iomem    *reg;
393         u32             *table;
394         u32             mask;
395         u8              shift;
396         u8              flags;
397         spinlock_t      *lock;
398 };
399
400 #define CLK_MUX_INDEX_ONE               BIT(0)
401 #define CLK_MUX_INDEX_BIT               BIT(1)
402 #define CLK_MUX_HIWORD_MASK             BIT(2)
403 #define CLK_MUX_READ_ONLY               BIT(3) /* mux can't be changed */
404 #define CLK_MUX_ROUND_CLOSEST           BIT(4)
405
406 extern const struct clk_ops clk_mux_ops;
407 extern const struct clk_ops clk_mux_ro_ops;
408
409 struct clk *clk_register_mux(struct device *dev, const char *name,
410                 const char **parent_names, u8 num_parents, unsigned long flags,
411                 void __iomem *reg, u8 shift, u8 width,
412                 u8 clk_mux_flags, spinlock_t *lock);
413
414 struct clk *clk_register_mux_table(struct device *dev, const char *name,
415                 const char **parent_names, u8 num_parents, unsigned long flags,
416                 void __iomem *reg, u8 shift, u32 mask,
417                 u8 clk_mux_flags, u32 *table, spinlock_t *lock);
418
419 void clk_unregister_mux(struct clk *clk);
420
421 void of_fixed_factor_clk_setup(struct device_node *node);
422
423 /**
424  * struct clk_fixed_factor - fixed multiplier and divider clock
425  *
426  * @hw:         handle between common and hardware-specific interfaces
427  * @mult:       multiplier
428  * @div:        divider
429  *
430  * Clock with a fixed multiplier and divider. The output frequency is the
431  * parent clock rate divided by div and multiplied by mult.
432  * Implements .recalc_rate, .set_rate and .round_rate
433  */
434
435 struct clk_fixed_factor {
436         struct clk_hw   hw;
437         unsigned int    mult;
438         unsigned int    div;
439 };
440
441 extern struct clk_ops clk_fixed_factor_ops;
442 struct clk *clk_register_fixed_factor(struct device *dev, const char *name,
443                 const char *parent_name, unsigned long flags,
444                 unsigned int mult, unsigned int div);
445
446 /**
447  * struct clk_fractional_divider - adjustable fractional divider clock
448  *
449  * @hw:         handle between common and hardware-specific interfaces
450  * @reg:        register containing the divider
451  * @mshift:     shift to the numerator bit field
452  * @mwidth:     width of the numerator bit field
453  * @nshift:     shift to the denominator bit field
454  * @nwidth:     width of the denominator bit field
455  * @lock:       register lock
456  *
457  * Clock with adjustable fractional divider affecting its output frequency.
458  */
459
460 struct clk_fractional_divider {
461         struct clk_hw   hw;
462         void __iomem    *reg;
463         u8              mshift;
464         u32             mmask;
465         u8              nshift;
466         u32             nmask;
467         u8              flags;
468         spinlock_t      *lock;
469 };
470
471 extern const struct clk_ops clk_fractional_divider_ops;
472 struct clk *clk_register_fractional_divider(struct device *dev,
473                 const char *name, const char *parent_name, unsigned long flags,
474                 void __iomem *reg, u8 mshift, u8 mwidth, u8 nshift, u8 nwidth,
475                 u8 clk_divider_flags, spinlock_t *lock);
476
477 /***
478  * struct clk_composite - aggregate clock of mux, divider and gate clocks
479  *
480  * @hw:         handle between common and hardware-specific interfaces
481  * @mux_hw:     handle between composite and hardware-specific mux clock
482  * @rate_hw:    handle between composite and hardware-specific rate clock
483  * @gate_hw:    handle between composite and hardware-specific gate clock
484  * @mux_ops:    clock ops for mux
485  * @rate_ops:   clock ops for rate
486  * @gate_ops:   clock ops for gate
487  */
488 struct clk_composite {
489         struct clk_hw   hw;
490         struct clk_ops  ops;
491
492         struct clk_hw   *mux_hw;
493         struct clk_hw   *rate_hw;
494         struct clk_hw   *gate_hw;
495
496         const struct clk_ops    *mux_ops;
497         const struct clk_ops    *rate_ops;
498         const struct clk_ops    *gate_ops;
499 };
500
501 struct clk *clk_register_composite(struct device *dev, const char *name,
502                 const char **parent_names, int num_parents,
503                 struct clk_hw *mux_hw, const struct clk_ops *mux_ops,
504                 struct clk_hw *rate_hw, const struct clk_ops *rate_ops,
505                 struct clk_hw *gate_hw, const struct clk_ops *gate_ops,
506                 unsigned long flags);
507
508 /***
509  * struct clk_gpio_gate - gpio gated clock
510  *
511  * @hw:         handle between common and hardware-specific interfaces
512  * @gpiod:      gpio descriptor
513  *
514  * Clock with a gpio control for enabling and disabling the parent clock.
515  * Implements .enable, .disable and .is_enabled
516  */
517
518 struct clk_gpio {
519         struct clk_hw   hw;
520         struct gpio_desc *gpiod;
521 };
522
523 extern const struct clk_ops clk_gpio_gate_ops;
524 struct clk *clk_register_gpio_gate(struct device *dev, const char *name,
525                 const char *parent_name, struct gpio_desc *gpio,
526                 unsigned long flags);
527
528 void of_gpio_clk_gate_setup(struct device_node *node);
529
530 /**
531  * clk_register - allocate a new clock, register it and return an opaque cookie
532  * @dev: device that is registering this clock
533  * @hw: link to hardware-specific clock data
534  *
535  * clk_register is the primary interface for populating the clock tree with new
536  * clock nodes.  It returns a pointer to the newly allocated struct clk which
537  * cannot be dereferenced by driver code but may be used in conjuction with the
538  * rest of the clock API.  In the event of an error clk_register will return an
539  * error code; drivers must test for an error code after calling clk_register.
540  */
541 struct clk *clk_register(struct device *dev, struct clk_hw *hw);
542 struct clk *devm_clk_register(struct device *dev, struct clk_hw *hw);
543
544 void clk_unregister(struct clk *clk);
545 void devm_clk_unregister(struct device *dev, struct clk *clk);
546
547 /* helper functions */
548 const char *__clk_get_name(struct clk *clk);
549 struct clk_hw *__clk_get_hw(struct clk *clk);
550 u8 __clk_get_num_parents(struct clk *clk);
551 struct clk *__clk_get_parent(struct clk *clk);
552 struct clk *clk_get_parent_by_index(struct clk *clk, u8 index);
553 unsigned int __clk_get_enable_count(struct clk *clk);
554 unsigned long __clk_get_rate(struct clk *clk);
555 unsigned long __clk_get_flags(struct clk *clk);
556 bool __clk_is_prepared(struct clk *clk);
557 bool __clk_is_enabled(struct clk *clk);
558 struct clk *__clk_lookup(const char *name);
559 long __clk_mux_determine_rate(struct clk_hw *hw, unsigned long rate,
560                               unsigned long *best_parent_rate,
561                               struct clk_hw **best_parent_p);
562 long __clk_mux_determine_rate_closest(struct clk_hw *hw, unsigned long rate,
563                               unsigned long *best_parent_rate,
564                               struct clk_hw **best_parent_p);
565
566 /*
567  * FIXME clock api without lock protection
568  */
569 int __clk_prepare(struct clk *clk);
570 void __clk_unprepare(struct clk *clk);
571 void __clk_reparent(struct clk *clk, struct clk *new_parent);
572 unsigned long __clk_round_rate(struct clk *clk, unsigned long rate);
573
574 struct of_device_id;
575
576 typedef void (*of_clk_init_cb_t)(struct device_node *);
577
578 struct clk_onecell_data {
579         struct clk **clks;
580         unsigned int clk_num;
581 };
582
583 extern struct of_device_id __clk_of_table;
584
585 #define CLK_OF_DECLARE(name, compat, fn) OF_DECLARE_1(clk, name, compat, fn)
586
587 #ifdef CONFIG_OF
588 int of_clk_add_provider(struct device_node *np,
589                         struct clk *(*clk_src_get)(struct of_phandle_args *args,
590                                                    void *data),
591                         void *data);
592 void of_clk_del_provider(struct device_node *np);
593 struct clk *of_clk_src_simple_get(struct of_phandle_args *clkspec,
594                                   void *data);
595 struct clk *of_clk_src_onecell_get(struct of_phandle_args *clkspec, void *data);
596 int of_clk_get_parent_count(struct device_node *np);
597 const char *of_clk_get_parent_name(struct device_node *np, int index);
598
599 void of_clk_init(const struct of_device_id *matches);
600
601 #else /* !CONFIG_OF */
602
603 static inline int of_clk_add_provider(struct device_node *np,
604                         struct clk *(*clk_src_get)(struct of_phandle_args *args,
605                                                    void *data),
606                         void *data)
607 {
608         return 0;
609 }
610 #define of_clk_del_provider(np) \
611         { while (0); }
612 static inline struct clk *of_clk_src_simple_get(
613         struct of_phandle_args *clkspec, void *data)
614 {
615         return ERR_PTR(-ENOENT);
616 }
617 static inline struct clk *of_clk_src_onecell_get(
618         struct of_phandle_args *clkspec, void *data)
619 {
620         return ERR_PTR(-ENOENT);
621 }
622 static inline const char *of_clk_get_parent_name(struct device_node *np,
623                                                  int index)
624 {
625         return NULL;
626 }
627 #define of_clk_init(matches) \
628         { while (0); }
629 #endif /* CONFIG_OF */
630
631 /*
632  * wrap access to peripherals in accessor routines
633  * for improved portability across platforms
634  */
635
636 #if IS_ENABLED(CONFIG_PPC)
637
638 static inline u32 clk_readl(u32 __iomem *reg)
639 {
640         return ioread32be(reg);
641 }
642
643 static inline void clk_writel(u32 val, u32 __iomem *reg)
644 {
645         iowrite32be(val, reg);
646 }
647
648 #else   /* platform dependent I/O accessors */
649
650 static inline u32 clk_readl(u32 __iomem *reg)
651 {
652         return readl(reg);
653 }
654
655 static inline void clk_writel(u32 val, u32 __iomem *reg)
656 {
657         writel(val, reg);
658 }
659
660 #endif  /* platform dependent I/O accessors */
661
662 #ifdef CONFIG_DEBUG_FS
663 struct dentry *clk_debugfs_add_file(struct clk_hw *hw, char *name, umode_t mode,
664                                 void *data, const struct file_operations *fops);
665 #endif
666
667 #endif /* CONFIG_COMMON_CLK */
668 #endif /* CLK_PROVIDER_H */