iommu/vt-d: Factor out dmar_alloc_dev_scope() for later reuse
[cascardo/linux.git] / include / linux / dmar.h
1 /*
2  * Copyright (c) 2006, Intel Corporation.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms and conditions of the GNU General Public License,
6  * version 2, as published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope it will be useful, but WITHOUT
9  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11  * more details.
12  *
13  * You should have received a copy of the GNU General Public License along with
14  * this program; if not, write to the Free Software Foundation, Inc., 59 Temple
15  * Place - Suite 330, Boston, MA 02111-1307 USA.
16  *
17  * Copyright (C) Ashok Raj <ashok.raj@intel.com>
18  * Copyright (C) Shaohua Li <shaohua.li@intel.com>
19  */
20
21 #ifndef __DMAR_H__
22 #define __DMAR_H__
23
24 #include <linux/acpi.h>
25 #include <linux/types.h>
26 #include <linux/msi.h>
27 #include <linux/irqreturn.h>
28
29 struct acpi_dmar_header;
30
31 /* DMAR Flags */
32 #define DMAR_INTR_REMAP         0x1
33 #define DMAR_X2APIC_OPT_OUT     0x2
34
35 struct intel_iommu;
36
37 #ifdef CONFIG_DMAR_TABLE
38 extern struct acpi_table_header *dmar_tbl;
39 struct dmar_drhd_unit {
40         struct list_head list;          /* list of drhd units   */
41         struct  acpi_dmar_header *hdr;  /* ACPI header          */
42         u64     reg_base_addr;          /* register base address*/
43         struct  pci_dev **devices;      /* target device array  */
44         int     devices_cnt;            /* target device count  */
45         u16     segment;                /* PCI domain           */
46         u8      ignored:1;              /* ignore drhd          */
47         u8      include_all:1;
48         struct intel_iommu *iommu;
49 };
50
51 extern struct list_head dmar_drhd_units;
52
53 #define for_each_drhd_unit(drhd) \
54         list_for_each_entry(drhd, &dmar_drhd_units, list)
55
56 #define for_each_active_drhd_unit(drhd)                                 \
57         list_for_each_entry(drhd, &dmar_drhd_units, list)               \
58                 if (drhd->ignored) {} else
59
60 #define for_each_active_iommu(i, drhd)                                  \
61         list_for_each_entry(drhd, &dmar_drhd_units, list)               \
62                 if (i=drhd->iommu, drhd->ignored) {} else
63
64 #define for_each_iommu(i, drhd)                                         \
65         list_for_each_entry(drhd, &dmar_drhd_units, list)               \
66                 if (i=drhd->iommu, 0) {} else 
67
68 extern int dmar_table_init(void);
69 extern int dmar_dev_scope_init(void);
70 extern int dmar_parse_dev_scope(void *start, void *end, int *cnt,
71                                 struct pci_dev ***devices, u16 segment);
72 extern void *dmar_alloc_dev_scope(void *start, void *end, int *cnt);
73 extern void dmar_free_dev_scope(struct pci_dev ***devices, int *cnt);
74
75 /* Intel IOMMU detection */
76 extern int detect_intel_iommu(void);
77 extern int enable_drhd_fault_handling(void);
78 #else
79 static inline int detect_intel_iommu(void)
80 {
81         return -ENODEV;
82 }
83
84 static inline int dmar_table_init(void)
85 {
86         return -ENODEV;
87 }
88 static inline int enable_drhd_fault_handling(void)
89 {
90         return -1;
91 }
92 #endif /* !CONFIG_DMAR_TABLE */
93
94 struct irte {
95         union {
96                 struct {
97                         __u64   present         : 1,
98                                 fpd             : 1,
99                                 dst_mode        : 1,
100                                 redir_hint      : 1,
101                                 trigger_mode    : 1,
102                                 dlvry_mode      : 3,
103                                 avail           : 4,
104                                 __reserved_1    : 4,
105                                 vector          : 8,
106                                 __reserved_2    : 8,
107                                 dest_id         : 32;
108                 };
109                 __u64 low;
110         };
111
112         union {
113                 struct {
114                         __u64   sid             : 16,
115                                 sq              : 2,
116                                 svt             : 2,
117                                 __reserved_3    : 44;
118                 };
119                 __u64 high;
120         };
121 };
122
123 enum {
124         IRQ_REMAP_XAPIC_MODE,
125         IRQ_REMAP_X2APIC_MODE,
126 };
127
128 /* Can't use the common MSI interrupt functions
129  * since DMAR is not a pci device
130  */
131 struct irq_data;
132 extern void dmar_msi_unmask(struct irq_data *data);
133 extern void dmar_msi_mask(struct irq_data *data);
134 extern void dmar_msi_read(int irq, struct msi_msg *msg);
135 extern void dmar_msi_write(int irq, struct msi_msg *msg);
136 extern int dmar_set_interrupt(struct intel_iommu *iommu);
137 extern irqreturn_t dmar_fault(int irq, void *dev_id);
138 extern int arch_setup_dmar_msi(unsigned int irq);
139
140 #ifdef CONFIG_INTEL_IOMMU
141 extern int iommu_detected, no_iommu;
142 extern struct list_head dmar_rmrr_units;
143 struct dmar_rmrr_unit {
144         struct list_head list;          /* list of rmrr units   */
145         struct acpi_dmar_header *hdr;   /* ACPI header          */
146         u64     base_address;           /* reserved base address*/
147         u64     end_address;            /* reserved end address */
148         struct pci_dev **devices;       /* target devices */
149         int     devices_cnt;            /* target device count */
150 };
151
152 #define for_each_rmrr_units(rmrr) \
153         list_for_each_entry(rmrr, &dmar_rmrr_units, list)
154
155 struct dmar_atsr_unit {
156         struct list_head list;          /* list of ATSR units */
157         struct acpi_dmar_header *hdr;   /* ACPI header */
158         struct pci_dev **devices;       /* target devices */
159         int devices_cnt;                /* target device count */
160         u8 include_all:1;               /* include all ports */
161 };
162
163 int dmar_parse_rmrr_atsr_dev(void);
164 extern int dmar_parse_one_rmrr(struct acpi_dmar_header *header);
165 extern int dmar_parse_one_atsr(struct acpi_dmar_header *header);
166 extern int intel_iommu_init(void);
167 #else /* !CONFIG_INTEL_IOMMU: */
168 static inline int intel_iommu_init(void) { return -ENODEV; }
169 static inline int dmar_parse_one_rmrr(struct acpi_dmar_header *header)
170 {
171         return 0;
172 }
173 static inline int dmar_parse_one_atsr(struct acpi_dmar_header *header)
174 {
175         return 0;
176 }
177 static inline int dmar_parse_rmrr_atsr_dev(void)
178 {
179         return 0;
180 }
181 #endif /* CONFIG_INTEL_IOMMU */
182
183 #endif /* __DMAR_H__ */