f6074813688d8ac3e885bc724c508d0f7ce429e7
[cascardo/linux.git] / include / linux / irq.h
1 #ifndef _LINUX_IRQ_H
2 #define _LINUX_IRQ_H
3
4 /*
5  * Please do not include this file in generic code.  There is currently
6  * no requirement for any architecture to implement anything held
7  * within this file.
8  *
9  * Thanks. --rmk
10  */
11
12 #include <linux/smp.h>
13 #include <linux/linkage.h>
14 #include <linux/cache.h>
15 #include <linux/spinlock.h>
16 #include <linux/cpumask.h>
17 #include <linux/gfp.h>
18 #include <linux/irqhandler.h>
19 #include <linux/irqreturn.h>
20 #include <linux/irqnr.h>
21 #include <linux/errno.h>
22 #include <linux/topology.h>
23 #include <linux/wait.h>
24 #include <linux/io.h>
25
26 #include <asm/irq.h>
27 #include <asm/ptrace.h>
28 #include <asm/irq_regs.h>
29
30 struct seq_file;
31 struct module;
32 struct msi_msg;
33 enum irqchip_irq_state;
34
35 /*
36  * IRQ line status.
37  *
38  * Bits 0-7 are the same as the IRQF_* bits in linux/interrupt.h
39  *
40  * IRQ_TYPE_NONE                - default, unspecified type
41  * IRQ_TYPE_EDGE_RISING         - rising edge triggered
42  * IRQ_TYPE_EDGE_FALLING        - falling edge triggered
43  * IRQ_TYPE_EDGE_BOTH           - rising and falling edge triggered
44  * IRQ_TYPE_LEVEL_HIGH          - high level triggered
45  * IRQ_TYPE_LEVEL_LOW           - low level triggered
46  * IRQ_TYPE_LEVEL_MASK          - Mask to filter out the level bits
47  * IRQ_TYPE_SENSE_MASK          - Mask for all the above bits
48  * IRQ_TYPE_DEFAULT             - For use by some PICs to ask irq_set_type
49  *                                to setup the HW to a sane default (used
50  *                                by irqdomain map() callbacks to synchronize
51  *                                the HW state and SW flags for a newly
52  *                                allocated descriptor).
53  *
54  * IRQ_TYPE_PROBE               - Special flag for probing in progress
55  *
56  * Bits which can be modified via irq_set/clear/modify_status_flags()
57  * IRQ_LEVEL                    - Interrupt is level type. Will be also
58  *                                updated in the code when the above trigger
59  *                                bits are modified via irq_set_irq_type()
60  * IRQ_PER_CPU                  - Mark an interrupt PER_CPU. Will protect
61  *                                it from affinity setting
62  * IRQ_NOPROBE                  - Interrupt cannot be probed by autoprobing
63  * IRQ_NOREQUEST                - Interrupt cannot be requested via
64  *                                request_irq()
65  * IRQ_NOTHREAD                 - Interrupt cannot be threaded
66  * IRQ_NOAUTOEN                 - Interrupt is not automatically enabled in
67  *                                request/setup_irq()
68  * IRQ_NO_BALANCING             - Interrupt cannot be balanced (affinity set)
69  * IRQ_MOVE_PCNTXT              - Interrupt can be migrated from process context
70  * IRQ_NESTED_THREAD            - Interrupt nests into another thread
71  * IRQ_PER_CPU_DEVID            - Dev_id is a per-cpu variable
72  * IRQ_IS_POLLED                - Always polled by another interrupt. Exclude
73  *                                it from the spurious interrupt detection
74  *                                mechanism and from core side polling.
75  * IRQ_DISABLE_UNLAZY           - Disable lazy irq disable
76  */
77 enum {
78         IRQ_TYPE_NONE           = 0x00000000,
79         IRQ_TYPE_EDGE_RISING    = 0x00000001,
80         IRQ_TYPE_EDGE_FALLING   = 0x00000002,
81         IRQ_TYPE_EDGE_BOTH      = (IRQ_TYPE_EDGE_FALLING | IRQ_TYPE_EDGE_RISING),
82         IRQ_TYPE_LEVEL_HIGH     = 0x00000004,
83         IRQ_TYPE_LEVEL_LOW      = 0x00000008,
84         IRQ_TYPE_LEVEL_MASK     = (IRQ_TYPE_LEVEL_LOW | IRQ_TYPE_LEVEL_HIGH),
85         IRQ_TYPE_SENSE_MASK     = 0x0000000f,
86         IRQ_TYPE_DEFAULT        = IRQ_TYPE_SENSE_MASK,
87
88         IRQ_TYPE_PROBE          = 0x00000010,
89
90         IRQ_LEVEL               = (1 <<  8),
91         IRQ_PER_CPU             = (1 <<  9),
92         IRQ_NOPROBE             = (1 << 10),
93         IRQ_NOREQUEST           = (1 << 11),
94         IRQ_NOAUTOEN            = (1 << 12),
95         IRQ_NO_BALANCING        = (1 << 13),
96         IRQ_MOVE_PCNTXT         = (1 << 14),
97         IRQ_NESTED_THREAD       = (1 << 15),
98         IRQ_NOTHREAD            = (1 << 16),
99         IRQ_PER_CPU_DEVID       = (1 << 17),
100         IRQ_IS_POLLED           = (1 << 18),
101         IRQ_DISABLE_UNLAZY      = (1 << 19),
102 };
103
104 #define IRQF_MODIFY_MASK        \
105         (IRQ_TYPE_SENSE_MASK | IRQ_NOPROBE | IRQ_NOREQUEST | \
106          IRQ_NOAUTOEN | IRQ_MOVE_PCNTXT | IRQ_LEVEL | IRQ_NO_BALANCING | \
107          IRQ_PER_CPU | IRQ_NESTED_THREAD | IRQ_NOTHREAD | IRQ_PER_CPU_DEVID | \
108          IRQ_IS_POLLED | IRQ_DISABLE_UNLAZY)
109
110 #define IRQ_NO_BALANCING_MASK   (IRQ_PER_CPU | IRQ_NO_BALANCING)
111
112 /*
113  * Return value for chip->irq_set_affinity()
114  *
115  * IRQ_SET_MASK_OK      - OK, core updates irq_common_data.affinity
116  * IRQ_SET_MASK_NOCPY   - OK, chip did update irq_common_data.affinity
117  * IRQ_SET_MASK_OK_DONE - Same as IRQ_SET_MASK_OK for core. Special code to
118  *                        support stacked irqchips, which indicates skipping
119  *                        all descendent irqchips.
120  */
121 enum {
122         IRQ_SET_MASK_OK = 0,
123         IRQ_SET_MASK_OK_NOCOPY,
124         IRQ_SET_MASK_OK_DONE,
125 };
126
127 struct msi_desc;
128 struct irq_domain;
129
130 /**
131  * struct irq_common_data - per irq data shared by all irqchips
132  * @state_use_accessors: status information for irq chip functions.
133  *                      Use accessor functions to deal with it
134  * @node:               node index useful for balancing
135  * @handler_data:       per-IRQ data for the irq_chip methods
136  * @affinity:           IRQ affinity on SMP. If this is an IPI
137  *                      related irq, then this is the mask of the
138  *                      CPUs to which an IPI can be sent.
139  * @msi_desc:           MSI descriptor
140  * @ipi_offset:         Offset of first IPI target cpu in @affinity. Optional.
141  */
142 struct irq_common_data {
143         unsigned int            __private state_use_accessors;
144 #ifdef CONFIG_NUMA
145         unsigned int            node;
146 #endif
147         void                    *handler_data;
148         struct msi_desc         *msi_desc;
149         cpumask_var_t           affinity;
150 #ifdef CONFIG_GENERIC_IRQ_IPI
151         unsigned int            ipi_offset;
152 #endif
153 };
154
155 /**
156  * struct irq_data - per irq chip data passed down to chip functions
157  * @mask:               precomputed bitmask for accessing the chip registers
158  * @irq:                interrupt number
159  * @hwirq:              hardware interrupt number, local to the interrupt domain
160  * @common:             point to data shared by all irqchips
161  * @chip:               low level interrupt hardware access
162  * @domain:             Interrupt translation domain; responsible for mapping
163  *                      between hwirq number and linux irq number.
164  * @parent_data:        pointer to parent struct irq_data to support hierarchy
165  *                      irq_domain
166  * @chip_data:          platform-specific per-chip private data for the chip
167  *                      methods, to allow shared chip implementations
168  */
169 struct irq_data {
170         u32                     mask;
171         unsigned int            irq;
172         unsigned long           hwirq;
173         struct irq_common_data  *common;
174         struct irq_chip         *chip;
175         struct irq_domain       *domain;
176 #ifdef  CONFIG_IRQ_DOMAIN_HIERARCHY
177         struct irq_data         *parent_data;
178 #endif
179         void                    *chip_data;
180 };
181
182 /*
183  * Bit masks for irq_common_data.state_use_accessors
184  *
185  * IRQD_TRIGGER_MASK            - Mask for the trigger type bits
186  * IRQD_SETAFFINITY_PENDING     - Affinity setting is pending
187  * IRQD_NO_BALANCING            - Balancing disabled for this IRQ
188  * IRQD_PER_CPU                 - Interrupt is per cpu
189  * IRQD_AFFINITY_SET            - Interrupt affinity was set
190  * IRQD_LEVEL                   - Interrupt is level triggered
191  * IRQD_WAKEUP_STATE            - Interrupt is configured for wakeup
192  *                                from suspend
193  * IRDQ_MOVE_PCNTXT             - Interrupt can be moved in process
194  *                                context
195  * IRQD_IRQ_DISABLED            - Disabled state of the interrupt
196  * IRQD_IRQ_MASKED              - Masked state of the interrupt
197  * IRQD_IRQ_INPROGRESS          - In progress state of the interrupt
198  * IRQD_WAKEUP_ARMED            - Wakeup mode armed
199  * IRQD_FORWARDED_TO_VCPU       - The interrupt is forwarded to a VCPU
200  * IRQD_AFFINITY_MANAGED        - Affinity is auto-managed by the kernel
201  */
202 enum {
203         IRQD_TRIGGER_MASK               = 0xf,
204         IRQD_SETAFFINITY_PENDING        = (1 <<  8),
205         IRQD_NO_BALANCING               = (1 << 10),
206         IRQD_PER_CPU                    = (1 << 11),
207         IRQD_AFFINITY_SET               = (1 << 12),
208         IRQD_LEVEL                      = (1 << 13),
209         IRQD_WAKEUP_STATE               = (1 << 14),
210         IRQD_MOVE_PCNTXT                = (1 << 15),
211         IRQD_IRQ_DISABLED               = (1 << 16),
212         IRQD_IRQ_MASKED                 = (1 << 17),
213         IRQD_IRQ_INPROGRESS             = (1 << 18),
214         IRQD_WAKEUP_ARMED               = (1 << 19),
215         IRQD_FORWARDED_TO_VCPU          = (1 << 20),
216         IRQD_AFFINITY_MANAGED           = (1 << 21),
217 };
218
219 #define __irqd_to_state(d) ACCESS_PRIVATE((d)->common, state_use_accessors)
220
221 static inline bool irqd_is_setaffinity_pending(struct irq_data *d)
222 {
223         return __irqd_to_state(d) & IRQD_SETAFFINITY_PENDING;
224 }
225
226 static inline bool irqd_is_per_cpu(struct irq_data *d)
227 {
228         return __irqd_to_state(d) & IRQD_PER_CPU;
229 }
230
231 static inline bool irqd_can_balance(struct irq_data *d)
232 {
233         return !(__irqd_to_state(d) & (IRQD_PER_CPU | IRQD_NO_BALANCING));
234 }
235
236 static inline bool irqd_affinity_was_set(struct irq_data *d)
237 {
238         return __irqd_to_state(d) & IRQD_AFFINITY_SET;
239 }
240
241 static inline void irqd_mark_affinity_was_set(struct irq_data *d)
242 {
243         __irqd_to_state(d) |= IRQD_AFFINITY_SET;
244 }
245
246 static inline u32 irqd_get_trigger_type(struct irq_data *d)
247 {
248         return __irqd_to_state(d) & IRQD_TRIGGER_MASK;
249 }
250
251 /*
252  * Must only be called inside irq_chip.irq_set_type() functions.
253  */
254 static inline void irqd_set_trigger_type(struct irq_data *d, u32 type)
255 {
256         __irqd_to_state(d) &= ~IRQD_TRIGGER_MASK;
257         __irqd_to_state(d) |= type & IRQD_TRIGGER_MASK;
258 }
259
260 static inline bool irqd_is_level_type(struct irq_data *d)
261 {
262         return __irqd_to_state(d) & IRQD_LEVEL;
263 }
264
265 static inline bool irqd_is_wakeup_set(struct irq_data *d)
266 {
267         return __irqd_to_state(d) & IRQD_WAKEUP_STATE;
268 }
269
270 static inline bool irqd_can_move_in_process_context(struct irq_data *d)
271 {
272         return __irqd_to_state(d) & IRQD_MOVE_PCNTXT;
273 }
274
275 static inline bool irqd_irq_disabled(struct irq_data *d)
276 {
277         return __irqd_to_state(d) & IRQD_IRQ_DISABLED;
278 }
279
280 static inline bool irqd_irq_masked(struct irq_data *d)
281 {
282         return __irqd_to_state(d) & IRQD_IRQ_MASKED;
283 }
284
285 static inline bool irqd_irq_inprogress(struct irq_data *d)
286 {
287         return __irqd_to_state(d) & IRQD_IRQ_INPROGRESS;
288 }
289
290 static inline bool irqd_is_wakeup_armed(struct irq_data *d)
291 {
292         return __irqd_to_state(d) & IRQD_WAKEUP_ARMED;
293 }
294
295 static inline bool irqd_is_forwarded_to_vcpu(struct irq_data *d)
296 {
297         return __irqd_to_state(d) & IRQD_FORWARDED_TO_VCPU;
298 }
299
300 static inline void irqd_set_forwarded_to_vcpu(struct irq_data *d)
301 {
302         __irqd_to_state(d) |= IRQD_FORWARDED_TO_VCPU;
303 }
304
305 static inline void irqd_clr_forwarded_to_vcpu(struct irq_data *d)
306 {
307         __irqd_to_state(d) &= ~IRQD_FORWARDED_TO_VCPU;
308 }
309
310 static inline bool irqd_affinity_is_managed(struct irq_data *d)
311 {
312         return __irqd_to_state(d) & IRQD_AFFINITY_MANAGED;
313 }
314
315 #undef __irqd_to_state
316
317 static inline irq_hw_number_t irqd_to_hwirq(struct irq_data *d)
318 {
319         return d->hwirq;
320 }
321
322 /**
323  * struct irq_chip - hardware interrupt chip descriptor
324  *
325  * @name:               name for /proc/interrupts
326  * @irq_startup:        start up the interrupt (defaults to ->enable if NULL)
327  * @irq_shutdown:       shut down the interrupt (defaults to ->disable if NULL)
328  * @irq_enable:         enable the interrupt (defaults to chip->unmask if NULL)
329  * @irq_disable:        disable the interrupt
330  * @irq_ack:            start of a new interrupt
331  * @irq_mask:           mask an interrupt source
332  * @irq_mask_ack:       ack and mask an interrupt source
333  * @irq_unmask:         unmask an interrupt source
334  * @irq_eoi:            end of interrupt
335  * @irq_set_affinity:   set the CPU affinity on SMP machines
336  * @irq_retrigger:      resend an IRQ to the CPU
337  * @irq_set_type:       set the flow type (IRQ_TYPE_LEVEL/etc.) of an IRQ
338  * @irq_set_wake:       enable/disable power-management wake-on of an IRQ
339  * @irq_bus_lock:       function to lock access to slow bus (i2c) chips
340  * @irq_bus_sync_unlock:function to sync and unlock slow bus (i2c) chips
341  * @irq_cpu_online:     configure an interrupt source for a secondary CPU
342  * @irq_cpu_offline:    un-configure an interrupt source for a secondary CPU
343  * @irq_suspend:        function called from core code on suspend once per
344  *                      chip, when one or more interrupts are installed
345  * @irq_resume:         function called from core code on resume once per chip,
346  *                      when one ore more interrupts are installed
347  * @irq_pm_shutdown:    function called from core code on shutdown once per chip
348  * @irq_calc_mask:      Optional function to set irq_data.mask for special cases
349  * @irq_print_chip:     optional to print special chip info in show_interrupts
350  * @irq_request_resources:      optional to request resources before calling
351  *                              any other callback related to this irq
352  * @irq_release_resources:      optional to release resources acquired with
353  *                              irq_request_resources
354  * @irq_compose_msi_msg:        optional to compose message content for MSI
355  * @irq_write_msi_msg:  optional to write message content for MSI
356  * @irq_get_irqchip_state:      return the internal state of an interrupt
357  * @irq_set_irqchip_state:      set the internal state of a interrupt
358  * @irq_set_vcpu_affinity:      optional to target a vCPU in a virtual machine
359  * @ipi_send_single:    send a single IPI to destination cpus
360  * @ipi_send_mask:      send an IPI to destination cpus in cpumask
361  * @flags:              chip specific flags
362  */
363 struct irq_chip {
364         const char      *name;
365         unsigned int    (*irq_startup)(struct irq_data *data);
366         void            (*irq_shutdown)(struct irq_data *data);
367         void            (*irq_enable)(struct irq_data *data);
368         void            (*irq_disable)(struct irq_data *data);
369
370         void            (*irq_ack)(struct irq_data *data);
371         void            (*irq_mask)(struct irq_data *data);
372         void            (*irq_mask_ack)(struct irq_data *data);
373         void            (*irq_unmask)(struct irq_data *data);
374         void            (*irq_eoi)(struct irq_data *data);
375
376         int             (*irq_set_affinity)(struct irq_data *data, const struct cpumask *dest, bool force);
377         int             (*irq_retrigger)(struct irq_data *data);
378         int             (*irq_set_type)(struct irq_data *data, unsigned int flow_type);
379         int             (*irq_set_wake)(struct irq_data *data, unsigned int on);
380
381         void            (*irq_bus_lock)(struct irq_data *data);
382         void            (*irq_bus_sync_unlock)(struct irq_data *data);
383
384         void            (*irq_cpu_online)(struct irq_data *data);
385         void            (*irq_cpu_offline)(struct irq_data *data);
386
387         void            (*irq_suspend)(struct irq_data *data);
388         void            (*irq_resume)(struct irq_data *data);
389         void            (*irq_pm_shutdown)(struct irq_data *data);
390
391         void            (*irq_calc_mask)(struct irq_data *data);
392
393         void            (*irq_print_chip)(struct irq_data *data, struct seq_file *p);
394         int             (*irq_request_resources)(struct irq_data *data);
395         void            (*irq_release_resources)(struct irq_data *data);
396
397         void            (*irq_compose_msi_msg)(struct irq_data *data, struct msi_msg *msg);
398         void            (*irq_write_msi_msg)(struct irq_data *data, struct msi_msg *msg);
399
400         int             (*irq_get_irqchip_state)(struct irq_data *data, enum irqchip_irq_state which, bool *state);
401         int             (*irq_set_irqchip_state)(struct irq_data *data, enum irqchip_irq_state which, bool state);
402
403         int             (*irq_set_vcpu_affinity)(struct irq_data *data, void *vcpu_info);
404
405         void            (*ipi_send_single)(struct irq_data *data, unsigned int cpu);
406         void            (*ipi_send_mask)(struct irq_data *data, const struct cpumask *dest);
407
408         unsigned long   flags;
409 };
410
411 /*
412  * irq_chip specific flags
413  *
414  * IRQCHIP_SET_TYPE_MASKED:     Mask before calling chip.irq_set_type()
415  * IRQCHIP_EOI_IF_HANDLED:      Only issue irq_eoi() when irq was handled
416  * IRQCHIP_MASK_ON_SUSPEND:     Mask non wake irqs in the suspend path
417  * IRQCHIP_ONOFFLINE_ENABLED:   Only call irq_on/off_line callbacks
418  *                              when irq enabled
419  * IRQCHIP_SKIP_SET_WAKE:       Skip chip.irq_set_wake(), for this irq chip
420  * IRQCHIP_ONESHOT_SAFE:        One shot does not require mask/unmask
421  * IRQCHIP_EOI_THREADED:        Chip requires eoi() on unmask in threaded mode
422  */
423 enum {
424         IRQCHIP_SET_TYPE_MASKED         = (1 <<  0),
425         IRQCHIP_EOI_IF_HANDLED          = (1 <<  1),
426         IRQCHIP_MASK_ON_SUSPEND         = (1 <<  2),
427         IRQCHIP_ONOFFLINE_ENABLED       = (1 <<  3),
428         IRQCHIP_SKIP_SET_WAKE           = (1 <<  4),
429         IRQCHIP_ONESHOT_SAFE            = (1 <<  5),
430         IRQCHIP_EOI_THREADED            = (1 <<  6),
431 };
432
433 #include <linux/irqdesc.h>
434
435 /*
436  * Pick up the arch-dependent methods:
437  */
438 #include <asm/hw_irq.h>
439
440 #ifndef NR_IRQS_LEGACY
441 # define NR_IRQS_LEGACY 0
442 #endif
443
444 #ifndef ARCH_IRQ_INIT_FLAGS
445 # define ARCH_IRQ_INIT_FLAGS    0
446 #endif
447
448 #define IRQ_DEFAULT_INIT_FLAGS  ARCH_IRQ_INIT_FLAGS
449
450 struct irqaction;
451 extern int setup_irq(unsigned int irq, struct irqaction *new);
452 extern void remove_irq(unsigned int irq, struct irqaction *act);
453 extern int setup_percpu_irq(unsigned int irq, struct irqaction *new);
454 extern void remove_percpu_irq(unsigned int irq, struct irqaction *act);
455
456 extern void irq_cpu_online(void);
457 extern void irq_cpu_offline(void);
458 extern int irq_set_affinity_locked(struct irq_data *data,
459                                    const struct cpumask *cpumask, bool force);
460 extern int irq_set_vcpu_affinity(unsigned int irq, void *vcpu_info);
461
462 extern void irq_migrate_all_off_this_cpu(void);
463
464 #if defined(CONFIG_SMP) && defined(CONFIG_GENERIC_PENDING_IRQ)
465 void irq_move_irq(struct irq_data *data);
466 void irq_move_masked_irq(struct irq_data *data);
467 #else
468 static inline void irq_move_irq(struct irq_data *data) { }
469 static inline void irq_move_masked_irq(struct irq_data *data) { }
470 #endif
471
472 extern int no_irq_affinity;
473
474 #ifdef CONFIG_HARDIRQS_SW_RESEND
475 int irq_set_parent(int irq, int parent_irq);
476 #else
477 static inline int irq_set_parent(int irq, int parent_irq)
478 {
479         return 0;
480 }
481 #endif
482
483 /*
484  * Built-in IRQ handlers for various IRQ types,
485  * callable via desc->handle_irq()
486  */
487 extern void handle_level_irq(struct irq_desc *desc);
488 extern void handle_fasteoi_irq(struct irq_desc *desc);
489 extern void handle_edge_irq(struct irq_desc *desc);
490 extern void handle_edge_eoi_irq(struct irq_desc *desc);
491 extern void handle_simple_irq(struct irq_desc *desc);
492 extern void handle_percpu_irq(struct irq_desc *desc);
493 extern void handle_percpu_devid_irq(struct irq_desc *desc);
494 extern void handle_bad_irq(struct irq_desc *desc);
495 extern void handle_nested_irq(unsigned int irq);
496
497 extern int irq_chip_compose_msi_msg(struct irq_data *data, struct msi_msg *msg);
498 #ifdef  CONFIG_IRQ_DOMAIN_HIERARCHY
499 extern void irq_chip_enable_parent(struct irq_data *data);
500 extern void irq_chip_disable_parent(struct irq_data *data);
501 extern void irq_chip_ack_parent(struct irq_data *data);
502 extern int irq_chip_retrigger_hierarchy(struct irq_data *data);
503 extern void irq_chip_mask_parent(struct irq_data *data);
504 extern void irq_chip_unmask_parent(struct irq_data *data);
505 extern void irq_chip_eoi_parent(struct irq_data *data);
506 extern int irq_chip_set_affinity_parent(struct irq_data *data,
507                                         const struct cpumask *dest,
508                                         bool force);
509 extern int irq_chip_set_wake_parent(struct irq_data *data, unsigned int on);
510 extern int irq_chip_set_vcpu_affinity_parent(struct irq_data *data,
511                                              void *vcpu_info);
512 extern int irq_chip_set_type_parent(struct irq_data *data, unsigned int type);
513 #endif
514
515 /* Handling of unhandled and spurious interrupts: */
516 extern void note_interrupt(struct irq_desc *desc, irqreturn_t action_ret);
517
518
519 /* Enable/disable irq debugging output: */
520 extern int noirqdebug_setup(char *str);
521
522 /* Checks whether the interrupt can be requested by request_irq(): */
523 extern int can_request_irq(unsigned int irq, unsigned long irqflags);
524
525 /* Dummy irq-chip implementations: */
526 extern struct irq_chip no_irq_chip;
527 extern struct irq_chip dummy_irq_chip;
528
529 extern void
530 irq_set_chip_and_handler_name(unsigned int irq, struct irq_chip *chip,
531                               irq_flow_handler_t handle, const char *name);
532
533 static inline void irq_set_chip_and_handler(unsigned int irq, struct irq_chip *chip,
534                                             irq_flow_handler_t handle)
535 {
536         irq_set_chip_and_handler_name(irq, chip, handle, NULL);
537 }
538
539 extern int irq_set_percpu_devid(unsigned int irq);
540 extern int irq_set_percpu_devid_partition(unsigned int irq,
541                                           const struct cpumask *affinity);
542 extern int irq_get_percpu_devid_partition(unsigned int irq,
543                                           struct cpumask *affinity);
544
545 extern void
546 __irq_set_handler(unsigned int irq, irq_flow_handler_t handle, int is_chained,
547                   const char *name);
548
549 static inline void
550 irq_set_handler(unsigned int irq, irq_flow_handler_t handle)
551 {
552         __irq_set_handler(irq, handle, 0, NULL);
553 }
554
555 /*
556  * Set a highlevel chained flow handler for a given IRQ.
557  * (a chained handler is automatically enabled and set to
558  *  IRQ_NOREQUEST, IRQ_NOPROBE, and IRQ_NOTHREAD)
559  */
560 static inline void
561 irq_set_chained_handler(unsigned int irq, irq_flow_handler_t handle)
562 {
563         __irq_set_handler(irq, handle, 1, NULL);
564 }
565
566 /*
567  * Set a highlevel chained flow handler and its data for a given IRQ.
568  * (a chained handler is automatically enabled and set to
569  *  IRQ_NOREQUEST, IRQ_NOPROBE, and IRQ_NOTHREAD)
570  */
571 void
572 irq_set_chained_handler_and_data(unsigned int irq, irq_flow_handler_t handle,
573                                  void *data);
574
575 void irq_modify_status(unsigned int irq, unsigned long clr, unsigned long set);
576
577 static inline void irq_set_status_flags(unsigned int irq, unsigned long set)
578 {
579         irq_modify_status(irq, 0, set);
580 }
581
582 static inline void irq_clear_status_flags(unsigned int irq, unsigned long clr)
583 {
584         irq_modify_status(irq, clr, 0);
585 }
586
587 static inline void irq_set_noprobe(unsigned int irq)
588 {
589         irq_modify_status(irq, 0, IRQ_NOPROBE);
590 }
591
592 static inline void irq_set_probe(unsigned int irq)
593 {
594         irq_modify_status(irq, IRQ_NOPROBE, 0);
595 }
596
597 static inline void irq_set_nothread(unsigned int irq)
598 {
599         irq_modify_status(irq, 0, IRQ_NOTHREAD);
600 }
601
602 static inline void irq_set_thread(unsigned int irq)
603 {
604         irq_modify_status(irq, IRQ_NOTHREAD, 0);
605 }
606
607 static inline void irq_set_nested_thread(unsigned int irq, bool nest)
608 {
609         if (nest)
610                 irq_set_status_flags(irq, IRQ_NESTED_THREAD);
611         else
612                 irq_clear_status_flags(irq, IRQ_NESTED_THREAD);
613 }
614
615 static inline void irq_set_percpu_devid_flags(unsigned int irq)
616 {
617         irq_set_status_flags(irq,
618                              IRQ_NOAUTOEN | IRQ_PER_CPU | IRQ_NOTHREAD |
619                              IRQ_NOPROBE | IRQ_PER_CPU_DEVID);
620 }
621
622 /* Set/get chip/data for an IRQ: */
623 extern int irq_set_chip(unsigned int irq, struct irq_chip *chip);
624 extern int irq_set_handler_data(unsigned int irq, void *data);
625 extern int irq_set_chip_data(unsigned int irq, void *data);
626 extern int irq_set_irq_type(unsigned int irq, unsigned int type);
627 extern int irq_set_msi_desc(unsigned int irq, struct msi_desc *entry);
628 extern int irq_set_msi_desc_off(unsigned int irq_base, unsigned int irq_offset,
629                                 struct msi_desc *entry);
630 extern struct irq_data *irq_get_irq_data(unsigned int irq);
631
632 static inline struct irq_chip *irq_get_chip(unsigned int irq)
633 {
634         struct irq_data *d = irq_get_irq_data(irq);
635         return d ? d->chip : NULL;
636 }
637
638 static inline struct irq_chip *irq_data_get_irq_chip(struct irq_data *d)
639 {
640         return d->chip;
641 }
642
643 static inline void *irq_get_chip_data(unsigned int irq)
644 {
645         struct irq_data *d = irq_get_irq_data(irq);
646         return d ? d->chip_data : NULL;
647 }
648
649 static inline void *irq_data_get_irq_chip_data(struct irq_data *d)
650 {
651         return d->chip_data;
652 }
653
654 static inline void *irq_get_handler_data(unsigned int irq)
655 {
656         struct irq_data *d = irq_get_irq_data(irq);
657         return d ? d->common->handler_data : NULL;
658 }
659
660 static inline void *irq_data_get_irq_handler_data(struct irq_data *d)
661 {
662         return d->common->handler_data;
663 }
664
665 static inline struct msi_desc *irq_get_msi_desc(unsigned int irq)
666 {
667         struct irq_data *d = irq_get_irq_data(irq);
668         return d ? d->common->msi_desc : NULL;
669 }
670
671 static inline struct msi_desc *irq_data_get_msi_desc(struct irq_data *d)
672 {
673         return d->common->msi_desc;
674 }
675
676 static inline u32 irq_get_trigger_type(unsigned int irq)
677 {
678         struct irq_data *d = irq_get_irq_data(irq);
679         return d ? irqd_get_trigger_type(d) : 0;
680 }
681
682 static inline int irq_common_data_get_node(struct irq_common_data *d)
683 {
684 #ifdef CONFIG_NUMA
685         return d->node;
686 #else
687         return 0;
688 #endif
689 }
690
691 static inline int irq_data_get_node(struct irq_data *d)
692 {
693         return irq_common_data_get_node(d->common);
694 }
695
696 static inline struct cpumask *irq_get_affinity_mask(int irq)
697 {
698         struct irq_data *d = irq_get_irq_data(irq);
699
700         return d ? d->common->affinity : NULL;
701 }
702
703 static inline struct cpumask *irq_data_get_affinity_mask(struct irq_data *d)
704 {
705         return d->common->affinity;
706 }
707
708 unsigned int arch_dynirq_lower_bound(unsigned int from);
709
710 int __irq_alloc_descs(int irq, unsigned int from, unsigned int cnt, int node,
711                 struct module *owner);
712
713 /* use macros to avoid needing export.h for THIS_MODULE */
714 #define irq_alloc_descs(irq, from, cnt, node)   \
715         __irq_alloc_descs(irq, from, cnt, node, THIS_MODULE)
716
717 #define irq_alloc_desc(node)                    \
718         irq_alloc_descs(-1, 0, 1, node)
719
720 #define irq_alloc_desc_at(at, node)             \
721         irq_alloc_descs(at, at, 1, node)
722
723 #define irq_alloc_desc_from(from, node)         \
724         irq_alloc_descs(-1, from, 1, node)
725
726 #define irq_alloc_descs_from(from, cnt, node)   \
727         irq_alloc_descs(-1, from, cnt, node)
728
729 void irq_free_descs(unsigned int irq, unsigned int cnt);
730 static inline void irq_free_desc(unsigned int irq)
731 {
732         irq_free_descs(irq, 1);
733 }
734
735 #ifdef CONFIG_GENERIC_IRQ_LEGACY_ALLOC_HWIRQ
736 unsigned int irq_alloc_hwirqs(int cnt, int node);
737 static inline unsigned int irq_alloc_hwirq(int node)
738 {
739         return irq_alloc_hwirqs(1, node);
740 }
741 void irq_free_hwirqs(unsigned int from, int cnt);
742 static inline void irq_free_hwirq(unsigned int irq)
743 {
744         return irq_free_hwirqs(irq, 1);
745 }
746 int arch_setup_hwirq(unsigned int irq, int node);
747 void arch_teardown_hwirq(unsigned int irq);
748 #endif
749
750 #ifdef CONFIG_GENERIC_IRQ_LEGACY
751 void irq_init_desc(unsigned int irq);
752 #endif
753
754 /**
755  * struct irq_chip_regs - register offsets for struct irq_gci
756  * @enable:     Enable register offset to reg_base
757  * @disable:    Disable register offset to reg_base
758  * @mask:       Mask register offset to reg_base
759  * @ack:        Ack register offset to reg_base
760  * @eoi:        Eoi register offset to reg_base
761  * @type:       Type configuration register offset to reg_base
762  * @polarity:   Polarity configuration register offset to reg_base
763  */
764 struct irq_chip_regs {
765         unsigned long           enable;
766         unsigned long           disable;
767         unsigned long           mask;
768         unsigned long           ack;
769         unsigned long           eoi;
770         unsigned long           type;
771         unsigned long           polarity;
772 };
773
774 /**
775  * struct irq_chip_type - Generic interrupt chip instance for a flow type
776  * @chip:               The real interrupt chip which provides the callbacks
777  * @regs:               Register offsets for this chip
778  * @handler:            Flow handler associated with this chip
779  * @type:               Chip can handle these flow types
780  * @mask_cache_priv:    Cached mask register private to the chip type
781  * @mask_cache:         Pointer to cached mask register
782  *
783  * A irq_generic_chip can have several instances of irq_chip_type when
784  * it requires different functions and register offsets for different
785  * flow types.
786  */
787 struct irq_chip_type {
788         struct irq_chip         chip;
789         struct irq_chip_regs    regs;
790         irq_flow_handler_t      handler;
791         u32                     type;
792         u32                     mask_cache_priv;
793         u32                     *mask_cache;
794 };
795
796 /**
797  * struct irq_chip_generic - Generic irq chip data structure
798  * @lock:               Lock to protect register and cache data access
799  * @reg_base:           Register base address (virtual)
800  * @reg_readl:          Alternate I/O accessor (defaults to readl if NULL)
801  * @reg_writel:         Alternate I/O accessor (defaults to writel if NULL)
802  * @suspend:            Function called from core code on suspend once per
803  *                      chip; can be useful instead of irq_chip::suspend to
804  *                      handle chip details even when no interrupts are in use
805  * @resume:             Function called from core code on resume once per chip;
806  *                      can be useful instead of irq_chip::suspend to handle
807  *                      chip details even when no interrupts are in use
808  * @irq_base:           Interrupt base nr for this chip
809  * @irq_cnt:            Number of interrupts handled by this chip
810  * @mask_cache:         Cached mask register shared between all chip types
811  * @type_cache:         Cached type register
812  * @polarity_cache:     Cached polarity register
813  * @wake_enabled:       Interrupt can wakeup from suspend
814  * @wake_active:        Interrupt is marked as an wakeup from suspend source
815  * @num_ct:             Number of available irq_chip_type instances (usually 1)
816  * @private:            Private data for non generic chip callbacks
817  * @installed:          bitfield to denote installed interrupts
818  * @unused:             bitfield to denote unused interrupts
819  * @domain:             irq domain pointer
820  * @list:               List head for keeping track of instances
821  * @chip_types:         Array of interrupt irq_chip_types
822  *
823  * Note, that irq_chip_generic can have multiple irq_chip_type
824  * implementations which can be associated to a particular irq line of
825  * an irq_chip_generic instance. That allows to share and protect
826  * state in an irq_chip_generic instance when we need to implement
827  * different flow mechanisms (level/edge) for it.
828  */
829 struct irq_chip_generic {
830         raw_spinlock_t          lock;
831         void __iomem            *reg_base;
832         u32                     (*reg_readl)(void __iomem *addr);
833         void                    (*reg_writel)(u32 val, void __iomem *addr);
834         void                    (*suspend)(struct irq_chip_generic *gc);
835         void                    (*resume)(struct irq_chip_generic *gc);
836         unsigned int            irq_base;
837         unsigned int            irq_cnt;
838         u32                     mask_cache;
839         u32                     type_cache;
840         u32                     polarity_cache;
841         u32                     wake_enabled;
842         u32                     wake_active;
843         unsigned int            num_ct;
844         void                    *private;
845         unsigned long           installed;
846         unsigned long           unused;
847         struct irq_domain       *domain;
848         struct list_head        list;
849         struct irq_chip_type    chip_types[0];
850 };
851
852 /**
853  * enum irq_gc_flags - Initialization flags for generic irq chips
854  * @IRQ_GC_INIT_MASK_CACHE:     Initialize the mask_cache by reading mask reg
855  * @IRQ_GC_INIT_NESTED_LOCK:    Set the lock class of the irqs to nested for
856  *                              irq chips which need to call irq_set_wake() on
857  *                              the parent irq. Usually GPIO implementations
858  * @IRQ_GC_MASK_CACHE_PER_TYPE: Mask cache is chip type private
859  * @IRQ_GC_NO_MASK:             Do not calculate irq_data->mask
860  * @IRQ_GC_BE_IO:               Use big-endian register accesses (default: LE)
861  */
862 enum irq_gc_flags {
863         IRQ_GC_INIT_MASK_CACHE          = 1 << 0,
864         IRQ_GC_INIT_NESTED_LOCK         = 1 << 1,
865         IRQ_GC_MASK_CACHE_PER_TYPE      = 1 << 2,
866         IRQ_GC_NO_MASK                  = 1 << 3,
867         IRQ_GC_BE_IO                    = 1 << 4,
868 };
869
870 /*
871  * struct irq_domain_chip_generic - Generic irq chip data structure for irq domains
872  * @irqs_per_chip:      Number of interrupts per chip
873  * @num_chips:          Number of chips
874  * @irq_flags_to_set:   IRQ* flags to set on irq setup
875  * @irq_flags_to_clear: IRQ* flags to clear on irq setup
876  * @gc_flags:           Generic chip specific setup flags
877  * @gc:                 Array of pointers to generic interrupt chips
878  */
879 struct irq_domain_chip_generic {
880         unsigned int            irqs_per_chip;
881         unsigned int            num_chips;
882         unsigned int            irq_flags_to_clear;
883         unsigned int            irq_flags_to_set;
884         enum irq_gc_flags       gc_flags;
885         struct irq_chip_generic *gc[0];
886 };
887
888 /* Generic chip callback functions */
889 void irq_gc_noop(struct irq_data *d);
890 void irq_gc_mask_disable_reg(struct irq_data *d);
891 void irq_gc_mask_set_bit(struct irq_data *d);
892 void irq_gc_mask_clr_bit(struct irq_data *d);
893 void irq_gc_unmask_enable_reg(struct irq_data *d);
894 void irq_gc_ack_set_bit(struct irq_data *d);
895 void irq_gc_ack_clr_bit(struct irq_data *d);
896 void irq_gc_mask_disable_reg_and_ack(struct irq_data *d);
897 void irq_gc_eoi(struct irq_data *d);
898 int irq_gc_set_wake(struct irq_data *d, unsigned int on);
899
900 /* Setup functions for irq_chip_generic */
901 int irq_map_generic_chip(struct irq_domain *d, unsigned int virq,
902                          irq_hw_number_t hw_irq);
903 struct irq_chip_generic *
904 irq_alloc_generic_chip(const char *name, int nr_ct, unsigned int irq_base,
905                        void __iomem *reg_base, irq_flow_handler_t handler);
906 void irq_setup_generic_chip(struct irq_chip_generic *gc, u32 msk,
907                             enum irq_gc_flags flags, unsigned int clr,
908                             unsigned int set);
909 int irq_setup_alt_chip(struct irq_data *d, unsigned int type);
910 void irq_remove_generic_chip(struct irq_chip_generic *gc, u32 msk,
911                              unsigned int clr, unsigned int set);
912
913 struct irq_chip_generic *irq_get_domain_generic_chip(struct irq_domain *d, unsigned int hw_irq);
914 int irq_alloc_domain_generic_chips(struct irq_domain *d, int irqs_per_chip,
915                                    int num_ct, const char *name,
916                                    irq_flow_handler_t handler,
917                                    unsigned int clr, unsigned int set,
918                                    enum irq_gc_flags flags);
919
920
921 static inline struct irq_chip_type *irq_data_get_chip_type(struct irq_data *d)
922 {
923         return container_of(d->chip, struct irq_chip_type, chip);
924 }
925
926 #define IRQ_MSK(n) (u32)((n) < 32 ? ((1 << (n)) - 1) : UINT_MAX)
927
928 #ifdef CONFIG_SMP
929 static inline void irq_gc_lock(struct irq_chip_generic *gc)
930 {
931         raw_spin_lock(&gc->lock);
932 }
933
934 static inline void irq_gc_unlock(struct irq_chip_generic *gc)
935 {
936         raw_spin_unlock(&gc->lock);
937 }
938 #else
939 static inline void irq_gc_lock(struct irq_chip_generic *gc) { }
940 static inline void irq_gc_unlock(struct irq_chip_generic *gc) { }
941 #endif
942
943 static inline void irq_reg_writel(struct irq_chip_generic *gc,
944                                   u32 val, int reg_offset)
945 {
946         if (gc->reg_writel)
947                 gc->reg_writel(val, gc->reg_base + reg_offset);
948         else
949                 writel(val, gc->reg_base + reg_offset);
950 }
951
952 static inline u32 irq_reg_readl(struct irq_chip_generic *gc,
953                                 int reg_offset)
954 {
955         if (gc->reg_readl)
956                 return gc->reg_readl(gc->reg_base + reg_offset);
957         else
958                 return readl(gc->reg_base + reg_offset);
959 }
960
961 /* Contrary to Linux irqs, for hardware irqs the irq number 0 is valid */
962 #define INVALID_HWIRQ   (~0UL)
963 irq_hw_number_t ipi_get_hwirq(unsigned int irq, unsigned int cpu);
964 int __ipi_send_single(struct irq_desc *desc, unsigned int cpu);
965 int __ipi_send_mask(struct irq_desc *desc, const struct cpumask *dest);
966 int ipi_send_single(unsigned int virq, unsigned int cpu);
967 int ipi_send_mask(unsigned int virq, const struct cpumask *dest);
968
969 #endif /* _LINUX_IRQ_H */