net/mlx4_en: Extend checksum offloading by CHECKSUM COMPLETE
[cascardo/linux.git] / include / linux / mlx4 / device.h
1 /*
2  * Copyright (c) 2006, 2007 Cisco Systems, Inc.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX4_DEVICE_H
34 #define MLX4_DEVICE_H
35
36 #include <linux/if_ether.h>
37 #include <linux/pci.h>
38 #include <linux/completion.h>
39 #include <linux/radix-tree.h>
40 #include <linux/cpu_rmap.h>
41 #include <linux/crash_dump.h>
42
43 #include <linux/atomic.h>
44
45 #include <linux/clocksource.h>
46
47 #define MAX_MSIX_P_PORT         17
48 #define MAX_MSIX                64
49 #define MSIX_LEGACY_SZ          4
50 #define MIN_MSIX_P_PORT         5
51
52 #define MLX4_NUM_UP                     8
53 #define MLX4_NUM_TC                     8
54 #define MLX4_MAX_100M_UNITS_VAL         255     /*
55                                                  * work around: can't set values
56                                                  * greater then this value when
57                                                  * using 100 Mbps units.
58                                                  */
59 #define MLX4_RATELIMIT_100M_UNITS       3       /* 100 Mbps */
60 #define MLX4_RATELIMIT_1G_UNITS         4       /* 1 Gbps */
61 #define MLX4_RATELIMIT_DEFAULT          0x00ff
62
63 #define MLX4_ROCE_MAX_GIDS      128
64 #define MLX4_ROCE_PF_GIDS       16
65
66 enum {
67         MLX4_FLAG_MSI_X         = 1 << 0,
68         MLX4_FLAG_OLD_PORT_CMDS = 1 << 1,
69         MLX4_FLAG_MASTER        = 1 << 2,
70         MLX4_FLAG_SLAVE         = 1 << 3,
71         MLX4_FLAG_SRIOV         = 1 << 4,
72         MLX4_FLAG_OLD_REG_MAC   = 1 << 6,
73 };
74
75 enum {
76         MLX4_PORT_CAP_IS_SM     = 1 << 1,
77         MLX4_PORT_CAP_DEV_MGMT_SUP = 1 << 19,
78 };
79
80 enum {
81         MLX4_MAX_PORTS          = 2,
82         MLX4_MAX_PORT_PKEYS     = 128
83 };
84
85 /* base qkey for use in sriov tunnel-qp/proxy-qp communication.
86  * These qkeys must not be allowed for general use. This is a 64k range,
87  * and to test for violation, we use the mask (protect against future chg).
88  */
89 #define MLX4_RESERVED_QKEY_BASE  (0xFFFF0000)
90 #define MLX4_RESERVED_QKEY_MASK  (0xFFFF0000)
91
92 enum {
93         MLX4_BOARD_ID_LEN = 64
94 };
95
96 enum {
97         MLX4_MAX_NUM_PF         = 16,
98         MLX4_MAX_NUM_VF         = 64,
99         MLX4_MAX_NUM_VF_P_PORT  = 64,
100         MLX4_MFUNC_MAX          = 80,
101         MLX4_MAX_EQ_NUM         = 1024,
102         MLX4_MFUNC_EQ_NUM       = 4,
103         MLX4_MFUNC_MAX_EQES     = 8,
104         MLX4_MFUNC_EQE_MASK     = (MLX4_MFUNC_MAX_EQES - 1)
105 };
106
107 /* Driver supports 3 diffrent device methods to manage traffic steering:
108  *      -device managed - High level API for ib and eth flow steering. FW is
109  *                        managing flow steering tables.
110  *      - B0 steering mode - Common low level API for ib and (if supported) eth.
111  *      - A0 steering mode - Limited low level API for eth. In case of IB,
112  *                           B0 mode is in use.
113  */
114 enum {
115         MLX4_STEERING_MODE_A0,
116         MLX4_STEERING_MODE_B0,
117         MLX4_STEERING_MODE_DEVICE_MANAGED
118 };
119
120 static inline const char *mlx4_steering_mode_str(int steering_mode)
121 {
122         switch (steering_mode) {
123         case MLX4_STEERING_MODE_A0:
124                 return "A0 steering";
125
126         case MLX4_STEERING_MODE_B0:
127                 return "B0 steering";
128
129         case MLX4_STEERING_MODE_DEVICE_MANAGED:
130                 return "Device managed flow steering";
131
132         default:
133                 return "Unrecognize steering mode";
134         }
135 }
136
137 enum {
138         MLX4_TUNNEL_OFFLOAD_MODE_NONE,
139         MLX4_TUNNEL_OFFLOAD_MODE_VXLAN
140 };
141
142 enum {
143         MLX4_DEV_CAP_FLAG_RC            = 1LL <<  0,
144         MLX4_DEV_CAP_FLAG_UC            = 1LL <<  1,
145         MLX4_DEV_CAP_FLAG_UD            = 1LL <<  2,
146         MLX4_DEV_CAP_FLAG_XRC           = 1LL <<  3,
147         MLX4_DEV_CAP_FLAG_SRQ           = 1LL <<  6,
148         MLX4_DEV_CAP_FLAG_IPOIB_CSUM    = 1LL <<  7,
149         MLX4_DEV_CAP_FLAG_BAD_PKEY_CNTR = 1LL <<  8,
150         MLX4_DEV_CAP_FLAG_BAD_QKEY_CNTR = 1LL <<  9,
151         MLX4_DEV_CAP_FLAG_DPDP          = 1LL << 12,
152         MLX4_DEV_CAP_FLAG_BLH           = 1LL << 15,
153         MLX4_DEV_CAP_FLAG_MEM_WINDOW    = 1LL << 16,
154         MLX4_DEV_CAP_FLAG_APM           = 1LL << 17,
155         MLX4_DEV_CAP_FLAG_ATOMIC        = 1LL << 18,
156         MLX4_DEV_CAP_FLAG_RAW_MCAST     = 1LL << 19,
157         MLX4_DEV_CAP_FLAG_UD_AV_PORT    = 1LL << 20,
158         MLX4_DEV_CAP_FLAG_UD_MCAST      = 1LL << 21,
159         MLX4_DEV_CAP_FLAG_IBOE          = 1LL << 30,
160         MLX4_DEV_CAP_FLAG_UC_LOOPBACK   = 1LL << 32,
161         MLX4_DEV_CAP_FLAG_FCS_KEEP      = 1LL << 34,
162         MLX4_DEV_CAP_FLAG_WOL_PORT1     = 1LL << 37,
163         MLX4_DEV_CAP_FLAG_WOL_PORT2     = 1LL << 38,
164         MLX4_DEV_CAP_FLAG_UDP_RSS       = 1LL << 40,
165         MLX4_DEV_CAP_FLAG_VEP_UC_STEER  = 1LL << 41,
166         MLX4_DEV_CAP_FLAG_VEP_MC_STEER  = 1LL << 42,
167         MLX4_DEV_CAP_FLAG_COUNTERS      = 1LL << 48,
168         MLX4_DEV_CAP_FLAG_SET_ETH_SCHED = 1LL << 53,
169         MLX4_DEV_CAP_FLAG_SENSE_SUPPORT = 1LL << 55,
170         MLX4_DEV_CAP_FLAG_PORT_MNG_CHG_EV = 1LL << 59,
171         MLX4_DEV_CAP_FLAG_64B_EQE       = 1LL << 61,
172         MLX4_DEV_CAP_FLAG_64B_CQE       = 1LL << 62
173 };
174
175 enum {
176         MLX4_DEV_CAP_FLAG2_RSS                  = 1LL <<  0,
177         MLX4_DEV_CAP_FLAG2_RSS_TOP              = 1LL <<  1,
178         MLX4_DEV_CAP_FLAG2_RSS_XOR              = 1LL <<  2,
179         MLX4_DEV_CAP_FLAG2_FS_EN                = 1LL <<  3,
180         MLX4_DEV_CAP_FLAG2_REASSIGN_MAC_EN      = 1LL <<  4,
181         MLX4_DEV_CAP_FLAG2_TS                   = 1LL <<  5,
182         MLX4_DEV_CAP_FLAG2_VLAN_CONTROL         = 1LL <<  6,
183         MLX4_DEV_CAP_FLAG2_FSM                  = 1LL <<  7,
184         MLX4_DEV_CAP_FLAG2_UPDATE_QP            = 1LL <<  8,
185         MLX4_DEV_CAP_FLAG2_DMFS_IPOIB           = 1LL <<  9,
186         MLX4_DEV_CAP_FLAG2_VXLAN_OFFLOADS       = 1LL <<  10,
187         MLX4_DEV_CAP_FLAG2_MAD_DEMUX            = 1LL <<  11,
188         MLX4_DEV_CAP_FLAG2_CQE_STRIDE           = 1LL <<  12,
189         MLX4_DEV_CAP_FLAG2_EQE_STRIDE           = 1LL <<  13,
190         MLX4_DEV_CAP_FLAG2_ETH_PROT_CTRL        = 1LL <<  14,
191         MLX4_DEV_CAP_FLAG2_ETH_BACKPL_AN_REP    = 1LL <<  15,
192         MLX4_DEV_CAP_FLAG2_CONFIG_DEV           = 1LL <<  16
193 };
194
195 enum {
196         MLX4_DEV_CAP_64B_EQE_ENABLED    = 1LL << 0,
197         MLX4_DEV_CAP_64B_CQE_ENABLED    = 1LL << 1,
198         MLX4_DEV_CAP_CQE_STRIDE_ENABLED = 1LL << 2,
199         MLX4_DEV_CAP_EQE_STRIDE_ENABLED = 1LL << 3
200 };
201
202 enum {
203         MLX4_USER_DEV_CAP_LARGE_CQE     = 1L << 0
204 };
205
206 enum {
207         MLX4_FUNC_CAP_64B_EQE_CQE       = 1L << 0,
208         MLX4_FUNC_CAP_EQE_CQE_STRIDE    = 1L << 1
209 };
210
211
212 #define MLX4_ATTR_EXTENDED_PORT_INFO    cpu_to_be16(0xff90)
213
214 enum {
215         MLX4_BMME_FLAG_WIN_TYPE_2B      = 1 <<  1,
216         MLX4_BMME_FLAG_LOCAL_INV        = 1 <<  6,
217         MLX4_BMME_FLAG_REMOTE_INV       = 1 <<  7,
218         MLX4_BMME_FLAG_TYPE_2_WIN       = 1 <<  9,
219         MLX4_BMME_FLAG_RESERVED_LKEY    = 1 << 10,
220         MLX4_BMME_FLAG_FAST_REG_WR      = 1 << 11,
221         MLX4_BMME_FLAG_VSD_INIT2RTR     = 1 << 28,
222 };
223
224 enum mlx4_event {
225         MLX4_EVENT_TYPE_COMP               = 0x00,
226         MLX4_EVENT_TYPE_PATH_MIG           = 0x01,
227         MLX4_EVENT_TYPE_COMM_EST           = 0x02,
228         MLX4_EVENT_TYPE_SQ_DRAINED         = 0x03,
229         MLX4_EVENT_TYPE_SRQ_QP_LAST_WQE    = 0x13,
230         MLX4_EVENT_TYPE_SRQ_LIMIT          = 0x14,
231         MLX4_EVENT_TYPE_CQ_ERROR           = 0x04,
232         MLX4_EVENT_TYPE_WQ_CATAS_ERROR     = 0x05,
233         MLX4_EVENT_TYPE_EEC_CATAS_ERROR    = 0x06,
234         MLX4_EVENT_TYPE_PATH_MIG_FAILED    = 0x07,
235         MLX4_EVENT_TYPE_WQ_INVAL_REQ_ERROR = 0x10,
236         MLX4_EVENT_TYPE_WQ_ACCESS_ERROR    = 0x11,
237         MLX4_EVENT_TYPE_SRQ_CATAS_ERROR    = 0x12,
238         MLX4_EVENT_TYPE_LOCAL_CATAS_ERROR  = 0x08,
239         MLX4_EVENT_TYPE_PORT_CHANGE        = 0x09,
240         MLX4_EVENT_TYPE_EQ_OVERFLOW        = 0x0f,
241         MLX4_EVENT_TYPE_ECC_DETECT         = 0x0e,
242         MLX4_EVENT_TYPE_CMD                = 0x0a,
243         MLX4_EVENT_TYPE_VEP_UPDATE         = 0x19,
244         MLX4_EVENT_TYPE_COMM_CHANNEL       = 0x18,
245         MLX4_EVENT_TYPE_OP_REQUIRED        = 0x1a,
246         MLX4_EVENT_TYPE_FATAL_WARNING      = 0x1b,
247         MLX4_EVENT_TYPE_FLR_EVENT          = 0x1c,
248         MLX4_EVENT_TYPE_PORT_MNG_CHG_EVENT = 0x1d,
249         MLX4_EVENT_TYPE_NONE               = 0xff,
250 };
251
252 enum {
253         MLX4_PORT_CHANGE_SUBTYPE_DOWN   = 1,
254         MLX4_PORT_CHANGE_SUBTYPE_ACTIVE = 4
255 };
256
257 enum {
258         MLX4_FATAL_WARNING_SUBTYPE_WARMING = 0,
259 };
260
261 enum slave_port_state {
262         SLAVE_PORT_DOWN = 0,
263         SLAVE_PENDING_UP,
264         SLAVE_PORT_UP,
265 };
266
267 enum slave_port_gen_event {
268         SLAVE_PORT_GEN_EVENT_DOWN = 0,
269         SLAVE_PORT_GEN_EVENT_UP,
270         SLAVE_PORT_GEN_EVENT_NONE,
271 };
272
273 enum slave_port_state_event {
274         MLX4_PORT_STATE_DEV_EVENT_PORT_DOWN,
275         MLX4_PORT_STATE_DEV_EVENT_PORT_UP,
276         MLX4_PORT_STATE_IB_PORT_STATE_EVENT_GID_VALID,
277         MLX4_PORT_STATE_IB_EVENT_GID_INVALID,
278 };
279
280 enum {
281         MLX4_PERM_LOCAL_READ    = 1 << 10,
282         MLX4_PERM_LOCAL_WRITE   = 1 << 11,
283         MLX4_PERM_REMOTE_READ   = 1 << 12,
284         MLX4_PERM_REMOTE_WRITE  = 1 << 13,
285         MLX4_PERM_ATOMIC        = 1 << 14,
286         MLX4_PERM_BIND_MW       = 1 << 15,
287         MLX4_PERM_MASK          = 0xFC00
288 };
289
290 enum {
291         MLX4_OPCODE_NOP                 = 0x00,
292         MLX4_OPCODE_SEND_INVAL          = 0x01,
293         MLX4_OPCODE_RDMA_WRITE          = 0x08,
294         MLX4_OPCODE_RDMA_WRITE_IMM      = 0x09,
295         MLX4_OPCODE_SEND                = 0x0a,
296         MLX4_OPCODE_SEND_IMM            = 0x0b,
297         MLX4_OPCODE_LSO                 = 0x0e,
298         MLX4_OPCODE_RDMA_READ           = 0x10,
299         MLX4_OPCODE_ATOMIC_CS           = 0x11,
300         MLX4_OPCODE_ATOMIC_FA           = 0x12,
301         MLX4_OPCODE_MASKED_ATOMIC_CS    = 0x14,
302         MLX4_OPCODE_MASKED_ATOMIC_FA    = 0x15,
303         MLX4_OPCODE_BIND_MW             = 0x18,
304         MLX4_OPCODE_FMR                 = 0x19,
305         MLX4_OPCODE_LOCAL_INVAL         = 0x1b,
306         MLX4_OPCODE_CONFIG_CMD          = 0x1f,
307
308         MLX4_RECV_OPCODE_RDMA_WRITE_IMM = 0x00,
309         MLX4_RECV_OPCODE_SEND           = 0x01,
310         MLX4_RECV_OPCODE_SEND_IMM       = 0x02,
311         MLX4_RECV_OPCODE_SEND_INVAL     = 0x03,
312
313         MLX4_CQE_OPCODE_ERROR           = 0x1e,
314         MLX4_CQE_OPCODE_RESIZE          = 0x16,
315 };
316
317 enum {
318         MLX4_STAT_RATE_OFFSET   = 5
319 };
320
321 enum mlx4_protocol {
322         MLX4_PROT_IB_IPV6 = 0,
323         MLX4_PROT_ETH,
324         MLX4_PROT_IB_IPV4,
325         MLX4_PROT_FCOE
326 };
327
328 enum {
329         MLX4_MTT_FLAG_PRESENT           = 1
330 };
331
332 enum mlx4_qp_region {
333         MLX4_QP_REGION_FW = 0,
334         MLX4_QP_REGION_ETH_ADDR,
335         MLX4_QP_REGION_FC_ADDR,
336         MLX4_QP_REGION_FC_EXCH,
337         MLX4_NUM_QP_REGION
338 };
339
340 enum mlx4_port_type {
341         MLX4_PORT_TYPE_NONE     = 0,
342         MLX4_PORT_TYPE_IB       = 1,
343         MLX4_PORT_TYPE_ETH      = 2,
344         MLX4_PORT_TYPE_AUTO     = 3
345 };
346
347 enum mlx4_special_vlan_idx {
348         MLX4_NO_VLAN_IDX        = 0,
349         MLX4_VLAN_MISS_IDX,
350         MLX4_VLAN_REGULAR
351 };
352
353 enum mlx4_steer_type {
354         MLX4_MC_STEER = 0,
355         MLX4_UC_STEER,
356         MLX4_NUM_STEERS
357 };
358
359 enum {
360         MLX4_NUM_FEXCH          = 64 * 1024,
361 };
362
363 enum {
364         MLX4_MAX_FAST_REG_PAGES = 511,
365 };
366
367 enum {
368         MLX4_DEV_PMC_SUBTYPE_GUID_INFO   = 0x14,
369         MLX4_DEV_PMC_SUBTYPE_PORT_INFO   = 0x15,
370         MLX4_DEV_PMC_SUBTYPE_PKEY_TABLE  = 0x16,
371 };
372
373 /* Port mgmt change event handling */
374 enum {
375         MLX4_EQ_PORT_INFO_MSTR_SM_LID_CHANGE_MASK       = 1 << 0,
376         MLX4_EQ_PORT_INFO_GID_PFX_CHANGE_MASK           = 1 << 1,
377         MLX4_EQ_PORT_INFO_LID_CHANGE_MASK               = 1 << 2,
378         MLX4_EQ_PORT_INFO_CLIENT_REREG_MASK             = 1 << 3,
379         MLX4_EQ_PORT_INFO_MSTR_SM_SL_CHANGE_MASK        = 1 << 4,
380 };
381
382 #define MSTR_SM_CHANGE_MASK (MLX4_EQ_PORT_INFO_MSTR_SM_SL_CHANGE_MASK | \
383                              MLX4_EQ_PORT_INFO_MSTR_SM_LID_CHANGE_MASK)
384
385 enum mlx4_module_id {
386         MLX4_MODULE_ID_SFP              = 0x3,
387         MLX4_MODULE_ID_QSFP             = 0xC,
388         MLX4_MODULE_ID_QSFP_PLUS        = 0xD,
389         MLX4_MODULE_ID_QSFP28           = 0x11,
390 };
391
392 static inline u64 mlx4_fw_ver(u64 major, u64 minor, u64 subminor)
393 {
394         return (major << 32) | (minor << 16) | subminor;
395 }
396
397 struct mlx4_phys_caps {
398         u32                     gid_phys_table_len[MLX4_MAX_PORTS + 1];
399         u32                     pkey_phys_table_len[MLX4_MAX_PORTS + 1];
400         u32                     num_phys_eqs;
401         u32                     base_sqpn;
402         u32                     base_proxy_sqpn;
403         u32                     base_tunnel_sqpn;
404 };
405
406 struct mlx4_caps {
407         u64                     fw_ver;
408         u32                     function;
409         int                     num_ports;
410         int                     vl_cap[MLX4_MAX_PORTS + 1];
411         int                     ib_mtu_cap[MLX4_MAX_PORTS + 1];
412         __be32                  ib_port_def_cap[MLX4_MAX_PORTS + 1];
413         u64                     def_mac[MLX4_MAX_PORTS + 1];
414         int                     eth_mtu_cap[MLX4_MAX_PORTS + 1];
415         int                     gid_table_len[MLX4_MAX_PORTS + 1];
416         int                     pkey_table_len[MLX4_MAX_PORTS + 1];
417         int                     trans_type[MLX4_MAX_PORTS + 1];
418         int                     vendor_oui[MLX4_MAX_PORTS + 1];
419         int                     wavelength[MLX4_MAX_PORTS + 1];
420         u64                     trans_code[MLX4_MAX_PORTS + 1];
421         int                     local_ca_ack_delay;
422         int                     num_uars;
423         u32                     uar_page_size;
424         int                     bf_reg_size;
425         int                     bf_regs_per_page;
426         int                     max_sq_sg;
427         int                     max_rq_sg;
428         int                     num_qps;
429         int                     max_wqes;
430         int                     max_sq_desc_sz;
431         int                     max_rq_desc_sz;
432         int                     max_qp_init_rdma;
433         int                     max_qp_dest_rdma;
434         u32                     *qp0_qkey;
435         u32                     *qp0_proxy;
436         u32                     *qp1_proxy;
437         u32                     *qp0_tunnel;
438         u32                     *qp1_tunnel;
439         int                     num_srqs;
440         int                     max_srq_wqes;
441         int                     max_srq_sge;
442         int                     reserved_srqs;
443         int                     num_cqs;
444         int                     max_cqes;
445         int                     reserved_cqs;
446         int                     num_eqs;
447         int                     reserved_eqs;
448         int                     num_comp_vectors;
449         int                     comp_pool;
450         int                     num_mpts;
451         int                     max_fmr_maps;
452         int                     num_mtts;
453         int                     fmr_reserved_mtts;
454         int                     reserved_mtts;
455         int                     reserved_mrws;
456         int                     reserved_uars;
457         int                     num_mgms;
458         int                     num_amgms;
459         int                     reserved_mcgs;
460         int                     num_qp_per_mgm;
461         int                     steering_mode;
462         int                     fs_log_max_ucast_qp_range_size;
463         int                     num_pds;
464         int                     reserved_pds;
465         int                     max_xrcds;
466         int                     reserved_xrcds;
467         int                     mtt_entry_sz;
468         u32                     max_msg_sz;
469         u32                     page_size_cap;
470         u64                     flags;
471         u64                     flags2;
472         u32                     bmme_flags;
473         u32                     reserved_lkey;
474         u16                     stat_rate_support;
475         u8                      port_width_cap[MLX4_MAX_PORTS + 1];
476         int                     max_gso_sz;
477         int                     max_rss_tbl_sz;
478         int                     reserved_qps_cnt[MLX4_NUM_QP_REGION];
479         int                     reserved_qps;
480         int                     reserved_qps_base[MLX4_NUM_QP_REGION];
481         int                     log_num_macs;
482         int                     log_num_vlans;
483         enum mlx4_port_type     port_type[MLX4_MAX_PORTS + 1];
484         u8                      supported_type[MLX4_MAX_PORTS + 1];
485         u8                      suggested_type[MLX4_MAX_PORTS + 1];
486         u8                      default_sense[MLX4_MAX_PORTS + 1];
487         u32                     port_mask[MLX4_MAX_PORTS + 1];
488         enum mlx4_port_type     possible_type[MLX4_MAX_PORTS + 1];
489         u32                     max_counters;
490         u8                      port_ib_mtu[MLX4_MAX_PORTS + 1];
491         u16                     sqp_demux;
492         u32                     eqe_size;
493         u32                     cqe_size;
494         u8                      eqe_factor;
495         u32                     userspace_caps; /* userspace must be aware of these */
496         u32                     function_caps;  /* VFs must be aware of these */
497         u16                     hca_core_clock;
498         u64                     phys_port_id[MLX4_MAX_PORTS + 1];
499         int                     tunnel_offload_mode;
500         u8                      rx_checksum_flags_port[MLX4_MAX_PORTS + 1];
501 };
502
503 struct mlx4_buf_list {
504         void                   *buf;
505         dma_addr_t              map;
506 };
507
508 struct mlx4_buf {
509         struct mlx4_buf_list    direct;
510         struct mlx4_buf_list   *page_list;
511         int                     nbufs;
512         int                     npages;
513         int                     page_shift;
514 };
515
516 struct mlx4_mtt {
517         u32                     offset;
518         int                     order;
519         int                     page_shift;
520 };
521
522 enum {
523         MLX4_DB_PER_PAGE = PAGE_SIZE / 4
524 };
525
526 struct mlx4_db_pgdir {
527         struct list_head        list;
528         DECLARE_BITMAP(order0, MLX4_DB_PER_PAGE);
529         DECLARE_BITMAP(order1, MLX4_DB_PER_PAGE / 2);
530         unsigned long          *bits[2];
531         __be32                 *db_page;
532         dma_addr_t              db_dma;
533 };
534
535 struct mlx4_ib_user_db_page;
536
537 struct mlx4_db {
538         __be32                  *db;
539         union {
540                 struct mlx4_db_pgdir            *pgdir;
541                 struct mlx4_ib_user_db_page     *user_page;
542         }                       u;
543         dma_addr_t              dma;
544         int                     index;
545         int                     order;
546 };
547
548 struct mlx4_hwq_resources {
549         struct mlx4_db          db;
550         struct mlx4_mtt         mtt;
551         struct mlx4_buf         buf;
552 };
553
554 struct mlx4_mr {
555         struct mlx4_mtt         mtt;
556         u64                     iova;
557         u64                     size;
558         u32                     key;
559         u32                     pd;
560         u32                     access;
561         int                     enabled;
562 };
563
564 enum mlx4_mw_type {
565         MLX4_MW_TYPE_1 = 1,
566         MLX4_MW_TYPE_2 = 2,
567 };
568
569 struct mlx4_mw {
570         u32                     key;
571         u32                     pd;
572         enum mlx4_mw_type       type;
573         int                     enabled;
574 };
575
576 struct mlx4_fmr {
577         struct mlx4_mr          mr;
578         struct mlx4_mpt_entry  *mpt;
579         __be64                 *mtts;
580         dma_addr_t              dma_handle;
581         int                     max_pages;
582         int                     max_maps;
583         int                     maps;
584         u8                      page_shift;
585 };
586
587 struct mlx4_uar {
588         unsigned long           pfn;
589         int                     index;
590         struct list_head        bf_list;
591         unsigned                free_bf_bmap;
592         void __iomem           *map;
593         void __iomem           *bf_map;
594 };
595
596 struct mlx4_bf {
597         unsigned int            offset;
598         int                     buf_size;
599         struct mlx4_uar        *uar;
600         void __iomem           *reg;
601 };
602
603 struct mlx4_cq {
604         void (*comp)            (struct mlx4_cq *);
605         void (*event)           (struct mlx4_cq *, enum mlx4_event);
606
607         struct mlx4_uar        *uar;
608
609         u32                     cons_index;
610
611         u16                     irq;
612         __be32                 *set_ci_db;
613         __be32                 *arm_db;
614         int                     arm_sn;
615
616         int                     cqn;
617         unsigned                vector;
618
619         atomic_t                refcount;
620         struct completion       free;
621 };
622
623 struct mlx4_qp {
624         void (*event)           (struct mlx4_qp *, enum mlx4_event);
625
626         int                     qpn;
627
628         atomic_t                refcount;
629         struct completion       free;
630 };
631
632 struct mlx4_srq {
633         void (*event)           (struct mlx4_srq *, enum mlx4_event);
634
635         int                     srqn;
636         int                     max;
637         int                     max_gs;
638         int                     wqe_shift;
639
640         atomic_t                refcount;
641         struct completion       free;
642 };
643
644 struct mlx4_av {
645         __be32                  port_pd;
646         u8                      reserved1;
647         u8                      g_slid;
648         __be16                  dlid;
649         u8                      reserved2;
650         u8                      gid_index;
651         u8                      stat_rate;
652         u8                      hop_limit;
653         __be32                  sl_tclass_flowlabel;
654         u8                      dgid[16];
655 };
656
657 struct mlx4_eth_av {
658         __be32          port_pd;
659         u8              reserved1;
660         u8              smac_idx;
661         u16             reserved2;
662         u8              reserved3;
663         u8              gid_index;
664         u8              stat_rate;
665         u8              hop_limit;
666         __be32          sl_tclass_flowlabel;
667         u8              dgid[16];
668         u8              s_mac[6];
669         u8              reserved4[2];
670         __be16          vlan;
671         u8              mac[ETH_ALEN];
672 };
673
674 union mlx4_ext_av {
675         struct mlx4_av          ib;
676         struct mlx4_eth_av      eth;
677 };
678
679 struct mlx4_counter {
680         u8      reserved1[3];
681         u8      counter_mode;
682         __be32  num_ifc;
683         u32     reserved2[2];
684         __be64  rx_frames;
685         __be64  rx_bytes;
686         __be64  tx_frames;
687         __be64  tx_bytes;
688 };
689
690 struct mlx4_quotas {
691         int qp;
692         int cq;
693         int srq;
694         int mpt;
695         int mtt;
696         int counter;
697         int xrcd;
698 };
699
700 struct mlx4_vf_dev {
701         u8                      min_port;
702         u8                      n_ports;
703 };
704
705 struct mlx4_dev {
706         struct pci_dev         *pdev;
707         unsigned long           flags;
708         unsigned long           num_slaves;
709         struct mlx4_caps        caps;
710         struct mlx4_phys_caps   phys_caps;
711         struct mlx4_quotas      quotas;
712         struct radix_tree_root  qp_table_tree;
713         u8                      rev_id;
714         char                    board_id[MLX4_BOARD_ID_LEN];
715         int                     num_vfs;
716         int                     numa_node;
717         int                     oper_log_mgm_entry_size;
718         u64                     regid_promisc_array[MLX4_MAX_PORTS + 1];
719         u64                     regid_allmulti_array[MLX4_MAX_PORTS + 1];
720         struct mlx4_vf_dev     *dev_vfs;
721         int                     nvfs[MLX4_MAX_PORTS + 1];
722 };
723
724 struct mlx4_eqe {
725         u8                      reserved1;
726         u8                      type;
727         u8                      reserved2;
728         u8                      subtype;
729         union {
730                 u32             raw[6];
731                 struct {
732                         __be32  cqn;
733                 } __packed comp;
734                 struct {
735                         u16     reserved1;
736                         __be16  token;
737                         u32     reserved2;
738                         u8      reserved3[3];
739                         u8      status;
740                         __be64  out_param;
741                 } __packed cmd;
742                 struct {
743                         __be32  qpn;
744                 } __packed qp;
745                 struct {
746                         __be32  srqn;
747                 } __packed srq;
748                 struct {
749                         __be32  cqn;
750                         u32     reserved1;
751                         u8      reserved2[3];
752                         u8      syndrome;
753                 } __packed cq_err;
754                 struct {
755                         u32     reserved1[2];
756                         __be32  port;
757                 } __packed port_change;
758                 struct {
759                         #define COMM_CHANNEL_BIT_ARRAY_SIZE     4
760                         u32 reserved;
761                         u32 bit_vec[COMM_CHANNEL_BIT_ARRAY_SIZE];
762                 } __packed comm_channel_arm;
763                 struct {
764                         u8      port;
765                         u8      reserved[3];
766                         __be64  mac;
767                 } __packed mac_update;
768                 struct {
769                         __be32  slave_id;
770                 } __packed flr_event;
771                 struct {
772                         __be16  current_temperature;
773                         __be16  warning_threshold;
774                 } __packed warming;
775                 struct {
776                         u8 reserved[3];
777                         u8 port;
778                         union {
779                                 struct {
780                                         __be16 mstr_sm_lid;
781                                         __be16 port_lid;
782                                         __be32 changed_attr;
783                                         u8 reserved[3];
784                                         u8 mstr_sm_sl;
785                                         __be64 gid_prefix;
786                                 } __packed port_info;
787                                 struct {
788                                         __be32 block_ptr;
789                                         __be32 tbl_entries_mask;
790                                 } __packed tbl_change_info;
791                         } params;
792                 } __packed port_mgmt_change;
793         }                       event;
794         u8                      slave_id;
795         u8                      reserved3[2];
796         u8                      owner;
797 } __packed;
798
799 struct mlx4_init_port_param {
800         int                     set_guid0;
801         int                     set_node_guid;
802         int                     set_si_guid;
803         u16                     mtu;
804         int                     port_width_cap;
805         u16                     vl_cap;
806         u16                     max_gid;
807         u16                     max_pkey;
808         u64                     guid0;
809         u64                     node_guid;
810         u64                     si_guid;
811 };
812
813 #define MAD_IFC_DATA_SZ 192
814 /* MAD IFC Mailbox */
815 struct mlx4_mad_ifc {
816         u8      base_version;
817         u8      mgmt_class;
818         u8      class_version;
819         u8      method;
820         __be16  status;
821         __be16  class_specific;
822         __be64  tid;
823         __be16  attr_id;
824         __be16  resv;
825         __be32  attr_mod;
826         __be64  mkey;
827         __be16  dr_slid;
828         __be16  dr_dlid;
829         u8      reserved[28];
830         u8      data[MAD_IFC_DATA_SZ];
831 } __packed;
832
833 #define mlx4_foreach_port(port, dev, type)                              \
834         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)     \
835                 if ((type) == (dev)->caps.port_mask[(port)])
836
837 #define mlx4_foreach_non_ib_transport_port(port, dev)                     \
838         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)       \
839                 if (((dev)->caps.port_mask[port] != MLX4_PORT_TYPE_IB))
840
841 #define mlx4_foreach_ib_transport_port(port, dev)                         \
842         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)       \
843                 if (((dev)->caps.port_mask[port] == MLX4_PORT_TYPE_IB) || \
844                         ((dev)->caps.flags & MLX4_DEV_CAP_FLAG_IBOE))
845
846 #define MLX4_INVALID_SLAVE_ID   0xFF
847
848 void handle_port_mgmt_change_event(struct work_struct *work);
849
850 static inline int mlx4_master_func_num(struct mlx4_dev *dev)
851 {
852         return dev->caps.function;
853 }
854
855 static inline int mlx4_is_master(struct mlx4_dev *dev)
856 {
857         return dev->flags & MLX4_FLAG_MASTER;
858 }
859
860 static inline int mlx4_num_reserved_sqps(struct mlx4_dev *dev)
861 {
862         return dev->phys_caps.base_sqpn + 8 +
863                 16 * MLX4_MFUNC_MAX * !!mlx4_is_master(dev);
864 }
865
866 static inline int mlx4_is_qp_reserved(struct mlx4_dev *dev, u32 qpn)
867 {
868         return (qpn < dev->phys_caps.base_sqpn + 8 +
869                 16 * MLX4_MFUNC_MAX * !!mlx4_is_master(dev));
870 }
871
872 static inline int mlx4_is_guest_proxy(struct mlx4_dev *dev, int slave, u32 qpn)
873 {
874         int guest_proxy_base = dev->phys_caps.base_proxy_sqpn + slave * 8;
875
876         if (qpn >= guest_proxy_base && qpn < guest_proxy_base + 8)
877                 return 1;
878
879         return 0;
880 }
881
882 static inline int mlx4_is_mfunc(struct mlx4_dev *dev)
883 {
884         return dev->flags & (MLX4_FLAG_SLAVE | MLX4_FLAG_MASTER);
885 }
886
887 static inline int mlx4_is_slave(struct mlx4_dev *dev)
888 {
889         return dev->flags & MLX4_FLAG_SLAVE;
890 }
891
892 int mlx4_buf_alloc(struct mlx4_dev *dev, int size, int max_direct,
893                    struct mlx4_buf *buf, gfp_t gfp);
894 void mlx4_buf_free(struct mlx4_dev *dev, int size, struct mlx4_buf *buf);
895 static inline void *mlx4_buf_offset(struct mlx4_buf *buf, int offset)
896 {
897         if (BITS_PER_LONG == 64 || buf->nbufs == 1)
898                 return buf->direct.buf + offset;
899         else
900                 return buf->page_list[offset >> PAGE_SHIFT].buf +
901                         (offset & (PAGE_SIZE - 1));
902 }
903
904 int mlx4_pd_alloc(struct mlx4_dev *dev, u32 *pdn);
905 void mlx4_pd_free(struct mlx4_dev *dev, u32 pdn);
906 int mlx4_xrcd_alloc(struct mlx4_dev *dev, u32 *xrcdn);
907 void mlx4_xrcd_free(struct mlx4_dev *dev, u32 xrcdn);
908
909 int mlx4_uar_alloc(struct mlx4_dev *dev, struct mlx4_uar *uar);
910 void mlx4_uar_free(struct mlx4_dev *dev, struct mlx4_uar *uar);
911 int mlx4_bf_alloc(struct mlx4_dev *dev, struct mlx4_bf *bf, int node);
912 void mlx4_bf_free(struct mlx4_dev *dev, struct mlx4_bf *bf);
913
914 int mlx4_mtt_init(struct mlx4_dev *dev, int npages, int page_shift,
915                   struct mlx4_mtt *mtt);
916 void mlx4_mtt_cleanup(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
917 u64 mlx4_mtt_addr(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
918
919 int mlx4_mr_alloc(struct mlx4_dev *dev, u32 pd, u64 iova, u64 size, u32 access,
920                   int npages, int page_shift, struct mlx4_mr *mr);
921 int mlx4_mr_free(struct mlx4_dev *dev, struct mlx4_mr *mr);
922 int mlx4_mr_enable(struct mlx4_dev *dev, struct mlx4_mr *mr);
923 int mlx4_mw_alloc(struct mlx4_dev *dev, u32 pd, enum mlx4_mw_type type,
924                   struct mlx4_mw *mw);
925 void mlx4_mw_free(struct mlx4_dev *dev, struct mlx4_mw *mw);
926 int mlx4_mw_enable(struct mlx4_dev *dev, struct mlx4_mw *mw);
927 int mlx4_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
928                    int start_index, int npages, u64 *page_list);
929 int mlx4_buf_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
930                        struct mlx4_buf *buf, gfp_t gfp);
931
932 int mlx4_db_alloc(struct mlx4_dev *dev, struct mlx4_db *db, int order,
933                   gfp_t gfp);
934 void mlx4_db_free(struct mlx4_dev *dev, struct mlx4_db *db);
935
936 int mlx4_alloc_hwq_res(struct mlx4_dev *dev, struct mlx4_hwq_resources *wqres,
937                        int size, int max_direct);
938 void mlx4_free_hwq_res(struct mlx4_dev *mdev, struct mlx4_hwq_resources *wqres,
939                        int size);
940
941 int mlx4_cq_alloc(struct mlx4_dev *dev, int nent, struct mlx4_mtt *mtt,
942                   struct mlx4_uar *uar, u64 db_rec, struct mlx4_cq *cq,
943                   unsigned vector, int collapsed, int timestamp_en);
944 void mlx4_cq_free(struct mlx4_dev *dev, struct mlx4_cq *cq);
945
946 int mlx4_qp_reserve_range(struct mlx4_dev *dev, int cnt, int align, int *base);
947 void mlx4_qp_release_range(struct mlx4_dev *dev, int base_qpn, int cnt);
948
949 int mlx4_qp_alloc(struct mlx4_dev *dev, int qpn, struct mlx4_qp *qp,
950                   gfp_t gfp);
951 void mlx4_qp_free(struct mlx4_dev *dev, struct mlx4_qp *qp);
952
953 int mlx4_srq_alloc(struct mlx4_dev *dev, u32 pdn, u32 cqn, u16 xrcdn,
954                    struct mlx4_mtt *mtt, u64 db_rec, struct mlx4_srq *srq);
955 void mlx4_srq_free(struct mlx4_dev *dev, struct mlx4_srq *srq);
956 int mlx4_srq_arm(struct mlx4_dev *dev, struct mlx4_srq *srq, int limit_watermark);
957 int mlx4_srq_query(struct mlx4_dev *dev, struct mlx4_srq *srq, int *limit_watermark);
958
959 int mlx4_INIT_PORT(struct mlx4_dev *dev, int port);
960 int mlx4_CLOSE_PORT(struct mlx4_dev *dev, int port);
961
962 int mlx4_unicast_attach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
963                         int block_mcast_loopback, enum mlx4_protocol prot);
964 int mlx4_unicast_detach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
965                         enum mlx4_protocol prot);
966 int mlx4_multicast_attach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
967                           u8 port, int block_mcast_loopback,
968                           enum mlx4_protocol protocol, u64 *reg_id);
969 int mlx4_multicast_detach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
970                           enum mlx4_protocol protocol, u64 reg_id);
971
972 enum {
973         MLX4_DOMAIN_UVERBS      = 0x1000,
974         MLX4_DOMAIN_ETHTOOL     = 0x2000,
975         MLX4_DOMAIN_RFS         = 0x3000,
976         MLX4_DOMAIN_NIC    = 0x5000,
977 };
978
979 enum mlx4_net_trans_rule_id {
980         MLX4_NET_TRANS_RULE_ID_ETH = 0,
981         MLX4_NET_TRANS_RULE_ID_IB,
982         MLX4_NET_TRANS_RULE_ID_IPV6,
983         MLX4_NET_TRANS_RULE_ID_IPV4,
984         MLX4_NET_TRANS_RULE_ID_TCP,
985         MLX4_NET_TRANS_RULE_ID_UDP,
986         MLX4_NET_TRANS_RULE_ID_VXLAN,
987         MLX4_NET_TRANS_RULE_NUM, /* should be last */
988 };
989
990 extern const u16 __sw_id_hw[];
991
992 static inline int map_hw_to_sw_id(u16 header_id)
993 {
994
995         int i;
996         for (i = 0; i < MLX4_NET_TRANS_RULE_NUM; i++) {
997                 if (header_id == __sw_id_hw[i])
998                         return i;
999         }
1000         return -EINVAL;
1001 }
1002
1003 enum mlx4_net_trans_promisc_mode {
1004         MLX4_FS_REGULAR = 1,
1005         MLX4_FS_ALL_DEFAULT,
1006         MLX4_FS_MC_DEFAULT,
1007         MLX4_FS_UC_SNIFFER,
1008         MLX4_FS_MC_SNIFFER,
1009         MLX4_FS_MODE_NUM, /* should be last */
1010 };
1011
1012 struct mlx4_spec_eth {
1013         u8      dst_mac[ETH_ALEN];
1014         u8      dst_mac_msk[ETH_ALEN];
1015         u8      src_mac[ETH_ALEN];
1016         u8      src_mac_msk[ETH_ALEN];
1017         u8      ether_type_enable;
1018         __be16  ether_type;
1019         __be16  vlan_id_msk;
1020         __be16  vlan_id;
1021 };
1022
1023 struct mlx4_spec_tcp_udp {
1024         __be16 dst_port;
1025         __be16 dst_port_msk;
1026         __be16 src_port;
1027         __be16 src_port_msk;
1028 };
1029
1030 struct mlx4_spec_ipv4 {
1031         __be32 dst_ip;
1032         __be32 dst_ip_msk;
1033         __be32 src_ip;
1034         __be32 src_ip_msk;
1035 };
1036
1037 struct mlx4_spec_ib {
1038         __be32  l3_qpn;
1039         __be32  qpn_msk;
1040         u8      dst_gid[16];
1041         u8      dst_gid_msk[16];
1042 };
1043
1044 struct mlx4_spec_vxlan {
1045         __be32 vni;
1046         __be32 vni_mask;
1047
1048 };
1049
1050 struct mlx4_spec_list {
1051         struct  list_head list;
1052         enum    mlx4_net_trans_rule_id id;
1053         union {
1054                 struct mlx4_spec_eth eth;
1055                 struct mlx4_spec_ib ib;
1056                 struct mlx4_spec_ipv4 ipv4;
1057                 struct mlx4_spec_tcp_udp tcp_udp;
1058                 struct mlx4_spec_vxlan vxlan;
1059         };
1060 };
1061
1062 enum mlx4_net_trans_hw_rule_queue {
1063         MLX4_NET_TRANS_Q_FIFO,
1064         MLX4_NET_TRANS_Q_LIFO,
1065 };
1066
1067 struct mlx4_net_trans_rule {
1068         struct  list_head list;
1069         enum    mlx4_net_trans_hw_rule_queue queue_mode;
1070         bool    exclusive;
1071         bool    allow_loopback;
1072         enum    mlx4_net_trans_promisc_mode promisc_mode;
1073         u8      port;
1074         u16     priority;
1075         u32     qpn;
1076 };
1077
1078 struct mlx4_net_trans_rule_hw_ctrl {
1079         __be16 prio;
1080         u8 type;
1081         u8 flags;
1082         u8 rsvd1;
1083         u8 funcid;
1084         u8 vep;
1085         u8 port;
1086         __be32 qpn;
1087         __be32 rsvd2;
1088 };
1089
1090 struct mlx4_net_trans_rule_hw_ib {
1091         u8 size;
1092         u8 rsvd1;
1093         __be16 id;
1094         u32 rsvd2;
1095         __be32 l3_qpn;
1096         __be32 qpn_mask;
1097         u8 dst_gid[16];
1098         u8 dst_gid_msk[16];
1099 } __packed;
1100
1101 struct mlx4_net_trans_rule_hw_eth {
1102         u8      size;
1103         u8      rsvd;
1104         __be16  id;
1105         u8      rsvd1[6];
1106         u8      dst_mac[6];
1107         u16     rsvd2;
1108         u8      dst_mac_msk[6];
1109         u16     rsvd3;
1110         u8      src_mac[6];
1111         u16     rsvd4;
1112         u8      src_mac_msk[6];
1113         u8      rsvd5;
1114         u8      ether_type_enable;
1115         __be16  ether_type;
1116         __be16  vlan_tag_msk;
1117         __be16  vlan_tag;
1118 } __packed;
1119
1120 struct mlx4_net_trans_rule_hw_tcp_udp {
1121         u8      size;
1122         u8      rsvd;
1123         __be16  id;
1124         __be16  rsvd1[3];
1125         __be16  dst_port;
1126         __be16  rsvd2;
1127         __be16  dst_port_msk;
1128         __be16  rsvd3;
1129         __be16  src_port;
1130         __be16  rsvd4;
1131         __be16  src_port_msk;
1132 } __packed;
1133
1134 struct mlx4_net_trans_rule_hw_ipv4 {
1135         u8      size;
1136         u8      rsvd;
1137         __be16  id;
1138         __be32  rsvd1;
1139         __be32  dst_ip;
1140         __be32  dst_ip_msk;
1141         __be32  src_ip;
1142         __be32  src_ip_msk;
1143 } __packed;
1144
1145 struct mlx4_net_trans_rule_hw_vxlan {
1146         u8      size;
1147         u8      rsvd;
1148         __be16  id;
1149         __be32  rsvd1;
1150         __be32  vni;
1151         __be32  vni_mask;
1152 } __packed;
1153
1154 struct _rule_hw {
1155         union {
1156                 struct {
1157                         u8 size;
1158                         u8 rsvd;
1159                         __be16 id;
1160                 };
1161                 struct mlx4_net_trans_rule_hw_eth eth;
1162                 struct mlx4_net_trans_rule_hw_ib ib;
1163                 struct mlx4_net_trans_rule_hw_ipv4 ipv4;
1164                 struct mlx4_net_trans_rule_hw_tcp_udp tcp_udp;
1165                 struct mlx4_net_trans_rule_hw_vxlan vxlan;
1166         };
1167 };
1168
1169 enum {
1170         VXLAN_STEER_BY_OUTER_MAC        = 1 << 0,
1171         VXLAN_STEER_BY_OUTER_VLAN       = 1 << 1,
1172         VXLAN_STEER_BY_VSID_VNI         = 1 << 2,
1173         VXLAN_STEER_BY_INNER_MAC        = 1 << 3,
1174         VXLAN_STEER_BY_INNER_VLAN       = 1 << 4,
1175 };
1176
1177
1178 int mlx4_flow_steer_promisc_add(struct mlx4_dev *dev, u8 port, u32 qpn,
1179                                 enum mlx4_net_trans_promisc_mode mode);
1180 int mlx4_flow_steer_promisc_remove(struct mlx4_dev *dev, u8 port,
1181                                    enum mlx4_net_trans_promisc_mode mode);
1182 int mlx4_multicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
1183 int mlx4_multicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
1184 int mlx4_unicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
1185 int mlx4_unicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
1186 int mlx4_SET_MCAST_FLTR(struct mlx4_dev *dev, u8 port, u64 mac, u64 clear, u8 mode);
1187
1188 int mlx4_register_mac(struct mlx4_dev *dev, u8 port, u64 mac);
1189 void mlx4_unregister_mac(struct mlx4_dev *dev, u8 port, u64 mac);
1190 int mlx4_get_base_qpn(struct mlx4_dev *dev, u8 port);
1191 int __mlx4_replace_mac(struct mlx4_dev *dev, u8 port, int qpn, u64 new_mac);
1192 void mlx4_set_stats_bitmap(struct mlx4_dev *dev, u64 *stats_bitmap);
1193 int mlx4_SET_PORT_general(struct mlx4_dev *dev, u8 port, int mtu,
1194                           u8 pptx, u8 pfctx, u8 pprx, u8 pfcrx);
1195 int mlx4_SET_PORT_qpn_calc(struct mlx4_dev *dev, u8 port, u32 base_qpn,
1196                            u8 promisc);
1197 int mlx4_SET_PORT_PRIO2TC(struct mlx4_dev *dev, u8 port, u8 *prio2tc);
1198 int mlx4_SET_PORT_SCHEDULER(struct mlx4_dev *dev, u8 port, u8 *tc_tx_bw,
1199                 u8 *pg, u16 *ratelimit);
1200 int mlx4_SET_PORT_VXLAN(struct mlx4_dev *dev, u8 port, u8 steering, int enable);
1201 int mlx4_find_cached_mac(struct mlx4_dev *dev, u8 port, u64 mac, int *idx);
1202 int mlx4_find_cached_vlan(struct mlx4_dev *dev, u8 port, u16 vid, int *idx);
1203 int mlx4_register_vlan(struct mlx4_dev *dev, u8 port, u16 vlan, int *index);
1204 void mlx4_unregister_vlan(struct mlx4_dev *dev, u8 port, u16 vlan);
1205
1206 int mlx4_map_phys_fmr(struct mlx4_dev *dev, struct mlx4_fmr *fmr, u64 *page_list,
1207                       int npages, u64 iova, u32 *lkey, u32 *rkey);
1208 int mlx4_fmr_alloc(struct mlx4_dev *dev, u32 pd, u32 access, int max_pages,
1209                    int max_maps, u8 page_shift, struct mlx4_fmr *fmr);
1210 int mlx4_fmr_enable(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
1211 void mlx4_fmr_unmap(struct mlx4_dev *dev, struct mlx4_fmr *fmr,
1212                     u32 *lkey, u32 *rkey);
1213 int mlx4_fmr_free(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
1214 int mlx4_SYNC_TPT(struct mlx4_dev *dev);
1215 int mlx4_test_interrupts(struct mlx4_dev *dev);
1216 int mlx4_assign_eq(struct mlx4_dev *dev, char *name, struct cpu_rmap *rmap,
1217                    int *vector);
1218 void mlx4_release_eq(struct mlx4_dev *dev, int vec);
1219
1220 int mlx4_eq_get_irq(struct mlx4_dev *dev, int vec);
1221
1222 int mlx4_get_phys_port_id(struct mlx4_dev *dev);
1223 int mlx4_wol_read(struct mlx4_dev *dev, u64 *config, int port);
1224 int mlx4_wol_write(struct mlx4_dev *dev, u64 config, int port);
1225
1226 int mlx4_counter_alloc(struct mlx4_dev *dev, u32 *idx);
1227 void mlx4_counter_free(struct mlx4_dev *dev, u32 idx);
1228
1229 int mlx4_flow_attach(struct mlx4_dev *dev,
1230                      struct mlx4_net_trans_rule *rule, u64 *reg_id);
1231 int mlx4_flow_detach(struct mlx4_dev *dev, u64 reg_id);
1232 int mlx4_map_sw_to_hw_steering_mode(struct mlx4_dev *dev,
1233                                     enum mlx4_net_trans_promisc_mode flow_type);
1234 int mlx4_map_sw_to_hw_steering_id(struct mlx4_dev *dev,
1235                                   enum mlx4_net_trans_rule_id id);
1236 int mlx4_hw_rule_sz(struct mlx4_dev *dev, enum mlx4_net_trans_rule_id id);
1237
1238 int mlx4_tunnel_steer_add(struct mlx4_dev *dev, unsigned char *addr,
1239                           int port, int qpn, u16 prio, u64 *reg_id);
1240
1241 void mlx4_sync_pkey_table(struct mlx4_dev *dev, int slave, int port,
1242                           int i, int val);
1243
1244 int mlx4_get_parav_qkey(struct mlx4_dev *dev, u32 qpn, u32 *qkey);
1245
1246 int mlx4_is_slave_active(struct mlx4_dev *dev, int slave);
1247 int mlx4_gen_pkey_eqe(struct mlx4_dev *dev, int slave, u8 port);
1248 int mlx4_gen_guid_change_eqe(struct mlx4_dev *dev, int slave, u8 port);
1249 int mlx4_gen_slaves_port_mgt_ev(struct mlx4_dev *dev, u8 port, int attr);
1250 int mlx4_gen_port_state_change_eqe(struct mlx4_dev *dev, int slave, u8 port, u8 port_subtype_change);
1251 enum slave_port_state mlx4_get_slave_port_state(struct mlx4_dev *dev, int slave, u8 port);
1252 int set_and_calc_slave_port_state(struct mlx4_dev *dev, int slave, u8 port, int event, enum slave_port_gen_event *gen_event);
1253
1254 void mlx4_put_slave_node_guid(struct mlx4_dev *dev, int slave, __be64 guid);
1255 __be64 mlx4_get_slave_node_guid(struct mlx4_dev *dev, int slave);
1256
1257 int mlx4_get_slave_from_roce_gid(struct mlx4_dev *dev, int port, u8 *gid,
1258                                  int *slave_id);
1259 int mlx4_get_roce_gid_from_slave(struct mlx4_dev *dev, int port, int slave_id,
1260                                  u8 *gid);
1261
1262 int mlx4_FLOW_STEERING_IB_UC_QP_RANGE(struct mlx4_dev *dev, u32 min_range_qpn,
1263                                       u32 max_range_qpn);
1264
1265 cycle_t mlx4_read_clock(struct mlx4_dev *dev);
1266
1267 struct mlx4_active_ports {
1268         DECLARE_BITMAP(ports, MLX4_MAX_PORTS);
1269 };
1270 /* Returns a bitmap of the physical ports which are assigned to slave */
1271 struct mlx4_active_ports mlx4_get_active_ports(struct mlx4_dev *dev, int slave);
1272
1273 /* Returns the physical port that represents the virtual port of the slave, */
1274 /* or a value < 0 in case of an error. If a slave has 2 ports, the identity */
1275 /* mapping is returned.                                                     */
1276 int mlx4_slave_convert_port(struct mlx4_dev *dev, int slave, int port);
1277
1278 struct mlx4_slaves_pport {
1279         DECLARE_BITMAP(slaves, MLX4_MFUNC_MAX);
1280 };
1281 /* Returns a bitmap of all slaves that are assigned to port. */
1282 struct mlx4_slaves_pport mlx4_phys_to_slaves_pport(struct mlx4_dev *dev,
1283                                                    int port);
1284
1285 /* Returns a bitmap of all slaves that are assigned exactly to all the */
1286 /* the ports that are set in crit_ports.                               */
1287 struct mlx4_slaves_pport mlx4_phys_to_slaves_pport_actv(
1288                 struct mlx4_dev *dev,
1289                 const struct mlx4_active_ports *crit_ports);
1290
1291 /* Returns the slave's virtual port that represents the physical port. */
1292 int mlx4_phys_to_slave_port(struct mlx4_dev *dev, int slave, int port);
1293
1294 int mlx4_get_base_gid_ix(struct mlx4_dev *dev, int slave, int port);
1295
1296 int mlx4_config_vxlan_port(struct mlx4_dev *dev, __be16 udp_port);
1297 int mlx4_vf_smi_enabled(struct mlx4_dev *dev, int slave, int port);
1298 int mlx4_vf_get_enable_smi_admin(struct mlx4_dev *dev, int slave, int port);
1299 int mlx4_vf_set_enable_smi_admin(struct mlx4_dev *dev, int slave, int port,
1300                                  int enable);
1301 int mlx4_mr_hw_get_mpt(struct mlx4_dev *dev, struct mlx4_mr *mmr,
1302                        struct mlx4_mpt_entry ***mpt_entry);
1303 int mlx4_mr_hw_write_mpt(struct mlx4_dev *dev, struct mlx4_mr *mmr,
1304                          struct mlx4_mpt_entry **mpt_entry);
1305 int mlx4_mr_hw_change_pd(struct mlx4_dev *dev, struct mlx4_mpt_entry *mpt_entry,
1306                          u32 pdn);
1307 int mlx4_mr_hw_change_access(struct mlx4_dev *dev,
1308                              struct mlx4_mpt_entry *mpt_entry,
1309                              u32 access);
1310 void mlx4_mr_hw_put_mpt(struct mlx4_dev *dev,
1311                         struct mlx4_mpt_entry **mpt_entry);
1312 void mlx4_mr_rereg_mem_cleanup(struct mlx4_dev *dev, struct mlx4_mr *mr);
1313 int mlx4_mr_rereg_mem_write(struct mlx4_dev *dev, struct mlx4_mr *mr,
1314                             u64 iova, u64 size, int npages,
1315                             int page_shift, struct mlx4_mpt_entry *mpt_entry);
1316
1317 int mlx4_get_module_info(struct mlx4_dev *dev, u8 port,
1318                          u16 offset, u16 size, u8 *data);
1319
1320 /* Returns true if running in low memory profile (kdump kernel) */
1321 static inline bool mlx4_low_memory_profile(void)
1322 {
1323         return is_kdump_kernel();
1324 }
1325
1326 /* ACCESS REG commands */
1327 enum mlx4_access_reg_method {
1328         MLX4_ACCESS_REG_QUERY = 0x1,
1329         MLX4_ACCESS_REG_WRITE = 0x2,
1330 };
1331
1332 /* ACCESS PTYS Reg command */
1333 enum mlx4_ptys_proto {
1334         MLX4_PTYS_IB = 1<<0,
1335         MLX4_PTYS_EN = 1<<2,
1336 };
1337
1338 struct mlx4_ptys_reg {
1339         u8 resrvd1;
1340         u8 local_port;
1341         u8 resrvd2;
1342         u8 proto_mask;
1343         __be32 resrvd3[2];
1344         __be32 eth_proto_cap;
1345         __be16 ib_width_cap;
1346         __be16 ib_speed_cap;
1347         __be32 resrvd4;
1348         __be32 eth_proto_admin;
1349         __be16 ib_width_admin;
1350         __be16 ib_speed_admin;
1351         __be32 resrvd5;
1352         __be32 eth_proto_oper;
1353         __be16 ib_width_oper;
1354         __be16 ib_speed_oper;
1355         __be32 resrvd6;
1356         __be32 eth_proto_lp_adv;
1357 } __packed;
1358
1359 int mlx4_ACCESS_PTYS_REG(struct mlx4_dev *dev,
1360                          enum mlx4_access_reg_method method,
1361                          struct mlx4_ptys_reg *ptys_reg);
1362
1363 #endif /* MLX4_DEVICE_H */