45a2add747e07355ebb60fa4447b1cb33b2102f3
[cascardo/linux.git] / include / linux / mlx5 / driver.h
1 /*
2  * Copyright (c) 2013, Mellanox Technologies inc.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX5_DRIVER_H
34 #define MLX5_DRIVER_H
35
36 #include <linux/kernel.h>
37 #include <linux/completion.h>
38 #include <linux/pci.h>
39 #include <linux/spinlock_types.h>
40 #include <linux/semaphore.h>
41 #include <linux/slab.h>
42 #include <linux/vmalloc.h>
43 #include <linux/radix-tree.h>
44
45 #include <linux/mlx5/device.h>
46 #include <linux/mlx5/doorbell.h>
47
48 enum {
49         MLX5_BOARD_ID_LEN = 64,
50         MLX5_MAX_NAME_LEN = 16,
51 };
52
53 enum {
54         /* one minute for the sake of bringup. Generally, commands must always
55          * complete and we may need to increase this timeout value
56          */
57         MLX5_CMD_TIMEOUT_MSEC   = 7200 * 1000,
58         MLX5_CMD_WQ_MAX_NAME    = 32,
59 };
60
61 enum {
62         CMD_OWNER_SW            = 0x0,
63         CMD_OWNER_HW            = 0x1,
64         CMD_STATUS_SUCCESS      = 0,
65 };
66
67 enum mlx5_sqp_t {
68         MLX5_SQP_SMI            = 0,
69         MLX5_SQP_GSI            = 1,
70         MLX5_SQP_IEEE_1588      = 2,
71         MLX5_SQP_SNIFFER        = 3,
72         MLX5_SQP_SYNC_UMR       = 4,
73 };
74
75 enum {
76         MLX5_MAX_PORTS  = 2,
77 };
78
79 enum {
80         MLX5_EQ_VEC_PAGES        = 0,
81         MLX5_EQ_VEC_CMD          = 1,
82         MLX5_EQ_VEC_ASYNC        = 2,
83         MLX5_EQ_VEC_COMP_BASE,
84 };
85
86 enum {
87         MLX5_MAX_EQ_NAME        = 32
88 };
89
90 enum {
91         MLX5_ATOMIC_MODE_IB_COMP        = 1 << 16,
92         MLX5_ATOMIC_MODE_CX             = 2 << 16,
93         MLX5_ATOMIC_MODE_8B             = 3 << 16,
94         MLX5_ATOMIC_MODE_16B            = 4 << 16,
95         MLX5_ATOMIC_MODE_32B            = 5 << 16,
96         MLX5_ATOMIC_MODE_64B            = 6 << 16,
97         MLX5_ATOMIC_MODE_128B           = 7 << 16,
98         MLX5_ATOMIC_MODE_256B           = 8 << 16,
99 };
100
101 enum {
102         MLX5_CMD_OP_QUERY_HCA_CAP               = 0x100,
103         MLX5_CMD_OP_QUERY_ADAPTER               = 0x101,
104         MLX5_CMD_OP_INIT_HCA                    = 0x102,
105         MLX5_CMD_OP_TEARDOWN_HCA                = 0x103,
106         MLX5_CMD_OP_ENABLE_HCA                  = 0x104,
107         MLX5_CMD_OP_DISABLE_HCA                 = 0x105,
108         MLX5_CMD_OP_QUERY_PAGES                 = 0x107,
109         MLX5_CMD_OP_MANAGE_PAGES                = 0x108,
110         MLX5_CMD_OP_SET_HCA_CAP                 = 0x109,
111
112         MLX5_CMD_OP_CREATE_MKEY                 = 0x200,
113         MLX5_CMD_OP_QUERY_MKEY                  = 0x201,
114         MLX5_CMD_OP_DESTROY_MKEY                = 0x202,
115         MLX5_CMD_OP_QUERY_SPECIAL_CONTEXTS      = 0x203,
116
117         MLX5_CMD_OP_CREATE_EQ                   = 0x301,
118         MLX5_CMD_OP_DESTROY_EQ                  = 0x302,
119         MLX5_CMD_OP_QUERY_EQ                    = 0x303,
120
121         MLX5_CMD_OP_CREATE_CQ                   = 0x400,
122         MLX5_CMD_OP_DESTROY_CQ                  = 0x401,
123         MLX5_CMD_OP_QUERY_CQ                    = 0x402,
124         MLX5_CMD_OP_MODIFY_CQ                   = 0x403,
125
126         MLX5_CMD_OP_CREATE_QP                   = 0x500,
127         MLX5_CMD_OP_DESTROY_QP                  = 0x501,
128         MLX5_CMD_OP_RST2INIT_QP                 = 0x502,
129         MLX5_CMD_OP_INIT2RTR_QP                 = 0x503,
130         MLX5_CMD_OP_RTR2RTS_QP                  = 0x504,
131         MLX5_CMD_OP_RTS2RTS_QP                  = 0x505,
132         MLX5_CMD_OP_SQERR2RTS_QP                = 0x506,
133         MLX5_CMD_OP_2ERR_QP                     = 0x507,
134         MLX5_CMD_OP_RTS2SQD_QP                  = 0x508,
135         MLX5_CMD_OP_SQD2RTS_QP                  = 0x509,
136         MLX5_CMD_OP_2RST_QP                     = 0x50a,
137         MLX5_CMD_OP_QUERY_QP                    = 0x50b,
138         MLX5_CMD_OP_CONF_SQP                    = 0x50c,
139         MLX5_CMD_OP_MAD_IFC                     = 0x50d,
140         MLX5_CMD_OP_INIT2INIT_QP                = 0x50e,
141         MLX5_CMD_OP_SUSPEND_QP                  = 0x50f,
142         MLX5_CMD_OP_UNSUSPEND_QP                = 0x510,
143         MLX5_CMD_OP_SQD2SQD_QP                  = 0x511,
144         MLX5_CMD_OP_ALLOC_QP_COUNTER_SET        = 0x512,
145         MLX5_CMD_OP_DEALLOC_QP_COUNTER_SET      = 0x513,
146         MLX5_CMD_OP_QUERY_QP_COUNTER_SET        = 0x514,
147
148         MLX5_CMD_OP_CREATE_PSV                  = 0x600,
149         MLX5_CMD_OP_DESTROY_PSV                 = 0x601,
150         MLX5_CMD_OP_QUERY_PSV                   = 0x602,
151         MLX5_CMD_OP_QUERY_SIG_RULE_TABLE        = 0x603,
152         MLX5_CMD_OP_QUERY_BLOCK_SIZE_TABLE      = 0x604,
153
154         MLX5_CMD_OP_CREATE_SRQ                  = 0x700,
155         MLX5_CMD_OP_DESTROY_SRQ                 = 0x701,
156         MLX5_CMD_OP_QUERY_SRQ                   = 0x702,
157         MLX5_CMD_OP_ARM_RQ                      = 0x703,
158         MLX5_CMD_OP_RESIZE_SRQ                  = 0x704,
159
160         MLX5_CMD_OP_ALLOC_PD                    = 0x800,
161         MLX5_CMD_OP_DEALLOC_PD                  = 0x801,
162         MLX5_CMD_OP_ALLOC_UAR                   = 0x802,
163         MLX5_CMD_OP_DEALLOC_UAR                 = 0x803,
164
165         MLX5_CMD_OP_ATTACH_TO_MCG               = 0x806,
166         MLX5_CMD_OP_DETACH_FROM_MCG             = 0x807,
167
168
169         MLX5_CMD_OP_ALLOC_XRCD                  = 0x80e,
170         MLX5_CMD_OP_DEALLOC_XRCD                = 0x80f,
171
172         MLX5_CMD_OP_ACCESS_REG                  = 0x805,
173         MLX5_CMD_OP_MAX                         = 0x810,
174 };
175
176 enum {
177         MLX5_REG_PCAP            = 0x5001,
178         MLX5_REG_PMTU            = 0x5003,
179         MLX5_REG_PTYS            = 0x5004,
180         MLX5_REG_PAOS            = 0x5006,
181         MLX5_REG_PMAOS           = 0x5012,
182         MLX5_REG_PUDE            = 0x5009,
183         MLX5_REG_PMPE            = 0x5010,
184         MLX5_REG_PELC            = 0x500e,
185         MLX5_REG_PMLP            = 0, /* TBD */
186         MLX5_REG_NODE_DESC       = 0x6001,
187         MLX5_REG_HOST_ENDIANNESS = 0x7004,
188 };
189
190 enum dbg_rsc_type {
191         MLX5_DBG_RSC_QP,
192         MLX5_DBG_RSC_EQ,
193         MLX5_DBG_RSC_CQ,
194 };
195
196 struct mlx5_field_desc {
197         struct dentry          *dent;
198         int                     i;
199 };
200
201 struct mlx5_rsc_debug {
202         struct mlx5_core_dev   *dev;
203         void                   *object;
204         enum dbg_rsc_type       type;
205         struct dentry          *root;
206         struct mlx5_field_desc  fields[0];
207 };
208
209 enum mlx5_dev_event {
210         MLX5_DEV_EVENT_SYS_ERROR,
211         MLX5_DEV_EVENT_PORT_UP,
212         MLX5_DEV_EVENT_PORT_DOWN,
213         MLX5_DEV_EVENT_PORT_INITIALIZED,
214         MLX5_DEV_EVENT_LID_CHANGE,
215         MLX5_DEV_EVENT_PKEY_CHANGE,
216         MLX5_DEV_EVENT_GUID_CHANGE,
217         MLX5_DEV_EVENT_CLIENT_REREG,
218 };
219
220 struct mlx5_uuar_info {
221         struct mlx5_uar        *uars;
222         int                     num_uars;
223         int                     num_low_latency_uuars;
224         unsigned long          *bitmap;
225         unsigned int           *count;
226         struct mlx5_bf         *bfs;
227
228         /*
229          * protect uuar allocation data structs
230          */
231         struct mutex            lock;
232         u32                     ver;
233 };
234
235 struct mlx5_bf {
236         void __iomem           *reg;
237         void __iomem           *regreg;
238         int                     buf_size;
239         struct mlx5_uar        *uar;
240         unsigned long           offset;
241         int                     need_lock;
242         /* protect blue flame buffer selection when needed
243          */
244         spinlock_t              lock;
245
246         /* serialize 64 bit writes when done as two 32 bit accesses
247          */
248         spinlock_t              lock32;
249         int                     uuarn;
250 };
251
252 struct mlx5_cmd_first {
253         __be32          data[4];
254 };
255
256 struct mlx5_cmd_msg {
257         struct list_head                list;
258         struct cache_ent               *cache;
259         u32                             len;
260         struct mlx5_cmd_first           first;
261         struct mlx5_cmd_mailbox        *next;
262 };
263
264 struct mlx5_cmd_debug {
265         struct dentry          *dbg_root;
266         struct dentry          *dbg_in;
267         struct dentry          *dbg_out;
268         struct dentry          *dbg_outlen;
269         struct dentry          *dbg_status;
270         struct dentry          *dbg_run;
271         void                   *in_msg;
272         void                   *out_msg;
273         u8                      status;
274         u16                     inlen;
275         u16                     outlen;
276 };
277
278 struct cache_ent {
279         /* protect block chain allocations
280          */
281         spinlock_t              lock;
282         struct list_head        head;
283 };
284
285 struct cmd_msg_cache {
286         struct cache_ent        large;
287         struct cache_ent        med;
288
289 };
290
291 struct mlx5_cmd_stats {
292         u64             sum;
293         u64             n;
294         struct dentry  *root;
295         struct dentry  *avg;
296         struct dentry  *count;
297         /* protect command average calculations */
298         spinlock_t      lock;
299 };
300
301 struct mlx5_cmd {
302         void           *cmd_buf;
303         dma_addr_t      dma;
304         u16             cmdif_rev;
305         u8              log_sz;
306         u8              log_stride;
307         int             max_reg_cmds;
308         int             events;
309         u32 __iomem    *vector;
310
311         /* protect command queue allocations
312          */
313         spinlock_t      alloc_lock;
314
315         /* protect token allocations
316          */
317         spinlock_t      token_lock;
318         u8              token;
319         unsigned long   bitmask;
320         char            wq_name[MLX5_CMD_WQ_MAX_NAME];
321         struct workqueue_struct *wq;
322         struct semaphore sem;
323         struct semaphore pages_sem;
324         int     mode;
325         struct mlx5_cmd_work_ent *ent_arr[MLX5_MAX_COMMANDS];
326         struct pci_pool *pool;
327         struct mlx5_cmd_debug dbg;
328         struct cmd_msg_cache cache;
329         int checksum_disabled;
330         struct mlx5_cmd_stats stats[MLX5_CMD_OP_MAX];
331 };
332
333 struct mlx5_port_caps {
334         int     gid_table_len;
335         int     pkey_table_len;
336 };
337
338 struct mlx5_general_caps {
339         u8      log_max_eq;
340         u8      log_max_cq;
341         u8      log_max_qp;
342         u8      log_max_mkey;
343         u8      log_max_pd;
344         u8      log_max_srq;
345         u8      log_max_strq;
346         u8      log_max_mrw_sz;
347         u8      log_max_bsf_list_size;
348         u8      log_max_klm_list_size;
349         u32     max_cqes;
350         int     max_wqes;
351         u32     max_eqes;
352         u32     max_indirection;
353         int     max_sq_desc_sz;
354         int     max_rq_desc_sz;
355         int     max_dc_sq_desc_sz;
356         u64     flags;
357         u16     stat_rate_support;
358         int     log_max_msg;
359         int     num_ports;
360         u8      log_max_ra_res_qp;
361         u8      log_max_ra_req_qp;
362         int     max_srq_wqes;
363         int     bf_reg_size;
364         int     bf_regs_per_page;
365         struct mlx5_port_caps   port[MLX5_MAX_PORTS];
366         u8                      ext_port_cap[MLX5_MAX_PORTS];
367         int     max_vf;
368         u32     reserved_lkey;
369         u8      local_ca_ack_delay;
370         u8      log_max_mcg;
371         u32     max_qp_mcg;
372         int     min_page_sz;
373         int     pd_cap;
374         u32     max_qp_counters;
375         u32     pkey_table_size;
376         u8      log_max_ra_req_dc;
377         u8      log_max_ra_res_dc;
378         u32     uar_sz;
379         u8      min_log_pg_sz;
380         u8      log_max_xrcd;
381         u16     log_uar_page_sz;
382 };
383
384 struct mlx5_caps {
385         struct mlx5_general_caps gen;
386 };
387
388 struct mlx5_cmd_mailbox {
389         void           *buf;
390         dma_addr_t      dma;
391         struct mlx5_cmd_mailbox *next;
392 };
393
394 struct mlx5_buf_list {
395         void                   *buf;
396         dma_addr_t              map;
397 };
398
399 struct mlx5_buf {
400         struct mlx5_buf_list    direct;
401         struct mlx5_buf_list   *page_list;
402         int                     nbufs;
403         int                     npages;
404         int                     size;
405         u8                      page_shift;
406 };
407
408 struct mlx5_eq {
409         struct mlx5_core_dev   *dev;
410         __be32 __iomem         *doorbell;
411         u32                     cons_index;
412         struct mlx5_buf         buf;
413         int                     size;
414         u8                      irqn;
415         u8                      eqn;
416         int                     nent;
417         u64                     mask;
418         char                    name[MLX5_MAX_EQ_NAME];
419         struct list_head        list;
420         int                     index;
421         struct mlx5_rsc_debug   *dbg;
422 };
423
424 struct mlx5_core_psv {
425         u32     psv_idx;
426         struct psv_layout {
427                 u32     pd;
428                 u16     syndrome;
429                 u16     reserved;
430                 u16     bg;
431                 u16     app_tag;
432                 u32     ref_tag;
433         } psv;
434 };
435
436 struct mlx5_core_sig_ctx {
437         struct mlx5_core_psv    psv_memory;
438         struct mlx5_core_psv    psv_wire;
439         struct ib_sig_err       err_item;
440         bool                    sig_status_checked;
441         bool                    sig_err_exists;
442         u32                     sigerr_count;
443 };
444
445 struct mlx5_core_mr {
446         u64                     iova;
447         u64                     size;
448         u32                     key;
449         u32                     pd;
450 };
451
452 struct mlx5_core_srq {
453         u32             srqn;
454         int             max;
455         int             max_gs;
456         int             max_avail_gather;
457         int             wqe_shift;
458         void (*event)   (struct mlx5_core_srq *, enum mlx5_event);
459
460         atomic_t                refcount;
461         struct completion       free;
462 };
463
464 struct mlx5_eq_table {
465         void __iomem           *update_ci;
466         void __iomem           *update_arm_ci;
467         struct list_head       *comp_eq_head;
468         struct mlx5_eq          pages_eq;
469         struct mlx5_eq          async_eq;
470         struct mlx5_eq          cmd_eq;
471         struct msix_entry       *msix_arr;
472         int                     num_comp_vectors;
473         /* protect EQs list
474          */
475         spinlock_t              lock;
476 };
477
478 struct mlx5_uar {
479         u32                     index;
480         struct list_head        bf_list;
481         unsigned                free_bf_bmap;
482         void __iomem           *wc_map;
483         void __iomem           *map;
484 };
485
486
487 struct mlx5_core_health {
488         struct health_buffer __iomem   *health;
489         __be32 __iomem                 *health_counter;
490         struct timer_list               timer;
491         struct list_head                list;
492         u32                             prev;
493         int                             miss_counter;
494 };
495
496 struct mlx5_cq_table {
497         /* protect radix tree
498          */
499         spinlock_t              lock;
500         struct radix_tree_root  tree;
501 };
502
503 struct mlx5_qp_table {
504         /* protect radix tree
505          */
506         spinlock_t              lock;
507         struct radix_tree_root  tree;
508 };
509
510 struct mlx5_srq_table {
511         /* protect radix tree
512          */
513         spinlock_t              lock;
514         struct radix_tree_root  tree;
515 };
516
517 struct mlx5_mr_table {
518         /* protect radix tree
519          */
520         rwlock_t                lock;
521         struct radix_tree_root  tree;
522 };
523
524 struct mlx5_priv {
525         char                    name[MLX5_MAX_NAME_LEN];
526         struct mlx5_eq_table    eq_table;
527         struct mlx5_uuar_info   uuari;
528         MLX5_DECLARE_DOORBELL_LOCK(cq_uar_lock);
529
530         /* pages stuff */
531         struct workqueue_struct *pg_wq;
532         struct rb_root          page_root;
533         int                     fw_pages;
534         int                     reg_pages;
535         struct list_head        free_list;
536
537         struct mlx5_core_health health;
538
539         struct mlx5_srq_table   srq_table;
540
541         /* start: qp staff */
542         struct mlx5_qp_table    qp_table;
543         struct dentry          *qp_debugfs;
544         struct dentry          *eq_debugfs;
545         struct dentry          *cq_debugfs;
546         struct dentry          *cmdif_debugfs;
547         /* end: qp staff */
548
549         /* start: cq staff */
550         struct mlx5_cq_table    cq_table;
551         /* end: cq staff */
552
553         /* start: mr staff */
554         struct mlx5_mr_table    mr_table;
555         /* end: mr staff */
556
557         /* start: alloc staff */
558         struct mutex            pgdir_mutex;
559         struct list_head        pgdir_list;
560         /* end: alloc staff */
561         struct dentry          *dbg_root;
562
563         /* protect mkey key part */
564         spinlock_t              mkey_lock;
565         u8                      mkey_key;
566
567         struct list_head        dev_list;
568         struct list_head        ctx_list;
569         spinlock_t              ctx_lock;
570 };
571
572 struct mlx5_core_dev {
573         struct pci_dev         *pdev;
574         u8                      rev_id;
575         char                    board_id[MLX5_BOARD_ID_LEN];
576         struct mlx5_cmd         cmd;
577         struct mlx5_caps        caps;
578         phys_addr_t             iseg_base;
579         struct mlx5_init_seg __iomem *iseg;
580         void                    (*event) (struct mlx5_core_dev *dev,
581                                           enum mlx5_dev_event event,
582                                           unsigned long param);
583         struct mlx5_priv        priv;
584         struct mlx5_profile     *profile;
585         atomic_t                num_qps;
586 };
587
588 struct mlx5_db {
589         __be32                  *db;
590         union {
591                 struct mlx5_db_pgdir            *pgdir;
592                 struct mlx5_ib_user_db_page     *user_page;
593         }                       u;
594         dma_addr_t              dma;
595         int                     index;
596 };
597
598 enum {
599         MLX5_DB_PER_PAGE = PAGE_SIZE / L1_CACHE_BYTES,
600 };
601
602 enum {
603         MLX5_COMP_EQ_SIZE = 1024,
604 };
605
606 struct mlx5_db_pgdir {
607         struct list_head        list;
608         DECLARE_BITMAP(bitmap, MLX5_DB_PER_PAGE);
609         __be32                 *db_page;
610         dma_addr_t              db_dma;
611 };
612
613 typedef void (*mlx5_cmd_cbk_t)(int status, void *context);
614
615 struct mlx5_cmd_work_ent {
616         struct mlx5_cmd_msg    *in;
617         struct mlx5_cmd_msg    *out;
618         void                   *uout;
619         int                     uout_size;
620         mlx5_cmd_cbk_t          callback;
621         void                   *context;
622         int                     idx;
623         struct completion       done;
624         struct mlx5_cmd        *cmd;
625         struct work_struct      work;
626         struct mlx5_cmd_layout *lay;
627         int                     ret;
628         int                     page_queue;
629         u8                      status;
630         u8                      token;
631         u64                     ts1;
632         u64                     ts2;
633         u16                     op;
634 };
635
636 struct mlx5_pas {
637         u64     pa;
638         u8      log_sz;
639 };
640
641 static inline void *mlx5_buf_offset(struct mlx5_buf *buf, int offset)
642 {
643         if (likely(BITS_PER_LONG == 64 || buf->nbufs == 1))
644                 return buf->direct.buf + offset;
645         else
646                 return buf->page_list[offset >> PAGE_SHIFT].buf +
647                         (offset & (PAGE_SIZE - 1));
648 }
649
650 extern struct workqueue_struct *mlx5_core_wq;
651
652 #define STRUCT_FIELD(header, field) \
653         .struct_offset_bytes = offsetof(struct ib_unpacked_ ## header, field),      \
654         .struct_size_bytes   = sizeof((struct ib_unpacked_ ## header *)0)->field
655
656 struct ib_field {
657         size_t struct_offset_bytes;
658         size_t struct_size_bytes;
659         int    offset_bits;
660         int    size_bits;
661 };
662
663 static inline struct mlx5_core_dev *pci2mlx5_core_dev(struct pci_dev *pdev)
664 {
665         return pci_get_drvdata(pdev);
666 }
667
668 extern struct dentry *mlx5_debugfs_root;
669
670 static inline u16 fw_rev_maj(struct mlx5_core_dev *dev)
671 {
672         return ioread32be(&dev->iseg->fw_rev) & 0xffff;
673 }
674
675 static inline u16 fw_rev_min(struct mlx5_core_dev *dev)
676 {
677         return ioread32be(&dev->iseg->fw_rev) >> 16;
678 }
679
680 static inline u16 fw_rev_sub(struct mlx5_core_dev *dev)
681 {
682         return ioread32be(&dev->iseg->cmdif_rev_fw_sub) & 0xffff;
683 }
684
685 static inline u16 cmdif_rev(struct mlx5_core_dev *dev)
686 {
687         return ioread32be(&dev->iseg->cmdif_rev_fw_sub) >> 16;
688 }
689
690 static inline void *mlx5_vzalloc(unsigned long size)
691 {
692         void *rtn;
693
694         rtn = kzalloc(size, GFP_KERNEL | __GFP_NOWARN);
695         if (!rtn)
696                 rtn = vzalloc(size);
697         return rtn;
698 }
699
700 static inline void mlx5_vfree(const void *addr)
701 {
702         if (addr && is_vmalloc_addr(addr))
703                 vfree(addr);
704         else
705                 kfree(addr);
706 }
707
708 static inline u32 mlx5_base_mkey(const u32 key)
709 {
710         return key & 0xffffff00u;
711 }
712
713 int mlx5_cmd_init(struct mlx5_core_dev *dev);
714 void mlx5_cmd_cleanup(struct mlx5_core_dev *dev);
715 void mlx5_cmd_use_events(struct mlx5_core_dev *dev);
716 void mlx5_cmd_use_polling(struct mlx5_core_dev *dev);
717 int mlx5_cmd_status_to_err(struct mlx5_outbox_hdr *hdr);
718 int mlx5_core_get_caps(struct mlx5_core_dev *dev, struct mlx5_caps *caps,
719                        u16 opmod);
720 int mlx5_cmd_exec(struct mlx5_core_dev *dev, void *in, int in_size, void *out,
721                   int out_size);
722 int mlx5_cmd_exec_cb(struct mlx5_core_dev *dev, void *in, int in_size,
723                      void *out, int out_size, mlx5_cmd_cbk_t callback,
724                      void *context);
725 int mlx5_cmd_alloc_uar(struct mlx5_core_dev *dev, u32 *uarn);
726 int mlx5_cmd_free_uar(struct mlx5_core_dev *dev, u32 uarn);
727 int mlx5_alloc_uuars(struct mlx5_core_dev *dev, struct mlx5_uuar_info *uuari);
728 int mlx5_free_uuars(struct mlx5_core_dev *dev, struct mlx5_uuar_info *uuari);
729 void mlx5_health_cleanup(void);
730 void  __init mlx5_health_init(void);
731 void mlx5_start_health_poll(struct mlx5_core_dev *dev);
732 void mlx5_stop_health_poll(struct mlx5_core_dev *dev);
733 int mlx5_buf_alloc(struct mlx5_core_dev *dev, int size, int max_direct,
734                    struct mlx5_buf *buf);
735 void mlx5_buf_free(struct mlx5_core_dev *dev, struct mlx5_buf *buf);
736 struct mlx5_cmd_mailbox *mlx5_alloc_cmd_mailbox_chain(struct mlx5_core_dev *dev,
737                                                       gfp_t flags, int npages);
738 void mlx5_free_cmd_mailbox_chain(struct mlx5_core_dev *dev,
739                                  struct mlx5_cmd_mailbox *head);
740 int mlx5_core_create_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
741                          struct mlx5_create_srq_mbox_in *in, int inlen);
742 int mlx5_core_destroy_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq);
743 int mlx5_core_query_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
744                         struct mlx5_query_srq_mbox_out *out);
745 int mlx5_core_arm_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
746                       u16 lwm, int is_srq);
747 void mlx5_init_mr_table(struct mlx5_core_dev *dev);
748 void mlx5_cleanup_mr_table(struct mlx5_core_dev *dev);
749 int mlx5_core_create_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mr *mr,
750                           struct mlx5_create_mkey_mbox_in *in, int inlen,
751                           mlx5_cmd_cbk_t callback, void *context,
752                           struct mlx5_create_mkey_mbox_out *out);
753 int mlx5_core_destroy_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mr *mr);
754 int mlx5_core_query_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mr *mr,
755                          struct mlx5_query_mkey_mbox_out *out, int outlen);
756 int mlx5_core_dump_fill_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mr *mr,
757                              u32 *mkey);
758 int mlx5_core_alloc_pd(struct mlx5_core_dev *dev, u32 *pdn);
759 int mlx5_core_dealloc_pd(struct mlx5_core_dev *dev, u32 pdn);
760 int mlx5_core_mad_ifc(struct mlx5_core_dev *dev, void *inb, void *outb,
761                       u16 opmod, u8 port);
762 void mlx5_pagealloc_init(struct mlx5_core_dev *dev);
763 void mlx5_pagealloc_cleanup(struct mlx5_core_dev *dev);
764 int mlx5_pagealloc_start(struct mlx5_core_dev *dev);
765 void mlx5_pagealloc_stop(struct mlx5_core_dev *dev);
766 void mlx5_core_req_pages_handler(struct mlx5_core_dev *dev, u16 func_id,
767                                  s32 npages);
768 int mlx5_satisfy_startup_pages(struct mlx5_core_dev *dev, int boot);
769 int mlx5_reclaim_startup_pages(struct mlx5_core_dev *dev);
770 void mlx5_register_debugfs(void);
771 void mlx5_unregister_debugfs(void);
772 int mlx5_eq_init(struct mlx5_core_dev *dev);
773 void mlx5_eq_cleanup(struct mlx5_core_dev *dev);
774 void mlx5_fill_page_array(struct mlx5_buf *buf, __be64 *pas);
775 void mlx5_cq_completion(struct mlx5_core_dev *dev, u32 cqn);
776 void mlx5_qp_event(struct mlx5_core_dev *dev, u32 qpn, int event_type);
777 void mlx5_srq_event(struct mlx5_core_dev *dev, u32 srqn, int event_type);
778 struct mlx5_core_srq *mlx5_core_get_srq(struct mlx5_core_dev *dev, u32 srqn);
779 void mlx5_cmd_comp_handler(struct mlx5_core_dev *dev, unsigned long vector);
780 void mlx5_cq_event(struct mlx5_core_dev *dev, u32 cqn, int event_type);
781 int mlx5_create_map_eq(struct mlx5_core_dev *dev, struct mlx5_eq *eq, u8 vecidx,
782                        int nent, u64 mask, const char *name, struct mlx5_uar *uar);
783 int mlx5_destroy_unmap_eq(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
784 int mlx5_start_eqs(struct mlx5_core_dev *dev);
785 int mlx5_stop_eqs(struct mlx5_core_dev *dev);
786 int mlx5_core_attach_mcg(struct mlx5_core_dev *dev, union ib_gid *mgid, u32 qpn);
787 int mlx5_core_detach_mcg(struct mlx5_core_dev *dev, union ib_gid *mgid, u32 qpn);
788
789 int mlx5_qp_debugfs_init(struct mlx5_core_dev *dev);
790 void mlx5_qp_debugfs_cleanup(struct mlx5_core_dev *dev);
791 int mlx5_core_access_reg(struct mlx5_core_dev *dev, void *data_in,
792                          int size_in, void *data_out, int size_out,
793                          u16 reg_num, int arg, int write);
794 int mlx5_set_port_caps(struct mlx5_core_dev *dev, u8 port_num, u32 caps);
795
796 int mlx5_debug_eq_add(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
797 void mlx5_debug_eq_remove(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
798 int mlx5_core_eq_query(struct mlx5_core_dev *dev, struct mlx5_eq *eq,
799                        struct mlx5_query_eq_mbox_out *out, int outlen);
800 int mlx5_eq_debugfs_init(struct mlx5_core_dev *dev);
801 void mlx5_eq_debugfs_cleanup(struct mlx5_core_dev *dev);
802 int mlx5_cq_debugfs_init(struct mlx5_core_dev *dev);
803 void mlx5_cq_debugfs_cleanup(struct mlx5_core_dev *dev);
804 int mlx5_db_alloc(struct mlx5_core_dev *dev, struct mlx5_db *db);
805 void mlx5_db_free(struct mlx5_core_dev *dev, struct mlx5_db *db);
806
807 const char *mlx5_command_str(int command);
808 int mlx5_cmdif_debugfs_init(struct mlx5_core_dev *dev);
809 void mlx5_cmdif_debugfs_cleanup(struct mlx5_core_dev *dev);
810 int mlx5_core_create_psv(struct mlx5_core_dev *dev, u32 pdn,
811                          int npsvs, u32 *sig_index);
812 int mlx5_core_destroy_psv(struct mlx5_core_dev *dev, int psv_num);
813
814 static inline u32 mlx5_mkey_to_idx(u32 mkey)
815 {
816         return mkey >> 8;
817 }
818
819 static inline u32 mlx5_idx_to_mkey(u32 mkey_idx)
820 {
821         return mkey_idx << 8;
822 }
823
824 static inline u8 mlx5_mkey_variant(u32 mkey)
825 {
826         return mkey & 0xff;
827 }
828
829 enum {
830         MLX5_PROF_MASK_QP_SIZE          = (u64)1 << 0,
831         MLX5_PROF_MASK_MR_CACHE         = (u64)1 << 1,
832 };
833
834 enum {
835         MAX_MR_CACHE_ENTRIES    = 16,
836 };
837
838 struct mlx5_interface {
839         void *                  (*add)(struct mlx5_core_dev *dev);
840         void                    (*remove)(struct mlx5_core_dev *dev, void *context);
841         void                    (*event)(struct mlx5_core_dev *dev, void *context,
842                                          enum mlx5_dev_event event, unsigned long param);
843         struct list_head        list;
844 };
845
846 int mlx5_register_interface(struct mlx5_interface *intf);
847 void mlx5_unregister_interface(struct mlx5_interface *intf);
848
849 struct mlx5_profile {
850         u64     mask;
851         u8      log_max_qp;
852         struct {
853                 int     size;
854                 int     limit;
855         } mr_cache[MAX_MR_CACHE_ENTRIES];
856 };
857
858 #endif /* MLX5_DRIVER_H */