Merge tag 'drm-vc4-next-2016-08-29' of https://github.com/anholt/linux into drm-next
[cascardo/linux.git] / include / uapi / drm / i915_drm.h
1 /*
2  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the
7  * "Software"), to deal in the Software without restriction, including
8  * without limitation the rights to use, copy, modify, merge, publish,
9  * distribute, sub license, and/or sell copies of the Software, and to
10  * permit persons to whom the Software is furnished to do so, subject to
11  * the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the
14  * next paragraph) shall be included in all copies or substantial portions
15  * of the Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
18  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
20  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
21  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
22  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
23  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
24  *
25  */
26
27 #ifndef _UAPI_I915_DRM_H_
28 #define _UAPI_I915_DRM_H_
29
30 #include "drm.h"
31
32 #if defined(__cplusplus)
33 extern "C" {
34 #endif
35
36 /* Please note that modifications to all structs defined here are
37  * subject to backwards-compatibility constraints.
38  */
39
40 /**
41  * DOC: uevents generated by i915 on it's device node
42  *
43  * I915_L3_PARITY_UEVENT - Generated when the driver receives a parity mismatch
44  *      event from the gpu l3 cache. Additional information supplied is ROW,
45  *      BANK, SUBBANK, SLICE of the affected cacheline. Userspace should keep
46  *      track of these events and if a specific cache-line seems to have a
47  *      persistent error remap it with the l3 remapping tool supplied in
48  *      intel-gpu-tools.  The value supplied with the event is always 1.
49  *
50  * I915_ERROR_UEVENT - Generated upon error detection, currently only via
51  *      hangcheck. The error detection event is a good indicator of when things
52  *      began to go badly. The value supplied with the event is a 1 upon error
53  *      detection, and a 0 upon reset completion, signifying no more error
54  *      exists. NOTE: Disabling hangcheck or reset via module parameter will
55  *      cause the related events to not be seen.
56  *
57  * I915_RESET_UEVENT - Event is generated just before an attempt to reset the
58  *      the GPU. The value supplied with the event is always 1. NOTE: Disable
59  *      reset via module parameter will cause this event to not be seen.
60  */
61 #define I915_L3_PARITY_UEVENT           "L3_PARITY_ERROR"
62 #define I915_ERROR_UEVENT               "ERROR"
63 #define I915_RESET_UEVENT               "RESET"
64
65 /*
66  * MOCS indexes used for GPU surfaces, defining the cacheability of the
67  * surface data and the coherency for this data wrt. CPU vs. GPU accesses.
68  */
69 enum i915_mocs_table_index {
70         /*
71          * Not cached anywhere, coherency between CPU and GPU accesses is
72          * guaranteed.
73          */
74         I915_MOCS_UNCACHED,
75         /*
76          * Cacheability and coherency controlled by the kernel automatically
77          * based on the DRM_I915_GEM_SET_CACHING IOCTL setting and the current
78          * usage of the surface (used for display scanout or not).
79          */
80         I915_MOCS_PTE,
81         /*
82          * Cached in all GPU caches available on the platform.
83          * Coherency between CPU and GPU accesses to the surface is not
84          * guaranteed without extra synchronization.
85          */
86         I915_MOCS_CACHED,
87 };
88
89 /* Each region is a minimum of 16k, and there are at most 255 of them.
90  */
91 #define I915_NR_TEX_REGIONS 255 /* table size 2k - maximum due to use
92                                  * of chars for next/prev indices */
93 #define I915_LOG_MIN_TEX_REGION_SIZE 14
94
95 typedef struct _drm_i915_init {
96         enum {
97                 I915_INIT_DMA = 0x01,
98                 I915_CLEANUP_DMA = 0x02,
99                 I915_RESUME_DMA = 0x03
100         } func;
101         unsigned int mmio_offset;
102         int sarea_priv_offset;
103         unsigned int ring_start;
104         unsigned int ring_end;
105         unsigned int ring_size;
106         unsigned int front_offset;
107         unsigned int back_offset;
108         unsigned int depth_offset;
109         unsigned int w;
110         unsigned int h;
111         unsigned int pitch;
112         unsigned int pitch_bits;
113         unsigned int back_pitch;
114         unsigned int depth_pitch;
115         unsigned int cpp;
116         unsigned int chipset;
117 } drm_i915_init_t;
118
119 typedef struct _drm_i915_sarea {
120         struct drm_tex_region texList[I915_NR_TEX_REGIONS + 1];
121         int last_upload;        /* last time texture was uploaded */
122         int last_enqueue;       /* last time a buffer was enqueued */
123         int last_dispatch;      /* age of the most recently dispatched buffer */
124         int ctxOwner;           /* last context to upload state */
125         int texAge;
126         int pf_enabled;         /* is pageflipping allowed? */
127         int pf_active;
128         int pf_current_page;    /* which buffer is being displayed? */
129         int perf_boxes;         /* performance boxes to be displayed */
130         int width, height;      /* screen size in pixels */
131
132         drm_handle_t front_handle;
133         int front_offset;
134         int front_size;
135
136         drm_handle_t back_handle;
137         int back_offset;
138         int back_size;
139
140         drm_handle_t depth_handle;
141         int depth_offset;
142         int depth_size;
143
144         drm_handle_t tex_handle;
145         int tex_offset;
146         int tex_size;
147         int log_tex_granularity;
148         int pitch;
149         int rotation;           /* 0, 90, 180 or 270 */
150         int rotated_offset;
151         int rotated_size;
152         int rotated_pitch;
153         int virtualX, virtualY;
154
155         unsigned int front_tiled;
156         unsigned int back_tiled;
157         unsigned int depth_tiled;
158         unsigned int rotated_tiled;
159         unsigned int rotated2_tiled;
160
161         int pipeA_x;
162         int pipeA_y;
163         int pipeA_w;
164         int pipeA_h;
165         int pipeB_x;
166         int pipeB_y;
167         int pipeB_w;
168         int pipeB_h;
169
170         /* fill out some space for old userspace triple buffer */
171         drm_handle_t unused_handle;
172         __u32 unused1, unused2, unused3;
173
174         /* buffer object handles for static buffers. May change
175          * over the lifetime of the client.
176          */
177         __u32 front_bo_handle;
178         __u32 back_bo_handle;
179         __u32 unused_bo_handle;
180         __u32 depth_bo_handle;
181
182 } drm_i915_sarea_t;
183
184 /* due to userspace building against these headers we need some compat here */
185 #define planeA_x pipeA_x
186 #define planeA_y pipeA_y
187 #define planeA_w pipeA_w
188 #define planeA_h pipeA_h
189 #define planeB_x pipeB_x
190 #define planeB_y pipeB_y
191 #define planeB_w pipeB_w
192 #define planeB_h pipeB_h
193
194 /* Flags for perf_boxes
195  */
196 #define I915_BOX_RING_EMPTY    0x1
197 #define I915_BOX_FLIP          0x2
198 #define I915_BOX_WAIT          0x4
199 #define I915_BOX_TEXTURE_LOAD  0x8
200 #define I915_BOX_LOST_CONTEXT  0x10
201
202 /*
203  * i915 specific ioctls.
204  *
205  * The device specific ioctl range is [DRM_COMMAND_BASE, DRM_COMMAND_END) ie
206  * [0x40, 0xa0) (a0 is excluded). The numbers below are defined as offset
207  * against DRM_COMMAND_BASE and should be between [0x0, 0x60).
208  */
209 #define DRM_I915_INIT           0x00
210 #define DRM_I915_FLUSH          0x01
211 #define DRM_I915_FLIP           0x02
212 #define DRM_I915_BATCHBUFFER    0x03
213 #define DRM_I915_IRQ_EMIT       0x04
214 #define DRM_I915_IRQ_WAIT       0x05
215 #define DRM_I915_GETPARAM       0x06
216 #define DRM_I915_SETPARAM       0x07
217 #define DRM_I915_ALLOC          0x08
218 #define DRM_I915_FREE           0x09
219 #define DRM_I915_INIT_HEAP      0x0a
220 #define DRM_I915_CMDBUFFER      0x0b
221 #define DRM_I915_DESTROY_HEAP   0x0c
222 #define DRM_I915_SET_VBLANK_PIPE        0x0d
223 #define DRM_I915_GET_VBLANK_PIPE        0x0e
224 #define DRM_I915_VBLANK_SWAP    0x0f
225 #define DRM_I915_HWS_ADDR       0x11
226 #define DRM_I915_GEM_INIT       0x13
227 #define DRM_I915_GEM_EXECBUFFER 0x14
228 #define DRM_I915_GEM_PIN        0x15
229 #define DRM_I915_GEM_UNPIN      0x16
230 #define DRM_I915_GEM_BUSY       0x17
231 #define DRM_I915_GEM_THROTTLE   0x18
232 #define DRM_I915_GEM_ENTERVT    0x19
233 #define DRM_I915_GEM_LEAVEVT    0x1a
234 #define DRM_I915_GEM_CREATE     0x1b
235 #define DRM_I915_GEM_PREAD      0x1c
236 #define DRM_I915_GEM_PWRITE     0x1d
237 #define DRM_I915_GEM_MMAP       0x1e
238 #define DRM_I915_GEM_SET_DOMAIN 0x1f
239 #define DRM_I915_GEM_SW_FINISH  0x20
240 #define DRM_I915_GEM_SET_TILING 0x21
241 #define DRM_I915_GEM_GET_TILING 0x22
242 #define DRM_I915_GEM_GET_APERTURE 0x23
243 #define DRM_I915_GEM_MMAP_GTT   0x24
244 #define DRM_I915_GET_PIPE_FROM_CRTC_ID  0x25
245 #define DRM_I915_GEM_MADVISE    0x26
246 #define DRM_I915_OVERLAY_PUT_IMAGE      0x27
247 #define DRM_I915_OVERLAY_ATTRS  0x28
248 #define DRM_I915_GEM_EXECBUFFER2        0x29
249 #define DRM_I915_GET_SPRITE_COLORKEY    0x2a
250 #define DRM_I915_SET_SPRITE_COLORKEY    0x2b
251 #define DRM_I915_GEM_WAIT       0x2c
252 #define DRM_I915_GEM_CONTEXT_CREATE     0x2d
253 #define DRM_I915_GEM_CONTEXT_DESTROY    0x2e
254 #define DRM_I915_GEM_SET_CACHING        0x2f
255 #define DRM_I915_GEM_GET_CACHING        0x30
256 #define DRM_I915_REG_READ               0x31
257 #define DRM_I915_GET_RESET_STATS        0x32
258 #define DRM_I915_GEM_USERPTR            0x33
259 #define DRM_I915_GEM_CONTEXT_GETPARAM   0x34
260 #define DRM_I915_GEM_CONTEXT_SETPARAM   0x35
261
262 #define DRM_IOCTL_I915_INIT             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT, drm_i915_init_t)
263 #define DRM_IOCTL_I915_FLUSH            DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLUSH)
264 #define DRM_IOCTL_I915_FLIP             DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLIP)
265 #define DRM_IOCTL_I915_BATCHBUFFER      DRM_IOW( DRM_COMMAND_BASE + DRM_I915_BATCHBUFFER, drm_i915_batchbuffer_t)
266 #define DRM_IOCTL_I915_IRQ_EMIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_IRQ_EMIT, drm_i915_irq_emit_t)
267 #define DRM_IOCTL_I915_IRQ_WAIT         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_IRQ_WAIT, drm_i915_irq_wait_t)
268 #define DRM_IOCTL_I915_GETPARAM         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GETPARAM, drm_i915_getparam_t)
269 #define DRM_IOCTL_I915_SETPARAM         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SETPARAM, drm_i915_setparam_t)
270 #define DRM_IOCTL_I915_ALLOC            DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_ALLOC, drm_i915_mem_alloc_t)
271 #define DRM_IOCTL_I915_FREE             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_FREE, drm_i915_mem_free_t)
272 #define DRM_IOCTL_I915_INIT_HEAP        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT_HEAP, drm_i915_mem_init_heap_t)
273 #define DRM_IOCTL_I915_CMDBUFFER        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_CMDBUFFER, drm_i915_cmdbuffer_t)
274 #define DRM_IOCTL_I915_DESTROY_HEAP     DRM_IOW( DRM_COMMAND_BASE + DRM_I915_DESTROY_HEAP, drm_i915_mem_destroy_heap_t)
275 #define DRM_IOCTL_I915_SET_VBLANK_PIPE  DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
276 #define DRM_IOCTL_I915_GET_VBLANK_PIPE  DRM_IOR( DRM_COMMAND_BASE + DRM_I915_GET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
277 #define DRM_IOCTL_I915_VBLANK_SWAP      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_VBLANK_SWAP, drm_i915_vblank_swap_t)
278 #define DRM_IOCTL_I915_HWS_ADDR         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_HWS_ADDR, struct drm_i915_gem_init)
279 #define DRM_IOCTL_I915_GEM_INIT         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_INIT, struct drm_i915_gem_init)
280 #define DRM_IOCTL_I915_GEM_EXECBUFFER   DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER, struct drm_i915_gem_execbuffer)
281 #define DRM_IOCTL_I915_GEM_EXECBUFFER2  DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER2, struct drm_i915_gem_execbuffer2)
282 #define DRM_IOCTL_I915_GEM_PIN          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_PIN, struct drm_i915_gem_pin)
283 #define DRM_IOCTL_I915_GEM_UNPIN        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_UNPIN, struct drm_i915_gem_unpin)
284 #define DRM_IOCTL_I915_GEM_BUSY         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_BUSY, struct drm_i915_gem_busy)
285 #define DRM_IOCTL_I915_GEM_SET_CACHING          DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_SET_CACHING, struct drm_i915_gem_caching)
286 #define DRM_IOCTL_I915_GEM_GET_CACHING          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_GET_CACHING, struct drm_i915_gem_caching)
287 #define DRM_IOCTL_I915_GEM_THROTTLE     DRM_IO ( DRM_COMMAND_BASE + DRM_I915_GEM_THROTTLE)
288 #define DRM_IOCTL_I915_GEM_ENTERVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_ENTERVT)
289 #define DRM_IOCTL_I915_GEM_LEAVEVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_LEAVEVT)
290 #define DRM_IOCTL_I915_GEM_CREATE       DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_CREATE, struct drm_i915_gem_create)
291 #define DRM_IOCTL_I915_GEM_PREAD        DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PREAD, struct drm_i915_gem_pread)
292 #define DRM_IOCTL_I915_GEM_PWRITE       DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PWRITE, struct drm_i915_gem_pwrite)
293 #define DRM_IOCTL_I915_GEM_MMAP         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP, struct drm_i915_gem_mmap)
294 #define DRM_IOCTL_I915_GEM_MMAP_GTT     DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP_GTT, struct drm_i915_gem_mmap_gtt)
295 #define DRM_IOCTL_I915_GEM_SET_DOMAIN   DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SET_DOMAIN, struct drm_i915_gem_set_domain)
296 #define DRM_IOCTL_I915_GEM_SW_FINISH    DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SW_FINISH, struct drm_i915_gem_sw_finish)
297 #define DRM_IOCTL_I915_GEM_SET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_SET_TILING, struct drm_i915_gem_set_tiling)
298 #define DRM_IOCTL_I915_GEM_GET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_GET_TILING, struct drm_i915_gem_get_tiling)
299 #define DRM_IOCTL_I915_GEM_GET_APERTURE DRM_IOR  (DRM_COMMAND_BASE + DRM_I915_GEM_GET_APERTURE, struct drm_i915_gem_get_aperture)
300 #define DRM_IOCTL_I915_GET_PIPE_FROM_CRTC_ID DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_PIPE_FROM_CRTC_ID, struct drm_i915_get_pipe_from_crtc_id)
301 #define DRM_IOCTL_I915_GEM_MADVISE      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MADVISE, struct drm_i915_gem_madvise)
302 #define DRM_IOCTL_I915_OVERLAY_PUT_IMAGE        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_OVERLAY_PUT_IMAGE, struct drm_intel_overlay_put_image)
303 #define DRM_IOCTL_I915_OVERLAY_ATTRS    DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_OVERLAY_ATTRS, struct drm_intel_overlay_attrs)
304 #define DRM_IOCTL_I915_SET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_SET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
305 #define DRM_IOCTL_I915_GET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
306 #define DRM_IOCTL_I915_GEM_WAIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_WAIT, struct drm_i915_gem_wait)
307 #define DRM_IOCTL_I915_GEM_CONTEXT_CREATE       DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_CREATE, struct drm_i915_gem_context_create)
308 #define DRM_IOCTL_I915_GEM_CONTEXT_DESTROY      DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_DESTROY, struct drm_i915_gem_context_destroy)
309 #define DRM_IOCTL_I915_REG_READ                 DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_REG_READ, struct drm_i915_reg_read)
310 #define DRM_IOCTL_I915_GET_RESET_STATS          DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GET_RESET_STATS, struct drm_i915_reset_stats)
311 #define DRM_IOCTL_I915_GEM_USERPTR                      DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_USERPTR, struct drm_i915_gem_userptr)
312 #define DRM_IOCTL_I915_GEM_CONTEXT_GETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_GETPARAM, struct drm_i915_gem_context_param)
313 #define DRM_IOCTL_I915_GEM_CONTEXT_SETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_SETPARAM, struct drm_i915_gem_context_param)
314
315 /* Allow drivers to submit batchbuffers directly to hardware, relying
316  * on the security mechanisms provided by hardware.
317  */
318 typedef struct drm_i915_batchbuffer {
319         int start;              /* agp offset */
320         int used;               /* nr bytes in use */
321         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
322         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
323         int num_cliprects;      /* mulitpass with multiple cliprects? */
324         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
325 } drm_i915_batchbuffer_t;
326
327 /* As above, but pass a pointer to userspace buffer which can be
328  * validated by the kernel prior to sending to hardware.
329  */
330 typedef struct _drm_i915_cmdbuffer {
331         char __user *buf;       /* pointer to userspace command buffer */
332         int sz;                 /* nr bytes in buf */
333         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
334         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
335         int num_cliprects;      /* mulitpass with multiple cliprects? */
336         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
337 } drm_i915_cmdbuffer_t;
338
339 /* Userspace can request & wait on irq's:
340  */
341 typedef struct drm_i915_irq_emit {
342         int __user *irq_seq;
343 } drm_i915_irq_emit_t;
344
345 typedef struct drm_i915_irq_wait {
346         int irq_seq;
347 } drm_i915_irq_wait_t;
348
349 /* Ioctl to query kernel params:
350  */
351 #define I915_PARAM_IRQ_ACTIVE            1
352 #define I915_PARAM_ALLOW_BATCHBUFFER     2
353 #define I915_PARAM_LAST_DISPATCH         3
354 #define I915_PARAM_CHIPSET_ID            4
355 #define I915_PARAM_HAS_GEM               5
356 #define I915_PARAM_NUM_FENCES_AVAIL      6
357 #define I915_PARAM_HAS_OVERLAY           7
358 #define I915_PARAM_HAS_PAGEFLIPPING      8
359 #define I915_PARAM_HAS_EXECBUF2          9
360 #define I915_PARAM_HAS_BSD               10
361 #define I915_PARAM_HAS_BLT               11
362 #define I915_PARAM_HAS_RELAXED_FENCING   12
363 #define I915_PARAM_HAS_COHERENT_RINGS    13
364 #define I915_PARAM_HAS_EXEC_CONSTANTS    14
365 #define I915_PARAM_HAS_RELAXED_DELTA     15
366 #define I915_PARAM_HAS_GEN7_SOL_RESET    16
367 #define I915_PARAM_HAS_LLC               17
368 #define I915_PARAM_HAS_ALIASING_PPGTT    18
369 #define I915_PARAM_HAS_WAIT_TIMEOUT      19
370 #define I915_PARAM_HAS_SEMAPHORES        20
371 #define I915_PARAM_HAS_PRIME_VMAP_FLUSH  21
372 #define I915_PARAM_HAS_VEBOX             22
373 #define I915_PARAM_HAS_SECURE_BATCHES    23
374 #define I915_PARAM_HAS_PINNED_BATCHES    24
375 #define I915_PARAM_HAS_EXEC_NO_RELOC     25
376 #define I915_PARAM_HAS_EXEC_HANDLE_LUT   26
377 #define I915_PARAM_HAS_WT                27
378 #define I915_PARAM_CMD_PARSER_VERSION    28
379 #define I915_PARAM_HAS_COHERENT_PHYS_GTT 29
380 #define I915_PARAM_MMAP_VERSION          30
381 #define I915_PARAM_HAS_BSD2              31
382 #define I915_PARAM_REVISION              32
383 #define I915_PARAM_SUBSLICE_TOTAL        33
384 #define I915_PARAM_EU_TOTAL              34
385 #define I915_PARAM_HAS_GPU_RESET         35
386 #define I915_PARAM_HAS_RESOURCE_STREAMER 36
387 #define I915_PARAM_HAS_EXEC_SOFTPIN      37
388 #define I915_PARAM_HAS_POOLED_EU         38
389 #define I915_PARAM_MIN_EU_IN_POOL        39
390
391 typedef struct drm_i915_getparam {
392         __s32 param;
393         /*
394          * WARNING: Using pointers instead of fixed-size u64 means we need to write
395          * compat32 code. Don't repeat this mistake.
396          */
397         int __user *value;
398 } drm_i915_getparam_t;
399
400 /* Ioctl to set kernel params:
401  */
402 #define I915_SETPARAM_USE_MI_BATCHBUFFER_START            1
403 #define I915_SETPARAM_TEX_LRU_LOG_GRANULARITY             2
404 #define I915_SETPARAM_ALLOW_BATCHBUFFER                   3
405 #define I915_SETPARAM_NUM_USED_FENCES                     4
406
407 typedef struct drm_i915_setparam {
408         int param;
409         int value;
410 } drm_i915_setparam_t;
411
412 /* A memory manager for regions of shared memory:
413  */
414 #define I915_MEM_REGION_AGP 1
415
416 typedef struct drm_i915_mem_alloc {
417         int region;
418         int alignment;
419         int size;
420         int __user *region_offset;      /* offset from start of fb or agp */
421 } drm_i915_mem_alloc_t;
422
423 typedef struct drm_i915_mem_free {
424         int region;
425         int region_offset;
426 } drm_i915_mem_free_t;
427
428 typedef struct drm_i915_mem_init_heap {
429         int region;
430         int size;
431         int start;
432 } drm_i915_mem_init_heap_t;
433
434 /* Allow memory manager to be torn down and re-initialized (eg on
435  * rotate):
436  */
437 typedef struct drm_i915_mem_destroy_heap {
438         int region;
439 } drm_i915_mem_destroy_heap_t;
440
441 /* Allow X server to configure which pipes to monitor for vblank signals
442  */
443 #define DRM_I915_VBLANK_PIPE_A  1
444 #define DRM_I915_VBLANK_PIPE_B  2
445
446 typedef struct drm_i915_vblank_pipe {
447         int pipe;
448 } drm_i915_vblank_pipe_t;
449
450 /* Schedule buffer swap at given vertical blank:
451  */
452 typedef struct drm_i915_vblank_swap {
453         drm_drawable_t drawable;
454         enum drm_vblank_seq_type seqtype;
455         unsigned int sequence;
456 } drm_i915_vblank_swap_t;
457
458 typedef struct drm_i915_hws_addr {
459         __u64 addr;
460 } drm_i915_hws_addr_t;
461
462 struct drm_i915_gem_init {
463         /**
464          * Beginning offset in the GTT to be managed by the DRM memory
465          * manager.
466          */
467         __u64 gtt_start;
468         /**
469          * Ending offset in the GTT to be managed by the DRM memory
470          * manager.
471          */
472         __u64 gtt_end;
473 };
474
475 struct drm_i915_gem_create {
476         /**
477          * Requested size for the object.
478          *
479          * The (page-aligned) allocated size for the object will be returned.
480          */
481         __u64 size;
482         /**
483          * Returned handle for the object.
484          *
485          * Object handles are nonzero.
486          */
487         __u32 handle;
488         __u32 pad;
489 };
490
491 struct drm_i915_gem_pread {
492         /** Handle for the object being read. */
493         __u32 handle;
494         __u32 pad;
495         /** Offset into the object to read from */
496         __u64 offset;
497         /** Length of data to read */
498         __u64 size;
499         /**
500          * Pointer to write the data into.
501          *
502          * This is a fixed-size type for 32/64 compatibility.
503          */
504         __u64 data_ptr;
505 };
506
507 struct drm_i915_gem_pwrite {
508         /** Handle for the object being written to. */
509         __u32 handle;
510         __u32 pad;
511         /** Offset into the object to write to */
512         __u64 offset;
513         /** Length of data to write */
514         __u64 size;
515         /**
516          * Pointer to read the data from.
517          *
518          * This is a fixed-size type for 32/64 compatibility.
519          */
520         __u64 data_ptr;
521 };
522
523 struct drm_i915_gem_mmap {
524         /** Handle for the object being mapped. */
525         __u32 handle;
526         __u32 pad;
527         /** Offset in the object to map. */
528         __u64 offset;
529         /**
530          * Length of data to map.
531          *
532          * The value will be page-aligned.
533          */
534         __u64 size;
535         /**
536          * Returned pointer the data was mapped at.
537          *
538          * This is a fixed-size type for 32/64 compatibility.
539          */
540         __u64 addr_ptr;
541
542         /**
543          * Flags for extended behaviour.
544          *
545          * Added in version 2.
546          */
547         __u64 flags;
548 #define I915_MMAP_WC 0x1
549 };
550
551 struct drm_i915_gem_mmap_gtt {
552         /** Handle for the object being mapped. */
553         __u32 handle;
554         __u32 pad;
555         /**
556          * Fake offset to use for subsequent mmap call
557          *
558          * This is a fixed-size type for 32/64 compatibility.
559          */
560         __u64 offset;
561 };
562
563 struct drm_i915_gem_set_domain {
564         /** Handle for the object */
565         __u32 handle;
566
567         /** New read domains */
568         __u32 read_domains;
569
570         /** New write domain */
571         __u32 write_domain;
572 };
573
574 struct drm_i915_gem_sw_finish {
575         /** Handle for the object */
576         __u32 handle;
577 };
578
579 struct drm_i915_gem_relocation_entry {
580         /**
581          * Handle of the buffer being pointed to by this relocation entry.
582          *
583          * It's appealing to make this be an index into the mm_validate_entry
584          * list to refer to the buffer, but this allows the driver to create
585          * a relocation list for state buffers and not re-write it per
586          * exec using the buffer.
587          */
588         __u32 target_handle;
589
590         /**
591          * Value to be added to the offset of the target buffer to make up
592          * the relocation entry.
593          */
594         __u32 delta;
595
596         /** Offset in the buffer the relocation entry will be written into */
597         __u64 offset;
598
599         /**
600          * Offset value of the target buffer that the relocation entry was last
601          * written as.
602          *
603          * If the buffer has the same offset as last time, we can skip syncing
604          * and writing the relocation.  This value is written back out by
605          * the execbuffer ioctl when the relocation is written.
606          */
607         __u64 presumed_offset;
608
609         /**
610          * Target memory domains read by this operation.
611          */
612         __u32 read_domains;
613
614         /**
615          * Target memory domains written by this operation.
616          *
617          * Note that only one domain may be written by the whole
618          * execbuffer operation, so that where there are conflicts,
619          * the application will get -EINVAL back.
620          */
621         __u32 write_domain;
622 };
623
624 /** @{
625  * Intel memory domains
626  *
627  * Most of these just align with the various caches in
628  * the system and are used to flush and invalidate as
629  * objects end up cached in different domains.
630  */
631 /** CPU cache */
632 #define I915_GEM_DOMAIN_CPU             0x00000001
633 /** Render cache, used by 2D and 3D drawing */
634 #define I915_GEM_DOMAIN_RENDER          0x00000002
635 /** Sampler cache, used by texture engine */
636 #define I915_GEM_DOMAIN_SAMPLER         0x00000004
637 /** Command queue, used to load batch buffers */
638 #define I915_GEM_DOMAIN_COMMAND         0x00000008
639 /** Instruction cache, used by shader programs */
640 #define I915_GEM_DOMAIN_INSTRUCTION     0x00000010
641 /** Vertex address cache */
642 #define I915_GEM_DOMAIN_VERTEX          0x00000020
643 /** GTT domain - aperture and scanout */
644 #define I915_GEM_DOMAIN_GTT             0x00000040
645 /** @} */
646
647 struct drm_i915_gem_exec_object {
648         /**
649          * User's handle for a buffer to be bound into the GTT for this
650          * operation.
651          */
652         __u32 handle;
653
654         /** Number of relocations to be performed on this buffer */
655         __u32 relocation_count;
656         /**
657          * Pointer to array of struct drm_i915_gem_relocation_entry containing
658          * the relocations to be performed in this buffer.
659          */
660         __u64 relocs_ptr;
661
662         /** Required alignment in graphics aperture */
663         __u64 alignment;
664
665         /**
666          * Returned value of the updated offset of the object, for future
667          * presumed_offset writes.
668          */
669         __u64 offset;
670 };
671
672 struct drm_i915_gem_execbuffer {
673         /**
674          * List of buffers to be validated with their relocations to be
675          * performend on them.
676          *
677          * This is a pointer to an array of struct drm_i915_gem_validate_entry.
678          *
679          * These buffers must be listed in an order such that all relocations
680          * a buffer is performing refer to buffers that have already appeared
681          * in the validate list.
682          */
683         __u64 buffers_ptr;
684         __u32 buffer_count;
685
686         /** Offset in the batchbuffer to start execution from. */
687         __u32 batch_start_offset;
688         /** Bytes used in batchbuffer from batch_start_offset */
689         __u32 batch_len;
690         __u32 DR1;
691         __u32 DR4;
692         __u32 num_cliprects;
693         /** This is a struct drm_clip_rect *cliprects */
694         __u64 cliprects_ptr;
695 };
696
697 struct drm_i915_gem_exec_object2 {
698         /**
699          * User's handle for a buffer to be bound into the GTT for this
700          * operation.
701          */
702         __u32 handle;
703
704         /** Number of relocations to be performed on this buffer */
705         __u32 relocation_count;
706         /**
707          * Pointer to array of struct drm_i915_gem_relocation_entry containing
708          * the relocations to be performed in this buffer.
709          */
710         __u64 relocs_ptr;
711
712         /** Required alignment in graphics aperture */
713         __u64 alignment;
714
715         /**
716          * When the EXEC_OBJECT_PINNED flag is specified this is populated by
717          * the user with the GTT offset at which this object will be pinned.
718          * When the I915_EXEC_NO_RELOC flag is specified this must contain the
719          * presumed_offset of the object.
720          * During execbuffer2 the kernel populates it with the value of the
721          * current GTT offset of the object, for future presumed_offset writes.
722          */
723         __u64 offset;
724
725 #define EXEC_OBJECT_NEEDS_FENCE          (1<<0)
726 #define EXEC_OBJECT_NEEDS_GTT            (1<<1)
727 #define EXEC_OBJECT_WRITE                (1<<2)
728 #define EXEC_OBJECT_SUPPORTS_48B_ADDRESS (1<<3)
729 #define EXEC_OBJECT_PINNED               (1<<4)
730 #define EXEC_OBJECT_PAD_TO_SIZE          (1<<5)
731 /* All remaining bits are MBZ and RESERVED FOR FUTURE USE */
732 #define __EXEC_OBJECT_UNKNOWN_FLAGS -(EXEC_OBJECT_PAD_TO_SIZE<<1)
733         __u64 flags;
734
735         union {
736                 __u64 rsvd1;
737                 __u64 pad_to_size;
738         };
739         __u64 rsvd2;
740 };
741
742 struct drm_i915_gem_execbuffer2 {
743         /**
744          * List of gem_exec_object2 structs
745          */
746         __u64 buffers_ptr;
747         __u32 buffer_count;
748
749         /** Offset in the batchbuffer to start execution from. */
750         __u32 batch_start_offset;
751         /** Bytes used in batchbuffer from batch_start_offset */
752         __u32 batch_len;
753         __u32 DR1;
754         __u32 DR4;
755         __u32 num_cliprects;
756         /** This is a struct drm_clip_rect *cliprects */
757         __u64 cliprects_ptr;
758 #define I915_EXEC_RING_MASK              (7<<0)
759 #define I915_EXEC_DEFAULT                (0<<0)
760 #define I915_EXEC_RENDER                 (1<<0)
761 #define I915_EXEC_BSD                    (2<<0)
762 #define I915_EXEC_BLT                    (3<<0)
763 #define I915_EXEC_VEBOX                  (4<<0)
764
765 /* Used for switching the constants addressing mode on gen4+ RENDER ring.
766  * Gen6+ only supports relative addressing to dynamic state (default) and
767  * absolute addressing.
768  *
769  * These flags are ignored for the BSD and BLT rings.
770  */
771 #define I915_EXEC_CONSTANTS_MASK        (3<<6)
772 #define I915_EXEC_CONSTANTS_REL_GENERAL (0<<6) /* default */
773 #define I915_EXEC_CONSTANTS_ABSOLUTE    (1<<6)
774 #define I915_EXEC_CONSTANTS_REL_SURFACE (2<<6) /* gen4/5 only */
775         __u64 flags;
776         __u64 rsvd1; /* now used for context info */
777         __u64 rsvd2;
778 };
779
780 /** Resets the SO write offset registers for transform feedback on gen7. */
781 #define I915_EXEC_GEN7_SOL_RESET        (1<<8)
782
783 /** Request a privileged ("secure") batch buffer. Note only available for
784  * DRM_ROOT_ONLY | DRM_MASTER processes.
785  */
786 #define I915_EXEC_SECURE                (1<<9)
787
788 /** Inform the kernel that the batch is and will always be pinned. This
789  * negates the requirement for a workaround to be performed to avoid
790  * an incoherent CS (such as can be found on 830/845). If this flag is
791  * not passed, the kernel will endeavour to make sure the batch is
792  * coherent with the CS before execution. If this flag is passed,
793  * userspace assumes the responsibility for ensuring the same.
794  */
795 #define I915_EXEC_IS_PINNED             (1<<10)
796
797 /** Provide a hint to the kernel that the command stream and auxiliary
798  * state buffers already holds the correct presumed addresses and so the
799  * relocation process may be skipped if no buffers need to be moved in
800  * preparation for the execbuffer.
801  */
802 #define I915_EXEC_NO_RELOC              (1<<11)
803
804 /** Use the reloc.handle as an index into the exec object array rather
805  * than as the per-file handle.
806  */
807 #define I915_EXEC_HANDLE_LUT            (1<<12)
808
809 /** Used for switching BSD rings on the platforms with two BSD rings */
810 #define I915_EXEC_BSD_SHIFT      (13)
811 #define I915_EXEC_BSD_MASK       (3 << I915_EXEC_BSD_SHIFT)
812 /* default ping-pong mode */
813 #define I915_EXEC_BSD_DEFAULT    (0 << I915_EXEC_BSD_SHIFT)
814 #define I915_EXEC_BSD_RING1      (1 << I915_EXEC_BSD_SHIFT)
815 #define I915_EXEC_BSD_RING2      (2 << I915_EXEC_BSD_SHIFT)
816
817 /** Tell the kernel that the batchbuffer is processed by
818  *  the resource streamer.
819  */
820 #define I915_EXEC_RESOURCE_STREAMER     (1<<15)
821
822 #define __I915_EXEC_UNKNOWN_FLAGS -(I915_EXEC_RESOURCE_STREAMER<<1)
823
824 #define I915_EXEC_CONTEXT_ID_MASK       (0xffffffff)
825 #define i915_execbuffer2_set_context_id(eb2, context) \
826         (eb2).rsvd1 = context & I915_EXEC_CONTEXT_ID_MASK
827 #define i915_execbuffer2_get_context_id(eb2) \
828         ((eb2).rsvd1 & I915_EXEC_CONTEXT_ID_MASK)
829
830 struct drm_i915_gem_pin {
831         /** Handle of the buffer to be pinned. */
832         __u32 handle;
833         __u32 pad;
834
835         /** alignment required within the aperture */
836         __u64 alignment;
837
838         /** Returned GTT offset of the buffer. */
839         __u64 offset;
840 };
841
842 struct drm_i915_gem_unpin {
843         /** Handle of the buffer to be unpinned. */
844         __u32 handle;
845         __u32 pad;
846 };
847
848 struct drm_i915_gem_busy {
849         /** Handle of the buffer to check for busy */
850         __u32 handle;
851
852         /** Return busy status
853          *
854          * A return of 0 implies that the object is idle (after
855          * having flushed any pending activity), and a non-zero return that
856          * the object is still in-flight on the GPU. (The GPU has not yet
857          * signaled completion for all pending requests that reference the
858          * object.) An object is guaranteed to become idle eventually (so
859          * long as no new GPU commands are executed upon it). Due to the
860          * asynchronous nature of the hardware, an object reported
861          * as busy may become idle before the ioctl is completed.
862          *
863          * Furthermore, if the object is busy, which engine is busy is only
864          * provided as a guide. There are race conditions which prevent the
865          * report of which engines are busy from being always accurate.
866          * However, the converse is not true. If the object is idle, the
867          * result of the ioctl, that all engines are idle, is accurate.
868          *
869          * The returned dword is split into two fields to indicate both
870          * the engines on which the object is being read, and the
871          * engine on which it is currently being written (if any).
872          *
873          * The low word (bits 0:15) indicate if the object is being written
874          * to by any engine (there can only be one, as the GEM implicit
875          * synchronisation rules force writes to be serialised). Only the
876          * engine for the last write is reported.
877          *
878          * The high word (bits 16:31) are a bitmask of which engines are
879          * currently reading from the object. Multiple engines may be
880          * reading from the object simultaneously.
881          *
882          * The value of each engine is the same as specified in the
883          * EXECBUFFER2 ioctl, i.e. I915_EXEC_RENDER, I915_EXEC_BSD etc.
884          * Note I915_EXEC_DEFAULT is a symbolic value and is mapped to
885          * the I915_EXEC_RENDER engine for execution, and so it is never
886          * reported as active itself. Some hardware may have parallel
887          * execution engines, e.g. multiple media engines, which are
888          * mapped to the same identifier in the EXECBUFFER2 ioctl and
889          * so are not separately reported for busyness.
890          *
891          * Caveat emptor:
892          * Only the boolean result of this query is reliable; that is whether
893          * the object is idle or busy. The report of which engines are busy
894          * should be only used as a heuristic.
895          */
896         __u32 busy;
897 };
898
899 /**
900  * I915_CACHING_NONE
901  *
902  * GPU access is not coherent with cpu caches. Default for machines without an
903  * LLC.
904  */
905 #define I915_CACHING_NONE               0
906 /**
907  * I915_CACHING_CACHED
908  *
909  * GPU access is coherent with cpu caches and furthermore the data is cached in
910  * last-level caches shared between cpu cores and the gpu GT. Default on
911  * machines with HAS_LLC.
912  */
913 #define I915_CACHING_CACHED             1
914 /**
915  * I915_CACHING_DISPLAY
916  *
917  * Special GPU caching mode which is coherent with the scanout engines.
918  * Transparently falls back to I915_CACHING_NONE on platforms where no special
919  * cache mode (like write-through or gfdt flushing) is available. The kernel
920  * automatically sets this mode when using a buffer as a scanout target.
921  * Userspace can manually set this mode to avoid a costly stall and clflush in
922  * the hotpath of drawing the first frame.
923  */
924 #define I915_CACHING_DISPLAY            2
925
926 struct drm_i915_gem_caching {
927         /**
928          * Handle of the buffer to set/get the caching level of. */
929         __u32 handle;
930
931         /**
932          * Cacheing level to apply or return value
933          *
934          * bits0-15 are for generic caching control (i.e. the above defined
935          * values). bits16-31 are reserved for platform-specific variations
936          * (e.g. l3$ caching on gen7). */
937         __u32 caching;
938 };
939
940 #define I915_TILING_NONE        0
941 #define I915_TILING_X           1
942 #define I915_TILING_Y           2
943 #define I915_TILING_LAST        I915_TILING_Y
944
945 #define I915_BIT_6_SWIZZLE_NONE         0
946 #define I915_BIT_6_SWIZZLE_9            1
947 #define I915_BIT_6_SWIZZLE_9_10         2
948 #define I915_BIT_6_SWIZZLE_9_11         3
949 #define I915_BIT_6_SWIZZLE_9_10_11      4
950 /* Not seen by userland */
951 #define I915_BIT_6_SWIZZLE_UNKNOWN      5
952 /* Seen by userland. */
953 #define I915_BIT_6_SWIZZLE_9_17         6
954 #define I915_BIT_6_SWIZZLE_9_10_17      7
955
956 struct drm_i915_gem_set_tiling {
957         /** Handle of the buffer to have its tiling state updated */
958         __u32 handle;
959
960         /**
961          * Tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
962          * I915_TILING_Y).
963          *
964          * This value is to be set on request, and will be updated by the
965          * kernel on successful return with the actual chosen tiling layout.
966          *
967          * The tiling mode may be demoted to I915_TILING_NONE when the system
968          * has bit 6 swizzling that can't be managed correctly by GEM.
969          *
970          * Buffer contents become undefined when changing tiling_mode.
971          */
972         __u32 tiling_mode;
973
974         /**
975          * Stride in bytes for the object when in I915_TILING_X or
976          * I915_TILING_Y.
977          */
978         __u32 stride;
979
980         /**
981          * Returned address bit 6 swizzling required for CPU access through
982          * mmap mapping.
983          */
984         __u32 swizzle_mode;
985 };
986
987 struct drm_i915_gem_get_tiling {
988         /** Handle of the buffer to get tiling state for. */
989         __u32 handle;
990
991         /**
992          * Current tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
993          * I915_TILING_Y).
994          */
995         __u32 tiling_mode;
996
997         /**
998          * Returned address bit 6 swizzling required for CPU access through
999          * mmap mapping.
1000          */
1001         __u32 swizzle_mode;
1002
1003         /**
1004          * Returned address bit 6 swizzling required for CPU access through
1005          * mmap mapping whilst bound.
1006          */
1007         __u32 phys_swizzle_mode;
1008 };
1009
1010 struct drm_i915_gem_get_aperture {
1011         /** Total size of the aperture used by i915_gem_execbuffer, in bytes */
1012         __u64 aper_size;
1013
1014         /**
1015          * Available space in the aperture used by i915_gem_execbuffer, in
1016          * bytes
1017          */
1018         __u64 aper_available_size;
1019 };
1020
1021 struct drm_i915_get_pipe_from_crtc_id {
1022         /** ID of CRTC being requested **/
1023         __u32 crtc_id;
1024
1025         /** pipe of requested CRTC **/
1026         __u32 pipe;
1027 };
1028
1029 #define I915_MADV_WILLNEED 0
1030 #define I915_MADV_DONTNEED 1
1031 #define __I915_MADV_PURGED 2 /* internal state */
1032
1033 struct drm_i915_gem_madvise {
1034         /** Handle of the buffer to change the backing store advice */
1035         __u32 handle;
1036
1037         /* Advice: either the buffer will be needed again in the near future,
1038          *         or wont be and could be discarded under memory pressure.
1039          */
1040         __u32 madv;
1041
1042         /** Whether the backing store still exists. */
1043         __u32 retained;
1044 };
1045
1046 /* flags */
1047 #define I915_OVERLAY_TYPE_MASK          0xff
1048 #define I915_OVERLAY_YUV_PLANAR         0x01
1049 #define I915_OVERLAY_YUV_PACKED         0x02
1050 #define I915_OVERLAY_RGB                0x03
1051
1052 #define I915_OVERLAY_DEPTH_MASK         0xff00
1053 #define I915_OVERLAY_RGB24              0x1000
1054 #define I915_OVERLAY_RGB16              0x2000
1055 #define I915_OVERLAY_RGB15              0x3000
1056 #define I915_OVERLAY_YUV422             0x0100
1057 #define I915_OVERLAY_YUV411             0x0200
1058 #define I915_OVERLAY_YUV420             0x0300
1059 #define I915_OVERLAY_YUV410             0x0400
1060
1061 #define I915_OVERLAY_SWAP_MASK          0xff0000
1062 #define I915_OVERLAY_NO_SWAP            0x000000
1063 #define I915_OVERLAY_UV_SWAP            0x010000
1064 #define I915_OVERLAY_Y_SWAP             0x020000
1065 #define I915_OVERLAY_Y_AND_UV_SWAP      0x030000
1066
1067 #define I915_OVERLAY_FLAGS_MASK         0xff000000
1068 #define I915_OVERLAY_ENABLE             0x01000000
1069
1070 struct drm_intel_overlay_put_image {
1071         /* various flags and src format description */
1072         __u32 flags;
1073         /* source picture description */
1074         __u32 bo_handle;
1075         /* stride values and offsets are in bytes, buffer relative */
1076         __u16 stride_Y; /* stride for packed formats */
1077         __u16 stride_UV;
1078         __u32 offset_Y; /* offset for packet formats */
1079         __u32 offset_U;
1080         __u32 offset_V;
1081         /* in pixels */
1082         __u16 src_width;
1083         __u16 src_height;
1084         /* to compensate the scaling factors for partially covered surfaces */
1085         __u16 src_scan_width;
1086         __u16 src_scan_height;
1087         /* output crtc description */
1088         __u32 crtc_id;
1089         __u16 dst_x;
1090         __u16 dst_y;
1091         __u16 dst_width;
1092         __u16 dst_height;
1093 };
1094
1095 /* flags */
1096 #define I915_OVERLAY_UPDATE_ATTRS       (1<<0)
1097 #define I915_OVERLAY_UPDATE_GAMMA       (1<<1)
1098 #define I915_OVERLAY_DISABLE_DEST_COLORKEY      (1<<2)
1099 struct drm_intel_overlay_attrs {
1100         __u32 flags;
1101         __u32 color_key;
1102         __s32 brightness;
1103         __u32 contrast;
1104         __u32 saturation;
1105         __u32 gamma0;
1106         __u32 gamma1;
1107         __u32 gamma2;
1108         __u32 gamma3;
1109         __u32 gamma4;
1110         __u32 gamma5;
1111 };
1112
1113 /*
1114  * Intel sprite handling
1115  *
1116  * Color keying works with a min/mask/max tuple.  Both source and destination
1117  * color keying is allowed.
1118  *
1119  * Source keying:
1120  * Sprite pixels within the min & max values, masked against the color channels
1121  * specified in the mask field, will be transparent.  All other pixels will
1122  * be displayed on top of the primary plane.  For RGB surfaces, only the min
1123  * and mask fields will be used; ranged compares are not allowed.
1124  *
1125  * Destination keying:
1126  * Primary plane pixels that match the min value, masked against the color
1127  * channels specified in the mask field, will be replaced by corresponding
1128  * pixels from the sprite plane.
1129  *
1130  * Note that source & destination keying are exclusive; only one can be
1131  * active on a given plane.
1132  */
1133
1134 #define I915_SET_COLORKEY_NONE          (1<<0) /* disable color key matching */
1135 #define I915_SET_COLORKEY_DESTINATION   (1<<1)
1136 #define I915_SET_COLORKEY_SOURCE        (1<<2)
1137 struct drm_intel_sprite_colorkey {
1138         __u32 plane_id;
1139         __u32 min_value;
1140         __u32 channel_mask;
1141         __u32 max_value;
1142         __u32 flags;
1143 };
1144
1145 struct drm_i915_gem_wait {
1146         /** Handle of BO we shall wait on */
1147         __u32 bo_handle;
1148         __u32 flags;
1149         /** Number of nanoseconds to wait, Returns time remaining. */
1150         __s64 timeout_ns;
1151 };
1152
1153 struct drm_i915_gem_context_create {
1154         /*  output: id of new context*/
1155         __u32 ctx_id;
1156         __u32 pad;
1157 };
1158
1159 struct drm_i915_gem_context_destroy {
1160         __u32 ctx_id;
1161         __u32 pad;
1162 };
1163
1164 struct drm_i915_reg_read {
1165         /*
1166          * Register offset.
1167          * For 64bit wide registers where the upper 32bits don't immediately
1168          * follow the lower 32bits, the offset of the lower 32bits must
1169          * be specified
1170          */
1171         __u64 offset;
1172         __u64 val; /* Return value */
1173 };
1174 /* Known registers:
1175  *
1176  * Render engine timestamp - 0x2358 + 64bit - gen7+
1177  * - Note this register returns an invalid value if using the default
1178  *   single instruction 8byte read, in order to workaround that use
1179  *   offset (0x2538 | 1) instead.
1180  *
1181  */
1182
1183 struct drm_i915_reset_stats {
1184         __u32 ctx_id;
1185         __u32 flags;
1186
1187         /* All resets since boot/module reload, for all contexts */
1188         __u32 reset_count;
1189
1190         /* Number of batches lost when active in GPU, for this context */
1191         __u32 batch_active;
1192
1193         /* Number of batches lost pending for execution, for this context */
1194         __u32 batch_pending;
1195
1196         __u32 pad;
1197 };
1198
1199 struct drm_i915_gem_userptr {
1200         __u64 user_ptr;
1201         __u64 user_size;
1202         __u32 flags;
1203 #define I915_USERPTR_READ_ONLY 0x1
1204 #define I915_USERPTR_UNSYNCHRONIZED 0x80000000
1205         /**
1206          * Returned handle for the object.
1207          *
1208          * Object handles are nonzero.
1209          */
1210         __u32 handle;
1211 };
1212
1213 struct drm_i915_gem_context_param {
1214         __u32 ctx_id;
1215         __u32 size;
1216         __u64 param;
1217 #define I915_CONTEXT_PARAM_BAN_PERIOD   0x1
1218 #define I915_CONTEXT_PARAM_NO_ZEROMAP   0x2
1219 #define I915_CONTEXT_PARAM_GTT_SIZE     0x3
1220 #define I915_CONTEXT_PARAM_NO_ERROR_CAPTURE     0x4
1221         __u64 value;
1222 };
1223
1224 #if defined(__cplusplus)
1225 }
1226 #endif
1227
1228 #endif /* _UAPI_I915_DRM_H_ */