arm64, numa: Add NUMA support for arm64 platforms.
[cascardo/linux.git] / arch / arm64 / kernel / smp.c
1 /*
2  * SMP initialisation and IPI support
3  * Based on arch/arm/kernel/smp.c
4  *
5  * Copyright (C) 2012 ARM Ltd.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include <linux/acpi.h>
21 #include <linux/delay.h>
22 #include <linux/init.h>
23 #include <linux/spinlock.h>
24 #include <linux/sched.h>
25 #include <linux/interrupt.h>
26 #include <linux/cache.h>
27 #include <linux/profile.h>
28 #include <linux/errno.h>
29 #include <linux/mm.h>
30 #include <linux/err.h>
31 #include <linux/cpu.h>
32 #include <linux/smp.h>
33 #include <linux/seq_file.h>
34 #include <linux/irq.h>
35 #include <linux/percpu.h>
36 #include <linux/clockchips.h>
37 #include <linux/completion.h>
38 #include <linux/of.h>
39 #include <linux/irq_work.h>
40
41 #include <asm/alternative.h>
42 #include <asm/atomic.h>
43 #include <asm/cacheflush.h>
44 #include <asm/cpu.h>
45 #include <asm/cputype.h>
46 #include <asm/cpu_ops.h>
47 #include <asm/mmu_context.h>
48 #include <asm/numa.h>
49 #include <asm/pgtable.h>
50 #include <asm/pgalloc.h>
51 #include <asm/processor.h>
52 #include <asm/smp_plat.h>
53 #include <asm/sections.h>
54 #include <asm/tlbflush.h>
55 #include <asm/ptrace.h>
56 #include <asm/virt.h>
57
58 #define CREATE_TRACE_POINTS
59 #include <trace/events/ipi.h>
60
61 /*
62  * as from 2.5, kernels no longer have an init_tasks structure
63  * so we need some other way of telling a new secondary core
64  * where to place its SVC stack
65  */
66 struct secondary_data secondary_data;
67 /* Number of CPUs which aren't online, but looping in kernel text. */
68 int cpus_stuck_in_kernel;
69
70 enum ipi_msg_type {
71         IPI_RESCHEDULE,
72         IPI_CALL_FUNC,
73         IPI_CPU_STOP,
74         IPI_TIMER,
75         IPI_IRQ_WORK,
76         IPI_WAKEUP
77 };
78
79 #ifdef CONFIG_ARM64_VHE
80
81 /* Whether the boot CPU is running in HYP mode or not*/
82 static bool boot_cpu_hyp_mode;
83
84 static inline void save_boot_cpu_run_el(void)
85 {
86         boot_cpu_hyp_mode = is_kernel_in_hyp_mode();
87 }
88
89 static inline bool is_boot_cpu_in_hyp_mode(void)
90 {
91         return boot_cpu_hyp_mode;
92 }
93
94 /*
95  * Verify that a secondary CPU is running the kernel at the same
96  * EL as that of the boot CPU.
97  */
98 void verify_cpu_run_el(void)
99 {
100         bool in_el2 = is_kernel_in_hyp_mode();
101         bool boot_cpu_el2 = is_boot_cpu_in_hyp_mode();
102
103         if (in_el2 ^ boot_cpu_el2) {
104                 pr_crit("CPU%d: mismatched Exception Level(EL%d) with boot CPU(EL%d)\n",
105                                         smp_processor_id(),
106                                         in_el2 ? 2 : 1,
107                                         boot_cpu_el2 ? 2 : 1);
108                 cpu_panic_kernel();
109         }
110 }
111
112 #else
113 static inline void save_boot_cpu_run_el(void) {}
114 #endif
115
116 #ifdef CONFIG_HOTPLUG_CPU
117 static int op_cpu_kill(unsigned int cpu);
118 #else
119 static inline int op_cpu_kill(unsigned int cpu)
120 {
121         return -ENOSYS;
122 }
123 #endif
124
125
126 /*
127  * Boot a secondary CPU, and assign it the specified idle task.
128  * This also gives us the initial stack to use for this CPU.
129  */
130 static int boot_secondary(unsigned int cpu, struct task_struct *idle)
131 {
132         if (cpu_ops[cpu]->cpu_boot)
133                 return cpu_ops[cpu]->cpu_boot(cpu);
134
135         return -EOPNOTSUPP;
136 }
137
138 static DECLARE_COMPLETION(cpu_running);
139
140 int __cpu_up(unsigned int cpu, struct task_struct *idle)
141 {
142         int ret;
143         long status;
144
145         /*
146          * We need to tell the secondary core where to find its stack and the
147          * page tables.
148          */
149         secondary_data.stack = task_stack_page(idle) + THREAD_START_SP;
150         update_cpu_boot_status(CPU_MMU_OFF);
151         __flush_dcache_area(&secondary_data, sizeof(secondary_data));
152
153         /*
154          * Now bring the CPU into our world.
155          */
156         ret = boot_secondary(cpu, idle);
157         if (ret == 0) {
158                 /*
159                  * CPU was successfully started, wait for it to come online or
160                  * time out.
161                  */
162                 wait_for_completion_timeout(&cpu_running,
163                                             msecs_to_jiffies(1000));
164
165                 if (!cpu_online(cpu)) {
166                         pr_crit("CPU%u: failed to come online\n", cpu);
167                         ret = -EIO;
168                 }
169         } else {
170                 pr_err("CPU%u: failed to boot: %d\n", cpu, ret);
171         }
172
173         secondary_data.stack = NULL;
174         status = READ_ONCE(secondary_data.status);
175         if (ret && status) {
176
177                 if (status == CPU_MMU_OFF)
178                         status = READ_ONCE(__early_cpu_boot_status);
179
180                 switch (status) {
181                 default:
182                         pr_err("CPU%u: failed in unknown state : 0x%lx\n",
183                                         cpu, status);
184                         break;
185                 case CPU_KILL_ME:
186                         if (!op_cpu_kill(cpu)) {
187                                 pr_crit("CPU%u: died during early boot\n", cpu);
188                                 break;
189                         }
190                         /* Fall through */
191                         pr_crit("CPU%u: may not have shut down cleanly\n", cpu);
192                 case CPU_STUCK_IN_KERNEL:
193                         pr_crit("CPU%u: is stuck in kernel\n", cpu);
194                         cpus_stuck_in_kernel++;
195                         break;
196                 case CPU_PANIC_KERNEL:
197                         panic("CPU%u detected unsupported configuration\n", cpu);
198                 }
199         }
200
201         return ret;
202 }
203
204 static void smp_store_cpu_info(unsigned int cpuid)
205 {
206         store_cpu_topology(cpuid);
207         numa_store_cpu_info(cpuid);
208 }
209
210 /*
211  * This is the secondary CPU boot entry.  We're using this CPUs
212  * idle thread stack, but a set of temporary page tables.
213  */
214 asmlinkage void secondary_start_kernel(void)
215 {
216         struct mm_struct *mm = &init_mm;
217         unsigned int cpu = smp_processor_id();
218
219         /*
220          * All kernel threads share the same mm context; grab a
221          * reference and switch to it.
222          */
223         atomic_inc(&mm->mm_count);
224         current->active_mm = mm;
225
226         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
227
228         /*
229          * TTBR0 is only used for the identity mapping at this stage. Make it
230          * point to zero page to avoid speculatively fetching new entries.
231          */
232         cpu_uninstall_idmap();
233
234         preempt_disable();
235         trace_hardirqs_off();
236
237         /*
238          * If the system has established the capabilities, make sure
239          * this CPU ticks all of those. If it doesn't, the CPU will
240          * fail to come online.
241          */
242         verify_local_cpu_capabilities();
243
244         if (cpu_ops[cpu]->cpu_postboot)
245                 cpu_ops[cpu]->cpu_postboot();
246
247         /*
248          * Log the CPU info before it is marked online and might get read.
249          */
250         cpuinfo_store_cpu();
251
252         /*
253          * Enable GIC and timers.
254          */
255         notify_cpu_starting(cpu);
256
257         smp_store_cpu_info(cpu);
258
259         /*
260          * OK, now it's safe to let the boot CPU continue.  Wait for
261          * the CPU migration code to notice that the CPU is online
262          * before we continue.
263          */
264         pr_info("CPU%u: Booted secondary processor [%08x]\n",
265                                          cpu, read_cpuid_id());
266         update_cpu_boot_status(CPU_BOOT_SUCCESS);
267         /* Make sure the status update is visible before we complete */
268         smp_wmb();
269         set_cpu_online(cpu, true);
270         complete(&cpu_running);
271
272         local_dbg_enable();
273         local_irq_enable();
274         local_async_enable();
275
276         /*
277          * OK, it's off to the idle thread for us
278          */
279         cpu_startup_entry(CPUHP_AP_ONLINE_IDLE);
280 }
281
282 #ifdef CONFIG_HOTPLUG_CPU
283 static int op_cpu_disable(unsigned int cpu)
284 {
285         /*
286          * If we don't have a cpu_die method, abort before we reach the point
287          * of no return. CPU0 may not have an cpu_ops, so test for it.
288          */
289         if (!cpu_ops[cpu] || !cpu_ops[cpu]->cpu_die)
290                 return -EOPNOTSUPP;
291
292         /*
293          * We may need to abort a hot unplug for some other mechanism-specific
294          * reason.
295          */
296         if (cpu_ops[cpu]->cpu_disable)
297                 return cpu_ops[cpu]->cpu_disable(cpu);
298
299         return 0;
300 }
301
302 /*
303  * __cpu_disable runs on the processor to be shutdown.
304  */
305 int __cpu_disable(void)
306 {
307         unsigned int cpu = smp_processor_id();
308         int ret;
309
310         ret = op_cpu_disable(cpu);
311         if (ret)
312                 return ret;
313
314         /*
315          * Take this CPU offline.  Once we clear this, we can't return,
316          * and we must not schedule until we're ready to give up the cpu.
317          */
318         set_cpu_online(cpu, false);
319
320         /*
321          * OK - migrate IRQs away from this CPU
322          */
323         irq_migrate_all_off_this_cpu();
324
325         return 0;
326 }
327
328 static int op_cpu_kill(unsigned int cpu)
329 {
330         /*
331          * If we have no means of synchronising with the dying CPU, then assume
332          * that it is really dead. We can only wait for an arbitrary length of
333          * time and hope that it's dead, so let's skip the wait and just hope.
334          */
335         if (!cpu_ops[cpu]->cpu_kill)
336                 return 0;
337
338         return cpu_ops[cpu]->cpu_kill(cpu);
339 }
340
341 /*
342  * called on the thread which is asking for a CPU to be shutdown -
343  * waits until shutdown has completed, or it is timed out.
344  */
345 void __cpu_die(unsigned int cpu)
346 {
347         int err;
348
349         if (!cpu_wait_death(cpu, 5)) {
350                 pr_crit("CPU%u: cpu didn't die\n", cpu);
351                 return;
352         }
353         pr_notice("CPU%u: shutdown\n", cpu);
354
355         /*
356          * Now that the dying CPU is beyond the point of no return w.r.t.
357          * in-kernel synchronisation, try to get the firwmare to help us to
358          * verify that it has really left the kernel before we consider
359          * clobbering anything it might still be using.
360          */
361         err = op_cpu_kill(cpu);
362         if (err)
363                 pr_warn("CPU%d may not have shut down cleanly: %d\n",
364                         cpu, err);
365 }
366
367 /*
368  * Called from the idle thread for the CPU which has been shutdown.
369  *
370  * Note that we disable IRQs here, but do not re-enable them
371  * before returning to the caller. This is also the behaviour
372  * of the other hotplug-cpu capable cores, so presumably coming
373  * out of idle fixes this.
374  */
375 void cpu_die(void)
376 {
377         unsigned int cpu = smp_processor_id();
378
379         idle_task_exit();
380
381         local_irq_disable();
382
383         /* Tell __cpu_die() that this CPU is now safe to dispose of */
384         (void)cpu_report_death();
385
386         /*
387          * Actually shutdown the CPU. This must never fail. The specific hotplug
388          * mechanism must perform all required cache maintenance to ensure that
389          * no dirty lines are lost in the process of shutting down the CPU.
390          */
391         cpu_ops[cpu]->cpu_die(cpu);
392
393         BUG();
394 }
395 #endif
396
397 /*
398  * Kill the calling secondary CPU, early in bringup before it is turned
399  * online.
400  */
401 void cpu_die_early(void)
402 {
403         int cpu = smp_processor_id();
404
405         pr_crit("CPU%d: will not boot\n", cpu);
406
407         /* Mark this CPU absent */
408         set_cpu_present(cpu, 0);
409
410 #ifdef CONFIG_HOTPLUG_CPU
411         update_cpu_boot_status(CPU_KILL_ME);
412         /* Check if we can park ourselves */
413         if (cpu_ops[cpu] && cpu_ops[cpu]->cpu_die)
414                 cpu_ops[cpu]->cpu_die(cpu);
415 #endif
416         update_cpu_boot_status(CPU_STUCK_IN_KERNEL);
417
418         cpu_park_loop();
419 }
420
421 static void __init hyp_mode_check(void)
422 {
423         if (is_hyp_mode_available())
424                 pr_info("CPU: All CPU(s) started at EL2\n");
425         else if (is_hyp_mode_mismatched())
426                 WARN_TAINT(1, TAINT_CPU_OUT_OF_SPEC,
427                            "CPU: CPUs started in inconsistent modes");
428         else
429                 pr_info("CPU: All CPU(s) started at EL1\n");
430 }
431
432 void __init smp_cpus_done(unsigned int max_cpus)
433 {
434         pr_info("SMP: Total of %d processors activated.\n", num_online_cpus());
435         setup_cpu_features();
436         hyp_mode_check();
437         apply_alternatives_all();
438 }
439
440 void __init smp_prepare_boot_cpu(void)
441 {
442         cpuinfo_store_boot_cpu();
443         save_boot_cpu_run_el();
444         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
445 }
446
447 static u64 __init of_get_cpu_mpidr(struct device_node *dn)
448 {
449         const __be32 *cell;
450         u64 hwid;
451
452         /*
453          * A cpu node with missing "reg" property is
454          * considered invalid to build a cpu_logical_map
455          * entry.
456          */
457         cell = of_get_property(dn, "reg", NULL);
458         if (!cell) {
459                 pr_err("%s: missing reg property\n", dn->full_name);
460                 return INVALID_HWID;
461         }
462
463         hwid = of_read_number(cell, of_n_addr_cells(dn));
464         /*
465          * Non affinity bits must be set to 0 in the DT
466          */
467         if (hwid & ~MPIDR_HWID_BITMASK) {
468                 pr_err("%s: invalid reg property\n", dn->full_name);
469                 return INVALID_HWID;
470         }
471         return hwid;
472 }
473
474 /*
475  * Duplicate MPIDRs are a recipe for disaster. Scan all initialized
476  * entries and check for duplicates. If any is found just ignore the
477  * cpu. cpu_logical_map was initialized to INVALID_HWID to avoid
478  * matching valid MPIDR values.
479  */
480 static bool __init is_mpidr_duplicate(unsigned int cpu, u64 hwid)
481 {
482         unsigned int i;
483
484         for (i = 1; (i < cpu) && (i < NR_CPUS); i++)
485                 if (cpu_logical_map(i) == hwid)
486                         return true;
487         return false;
488 }
489
490 /*
491  * Initialize cpu operations for a logical cpu and
492  * set it in the possible mask on success
493  */
494 static int __init smp_cpu_setup(int cpu)
495 {
496         if (cpu_read_ops(cpu))
497                 return -ENODEV;
498
499         if (cpu_ops[cpu]->cpu_init(cpu))
500                 return -ENODEV;
501
502         set_cpu_possible(cpu, true);
503
504         return 0;
505 }
506
507 static bool bootcpu_valid __initdata;
508 static unsigned int cpu_count = 1;
509
510 #ifdef CONFIG_ACPI
511 /*
512  * acpi_map_gic_cpu_interface - parse processor MADT entry
513  *
514  * Carry out sanity checks on MADT processor entry and initialize
515  * cpu_logical_map on success
516  */
517 static void __init
518 acpi_map_gic_cpu_interface(struct acpi_madt_generic_interrupt *processor)
519 {
520         u64 hwid = processor->arm_mpidr;
521
522         if (!(processor->flags & ACPI_MADT_ENABLED)) {
523                 pr_debug("skipping disabled CPU entry with 0x%llx MPIDR\n", hwid);
524                 return;
525         }
526
527         if (hwid & ~MPIDR_HWID_BITMASK || hwid == INVALID_HWID) {
528                 pr_err("skipping CPU entry with invalid MPIDR 0x%llx\n", hwid);
529                 return;
530         }
531
532         if (is_mpidr_duplicate(cpu_count, hwid)) {
533                 pr_err("duplicate CPU MPIDR 0x%llx in MADT\n", hwid);
534                 return;
535         }
536
537         /* Check if GICC structure of boot CPU is available in the MADT */
538         if (cpu_logical_map(0) == hwid) {
539                 if (bootcpu_valid) {
540                         pr_err("duplicate boot CPU MPIDR: 0x%llx in MADT\n",
541                                hwid);
542                         return;
543                 }
544                 bootcpu_valid = true;
545                 return;
546         }
547
548         if (cpu_count >= NR_CPUS)
549                 return;
550
551         /* map the logical cpu id to cpu MPIDR */
552         cpu_logical_map(cpu_count) = hwid;
553
554         /*
555          * Set-up the ACPI parking protocol cpu entries
556          * while initializing the cpu_logical_map to
557          * avoid parsing MADT entries multiple times for
558          * nothing (ie a valid cpu_logical_map entry should
559          * contain a valid parking protocol data set to
560          * initialize the cpu if the parking protocol is
561          * the only available enable method).
562          */
563         acpi_set_mailbox_entry(cpu_count, processor);
564
565         cpu_count++;
566 }
567
568 static int __init
569 acpi_parse_gic_cpu_interface(struct acpi_subtable_header *header,
570                              const unsigned long end)
571 {
572         struct acpi_madt_generic_interrupt *processor;
573
574         processor = (struct acpi_madt_generic_interrupt *)header;
575         if (BAD_MADT_GICC_ENTRY(processor, end))
576                 return -EINVAL;
577
578         acpi_table_print_madt_entry(header);
579
580         acpi_map_gic_cpu_interface(processor);
581
582         return 0;
583 }
584 #else
585 #define acpi_table_parse_madt(...)      do { } while (0)
586 #endif
587
588 /*
589  * Enumerate the possible CPU set from the device tree and build the
590  * cpu logical map array containing MPIDR values related to logical
591  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
592  */
593 static void __init of_parse_and_init_cpus(void)
594 {
595         struct device_node *dn = NULL;
596
597         while ((dn = of_find_node_by_type(dn, "cpu"))) {
598                 u64 hwid = of_get_cpu_mpidr(dn);
599
600                 if (hwid == INVALID_HWID)
601                         goto next;
602
603                 if (is_mpidr_duplicate(cpu_count, hwid)) {
604                         pr_err("%s: duplicate cpu reg properties in the DT\n",
605                                 dn->full_name);
606                         goto next;
607                 }
608
609                 /*
610                  * The numbering scheme requires that the boot CPU
611                  * must be assigned logical id 0. Record it so that
612                  * the logical map built from DT is validated and can
613                  * be used.
614                  */
615                 if (hwid == cpu_logical_map(0)) {
616                         if (bootcpu_valid) {
617                                 pr_err("%s: duplicate boot cpu reg property in DT\n",
618                                         dn->full_name);
619                                 goto next;
620                         }
621
622                         bootcpu_valid = true;
623
624                         /*
625                          * cpu_logical_map has already been
626                          * initialized and the boot cpu doesn't need
627                          * the enable-method so continue without
628                          * incrementing cpu.
629                          */
630                         continue;
631                 }
632
633                 if (cpu_count >= NR_CPUS)
634                         goto next;
635
636                 pr_debug("cpu logical map 0x%llx\n", hwid);
637                 cpu_logical_map(cpu_count) = hwid;
638
639                 early_map_cpu_to_node(cpu_count, of_node_to_nid(dn));
640 next:
641                 cpu_count++;
642         }
643 }
644
645 /*
646  * Enumerate the possible CPU set from the device tree or ACPI and build the
647  * cpu logical map array containing MPIDR values related to logical
648  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
649  */
650 void __init smp_init_cpus(void)
651 {
652         int i;
653
654         if (acpi_disabled)
655                 of_parse_and_init_cpus();
656         else
657                 /*
658                  * do a walk of MADT to determine how many CPUs
659                  * we have including disabled CPUs, and get information
660                  * we need for SMP init
661                  */
662                 acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_INTERRUPT,
663                                       acpi_parse_gic_cpu_interface, 0);
664
665         if (cpu_count > NR_CPUS)
666                 pr_warn("no. of cores (%d) greater than configured maximum of %d - clipping\n",
667                         cpu_count, NR_CPUS);
668
669         if (!bootcpu_valid) {
670                 pr_err("missing boot CPU MPIDR, not enabling secondaries\n");
671                 return;
672         }
673
674         /*
675          * We need to set the cpu_logical_map entries before enabling
676          * the cpus so that cpu processor description entries (DT cpu nodes
677          * and ACPI MADT entries) can be retrieved by matching the cpu hwid
678          * with entries in cpu_logical_map while initializing the cpus.
679          * If the cpu set-up fails, invalidate the cpu_logical_map entry.
680          */
681         for (i = 1; i < NR_CPUS; i++) {
682                 if (cpu_logical_map(i) != INVALID_HWID) {
683                         if (smp_cpu_setup(i))
684                                 cpu_logical_map(i) = INVALID_HWID;
685                 }
686         }
687 }
688
689 void __init smp_prepare_cpus(unsigned int max_cpus)
690 {
691         int err;
692         unsigned int cpu, ncores = num_possible_cpus();
693
694         init_cpu_topology();
695
696         smp_store_cpu_info(smp_processor_id());
697
698         /*
699          * are we trying to boot more cores than exist?
700          */
701         if (max_cpus > ncores)
702                 max_cpus = ncores;
703
704         /* Don't bother if we're effectively UP */
705         if (max_cpus <= 1)
706                 return;
707
708         /*
709          * Initialise the present map (which describes the set of CPUs
710          * actually populated at the present time) and release the
711          * secondaries from the bootloader.
712          *
713          * Make sure we online at most (max_cpus - 1) additional CPUs.
714          */
715         max_cpus--;
716         for_each_possible_cpu(cpu) {
717                 if (max_cpus == 0)
718                         break;
719
720                 if (cpu == smp_processor_id())
721                         continue;
722
723                 if (!cpu_ops[cpu])
724                         continue;
725
726                 err = cpu_ops[cpu]->cpu_prepare(cpu);
727                 if (err)
728                         continue;
729
730                 set_cpu_present(cpu, true);
731                 max_cpus--;
732         }
733 }
734
735 void (*__smp_cross_call)(const struct cpumask *, unsigned int);
736
737 void __init set_smp_cross_call(void (*fn)(const struct cpumask *, unsigned int))
738 {
739         __smp_cross_call = fn;
740 }
741
742 static const char *ipi_types[NR_IPI] __tracepoint_string = {
743 #define S(x,s)  [x] = s
744         S(IPI_RESCHEDULE, "Rescheduling interrupts"),
745         S(IPI_CALL_FUNC, "Function call interrupts"),
746         S(IPI_CPU_STOP, "CPU stop interrupts"),
747         S(IPI_TIMER, "Timer broadcast interrupts"),
748         S(IPI_IRQ_WORK, "IRQ work interrupts"),
749         S(IPI_WAKEUP, "CPU wake-up interrupts"),
750 };
751
752 static void smp_cross_call(const struct cpumask *target, unsigned int ipinr)
753 {
754         trace_ipi_raise(target, ipi_types[ipinr]);
755         __smp_cross_call(target, ipinr);
756 }
757
758 void show_ipi_list(struct seq_file *p, int prec)
759 {
760         unsigned int cpu, i;
761
762         for (i = 0; i < NR_IPI; i++) {
763                 seq_printf(p, "%*s%u:%s", prec - 1, "IPI", i,
764                            prec >= 4 ? " " : "");
765                 for_each_online_cpu(cpu)
766                         seq_printf(p, "%10u ",
767                                    __get_irq_stat(cpu, ipi_irqs[i]));
768                 seq_printf(p, "      %s\n", ipi_types[i]);
769         }
770 }
771
772 u64 smp_irq_stat_cpu(unsigned int cpu)
773 {
774         u64 sum = 0;
775         int i;
776
777         for (i = 0; i < NR_IPI; i++)
778                 sum += __get_irq_stat(cpu, ipi_irqs[i]);
779
780         return sum;
781 }
782
783 void arch_send_call_function_ipi_mask(const struct cpumask *mask)
784 {
785         smp_cross_call(mask, IPI_CALL_FUNC);
786 }
787
788 void arch_send_call_function_single_ipi(int cpu)
789 {
790         smp_cross_call(cpumask_of(cpu), IPI_CALL_FUNC);
791 }
792
793 #ifdef CONFIG_ARM64_ACPI_PARKING_PROTOCOL
794 void arch_send_wakeup_ipi_mask(const struct cpumask *mask)
795 {
796         smp_cross_call(mask, IPI_WAKEUP);
797 }
798 #endif
799
800 #ifdef CONFIG_IRQ_WORK
801 void arch_irq_work_raise(void)
802 {
803         if (__smp_cross_call)
804                 smp_cross_call(cpumask_of(smp_processor_id()), IPI_IRQ_WORK);
805 }
806 #endif
807
808 static DEFINE_RAW_SPINLOCK(stop_lock);
809
810 /*
811  * ipi_cpu_stop - handle IPI from smp_send_stop()
812  */
813 static void ipi_cpu_stop(unsigned int cpu)
814 {
815         if (system_state == SYSTEM_BOOTING ||
816             system_state == SYSTEM_RUNNING) {
817                 raw_spin_lock(&stop_lock);
818                 pr_crit("CPU%u: stopping\n", cpu);
819                 dump_stack();
820                 raw_spin_unlock(&stop_lock);
821         }
822
823         set_cpu_online(cpu, false);
824
825         local_irq_disable();
826
827         while (1)
828                 cpu_relax();
829 }
830
831 /*
832  * Main handler for inter-processor interrupts
833  */
834 void handle_IPI(int ipinr, struct pt_regs *regs)
835 {
836         unsigned int cpu = smp_processor_id();
837         struct pt_regs *old_regs = set_irq_regs(regs);
838
839         if ((unsigned)ipinr < NR_IPI) {
840                 trace_ipi_entry_rcuidle(ipi_types[ipinr]);
841                 __inc_irq_stat(cpu, ipi_irqs[ipinr]);
842         }
843
844         switch (ipinr) {
845         case IPI_RESCHEDULE:
846                 scheduler_ipi();
847                 break;
848
849         case IPI_CALL_FUNC:
850                 irq_enter();
851                 generic_smp_call_function_interrupt();
852                 irq_exit();
853                 break;
854
855         case IPI_CPU_STOP:
856                 irq_enter();
857                 ipi_cpu_stop(cpu);
858                 irq_exit();
859                 break;
860
861 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
862         case IPI_TIMER:
863                 irq_enter();
864                 tick_receive_broadcast();
865                 irq_exit();
866                 break;
867 #endif
868
869 #ifdef CONFIG_IRQ_WORK
870         case IPI_IRQ_WORK:
871                 irq_enter();
872                 irq_work_run();
873                 irq_exit();
874                 break;
875 #endif
876
877 #ifdef CONFIG_ARM64_ACPI_PARKING_PROTOCOL
878         case IPI_WAKEUP:
879                 WARN_ONCE(!acpi_parking_protocol_valid(cpu),
880                           "CPU%u: Wake-up IPI outside the ACPI parking protocol\n",
881                           cpu);
882                 break;
883 #endif
884
885         default:
886                 pr_crit("CPU%u: Unknown IPI message 0x%x\n", cpu, ipinr);
887                 break;
888         }
889
890         if ((unsigned)ipinr < NR_IPI)
891                 trace_ipi_exit_rcuidle(ipi_types[ipinr]);
892         set_irq_regs(old_regs);
893 }
894
895 void smp_send_reschedule(int cpu)
896 {
897         smp_cross_call(cpumask_of(cpu), IPI_RESCHEDULE);
898 }
899
900 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
901 void tick_broadcast(const struct cpumask *mask)
902 {
903         smp_cross_call(mask, IPI_TIMER);
904 }
905 #endif
906
907 void smp_send_stop(void)
908 {
909         unsigned long timeout;
910
911         if (num_online_cpus() > 1) {
912                 cpumask_t mask;
913
914                 cpumask_copy(&mask, cpu_online_mask);
915                 cpumask_clear_cpu(smp_processor_id(), &mask);
916
917                 smp_cross_call(&mask, IPI_CPU_STOP);
918         }
919
920         /* Wait up to one second for other CPUs to stop */
921         timeout = USEC_PER_SEC;
922         while (num_online_cpus() > 1 && timeout--)
923                 udelay(1);
924
925         if (num_online_cpus() > 1)
926                 pr_warning("SMP: failed to stop secondary CPUs\n");
927 }
928
929 /*
930  * not supported here
931  */
932 int setup_profiling_timer(unsigned int multiplier)
933 {
934         return -EINVAL;
935 }