cxgb4: Add support for dynamic allocation of resources for ULD
[cascardo/linux.git] / drivers / net / ethernet / chelsio / cxgb4 / cxgb4.h
1 /*
2  * This file is part of the Chelsio T4 Ethernet driver for Linux.
3  *
4  * Copyright (c) 2003-2014 Chelsio Communications, Inc. All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #ifndef __CXGB4_H__
36 #define __CXGB4_H__
37
38 #include "t4_hw.h"
39
40 #include <linux/bitops.h>
41 #include <linux/cache.h>
42 #include <linux/interrupt.h>
43 #include <linux/list.h>
44 #include <linux/netdevice.h>
45 #include <linux/pci.h>
46 #include <linux/spinlock.h>
47 #include <linux/timer.h>
48 #include <linux/vmalloc.h>
49 #include <linux/etherdevice.h>
50 #include <linux/net_tstamp.h>
51 #include <asm/io.h>
52 #include "t4_chip_type.h"
53 #include "cxgb4_uld.h"
54
55 #define CH_WARN(adap, fmt, ...) dev_warn(adap->pdev_dev, fmt, ## __VA_ARGS__)
56 extern struct list_head adapter_list;
57 extern struct mutex uld_mutex;
58
59 enum {
60         MAX_NPORTS      = 4,     /* max # of ports */
61         SERNUM_LEN      = 24,    /* Serial # length */
62         EC_LEN          = 16,    /* E/C length */
63         ID_LEN          = 16,    /* ID length */
64         PN_LEN          = 16,    /* Part Number length */
65         MACADDR_LEN     = 12,    /* MAC Address length */
66 };
67
68 enum {
69         T4_REGMAP_SIZE = (160 * 1024),
70         T5_REGMAP_SIZE = (332 * 1024),
71 };
72
73 enum {
74         MEM_EDC0,
75         MEM_EDC1,
76         MEM_MC,
77         MEM_MC0 = MEM_MC,
78         MEM_MC1
79 };
80
81 enum {
82         MEMWIN0_APERTURE = 2048,
83         MEMWIN0_BASE     = 0x1b800,
84         MEMWIN1_APERTURE = 32768,
85         MEMWIN1_BASE     = 0x28000,
86         MEMWIN1_BASE_T5  = 0x52000,
87         MEMWIN2_APERTURE = 65536,
88         MEMWIN2_BASE     = 0x30000,
89         MEMWIN2_APERTURE_T5 = 131072,
90         MEMWIN2_BASE_T5  = 0x60000,
91 };
92
93 enum dev_master {
94         MASTER_CANT,
95         MASTER_MAY,
96         MASTER_MUST
97 };
98
99 enum dev_state {
100         DEV_STATE_UNINIT,
101         DEV_STATE_INIT,
102         DEV_STATE_ERR
103 };
104
105 enum {
106         PAUSE_RX      = 1 << 0,
107         PAUSE_TX      = 1 << 1,
108         PAUSE_AUTONEG = 1 << 2
109 };
110
111 struct port_stats {
112         u64 tx_octets;            /* total # of octets in good frames */
113         u64 tx_frames;            /* all good frames */
114         u64 tx_bcast_frames;      /* all broadcast frames */
115         u64 tx_mcast_frames;      /* all multicast frames */
116         u64 tx_ucast_frames;      /* all unicast frames */
117         u64 tx_error_frames;      /* all error frames */
118
119         u64 tx_frames_64;         /* # of Tx frames in a particular range */
120         u64 tx_frames_65_127;
121         u64 tx_frames_128_255;
122         u64 tx_frames_256_511;
123         u64 tx_frames_512_1023;
124         u64 tx_frames_1024_1518;
125         u64 tx_frames_1519_max;
126
127         u64 tx_drop;              /* # of dropped Tx frames */
128         u64 tx_pause;             /* # of transmitted pause frames */
129         u64 tx_ppp0;              /* # of transmitted PPP prio 0 frames */
130         u64 tx_ppp1;              /* # of transmitted PPP prio 1 frames */
131         u64 tx_ppp2;              /* # of transmitted PPP prio 2 frames */
132         u64 tx_ppp3;              /* # of transmitted PPP prio 3 frames */
133         u64 tx_ppp4;              /* # of transmitted PPP prio 4 frames */
134         u64 tx_ppp5;              /* # of transmitted PPP prio 5 frames */
135         u64 tx_ppp6;              /* # of transmitted PPP prio 6 frames */
136         u64 tx_ppp7;              /* # of transmitted PPP prio 7 frames */
137
138         u64 rx_octets;            /* total # of octets in good frames */
139         u64 rx_frames;            /* all good frames */
140         u64 rx_bcast_frames;      /* all broadcast frames */
141         u64 rx_mcast_frames;      /* all multicast frames */
142         u64 rx_ucast_frames;      /* all unicast frames */
143         u64 rx_too_long;          /* # of frames exceeding MTU */
144         u64 rx_jabber;            /* # of jabber frames */
145         u64 rx_fcs_err;           /* # of received frames with bad FCS */
146         u64 rx_len_err;           /* # of received frames with length error */
147         u64 rx_symbol_err;        /* symbol errors */
148         u64 rx_runt;              /* # of short frames */
149
150         u64 rx_frames_64;         /* # of Rx frames in a particular range */
151         u64 rx_frames_65_127;
152         u64 rx_frames_128_255;
153         u64 rx_frames_256_511;
154         u64 rx_frames_512_1023;
155         u64 rx_frames_1024_1518;
156         u64 rx_frames_1519_max;
157
158         u64 rx_pause;             /* # of received pause frames */
159         u64 rx_ppp0;              /* # of received PPP prio 0 frames */
160         u64 rx_ppp1;              /* # of received PPP prio 1 frames */
161         u64 rx_ppp2;              /* # of received PPP prio 2 frames */
162         u64 rx_ppp3;              /* # of received PPP prio 3 frames */
163         u64 rx_ppp4;              /* # of received PPP prio 4 frames */
164         u64 rx_ppp5;              /* # of received PPP prio 5 frames */
165         u64 rx_ppp6;              /* # of received PPP prio 6 frames */
166         u64 rx_ppp7;              /* # of received PPP prio 7 frames */
167
168         u64 rx_ovflow0;           /* drops due to buffer-group 0 overflows */
169         u64 rx_ovflow1;           /* drops due to buffer-group 1 overflows */
170         u64 rx_ovflow2;           /* drops due to buffer-group 2 overflows */
171         u64 rx_ovflow3;           /* drops due to buffer-group 3 overflows */
172         u64 rx_trunc0;            /* buffer-group 0 truncated packets */
173         u64 rx_trunc1;            /* buffer-group 1 truncated packets */
174         u64 rx_trunc2;            /* buffer-group 2 truncated packets */
175         u64 rx_trunc3;            /* buffer-group 3 truncated packets */
176 };
177
178 struct lb_port_stats {
179         u64 octets;
180         u64 frames;
181         u64 bcast_frames;
182         u64 mcast_frames;
183         u64 ucast_frames;
184         u64 error_frames;
185
186         u64 frames_64;
187         u64 frames_65_127;
188         u64 frames_128_255;
189         u64 frames_256_511;
190         u64 frames_512_1023;
191         u64 frames_1024_1518;
192         u64 frames_1519_max;
193
194         u64 drop;
195
196         u64 ovflow0;
197         u64 ovflow1;
198         u64 ovflow2;
199         u64 ovflow3;
200         u64 trunc0;
201         u64 trunc1;
202         u64 trunc2;
203         u64 trunc3;
204 };
205
206 struct tp_tcp_stats {
207         u32 tcp_out_rsts;
208         u64 tcp_in_segs;
209         u64 tcp_out_segs;
210         u64 tcp_retrans_segs;
211 };
212
213 struct tp_usm_stats {
214         u32 frames;
215         u32 drops;
216         u64 octets;
217 };
218
219 struct tp_fcoe_stats {
220         u32 frames_ddp;
221         u32 frames_drop;
222         u64 octets_ddp;
223 };
224
225 struct tp_err_stats {
226         u32 mac_in_errs[4];
227         u32 hdr_in_errs[4];
228         u32 tcp_in_errs[4];
229         u32 tnl_cong_drops[4];
230         u32 ofld_chan_drops[4];
231         u32 tnl_tx_drops[4];
232         u32 ofld_vlan_drops[4];
233         u32 tcp6_in_errs[4];
234         u32 ofld_no_neigh;
235         u32 ofld_cong_defer;
236 };
237
238 struct tp_cpl_stats {
239         u32 req[4];
240         u32 rsp[4];
241 };
242
243 struct tp_rdma_stats {
244         u32 rqe_dfr_pkt;
245         u32 rqe_dfr_mod;
246 };
247
248 struct sge_params {
249         u32 hps;                        /* host page size for our PF/VF */
250         u32 eq_qpp;                     /* egress queues/page for our PF/VF */
251         u32 iq_qpp;                     /* egress queues/page for our PF/VF */
252 };
253
254 struct tp_params {
255         unsigned int tre;            /* log2 of core clocks per TP tick */
256         unsigned int la_mask;        /* what events are recorded by TP LA */
257         unsigned short tx_modq_map;  /* TX modulation scheduler queue to */
258                                      /* channel map */
259
260         uint32_t dack_re;            /* DACK timer resolution */
261         unsigned short tx_modq[NCHAN];  /* channel to modulation queue map */
262
263         u32 vlan_pri_map;               /* cached TP_VLAN_PRI_MAP */
264         u32 ingress_config;             /* cached TP_INGRESS_CONFIG */
265
266         /* TP_VLAN_PRI_MAP Compressed Filter Tuple field offsets.  This is a
267          * subset of the set of fields which may be present in the Compressed
268          * Filter Tuple portion of filters and TCP TCB connections.  The
269          * fields which are present are controlled by the TP_VLAN_PRI_MAP.
270          * Since a variable number of fields may or may not be present, their
271          * shifted field positions within the Compressed Filter Tuple may
272          * vary, or not even be present if the field isn't selected in
273          * TP_VLAN_PRI_MAP.  Since some of these fields are needed in various
274          * places we store their offsets here, or a -1 if the field isn't
275          * present.
276          */
277         int vlan_shift;
278         int vnic_shift;
279         int port_shift;
280         int protocol_shift;
281 };
282
283 struct vpd_params {
284         unsigned int cclk;
285         u8 ec[EC_LEN + 1];
286         u8 sn[SERNUM_LEN + 1];
287         u8 id[ID_LEN + 1];
288         u8 pn[PN_LEN + 1];
289         u8 na[MACADDR_LEN + 1];
290 };
291
292 struct pci_params {
293         unsigned char speed;
294         unsigned char width;
295 };
296
297 struct devlog_params {
298         u32 memtype;                    /* which memory (EDC0, EDC1, MC) */
299         u32 start;                      /* start of log in firmware memory */
300         u32 size;                       /* size of log */
301 };
302
303 /* Stores chip specific parameters */
304 struct arch_specific_params {
305         u8 nchan;
306         u8 pm_stats_cnt;
307         u8 cng_ch_bits_log;             /* congestion channel map bits width */
308         u16 mps_rplc_size;
309         u16 vfcount;
310         u32 sge_fl_db;
311         u16 mps_tcam_size;
312 };
313
314 struct adapter_params {
315         struct sge_params sge;
316         struct tp_params  tp;
317         struct vpd_params vpd;
318         struct pci_params pci;
319         struct devlog_params devlog;
320         enum pcie_memwin drv_memwin;
321
322         unsigned int cim_la_size;
323
324         unsigned int sf_size;             /* serial flash size in bytes */
325         unsigned int sf_nsec;             /* # of flash sectors */
326         unsigned int sf_fw_start;         /* start of FW image in flash */
327
328         unsigned int fw_vers;
329         unsigned int bs_vers;           /* bootstrap version */
330         unsigned int tp_vers;
331         unsigned int er_vers;           /* expansion ROM version */
332         u8 api_vers[7];
333
334         unsigned short mtus[NMTUS];
335         unsigned short a_wnd[NCCTRL_WIN];
336         unsigned short b_wnd[NCCTRL_WIN];
337
338         unsigned char nports;             /* # of ethernet ports */
339         unsigned char portvec;
340         enum chip_type chip;               /* chip code */
341         struct arch_specific_params arch;  /* chip specific params */
342         unsigned char offload;
343         unsigned char crypto;           /* HW capability for crypto */
344
345         unsigned char bypass;
346
347         unsigned int ofldq_wr_cred;
348         bool ulptx_memwrite_dsgl;          /* use of T5 DSGL allowed */
349
350         unsigned int max_ordird_qp;       /* Max read depth per RDMA QP */
351         unsigned int max_ird_adapter;     /* Max read depth per adapter */
352 };
353
354 /* State needed to monitor the forward progress of SGE Ingress DMA activities
355  * and possible hangs.
356  */
357 struct sge_idma_monitor_state {
358         unsigned int idma_1s_thresh;    /* 1s threshold in Core Clock ticks */
359         unsigned int idma_stalled[2];   /* synthesized stalled timers in HZ */
360         unsigned int idma_state[2];     /* IDMA Hang detect state */
361         unsigned int idma_qid[2];       /* IDMA Hung Ingress Queue ID */
362         unsigned int idma_warn[2];      /* time to warning in HZ */
363 };
364
365 /* Firmware Mailbox Command/Reply log.  All values are in Host-Endian format.
366  * The access and execute times are signed in order to accommodate negative
367  * error returns.
368  */
369 struct mbox_cmd {
370         u64 cmd[MBOX_LEN / 8];          /* a Firmware Mailbox Command/Reply */
371         u64 timestamp;                  /* OS-dependent timestamp */
372         u32 seqno;                      /* sequence number */
373         s16 access;                     /* time (ms) to access mailbox */
374         s16 execute;                    /* time (ms) to execute */
375 };
376
377 struct mbox_cmd_log {
378         unsigned int size;              /* number of entries in the log */
379         unsigned int cursor;            /* next position in the log to write */
380         u32 seqno;                      /* next sequence number */
381         /* variable length mailbox command log starts here */
382 };
383
384 /* Given a pointer to a Firmware Mailbox Command Log and a log entry index,
385  * return a pointer to the specified entry.
386  */
387 static inline struct mbox_cmd *mbox_cmd_log_entry(struct mbox_cmd_log *log,
388                                                   unsigned int entry_idx)
389 {
390         return &((struct mbox_cmd *)&(log)[1])[entry_idx];
391 }
392
393 #include "t4fw_api.h"
394
395 #define FW_VERSION(chip) ( \
396                 FW_HDR_FW_VER_MAJOR_G(chip##FW_VERSION_MAJOR) | \
397                 FW_HDR_FW_VER_MINOR_G(chip##FW_VERSION_MINOR) | \
398                 FW_HDR_FW_VER_MICRO_G(chip##FW_VERSION_MICRO) | \
399                 FW_HDR_FW_VER_BUILD_G(chip##FW_VERSION_BUILD))
400 #define FW_INTFVER(chip, intf) (FW_HDR_INTFVER_##intf)
401
402 struct fw_info {
403         u8 chip;
404         char *fs_name;
405         char *fw_mod_name;
406         struct fw_hdr fw_hdr;
407 };
408
409 struct trace_params {
410         u32 data[TRACE_LEN / 4];
411         u32 mask[TRACE_LEN / 4];
412         unsigned short snap_len;
413         unsigned short min_len;
414         unsigned char skip_ofst;
415         unsigned char skip_len;
416         unsigned char invert;
417         unsigned char port;
418 };
419
420 struct link_config {
421         unsigned short supported;        /* link capabilities */
422         unsigned short advertising;      /* advertised capabilities */
423         unsigned short lp_advertising;   /* peer advertised capabilities */
424         unsigned short requested_speed;  /* speed user has requested */
425         unsigned short speed;            /* actual link speed */
426         unsigned char  requested_fc;     /* flow control user has requested */
427         unsigned char  fc;               /* actual link flow control */
428         unsigned char  autoneg;          /* autonegotiating? */
429         unsigned char  link_ok;          /* link up? */
430         unsigned char  link_down_rc;     /* link down reason */
431 };
432
433 #define FW_LEN16(fw_struct) FW_CMD_LEN16_V(sizeof(fw_struct) / 16)
434
435 enum {
436         MAX_ETH_QSETS = 32,           /* # of Ethernet Tx/Rx queue sets */
437         MAX_OFLD_QSETS = 16,          /* # of offload Tx, iscsi Rx queue sets */
438         MAX_CTRL_QUEUES = NCHAN,      /* # of control Tx queues */
439         MAX_RDMA_QUEUES = NCHAN,      /* # of streaming RDMA Rx queues */
440         MAX_RDMA_CIQS = 32,        /* # of  RDMA concentrator IQs */
441
442         /* # of streaming iSCSIT Rx queues */
443         MAX_ISCSIT_QUEUES = MAX_OFLD_QSETS,
444 };
445
446 enum {
447         MAX_TXQ_ENTRIES      = 16384,
448         MAX_CTRL_TXQ_ENTRIES = 1024,
449         MAX_RSPQ_ENTRIES     = 16384,
450         MAX_RX_BUFFERS       = 16384,
451         MIN_TXQ_ENTRIES      = 32,
452         MIN_CTRL_TXQ_ENTRIES = 32,
453         MIN_RSPQ_ENTRIES     = 128,
454         MIN_FL_ENTRIES       = 16
455 };
456
457 enum {
458         INGQ_EXTRAS = 2,        /* firmware event queue and */
459                                 /*   forwarded interrupts */
460         MAX_INGQ = MAX_ETH_QSETS + MAX_OFLD_QSETS + MAX_RDMA_QUEUES +
461                    MAX_RDMA_CIQS + MAX_ISCSIT_QUEUES + INGQ_EXTRAS,
462 };
463
464 struct adapter;
465 struct sge_rspq;
466
467 #include "cxgb4_dcb.h"
468
469 #ifdef CONFIG_CHELSIO_T4_FCOE
470 #include "cxgb4_fcoe.h"
471 #endif /* CONFIG_CHELSIO_T4_FCOE */
472
473 struct port_info {
474         struct adapter *adapter;
475         u16    viid;
476         s16    xact_addr_filt;        /* index of exact MAC address filter */
477         u16    rss_size;              /* size of VI's RSS table slice */
478         s8     mdio_addr;
479         enum fw_port_type port_type;
480         u8     mod_type;
481         u8     port_id;
482         u8     tx_chan;
483         u8     lport;                 /* associated offload logical port */
484         u8     nqsets;                /* # of qsets */
485         u8     first_qset;            /* index of first qset */
486         u8     rss_mode;
487         struct link_config link_cfg;
488         u16   *rss;
489         struct port_stats stats_base;
490 #ifdef CONFIG_CHELSIO_T4_DCB
491         struct port_dcb_info dcb;     /* Data Center Bridging support */
492 #endif
493 #ifdef CONFIG_CHELSIO_T4_FCOE
494         struct cxgb_fcoe fcoe;
495 #endif /* CONFIG_CHELSIO_T4_FCOE */
496         bool rxtstamp;  /* Enable TS */
497         struct hwtstamp_config tstamp_config;
498 };
499
500 struct dentry;
501 struct work_struct;
502
503 enum {                                 /* adapter flags */
504         FULL_INIT_DONE     = (1 << 0),
505         DEV_ENABLED        = (1 << 1),
506         USING_MSI          = (1 << 2),
507         USING_MSIX         = (1 << 3),
508         FW_OK              = (1 << 4),
509         RSS_TNLALLLOOKUP   = (1 << 5),
510         USING_SOFT_PARAMS  = (1 << 6),
511         MASTER_PF          = (1 << 7),
512         FW_OFLD_CONN       = (1 << 9),
513 };
514
515 enum {
516         ULP_CRYPTO_LOOKASIDE = 1 << 0,
517 };
518
519 struct rx_sw_desc;
520
521 struct sge_fl {                     /* SGE free-buffer queue state */
522         unsigned int avail;         /* # of available Rx buffers */
523         unsigned int pend_cred;     /* new buffers since last FL DB ring */
524         unsigned int cidx;          /* consumer index */
525         unsigned int pidx;          /* producer index */
526         unsigned long alloc_failed; /* # of times buffer allocation failed */
527         unsigned long large_alloc_failed;
528         unsigned long mapping_err;  /* # of RX Buffer DMA Mapping failures */
529         unsigned long low;          /* # of times momentarily starving */
530         unsigned long starving;
531         /* RO fields */
532         unsigned int cntxt_id;      /* SGE context id for the free list */
533         unsigned int size;          /* capacity of free list */
534         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
535         __be64 *desc;               /* address of HW Rx descriptor ring */
536         dma_addr_t addr;            /* bus address of HW ring start */
537         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
538         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
539 };
540
541 /* A packet gather list */
542 struct pkt_gl {
543         u64 sgetstamp;              /* SGE Time Stamp for Ingress Packet */
544         struct page_frag frags[MAX_SKB_FRAGS];
545         void *va;                         /* virtual address of first byte */
546         unsigned int nfrags;              /* # of fragments */
547         unsigned int tot_len;             /* total length of fragments */
548 };
549
550 typedef int (*rspq_handler_t)(struct sge_rspq *q, const __be64 *rsp,
551                               const struct pkt_gl *gl);
552 typedef void (*rspq_flush_handler_t)(struct sge_rspq *q);
553 /* LRO related declarations for ULD */
554 struct t4_lro_mgr {
555 #define MAX_LRO_SESSIONS                64
556         u8 lro_session_cnt;         /* # of sessions to aggregate */
557         unsigned long lro_pkts;     /* # of LRO super packets */
558         unsigned long lro_merged;   /* # of wire packets merged by LRO */
559         struct sk_buff_head lroq;   /* list of aggregated sessions */
560 };
561
562 struct sge_rspq {                   /* state for an SGE response queue */
563         struct napi_struct napi;
564         const __be64 *cur_desc;     /* current descriptor in queue */
565         unsigned int cidx;          /* consumer index */
566         u8 gen;                     /* current generation bit */
567         u8 intr_params;             /* interrupt holdoff parameters */
568         u8 next_intr_params;        /* holdoff params for next interrupt */
569         u8 adaptive_rx;
570         u8 pktcnt_idx;              /* interrupt packet threshold */
571         u8 uld;                     /* ULD handling this queue */
572         u8 idx;                     /* queue index within its group */
573         int offset;                 /* offset into current Rx buffer */
574         u16 cntxt_id;               /* SGE context id for the response q */
575         u16 abs_id;                 /* absolute SGE id for the response q */
576         __be64 *desc;               /* address of HW response ring */
577         dma_addr_t phys_addr;       /* physical address of the ring */
578         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
579         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
580         unsigned int iqe_len;       /* entry size */
581         unsigned int size;          /* capacity of response queue */
582         struct adapter *adap;
583         struct net_device *netdev;  /* associated net device */
584         rspq_handler_t handler;
585         rspq_flush_handler_t flush_handler;
586         struct t4_lro_mgr lro_mgr;
587 #ifdef CONFIG_NET_RX_BUSY_POLL
588 #define CXGB_POLL_STATE_IDLE            0
589 #define CXGB_POLL_STATE_NAPI            BIT(0) /* NAPI owns this poll */
590 #define CXGB_POLL_STATE_POLL            BIT(1) /* poll owns this poll */
591 #define CXGB_POLL_STATE_NAPI_YIELD      BIT(2) /* NAPI yielded this poll */
592 #define CXGB_POLL_STATE_POLL_YIELD      BIT(3) /* poll yielded this poll */
593 #define CXGB_POLL_YIELD                 (CXGB_POLL_STATE_NAPI_YIELD |   \
594                                          CXGB_POLL_STATE_POLL_YIELD)
595 #define CXGB_POLL_LOCKED                (CXGB_POLL_STATE_NAPI |         \
596                                          CXGB_POLL_STATE_POLL)
597 #define CXGB_POLL_USER_PEND             (CXGB_POLL_STATE_POLL |         \
598                                          CXGB_POLL_STATE_POLL_YIELD)
599         unsigned int bpoll_state;
600         spinlock_t bpoll_lock;          /* lock for busy poll */
601 #endif /* CONFIG_NET_RX_BUSY_POLL */
602
603 };
604
605 struct sge_eth_stats {              /* Ethernet queue statistics */
606         unsigned long pkts;         /* # of ethernet packets */
607         unsigned long lro_pkts;     /* # of LRO super packets */
608         unsigned long lro_merged;   /* # of wire packets merged by LRO */
609         unsigned long rx_cso;       /* # of Rx checksum offloads */
610         unsigned long vlan_ex;      /* # of Rx VLAN extractions */
611         unsigned long rx_drops;     /* # of packets dropped due to no mem */
612 };
613
614 struct sge_eth_rxq {                /* SW Ethernet Rx queue */
615         struct sge_rspq rspq;
616         struct sge_fl fl;
617         struct sge_eth_stats stats;
618 } ____cacheline_aligned_in_smp;
619
620 struct sge_ofld_stats {             /* offload queue statistics */
621         unsigned long pkts;         /* # of packets */
622         unsigned long imm;          /* # of immediate-data packets */
623         unsigned long an;           /* # of asynchronous notifications */
624         unsigned long nomem;        /* # of responses deferred due to no mem */
625 };
626
627 struct sge_ofld_rxq {               /* SW offload Rx queue */
628         struct sge_rspq rspq;
629         struct sge_fl fl;
630         struct sge_ofld_stats stats;
631 } ____cacheline_aligned_in_smp;
632
633 struct tx_desc {
634         __be64 flit[8];
635 };
636
637 struct tx_sw_desc;
638
639 struct sge_txq {
640         unsigned int  in_use;       /* # of in-use Tx descriptors */
641         unsigned int  size;         /* # of descriptors */
642         unsigned int  cidx;         /* SW consumer index */
643         unsigned int  pidx;         /* producer index */
644         unsigned long stops;        /* # of times q has been stopped */
645         unsigned long restarts;     /* # of queue restarts */
646         unsigned int  cntxt_id;     /* SGE context id for the Tx q */
647         struct tx_desc *desc;       /* address of HW Tx descriptor ring */
648         struct tx_sw_desc *sdesc;   /* address of SW Tx descriptor ring */
649         struct sge_qstat *stat;     /* queue status entry */
650         dma_addr_t    phys_addr;    /* physical address of the ring */
651         spinlock_t db_lock;
652         int db_disabled;
653         unsigned short db_pidx;
654         unsigned short db_pidx_inc;
655         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
656         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
657 };
658
659 struct sge_eth_txq {                /* state for an SGE Ethernet Tx queue */
660         struct sge_txq q;
661         struct netdev_queue *txq;   /* associated netdev TX queue */
662 #ifdef CONFIG_CHELSIO_T4_DCB
663         u8 dcb_prio;                /* DCB Priority bound to queue */
664 #endif
665         unsigned long tso;          /* # of TSO requests */
666         unsigned long tx_cso;       /* # of Tx checksum offloads */
667         unsigned long vlan_ins;     /* # of Tx VLAN insertions */
668         unsigned long mapping_err;  /* # of I/O MMU packet mapping errors */
669 } ____cacheline_aligned_in_smp;
670
671 struct sge_ofld_txq {               /* state for an SGE offload Tx queue */
672         struct sge_txq q;
673         struct adapter *adap;
674         struct sk_buff_head sendq;  /* list of backpressured packets */
675         struct tasklet_struct qresume_tsk; /* restarts the queue */
676         bool service_ofldq_running; /* service_ofldq() is processing sendq */
677         u8 full;                    /* the Tx ring is full */
678         unsigned long mapping_err;  /* # of I/O MMU packet mapping errors */
679 } ____cacheline_aligned_in_smp;
680
681 struct sge_ctrl_txq {               /* state for an SGE control Tx queue */
682         struct sge_txq q;
683         struct adapter *adap;
684         struct sk_buff_head sendq;  /* list of backpressured packets */
685         struct tasklet_struct qresume_tsk; /* restarts the queue */
686         u8 full;                    /* the Tx ring is full */
687 } ____cacheline_aligned_in_smp;
688
689 struct sge_uld_rxq_info {
690         char name[IFNAMSIZ];    /* name of ULD driver */
691         struct sge_ofld_rxq *uldrxq; /* Rxq's for ULD */
692         u16 *msix_tbl;          /* msix_tbl for uld */
693         u16 *rspq_id;           /* response queue id's of rxq */
694         u16 nrxq;               /* # of ingress uld queues */
695         u16 nciq;               /* # of completion queues */
696         u8 uld;                 /* uld type */
697 };
698
699 struct sge {
700         struct sge_eth_txq ethtxq[MAX_ETH_QSETS];
701         struct sge_ofld_txq ofldtxq[MAX_OFLD_QSETS];
702         struct sge_ctrl_txq ctrlq[MAX_CTRL_QUEUES];
703
704         struct sge_eth_rxq ethrxq[MAX_ETH_QSETS];
705         struct sge_ofld_rxq iscsirxq[MAX_OFLD_QSETS];
706         struct sge_ofld_rxq iscsitrxq[MAX_ISCSIT_QUEUES];
707         struct sge_ofld_rxq rdmarxq[MAX_RDMA_QUEUES];
708         struct sge_ofld_rxq rdmaciq[MAX_RDMA_CIQS];
709         struct sge_rspq fw_evtq ____cacheline_aligned_in_smp;
710         struct sge_uld_rxq_info **uld_rxq_info;
711
712         struct sge_rspq intrq ____cacheline_aligned_in_smp;
713         spinlock_t intrq_lock;
714
715         u16 max_ethqsets;           /* # of available Ethernet queue sets */
716         u16 ethqsets;               /* # of active Ethernet queue sets */
717         u16 ethtxq_rover;           /* Tx queue to clean up next */
718         u16 iscsiqsets;              /* # of active iSCSI queue sets */
719         u16 niscsitq;               /* # of available iSCST Rx queues */
720         u16 rdmaqs;                 /* # of available RDMA Rx queues */
721         u16 rdmaciqs;               /* # of available RDMA concentrator IQs */
722         u16 nqs_per_uld;            /* # of Rx queues per ULD */
723         u16 iscsi_rxq[MAX_OFLD_QSETS];
724         u16 iscsit_rxq[MAX_ISCSIT_QUEUES];
725         u16 rdma_rxq[MAX_RDMA_QUEUES];
726         u16 rdma_ciq[MAX_RDMA_CIQS];
727         u16 timer_val[SGE_NTIMERS];
728         u8 counter_val[SGE_NCOUNTERS];
729         u32 fl_pg_order;            /* large page allocation size */
730         u32 stat_len;               /* length of status page at ring end */
731         u32 pktshift;               /* padding between CPL & packet data */
732         u32 fl_align;               /* response queue message alignment */
733         u32 fl_starve_thres;        /* Free List starvation threshold */
734
735         struct sge_idma_monitor_state idma_monitor;
736         unsigned int egr_start;
737         unsigned int egr_sz;
738         unsigned int ingr_start;
739         unsigned int ingr_sz;
740         void **egr_map;    /* qid->queue egress queue map */
741         struct sge_rspq **ingr_map; /* qid->queue ingress queue map */
742         unsigned long *starving_fl;
743         unsigned long *txq_maperr;
744         unsigned long *blocked_fl;
745         struct timer_list rx_timer; /* refills starving FLs */
746         struct timer_list tx_timer; /* checks Tx queues */
747 };
748
749 #define for_each_ethrxq(sge, i) for (i = 0; i < (sge)->ethqsets; i++)
750 #define for_each_iscsirxq(sge, i) for (i = 0; i < (sge)->iscsiqsets; i++)
751 #define for_each_iscsitrxq(sge, i) for (i = 0; i < (sge)->niscsitq; i++)
752 #define for_each_rdmarxq(sge, i) for (i = 0; i < (sge)->rdmaqs; i++)
753 #define for_each_rdmaciq(sge, i) for (i = 0; i < (sge)->rdmaciqs; i++)
754
755 struct l2t_data;
756
757 #ifdef CONFIG_PCI_IOV
758
759 /* T4 supports SRIOV on PF0-3 and T5 on PF0-7.  However, the Serial
760  * Configuration initialization for T5 only has SR-IOV functionality enabled
761  * on PF0-3 in order to simplify everything.
762  */
763 #define NUM_OF_PF_WITH_SRIOV 4
764
765 #endif
766
767 struct doorbell_stats {
768         u32 db_drop;
769         u32 db_empty;
770         u32 db_full;
771 };
772
773 struct hash_mac_addr {
774         struct list_head list;
775         u8 addr[ETH_ALEN];
776 };
777
778 struct uld_msix_bmap {
779         unsigned long *msix_bmap;
780         unsigned int mapsize;
781         spinlock_t lock; /* lock for acquiring bitmap */
782 };
783
784 struct uld_msix_info {
785         unsigned short vec;
786         char desc[IFNAMSIZ + 10];
787 };
788
789 struct adapter {
790         void __iomem *regs;
791         void __iomem *bar2;
792         u32 t4_bar0;
793         struct pci_dev *pdev;
794         struct device *pdev_dev;
795         const char *name;
796         unsigned int mbox;
797         unsigned int pf;
798         unsigned int flags;
799         enum chip_type chip;
800
801         int msg_enable;
802
803         struct adapter_params params;
804         struct cxgb4_virt_res vres;
805         unsigned int swintr;
806
807         struct {
808                 unsigned short vec;
809                 char desc[IFNAMSIZ + 10];
810         } msix_info[MAX_INGQ + 1];
811         struct uld_msix_info *msix_info_ulds; /* msix info for uld's */
812         struct uld_msix_bmap msix_bmap_ulds; /* msix bitmap for all uld */
813         unsigned int msi_idx;
814
815         struct doorbell_stats db_stats;
816         struct sge sge;
817
818         struct net_device *port[MAX_NPORTS];
819         u8 chan_map[NCHAN];                   /* channel -> port map */
820
821         u32 filter_mode;
822         unsigned int l2t_start;
823         unsigned int l2t_end;
824         struct l2t_data *l2t;
825         unsigned int clipt_start;
826         unsigned int clipt_end;
827         struct clip_tbl *clipt;
828         struct cxgb4_pci_uld_info *uld;
829         void *uld_handle[CXGB4_ULD_MAX];
830         unsigned int num_uld;
831         struct list_head list_node;
832         struct list_head rcu_node;
833         struct list_head mac_hlist; /* list of MAC addresses in MPS Hash */
834
835         void *iscsi_ppm;
836
837         struct tid_info tids;
838         void **tid_release_head;
839         spinlock_t tid_release_lock;
840         struct workqueue_struct *workq;
841         struct work_struct tid_release_task;
842         struct work_struct db_full_task;
843         struct work_struct db_drop_task;
844         bool tid_release_task_busy;
845
846         /* support for mailbox command/reply logging */
847 #define T4_OS_LOG_MBOX_CMDS 256
848         struct mbox_cmd_log *mbox_log;
849
850         struct dentry *debugfs_root;
851         bool use_bd;     /* Use SGE Back Door intfc for reading SGE Contexts */
852         bool trace_rss; /* 1 implies that different RSS flit per filter is
853                          * used per filter else if 0 default RSS flit is
854                          * used for all 4 filters.
855                          */
856
857         spinlock_t stats_lock;
858         spinlock_t win0_lock ____cacheline_aligned_in_smp;
859 };
860
861 /* Defined bit width of user definable filter tuples
862  */
863 #define ETHTYPE_BITWIDTH 16
864 #define FRAG_BITWIDTH 1
865 #define MACIDX_BITWIDTH 9
866 #define FCOE_BITWIDTH 1
867 #define IPORT_BITWIDTH 3
868 #define MATCHTYPE_BITWIDTH 3
869 #define PROTO_BITWIDTH 8
870 #define TOS_BITWIDTH 8
871 #define PF_BITWIDTH 8
872 #define VF_BITWIDTH 8
873 #define IVLAN_BITWIDTH 16
874 #define OVLAN_BITWIDTH 16
875
876 /* Filter matching rules.  These consist of a set of ingress packet field
877  * (value, mask) tuples.  The associated ingress packet field matches the
878  * tuple when ((field & mask) == value).  (Thus a wildcard "don't care" field
879  * rule can be constructed by specifying a tuple of (0, 0).)  A filter rule
880  * matches an ingress packet when all of the individual individual field
881  * matching rules are true.
882  *
883  * Partial field masks are always valid, however, while it may be easy to
884  * understand their meanings for some fields (e.g. IP address to match a
885  * subnet), for others making sensible partial masks is less intuitive (e.g.
886  * MPS match type) ...
887  *
888  * Most of the following data structures are modeled on T4 capabilities.
889  * Drivers for earlier chips use the subsets which make sense for those chips.
890  * We really need to come up with a hardware-independent mechanism to
891  * represent hardware filter capabilities ...
892  */
893 struct ch_filter_tuple {
894         /* Compressed header matching field rules.  The TP_VLAN_PRI_MAP
895          * register selects which of these fields will participate in the
896          * filter match rules -- up to a maximum of 36 bits.  Because
897          * TP_VLAN_PRI_MAP is a global register, all filters must use the same
898          * set of fields.
899          */
900         uint32_t ethtype:ETHTYPE_BITWIDTH;      /* Ethernet type */
901         uint32_t frag:FRAG_BITWIDTH;            /* IP fragmentation header */
902         uint32_t ivlan_vld:1;                   /* inner VLAN valid */
903         uint32_t ovlan_vld:1;                   /* outer VLAN valid */
904         uint32_t pfvf_vld:1;                    /* PF/VF valid */
905         uint32_t macidx:MACIDX_BITWIDTH;        /* exact match MAC index */
906         uint32_t fcoe:FCOE_BITWIDTH;            /* FCoE packet */
907         uint32_t iport:IPORT_BITWIDTH;          /* ingress port */
908         uint32_t matchtype:MATCHTYPE_BITWIDTH;  /* MPS match type */
909         uint32_t proto:PROTO_BITWIDTH;          /* protocol type */
910         uint32_t tos:TOS_BITWIDTH;              /* TOS/Traffic Type */
911         uint32_t pf:PF_BITWIDTH;                /* PCI-E PF ID */
912         uint32_t vf:VF_BITWIDTH;                /* PCI-E VF ID */
913         uint32_t ivlan:IVLAN_BITWIDTH;          /* inner VLAN */
914         uint32_t ovlan:OVLAN_BITWIDTH;          /* outer VLAN */
915
916         /* Uncompressed header matching field rules.  These are always
917          * available for field rules.
918          */
919         uint8_t lip[16];        /* local IP address (IPv4 in [3:0]) */
920         uint8_t fip[16];        /* foreign IP address (IPv4 in [3:0]) */
921         uint16_t lport;         /* local port */
922         uint16_t fport;         /* foreign port */
923 };
924
925 /* A filter ioctl command.
926  */
927 struct ch_filter_specification {
928         /* Administrative fields for filter.
929          */
930         uint32_t hitcnts:1;     /* count filter hits in TCB */
931         uint32_t prio:1;        /* filter has priority over active/server */
932
933         /* Fundamental filter typing.  This is the one element of filter
934          * matching that doesn't exist as a (value, mask) tuple.
935          */
936         uint32_t type:1;        /* 0 => IPv4, 1 => IPv6 */
937
938         /* Packet dispatch information.  Ingress packets which match the
939          * filter rules will be dropped, passed to the host or switched back
940          * out as egress packets.
941          */
942         uint32_t action:2;      /* drop, pass, switch */
943
944         uint32_t rpttid:1;      /* report TID in RSS hash field */
945
946         uint32_t dirsteer:1;    /* 0 => RSS, 1 => steer to iq */
947         uint32_t iq:10;         /* ingress queue */
948
949         uint32_t maskhash:1;    /* dirsteer=0: store RSS hash in TCB */
950         uint32_t dirsteerhash:1;/* dirsteer=1: 0 => TCB contains RSS hash */
951                                 /*             1 => TCB contains IQ ID */
952
953         /* Switch proxy/rewrite fields.  An ingress packet which matches a
954          * filter with "switch" set will be looped back out as an egress
955          * packet -- potentially with some Ethernet header rewriting.
956          */
957         uint32_t eport:2;       /* egress port to switch packet out */
958         uint32_t newdmac:1;     /* rewrite destination MAC address */
959         uint32_t newsmac:1;     /* rewrite source MAC address */
960         uint32_t newvlan:2;     /* rewrite VLAN Tag */
961         uint8_t dmac[ETH_ALEN]; /* new destination MAC address */
962         uint8_t smac[ETH_ALEN]; /* new source MAC address */
963         uint16_t vlan;          /* VLAN Tag to insert */
964
965         /* Filter rule value/mask pairs.
966          */
967         struct ch_filter_tuple val;
968         struct ch_filter_tuple mask;
969 };
970
971 enum {
972         FILTER_PASS = 0,        /* default */
973         FILTER_DROP,
974         FILTER_SWITCH
975 };
976
977 enum {
978         VLAN_NOCHANGE = 0,      /* default */
979         VLAN_REMOVE,
980         VLAN_INSERT,
981         VLAN_REWRITE
982 };
983
984 static inline int is_offload(const struct adapter *adap)
985 {
986         return adap->params.offload;
987 }
988
989 static inline int is_pci_uld(const struct adapter *adap)
990 {
991         return adap->params.crypto;
992 }
993
994 static inline u32 t4_read_reg(struct adapter *adap, u32 reg_addr)
995 {
996         return readl(adap->regs + reg_addr);
997 }
998
999 static inline void t4_write_reg(struct adapter *adap, u32 reg_addr, u32 val)
1000 {
1001         writel(val, adap->regs + reg_addr);
1002 }
1003
1004 #ifndef readq
1005 static inline u64 readq(const volatile void __iomem *addr)
1006 {
1007         return readl(addr) + ((u64)readl(addr + 4) << 32);
1008 }
1009
1010 static inline void writeq(u64 val, volatile void __iomem *addr)
1011 {
1012         writel(val, addr);
1013         writel(val >> 32, addr + 4);
1014 }
1015 #endif
1016
1017 static inline u64 t4_read_reg64(struct adapter *adap, u32 reg_addr)
1018 {
1019         return readq(adap->regs + reg_addr);
1020 }
1021
1022 static inline void t4_write_reg64(struct adapter *adap, u32 reg_addr, u64 val)
1023 {
1024         writeq(val, adap->regs + reg_addr);
1025 }
1026
1027 /**
1028  * t4_set_hw_addr - store a port's MAC address in SW
1029  * @adapter: the adapter
1030  * @port_idx: the port index
1031  * @hw_addr: the Ethernet address
1032  *
1033  * Store the Ethernet address of the given port in SW.  Called by the common
1034  * code when it retrieves a port's Ethernet address from EEPROM.
1035  */
1036 static inline void t4_set_hw_addr(struct adapter *adapter, int port_idx,
1037                                   u8 hw_addr[])
1038 {
1039         ether_addr_copy(adapter->port[port_idx]->dev_addr, hw_addr);
1040         ether_addr_copy(adapter->port[port_idx]->perm_addr, hw_addr);
1041 }
1042
1043 /**
1044  * netdev2pinfo - return the port_info structure associated with a net_device
1045  * @dev: the netdev
1046  *
1047  * Return the struct port_info associated with a net_device
1048  */
1049 static inline struct port_info *netdev2pinfo(const struct net_device *dev)
1050 {
1051         return netdev_priv(dev);
1052 }
1053
1054 /**
1055  * adap2pinfo - return the port_info of a port
1056  * @adap: the adapter
1057  * @idx: the port index
1058  *
1059  * Return the port_info structure for the port of the given index.
1060  */
1061 static inline struct port_info *adap2pinfo(struct adapter *adap, int idx)
1062 {
1063         return netdev_priv(adap->port[idx]);
1064 }
1065
1066 /**
1067  * netdev2adap - return the adapter structure associated with a net_device
1068  * @dev: the netdev
1069  *
1070  * Return the struct adapter associated with a net_device
1071  */
1072 static inline struct adapter *netdev2adap(const struct net_device *dev)
1073 {
1074         return netdev2pinfo(dev)->adapter;
1075 }
1076
1077 #ifdef CONFIG_NET_RX_BUSY_POLL
1078 static inline void cxgb_busy_poll_init_lock(struct sge_rspq *q)
1079 {
1080         spin_lock_init(&q->bpoll_lock);
1081         q->bpoll_state = CXGB_POLL_STATE_IDLE;
1082 }
1083
1084 static inline bool cxgb_poll_lock_napi(struct sge_rspq *q)
1085 {
1086         bool rc = true;
1087
1088         spin_lock(&q->bpoll_lock);
1089         if (q->bpoll_state & CXGB_POLL_LOCKED) {
1090                 q->bpoll_state |= CXGB_POLL_STATE_NAPI_YIELD;
1091                 rc = false;
1092         } else {
1093                 q->bpoll_state = CXGB_POLL_STATE_NAPI;
1094         }
1095         spin_unlock(&q->bpoll_lock);
1096         return rc;
1097 }
1098
1099 static inline bool cxgb_poll_unlock_napi(struct sge_rspq *q)
1100 {
1101         bool rc = false;
1102
1103         spin_lock(&q->bpoll_lock);
1104         if (q->bpoll_state & CXGB_POLL_STATE_POLL_YIELD)
1105                 rc = true;
1106         q->bpoll_state = CXGB_POLL_STATE_IDLE;
1107         spin_unlock(&q->bpoll_lock);
1108         return rc;
1109 }
1110
1111 static inline bool cxgb_poll_lock_poll(struct sge_rspq *q)
1112 {
1113         bool rc = true;
1114
1115         spin_lock_bh(&q->bpoll_lock);
1116         if (q->bpoll_state & CXGB_POLL_LOCKED) {
1117                 q->bpoll_state |= CXGB_POLL_STATE_POLL_YIELD;
1118                 rc = false;
1119         } else {
1120                 q->bpoll_state |= CXGB_POLL_STATE_POLL;
1121         }
1122         spin_unlock_bh(&q->bpoll_lock);
1123         return rc;
1124 }
1125
1126 static inline bool cxgb_poll_unlock_poll(struct sge_rspq *q)
1127 {
1128         bool rc = false;
1129
1130         spin_lock_bh(&q->bpoll_lock);
1131         if (q->bpoll_state & CXGB_POLL_STATE_POLL_YIELD)
1132                 rc = true;
1133         q->bpoll_state = CXGB_POLL_STATE_IDLE;
1134         spin_unlock_bh(&q->bpoll_lock);
1135         return rc;
1136 }
1137
1138 static inline bool cxgb_poll_busy_polling(struct sge_rspq *q)
1139 {
1140         return q->bpoll_state & CXGB_POLL_USER_PEND;
1141 }
1142 #else
1143 static inline void cxgb_busy_poll_init_lock(struct sge_rspq *q)
1144 {
1145 }
1146
1147 static inline bool cxgb_poll_lock_napi(struct sge_rspq *q)
1148 {
1149         return true;
1150 }
1151
1152 static inline bool cxgb_poll_unlock_napi(struct sge_rspq *q)
1153 {
1154         return false;
1155 }
1156
1157 static inline bool cxgb_poll_lock_poll(struct sge_rspq *q)
1158 {
1159         return false;
1160 }
1161
1162 static inline bool cxgb_poll_unlock_poll(struct sge_rspq *q)
1163 {
1164         return false;
1165 }
1166
1167 static inline bool cxgb_poll_busy_polling(struct sge_rspq *q)
1168 {
1169         return false;
1170 }
1171 #endif /* CONFIG_NET_RX_BUSY_POLL */
1172
1173 /* Return a version number to identify the type of adapter.  The scheme is:
1174  * - bits 0..9: chip version
1175  * - bits 10..15: chip revision
1176  * - bits 16..23: register dump version
1177  */
1178 static inline unsigned int mk_adap_vers(struct adapter *ap)
1179 {
1180         return CHELSIO_CHIP_VERSION(ap->params.chip) |
1181                 (CHELSIO_CHIP_RELEASE(ap->params.chip) << 10) | (1 << 16);
1182 }
1183
1184 /* Return a queue's interrupt hold-off time in us.  0 means no timer. */
1185 static inline unsigned int qtimer_val(const struct adapter *adap,
1186                                       const struct sge_rspq *q)
1187 {
1188         unsigned int idx = q->intr_params >> 1;
1189
1190         return idx < SGE_NTIMERS ? adap->sge.timer_val[idx] : 0;
1191 }
1192
1193 /* driver version & name used for ethtool_drvinfo */
1194 extern char cxgb4_driver_name[];
1195 extern const char cxgb4_driver_version[];
1196
1197 void t4_os_portmod_changed(const struct adapter *adap, int port_id);
1198 void t4_os_link_changed(struct adapter *adap, int port_id, int link_stat);
1199
1200 void *t4_alloc_mem(size_t size);
1201
1202 void t4_free_sge_resources(struct adapter *adap);
1203 void t4_free_ofld_rxqs(struct adapter *adap, int n, struct sge_ofld_rxq *q);
1204 irq_handler_t t4_intr_handler(struct adapter *adap);
1205 netdev_tx_t t4_eth_xmit(struct sk_buff *skb, struct net_device *dev);
1206 int t4_ethrx_handler(struct sge_rspq *q, const __be64 *rsp,
1207                      const struct pkt_gl *gl);
1208 int t4_mgmt_tx(struct adapter *adap, struct sk_buff *skb);
1209 int t4_ofld_send(struct adapter *adap, struct sk_buff *skb);
1210 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *iq, bool fwevtq,
1211                      struct net_device *dev, int intr_idx,
1212                      struct sge_fl *fl, rspq_handler_t hnd,
1213                      rspq_flush_handler_t flush_handler, int cong);
1214 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
1215                          struct net_device *dev, struct netdev_queue *netdevq,
1216                          unsigned int iqid);
1217 int t4_sge_alloc_ctrl_txq(struct adapter *adap, struct sge_ctrl_txq *txq,
1218                           struct net_device *dev, unsigned int iqid,
1219                           unsigned int cmplqid);
1220 int t4_sge_alloc_ofld_txq(struct adapter *adap, struct sge_ofld_txq *txq,
1221                           struct net_device *dev, unsigned int iqid);
1222 irqreturn_t t4_sge_intr_msix(int irq, void *cookie);
1223 int t4_sge_init(struct adapter *adap);
1224 void t4_sge_start(struct adapter *adap);
1225 void t4_sge_stop(struct adapter *adap);
1226 int cxgb_busy_poll(struct napi_struct *napi);
1227 void cxgb4_set_ethtool_ops(struct net_device *netdev);
1228 int cxgb4_write_rss(const struct port_info *pi, const u16 *queues);
1229 extern int dbfifo_int_thresh;
1230
1231 #define for_each_port(adapter, iter) \
1232         for (iter = 0; iter < (adapter)->params.nports; ++iter)
1233
1234 static inline int is_bypass(struct adapter *adap)
1235 {
1236         return adap->params.bypass;
1237 }
1238
1239 static inline int is_bypass_device(int device)
1240 {
1241         /* this should be set based upon device capabilities */
1242         switch (device) {
1243         case 0x440b:
1244         case 0x440c:
1245                 return 1;
1246         default:
1247                 return 0;
1248         }
1249 }
1250
1251 static inline int is_10gbt_device(int device)
1252 {
1253         /* this should be set based upon device capabilities */
1254         switch (device) {
1255         case 0x4409:
1256         case 0x4486:
1257                 return 1;
1258
1259         default:
1260                 return 0;
1261         }
1262 }
1263
1264 static inline unsigned int core_ticks_per_usec(const struct adapter *adap)
1265 {
1266         return adap->params.vpd.cclk / 1000;
1267 }
1268
1269 static inline unsigned int us_to_core_ticks(const struct adapter *adap,
1270                                             unsigned int us)
1271 {
1272         return (us * adap->params.vpd.cclk) / 1000;
1273 }
1274
1275 static inline unsigned int core_ticks_to_us(const struct adapter *adapter,
1276                                             unsigned int ticks)
1277 {
1278         /* add Core Clock / 2 to round ticks to nearest uS */
1279         return ((ticks * 1000 + adapter->params.vpd.cclk/2) /
1280                 adapter->params.vpd.cclk);
1281 }
1282
1283 void t4_set_reg_field(struct adapter *adap, unsigned int addr, u32 mask,
1284                       u32 val);
1285
1286 int t4_wr_mbox_meat_timeout(struct adapter *adap, int mbox, const void *cmd,
1287                             int size, void *rpl, bool sleep_ok, int timeout);
1288 int t4_wr_mbox_meat(struct adapter *adap, int mbox, const void *cmd, int size,
1289                     void *rpl, bool sleep_ok);
1290
1291 static inline int t4_wr_mbox_timeout(struct adapter *adap, int mbox,
1292                                      const void *cmd, int size, void *rpl,
1293                                      int timeout)
1294 {
1295         return t4_wr_mbox_meat_timeout(adap, mbox, cmd, size, rpl, true,
1296                                        timeout);
1297 }
1298
1299 static inline int t4_wr_mbox(struct adapter *adap, int mbox, const void *cmd,
1300                              int size, void *rpl)
1301 {
1302         return t4_wr_mbox_meat(adap, mbox, cmd, size, rpl, true);
1303 }
1304
1305 static inline int t4_wr_mbox_ns(struct adapter *adap, int mbox, const void *cmd,
1306                                 int size, void *rpl)
1307 {
1308         return t4_wr_mbox_meat(adap, mbox, cmd, size, rpl, false);
1309 }
1310
1311 /**
1312  *      hash_mac_addr - return the hash value of a MAC address
1313  *      @addr: the 48-bit Ethernet MAC address
1314  *
1315  *      Hashes a MAC address according to the hash function used by HW inexact
1316  *      (hash) address matching.
1317  */
1318 static inline int hash_mac_addr(const u8 *addr)
1319 {
1320         u32 a = ((u32)addr[0] << 16) | ((u32)addr[1] << 8) | addr[2];
1321         u32 b = ((u32)addr[3] << 16) | ((u32)addr[4] << 8) | addr[5];
1322
1323         a ^= b;
1324         a ^= (a >> 12);
1325         a ^= (a >> 6);
1326         return a & 0x3f;
1327 }
1328
1329 int cxgb4_set_rspq_intr_params(struct sge_rspq *q, unsigned int us,
1330                                unsigned int cnt);
1331 static inline void init_rspq(struct adapter *adap, struct sge_rspq *q,
1332                              unsigned int us, unsigned int cnt,
1333                              unsigned int size, unsigned int iqe_size)
1334 {
1335         q->adap = adap;
1336         cxgb4_set_rspq_intr_params(q, us, cnt);
1337         q->iqe_len = iqe_size;
1338         q->size = size;
1339 }
1340
1341 void t4_write_indirect(struct adapter *adap, unsigned int addr_reg,
1342                        unsigned int data_reg, const u32 *vals,
1343                        unsigned int nregs, unsigned int start_idx);
1344 void t4_read_indirect(struct adapter *adap, unsigned int addr_reg,
1345                       unsigned int data_reg, u32 *vals, unsigned int nregs,
1346                       unsigned int start_idx);
1347 void t4_hw_pci_read_cfg4(struct adapter *adapter, int reg, u32 *val);
1348
1349 struct fw_filter_wr;
1350
1351 void t4_intr_enable(struct adapter *adapter);
1352 void t4_intr_disable(struct adapter *adapter);
1353 int t4_slow_intr_handler(struct adapter *adapter);
1354
1355 int t4_wait_dev_ready(void __iomem *regs);
1356 int t4_link_l1cfg(struct adapter *adap, unsigned int mbox, unsigned int port,
1357                   struct link_config *lc);
1358 int t4_restart_aneg(struct adapter *adap, unsigned int mbox, unsigned int port);
1359
1360 u32 t4_read_pcie_cfg4(struct adapter *adap, int reg);
1361 u32 t4_get_util_window(struct adapter *adap);
1362 void t4_setup_memwin(struct adapter *adap, u32 memwin_base, u32 window);
1363
1364 #define T4_MEMORY_WRITE 0
1365 #define T4_MEMORY_READ  1
1366 int t4_memory_rw(struct adapter *adap, int win, int mtype, u32 addr, u32 len,
1367                  void *buf, int dir);
1368 static inline int t4_memory_write(struct adapter *adap, int mtype, u32 addr,
1369                                   u32 len, __be32 *buf)
1370 {
1371         return t4_memory_rw(adap, 0, mtype, addr, len, buf, 0);
1372 }
1373
1374 unsigned int t4_get_regs_len(struct adapter *adapter);
1375 void t4_get_regs(struct adapter *adap, void *buf, size_t buf_size);
1376
1377 int t4_seeprom_wp(struct adapter *adapter, bool enable);
1378 int t4_get_raw_vpd_params(struct adapter *adapter, struct vpd_params *p);
1379 int t4_get_vpd_params(struct adapter *adapter, struct vpd_params *p);
1380 int t4_read_flash(struct adapter *adapter, unsigned int addr,
1381                   unsigned int nwords, u32 *data, int byte_oriented);
1382 int t4_load_fw(struct adapter *adapter, const u8 *fw_data, unsigned int size);
1383 int t4_load_phy_fw(struct adapter *adap,
1384                    int win, spinlock_t *lock,
1385                    int (*phy_fw_version)(const u8 *, size_t),
1386                    const u8 *phy_fw_data, size_t phy_fw_size);
1387 int t4_phy_fw_ver(struct adapter *adap, int *phy_fw_ver);
1388 int t4_fwcache(struct adapter *adap, enum fw_params_param_dev_fwcache op);
1389 int t4_fw_upgrade(struct adapter *adap, unsigned int mbox,
1390                   const u8 *fw_data, unsigned int size, int force);
1391 int t4_fl_pkt_align(struct adapter *adap);
1392 unsigned int t4_flash_cfg_addr(struct adapter *adapter);
1393 int t4_check_fw_version(struct adapter *adap);
1394 int t4_get_fw_version(struct adapter *adapter, u32 *vers);
1395 int t4_get_bs_version(struct adapter *adapter, u32 *vers);
1396 int t4_get_tp_version(struct adapter *adapter, u32 *vers);
1397 int t4_get_exprom_version(struct adapter *adapter, u32 *vers);
1398 int t4_prep_fw(struct adapter *adap, struct fw_info *fw_info,
1399                const u8 *fw_data, unsigned int fw_size,
1400                struct fw_hdr *card_fw, enum dev_state state, int *reset);
1401 int t4_prep_adapter(struct adapter *adapter);
1402
1403 enum t4_bar2_qtype { T4_BAR2_QTYPE_EGRESS, T4_BAR2_QTYPE_INGRESS };
1404 int t4_bar2_sge_qregs(struct adapter *adapter,
1405                       unsigned int qid,
1406                       enum t4_bar2_qtype qtype,
1407                       int user,
1408                       u64 *pbar2_qoffset,
1409                       unsigned int *pbar2_qid);
1410
1411 unsigned int qtimer_val(const struct adapter *adap,
1412                         const struct sge_rspq *q);
1413
1414 int t4_init_devlog_params(struct adapter *adapter);
1415 int t4_init_sge_params(struct adapter *adapter);
1416 int t4_init_tp_params(struct adapter *adap);
1417 int t4_filter_field_shift(const struct adapter *adap, int filter_sel);
1418 int t4_init_rss_mode(struct adapter *adap, int mbox);
1419 int t4_init_portinfo(struct port_info *pi, int mbox,
1420                      int port, int pf, int vf, u8 mac[]);
1421 int t4_port_init(struct adapter *adap, int mbox, int pf, int vf);
1422 void t4_fatal_err(struct adapter *adapter);
1423 int t4_config_rss_range(struct adapter *adapter, int mbox, unsigned int viid,
1424                         int start, int n, const u16 *rspq, unsigned int nrspq);
1425 int t4_config_glbl_rss(struct adapter *adapter, int mbox, unsigned int mode,
1426                        unsigned int flags);
1427 int t4_config_vi_rss(struct adapter *adapter, int mbox, unsigned int viid,
1428                      unsigned int flags, unsigned int defq);
1429 int t4_read_rss(struct adapter *adapter, u16 *entries);
1430 void t4_read_rss_key(struct adapter *adapter, u32 *key);
1431 void t4_write_rss_key(struct adapter *adap, const u32 *key, int idx);
1432 void t4_read_rss_pf_config(struct adapter *adapter, unsigned int index,
1433                            u32 *valp);
1434 void t4_read_rss_vf_config(struct adapter *adapter, unsigned int index,
1435                            u32 *vfl, u32 *vfh);
1436 u32 t4_read_rss_pf_map(struct adapter *adapter);
1437 u32 t4_read_rss_pf_mask(struct adapter *adapter);
1438
1439 unsigned int t4_get_mps_bg_map(struct adapter *adapter, int idx);
1440 void t4_pmtx_get_stats(struct adapter *adap, u32 cnt[], u64 cycles[]);
1441 void t4_pmrx_get_stats(struct adapter *adap, u32 cnt[], u64 cycles[]);
1442 int t4_read_cim_ibq(struct adapter *adap, unsigned int qid, u32 *data,
1443                     size_t n);
1444 int t4_read_cim_obq(struct adapter *adap, unsigned int qid, u32 *data,
1445                     size_t n);
1446 int t4_cim_read(struct adapter *adap, unsigned int addr, unsigned int n,
1447                 unsigned int *valp);
1448 int t4_cim_write(struct adapter *adap, unsigned int addr, unsigned int n,
1449                  const unsigned int *valp);
1450 int t4_cim_read_la(struct adapter *adap, u32 *la_buf, unsigned int *wrptr);
1451 void t4_cim_read_pif_la(struct adapter *adap, u32 *pif_req, u32 *pif_rsp,
1452                         unsigned int *pif_req_wrptr,
1453                         unsigned int *pif_rsp_wrptr);
1454 void t4_cim_read_ma_la(struct adapter *adap, u32 *ma_req, u32 *ma_rsp);
1455 void t4_read_cimq_cfg(struct adapter *adap, u16 *base, u16 *size, u16 *thres);
1456 const char *t4_get_port_type_description(enum fw_port_type port_type);
1457 void t4_get_port_stats(struct adapter *adap, int idx, struct port_stats *p);
1458 void t4_get_port_stats_offset(struct adapter *adap, int idx,
1459                               struct port_stats *stats,
1460                               struct port_stats *offset);
1461 void t4_get_lb_stats(struct adapter *adap, int idx, struct lb_port_stats *p);
1462 void t4_read_mtu_tbl(struct adapter *adap, u16 *mtus, u8 *mtu_log);
1463 void t4_read_cong_tbl(struct adapter *adap, u16 incr[NMTUS][NCCTRL_WIN]);
1464 void t4_tp_wr_bits_indirect(struct adapter *adap, unsigned int addr,
1465                             unsigned int mask, unsigned int val);
1466 void t4_tp_read_la(struct adapter *adap, u64 *la_buf, unsigned int *wrptr);
1467 void t4_tp_get_err_stats(struct adapter *adap, struct tp_err_stats *st);
1468 void t4_tp_get_cpl_stats(struct adapter *adap, struct tp_cpl_stats *st);
1469 void t4_tp_get_rdma_stats(struct adapter *adap, struct tp_rdma_stats *st);
1470 void t4_get_usm_stats(struct adapter *adap, struct tp_usm_stats *st);
1471 void t4_tp_get_tcp_stats(struct adapter *adap, struct tp_tcp_stats *v4,
1472                          struct tp_tcp_stats *v6);
1473 void t4_get_fcoe_stats(struct adapter *adap, unsigned int idx,
1474                        struct tp_fcoe_stats *st);
1475 void t4_load_mtus(struct adapter *adap, const unsigned short *mtus,
1476                   const unsigned short *alpha, const unsigned short *beta);
1477
1478 void t4_ulprx_read_la(struct adapter *adap, u32 *la_buf);
1479
1480 void t4_get_chan_txrate(struct adapter *adap, u64 *nic_rate, u64 *ofld_rate);
1481 void t4_mk_filtdelwr(unsigned int ftid, struct fw_filter_wr *wr, int qid);
1482
1483 void t4_wol_magic_enable(struct adapter *adap, unsigned int port,
1484                          const u8 *addr);
1485 int t4_wol_pat_enable(struct adapter *adap, unsigned int port, unsigned int map,
1486                       u64 mask0, u64 mask1, unsigned int crc, bool enable);
1487
1488 int t4_fw_hello(struct adapter *adap, unsigned int mbox, unsigned int evt_mbox,
1489                 enum dev_master master, enum dev_state *state);
1490 int t4_fw_bye(struct adapter *adap, unsigned int mbox);
1491 int t4_early_init(struct adapter *adap, unsigned int mbox);
1492 int t4_fw_reset(struct adapter *adap, unsigned int mbox, int reset);
1493 int t4_fixup_host_params(struct adapter *adap, unsigned int page_size,
1494                           unsigned int cache_line_size);
1495 int t4_fw_initialize(struct adapter *adap, unsigned int mbox);
1496 int t4_query_params(struct adapter *adap, unsigned int mbox, unsigned int pf,
1497                     unsigned int vf, unsigned int nparams, const u32 *params,
1498                     u32 *val);
1499 int t4_query_params_rw(struct adapter *adap, unsigned int mbox, unsigned int pf,
1500                        unsigned int vf, unsigned int nparams, const u32 *params,
1501                        u32 *val, int rw);
1502 int t4_set_params_timeout(struct adapter *adap, unsigned int mbox,
1503                           unsigned int pf, unsigned int vf,
1504                           unsigned int nparams, const u32 *params,
1505                           const u32 *val, int timeout);
1506 int t4_set_params(struct adapter *adap, unsigned int mbox, unsigned int pf,
1507                   unsigned int vf, unsigned int nparams, const u32 *params,
1508                   const u32 *val);
1509 int t4_cfg_pfvf(struct adapter *adap, unsigned int mbox, unsigned int pf,
1510                 unsigned int vf, unsigned int txq, unsigned int txq_eth_ctrl,
1511                 unsigned int rxqi, unsigned int rxq, unsigned int tc,
1512                 unsigned int vi, unsigned int cmask, unsigned int pmask,
1513                 unsigned int nexact, unsigned int rcaps, unsigned int wxcaps);
1514 int t4_alloc_vi(struct adapter *adap, unsigned int mbox, unsigned int port,
1515                 unsigned int pf, unsigned int vf, unsigned int nmac, u8 *mac,
1516                 unsigned int *rss_size);
1517 int t4_free_vi(struct adapter *adap, unsigned int mbox,
1518                unsigned int pf, unsigned int vf,
1519                unsigned int viid);
1520 int t4_set_rxmode(struct adapter *adap, unsigned int mbox, unsigned int viid,
1521                 int mtu, int promisc, int all_multi, int bcast, int vlanex,
1522                 bool sleep_ok);
1523 int t4_alloc_mac_filt(struct adapter *adap, unsigned int mbox,
1524                       unsigned int viid, bool free, unsigned int naddr,
1525                       const u8 **addr, u16 *idx, u64 *hash, bool sleep_ok);
1526 int t4_free_mac_filt(struct adapter *adap, unsigned int mbox,
1527                      unsigned int viid, unsigned int naddr,
1528                      const u8 **addr, bool sleep_ok);
1529 int t4_change_mac(struct adapter *adap, unsigned int mbox, unsigned int viid,
1530                   int idx, const u8 *addr, bool persist, bool add_smt);
1531 int t4_set_addr_hash(struct adapter *adap, unsigned int mbox, unsigned int viid,
1532                      bool ucast, u64 vec, bool sleep_ok);
1533 int t4_enable_vi_params(struct adapter *adap, unsigned int mbox,
1534                         unsigned int viid, bool rx_en, bool tx_en, bool dcb_en);
1535 int t4_enable_vi(struct adapter *adap, unsigned int mbox, unsigned int viid,
1536                  bool rx_en, bool tx_en);
1537 int t4_identify_port(struct adapter *adap, unsigned int mbox, unsigned int viid,
1538                      unsigned int nblinks);
1539 int t4_mdio_rd(struct adapter *adap, unsigned int mbox, unsigned int phy_addr,
1540                unsigned int mmd, unsigned int reg, u16 *valp);
1541 int t4_mdio_wr(struct adapter *adap, unsigned int mbox, unsigned int phy_addr,
1542                unsigned int mmd, unsigned int reg, u16 val);
1543 int t4_iq_stop(struct adapter *adap, unsigned int mbox, unsigned int pf,
1544                unsigned int vf, unsigned int iqtype, unsigned int iqid,
1545                unsigned int fl0id, unsigned int fl1id);
1546 int t4_iq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
1547                unsigned int vf, unsigned int iqtype, unsigned int iqid,
1548                unsigned int fl0id, unsigned int fl1id);
1549 int t4_eth_eq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
1550                    unsigned int vf, unsigned int eqid);
1551 int t4_ctrl_eq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
1552                     unsigned int vf, unsigned int eqid);
1553 int t4_ofld_eq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
1554                     unsigned int vf, unsigned int eqid);
1555 int t4_sge_ctxt_flush(struct adapter *adap, unsigned int mbox);
1556 void t4_handle_get_port_info(struct port_info *pi, const __be64 *rpl);
1557 int t4_handle_fw_rpl(struct adapter *adap, const __be64 *rpl);
1558 void t4_db_full(struct adapter *adapter);
1559 void t4_db_dropped(struct adapter *adapter);
1560 int t4_set_trace_filter(struct adapter *adapter, const struct trace_params *tp,
1561                         int filter_index, int enable);
1562 void t4_get_trace_filter(struct adapter *adapter, struct trace_params *tp,
1563                          int filter_index, int *enabled);
1564 int t4_fwaddrspace_write(struct adapter *adap, unsigned int mbox,
1565                          u32 addr, u32 val);
1566 void t4_sge_decode_idma_state(struct adapter *adapter, int state);
1567 void t4_free_mem(void *addr);
1568 void t4_idma_monitor_init(struct adapter *adapter,
1569                           struct sge_idma_monitor_state *idma);
1570 void t4_idma_monitor(struct adapter *adapter,
1571                      struct sge_idma_monitor_state *idma,
1572                      int hz, int ticks);
1573 int t4_set_vf_mac_acl(struct adapter *adapter, unsigned int vf,
1574                       unsigned int naddr, u8 *addr);
1575 void uld_mem_free(struct adapter *adap);
1576 int uld_mem_alloc(struct adapter *adap);
1577 void free_rspq_fl(struct adapter *adap, struct sge_rspq *rq, struct sge_fl *fl);
1578 #endif /* __CXGB4_H__ */