0b0b226c789e1f6ef2a43881f2c9172997639661
[cascardo/linux.git] / drivers / net / ethernet / mellanox / mlx5 / core / mlx5_core.h
1 /*
2  * Copyright (c) 2013-2015, Mellanox Technologies, Ltd.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef __MLX5_CORE_H__
34 #define __MLX5_CORE_H__
35
36 #include <linux/types.h>
37 #include <linux/kernel.h>
38 #include <linux/sched.h>
39 #include <linux/if_link.h>
40
41 #define DRIVER_NAME "mlx5_core"
42 #define DRIVER_VERSION "3.0-1"
43 #define DRIVER_RELDATE  "January 2015"
44
45 extern int mlx5_core_debug_mask;
46
47 #define mlx5_core_dbg(__dev, format, ...)                               \
48         dev_dbg(&(__dev)->pdev->dev, "%s:%s:%d:(pid %d): " format,      \
49                  (__dev)->priv.name, __func__, __LINE__, current->pid,  \
50                  ##__VA_ARGS__)
51
52 #define mlx5_core_dbg_mask(__dev, mask, format, ...)                    \
53 do {                                                                    \
54         if ((mask) & mlx5_core_debug_mask)                              \
55                 mlx5_core_dbg(__dev, format, ##__VA_ARGS__);            \
56 } while (0)
57
58 #define mlx5_core_err(__dev, format, ...)                               \
59         dev_err(&(__dev)->pdev->dev, "%s:%s:%d:(pid %d): " format,      \
60                (__dev)->priv.name, __func__, __LINE__, current->pid,    \
61                ##__VA_ARGS__)
62
63 #define mlx5_core_warn(__dev, format, ...)                              \
64         dev_warn(&(__dev)->pdev->dev, "%s:%s:%d:(pid %d): " format,     \
65                 (__dev)->priv.name, __func__, __LINE__, current->pid,   \
66                 ##__VA_ARGS__)
67
68 #define mlx5_core_info(__dev, format, ...)                              \
69         dev_info(&(__dev)->pdev->dev, format, ##__VA_ARGS__)
70
71 enum {
72         MLX5_CMD_DATA, /* print command payload only */
73         MLX5_CMD_TIME, /* print command execution time */
74 };
75
76 static inline int mlx5_cmd_exec_check_status(struct mlx5_core_dev *dev, u32 *in,
77                                              int in_size, u32 *out,
78                                              int out_size)
79 {
80         int err;
81
82         err = mlx5_cmd_exec(dev, in, in_size, out, out_size);
83         if (err)
84                 return err;
85
86         return mlx5_cmd_status_to_err((struct mlx5_outbox_hdr *)out);
87 }
88
89 int mlx5_query_hca_caps(struct mlx5_core_dev *dev);
90 int mlx5_query_board_id(struct mlx5_core_dev *dev);
91 int mlx5_cmd_init_hca(struct mlx5_core_dev *dev);
92 int mlx5_cmd_teardown_hca(struct mlx5_core_dev *dev);
93 void mlx5_core_event(struct mlx5_core_dev *dev, enum mlx5_dev_event event,
94                      unsigned long param);
95 void mlx5_enter_error_state(struct mlx5_core_dev *dev);
96 void mlx5_disable_device(struct mlx5_core_dev *dev);
97 int mlx5_core_sriov_configure(struct pci_dev *dev, int num_vfs);
98 int mlx5_core_enable_hca(struct mlx5_core_dev *dev, u16 func_id);
99 int mlx5_core_disable_hca(struct mlx5_core_dev *dev, u16 func_id);
100 int mlx5_wait_for_vf_pages(struct mlx5_core_dev *dev);
101 cycle_t mlx5_read_internal_timer(struct mlx5_core_dev *dev);
102 u32 mlx5_get_msix_vec(struct mlx5_core_dev *dev, int vecidx);
103
104 void mlx5e_init(void);
105 void mlx5e_cleanup(void);
106
107 #endif /* __MLX5_CORE_H__ */